target-ppc: Add POWER8's Event Based Branch (EBB) control SPRs
[sdk/emulator/qemu.git] / target-ppc / cpu.h
1 /*
2  *  PowerPC emulation cpu definitions for qemu.
3  *
4  *  Copyright (c) 2003-2007 Jocelyn Mayer
5  *
6  * This library is free software; you can redistribute it and/or
7  * modify it under the terms of the GNU Lesser General Public
8  * License as published by the Free Software Foundation; either
9  * version 2 of the License, or (at your option) any later version.
10  *
11  * This library is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
14  * Lesser General Public License for more details.
15  *
16  * You should have received a copy of the GNU Lesser General Public
17  * License along with this library; if not, see <http://www.gnu.org/licenses/>.
18  */
19 #if !defined (__CPU_PPC_H__)
20 #define __CPU_PPC_H__
21
22 #include "config.h"
23 #include "qemu-common.h"
24
25 //#define PPC_EMULATE_32BITS_HYPV
26
27 #if defined (TARGET_PPC64)
28 /* PowerPC 64 definitions */
29 #define TARGET_LONG_BITS 64
30 #define TARGET_PAGE_BITS 12
31
32 /* Note that the official physical address space bits is 62-M where M
33    is implementation dependent.  I've not looked up M for the set of
34    cpus we emulate at the system level.  */
35 #define TARGET_PHYS_ADDR_SPACE_BITS 62
36
37 /* Note that the PPC environment architecture talks about 80 bit virtual
38    addresses, with segmentation.  Obviously that's not all visible to a
39    single process, which is all we're concerned with here.  */
40 #ifdef TARGET_ABI32
41 # define TARGET_VIRT_ADDR_SPACE_BITS 32
42 #else
43 # define TARGET_VIRT_ADDR_SPACE_BITS 64
44 #endif
45
46 #define TARGET_PAGE_BITS_16M 24
47
48 #else /* defined (TARGET_PPC64) */
49 /* PowerPC 32 definitions */
50 #define TARGET_LONG_BITS 32
51
52 #if defined(TARGET_PPCEMB)
53 /* Specific definitions for PowerPC embedded */
54 /* BookE have 36 bits physical address space */
55 #if defined(CONFIG_USER_ONLY)
56 /* It looks like a lot of Linux programs assume page size
57  * is 4kB long. This is evil, but we have to deal with it...
58  */
59 #define TARGET_PAGE_BITS 12
60 #else /* defined(CONFIG_USER_ONLY) */
61 /* Pages can be 1 kB small */
62 #define TARGET_PAGE_BITS 10
63 #endif /* defined(CONFIG_USER_ONLY) */
64 #else /* defined(TARGET_PPCEMB) */
65 /* "standard" PowerPC 32 definitions */
66 #define TARGET_PAGE_BITS 12
67 #endif /* defined(TARGET_PPCEMB) */
68
69 #define TARGET_PHYS_ADDR_SPACE_BITS 36
70 #define TARGET_VIRT_ADDR_SPACE_BITS 32
71
72 #endif /* defined (TARGET_PPC64) */
73
74 #define CPUArchState struct CPUPPCState
75
76 #include "exec/cpu-defs.h"
77
78 #include "fpu/softfloat.h"
79
80 #define TARGET_HAS_ICE 1
81
82 #if defined (TARGET_PPC64)
83 #define ELF_MACHINE     EM_PPC64
84 #else
85 #define ELF_MACHINE     EM_PPC
86 #endif
87
88 /*****************************************************************************/
89 /* MMU model                                                                 */
90 typedef enum powerpc_mmu_t powerpc_mmu_t;
91 enum powerpc_mmu_t {
92     POWERPC_MMU_UNKNOWN    = 0x00000000,
93     /* Standard 32 bits PowerPC MMU                            */
94     POWERPC_MMU_32B        = 0x00000001,
95     /* PowerPC 6xx MMU with software TLB                       */
96     POWERPC_MMU_SOFT_6xx   = 0x00000002,
97     /* PowerPC 74xx MMU with software TLB                      */
98     POWERPC_MMU_SOFT_74xx  = 0x00000003,
99     /* PowerPC 4xx MMU with software TLB                       */
100     POWERPC_MMU_SOFT_4xx   = 0x00000004,
101     /* PowerPC 4xx MMU with software TLB and zones protections */
102     POWERPC_MMU_SOFT_4xx_Z = 0x00000005,
103     /* PowerPC MMU in real mode only                           */
104     POWERPC_MMU_REAL       = 0x00000006,
105     /* Freescale MPC8xx MMU model                              */
106     POWERPC_MMU_MPC8xx     = 0x00000007,
107     /* BookE MMU model                                         */
108     POWERPC_MMU_BOOKE      = 0x00000008,
109     /* BookE 2.06 MMU model                                    */
110     POWERPC_MMU_BOOKE206   = 0x00000009,
111     /* PowerPC 601 MMU model (specific BATs format)            */
112     POWERPC_MMU_601        = 0x0000000A,
113 #if defined(TARGET_PPC64)
114 #define POWERPC_MMU_64       0x00010000
115 #define POWERPC_MMU_1TSEG    0x00020000
116 #define POWERPC_MMU_AMR      0x00040000
117     /* 64 bits PowerPC MMU                                     */
118     POWERPC_MMU_64B        = POWERPC_MMU_64 | 0x00000001,
119     /* Architecture 2.06 variant                               */
120     POWERPC_MMU_2_06       = POWERPC_MMU_64 | POWERPC_MMU_1TSEG
121                              | POWERPC_MMU_AMR | 0x00000003,
122     /* Architecture 2.06 "degraded" (no 1T segments)           */
123     POWERPC_MMU_2_06a      = POWERPC_MMU_64 | POWERPC_MMU_AMR
124                              | 0x00000003,
125     /* Architecture 2.06 "degraded" (no 1T segments or AMR)    */
126     POWERPC_MMU_2_06d      = POWERPC_MMU_64 | 0x00000003,
127 #endif /* defined(TARGET_PPC64) */
128 };
129
130 /*****************************************************************************/
131 /* Exception model                                                           */
132 typedef enum powerpc_excp_t powerpc_excp_t;
133 enum powerpc_excp_t {
134     POWERPC_EXCP_UNKNOWN   = 0,
135     /* Standard PowerPC exception model */
136     POWERPC_EXCP_STD,
137     /* PowerPC 40x exception model      */
138     POWERPC_EXCP_40x,
139     /* PowerPC 601 exception model      */
140     POWERPC_EXCP_601,
141     /* PowerPC 602 exception model      */
142     POWERPC_EXCP_602,
143     /* PowerPC 603 exception model      */
144     POWERPC_EXCP_603,
145     /* PowerPC 603e exception model     */
146     POWERPC_EXCP_603E,
147     /* PowerPC G2 exception model       */
148     POWERPC_EXCP_G2,
149     /* PowerPC 604 exception model      */
150     POWERPC_EXCP_604,
151     /* PowerPC 7x0 exception model      */
152     POWERPC_EXCP_7x0,
153     /* PowerPC 7x5 exception model      */
154     POWERPC_EXCP_7x5,
155     /* PowerPC 74xx exception model     */
156     POWERPC_EXCP_74xx,
157     /* BookE exception model            */
158     POWERPC_EXCP_BOOKE,
159 #if defined(TARGET_PPC64)
160     /* PowerPC 970 exception model      */
161     POWERPC_EXCP_970,
162     /* POWER7 exception model           */
163     POWERPC_EXCP_POWER7,
164 #endif /* defined(TARGET_PPC64) */
165 };
166
167 /*****************************************************************************/
168 /* Exception vectors definitions                                             */
169 enum {
170     POWERPC_EXCP_NONE    = -1,
171     /* The 64 first entries are used by the PowerPC embedded specification   */
172     POWERPC_EXCP_CRITICAL = 0,  /* Critical input                            */
173     POWERPC_EXCP_MCHECK   = 1,  /* Machine check exception                   */
174     POWERPC_EXCP_DSI      = 2,  /* Data storage exception                    */
175     POWERPC_EXCP_ISI      = 3,  /* Instruction storage exception             */
176     POWERPC_EXCP_EXTERNAL = 4,  /* External input                            */
177     POWERPC_EXCP_ALIGN    = 5,  /* Alignment exception                       */
178     POWERPC_EXCP_PROGRAM  = 6,  /* Program exception                         */
179     POWERPC_EXCP_FPU      = 7,  /* Floating-point unavailable exception      */
180     POWERPC_EXCP_SYSCALL  = 8,  /* System call exception                     */
181     POWERPC_EXCP_APU      = 9,  /* Auxiliary processor unavailable           */
182     POWERPC_EXCP_DECR     = 10, /* Decrementer exception                     */
183     POWERPC_EXCP_FIT      = 11, /* Fixed-interval timer interrupt            */
184     POWERPC_EXCP_WDT      = 12, /* Watchdog timer interrupt                  */
185     POWERPC_EXCP_DTLB     = 13, /* Data TLB miss                             */
186     POWERPC_EXCP_ITLB     = 14, /* Instruction TLB miss                      */
187     POWERPC_EXCP_DEBUG    = 15, /* Debug interrupt                           */
188     /* Vectors 16 to 31 are reserved                                         */
189     POWERPC_EXCP_SPEU     = 32, /* SPE/embedded floating-point unavailable   */
190     POWERPC_EXCP_EFPDI    = 33, /* Embedded floating-point data interrupt    */
191     POWERPC_EXCP_EFPRI    = 34, /* Embedded floating-point round interrupt   */
192     POWERPC_EXCP_EPERFM   = 35, /* Embedded performance monitor interrupt    */
193     POWERPC_EXCP_DOORI    = 36, /* Embedded doorbell interrupt               */
194     POWERPC_EXCP_DOORCI   = 37, /* Embedded doorbell critical interrupt      */
195     POWERPC_EXCP_GDOORI   = 38, /* Embedded guest doorbell interrupt         */
196     POWERPC_EXCP_GDOORCI  = 39, /* Embedded guest doorbell critical interrupt*/
197     POWERPC_EXCP_HYPPRIV  = 41, /* Embedded hypervisor priv instruction      */
198     /* Vectors 42 to 63 are reserved                                         */
199     /* Exceptions defined in the PowerPC server specification                */
200     POWERPC_EXCP_RESET    = 64, /* System reset exception                    */
201     POWERPC_EXCP_DSEG     = 65, /* Data segment exception                    */
202     POWERPC_EXCP_ISEG     = 66, /* Instruction segment exception             */
203     POWERPC_EXCP_HDECR    = 67, /* Hypervisor decrementer exception          */
204     POWERPC_EXCP_TRACE    = 68, /* Trace exception                           */
205     POWERPC_EXCP_HDSI     = 69, /* Hypervisor data storage exception         */
206     POWERPC_EXCP_HISI     = 70, /* Hypervisor instruction storage exception  */
207     POWERPC_EXCP_HDSEG    = 71, /* Hypervisor data segment exception         */
208     POWERPC_EXCP_HISEG    = 72, /* Hypervisor instruction segment exception  */
209     POWERPC_EXCP_VPU      = 73, /* Vector unavailable exception              */
210     /* 40x specific exceptions                                               */
211     POWERPC_EXCP_PIT      = 74, /* Programmable interval timer interrupt     */
212     /* 601 specific exceptions                                               */
213     POWERPC_EXCP_IO       = 75, /* IO error exception                        */
214     POWERPC_EXCP_RUNM     = 76, /* Run mode exception                        */
215     /* 602 specific exceptions                                               */
216     POWERPC_EXCP_EMUL     = 77, /* Emulation trap exception                  */
217     /* 602/603 specific exceptions                                           */
218     POWERPC_EXCP_IFTLB    = 78, /* Instruction fetch TLB miss                */
219     POWERPC_EXCP_DLTLB    = 79, /* Data load TLB miss                        */
220     POWERPC_EXCP_DSTLB    = 80, /* Data store TLB miss                       */
221     /* Exceptions available on most PowerPC                                  */
222     POWERPC_EXCP_FPA      = 81, /* Floating-point assist exception           */
223     POWERPC_EXCP_DABR     = 82, /* Data address breakpoint                   */
224     POWERPC_EXCP_IABR     = 83, /* Instruction address breakpoint            */
225     POWERPC_EXCP_SMI      = 84, /* System management interrupt               */
226     POWERPC_EXCP_PERFM    = 85, /* Embedded performance monitor interrupt    */
227     /* 7xx/74xx specific exceptions                                          */
228     POWERPC_EXCP_THERM    = 86, /* Thermal interrupt                         */
229     /* 74xx specific exceptions                                              */
230     POWERPC_EXCP_VPUA     = 87, /* Vector assist exception                   */
231     /* 970FX specific exceptions                                             */
232     POWERPC_EXCP_SOFTP    = 88, /* Soft patch exception                      */
233     POWERPC_EXCP_MAINT    = 89, /* Maintenance exception                     */
234     /* Freescale embedded cores specific exceptions                          */
235     POWERPC_EXCP_MEXTBR   = 90, /* Maskable external breakpoint              */
236     POWERPC_EXCP_NMEXTBR  = 91, /* Non maskable external breakpoint          */
237     POWERPC_EXCP_ITLBE    = 92, /* Instruction TLB error                     */
238     POWERPC_EXCP_DTLBE    = 93, /* Data TLB error                            */
239     /* VSX Unavailable (Power ISA 2.06 and later)                            */
240     POWERPC_EXCP_VSXU     = 94, /* VSX Unavailable                           */
241     POWERPC_EXCP_FU       = 95, /* Facility Unavailable                      */
242     /* EOL                                                                   */
243     POWERPC_EXCP_NB       = 96,
244     /* QEMU exceptions: used internally during code translation              */
245     POWERPC_EXCP_STOP         = 0x200, /* stop translation                   */
246     POWERPC_EXCP_BRANCH       = 0x201, /* branch instruction                 */
247     /* QEMU exceptions: special cases we want to stop translation            */
248     POWERPC_EXCP_SYNC         = 0x202, /* context synchronizing instruction  */
249     POWERPC_EXCP_SYSCALL_USER = 0x203, /* System call in user mode only      */
250     POWERPC_EXCP_STCX         = 0x204 /* Conditional stores in user mode     */
251 };
252
253 /* Exceptions error codes                                                    */
254 enum {
255     /* Exception subtypes for POWERPC_EXCP_ALIGN                             */
256     POWERPC_EXCP_ALIGN_FP      = 0x01,  /* FP alignment exception            */
257     POWERPC_EXCP_ALIGN_LST     = 0x02,  /* Unaligned mult/extern load/store  */
258     POWERPC_EXCP_ALIGN_LE      = 0x03,  /* Multiple little-endian access     */
259     POWERPC_EXCP_ALIGN_PROT    = 0x04,  /* Access cross protection boundary  */
260     POWERPC_EXCP_ALIGN_BAT     = 0x05,  /* Access cross a BAT/seg boundary   */
261     POWERPC_EXCP_ALIGN_CACHE   = 0x06,  /* Impossible dcbz access            */
262     /* Exception subtypes for POWERPC_EXCP_PROGRAM                           */
263     /* FP exceptions                                                         */
264     POWERPC_EXCP_FP            = 0x10,
265     POWERPC_EXCP_FP_OX         = 0x01,  /* FP overflow                       */
266     POWERPC_EXCP_FP_UX         = 0x02,  /* FP underflow                      */
267     POWERPC_EXCP_FP_ZX         = 0x03,  /* FP divide by zero                 */
268     POWERPC_EXCP_FP_XX         = 0x04,  /* FP inexact                        */
269     POWERPC_EXCP_FP_VXSNAN     = 0x05,  /* FP invalid SNaN op                */
270     POWERPC_EXCP_FP_VXISI      = 0x06,  /* FP invalid infinite subtraction   */
271     POWERPC_EXCP_FP_VXIDI      = 0x07,  /* FP invalid infinite divide        */
272     POWERPC_EXCP_FP_VXZDZ      = 0x08,  /* FP invalid zero divide            */
273     POWERPC_EXCP_FP_VXIMZ      = 0x09,  /* FP invalid infinite * zero        */
274     POWERPC_EXCP_FP_VXVC       = 0x0A,  /* FP invalid compare                */
275     POWERPC_EXCP_FP_VXSOFT     = 0x0B,  /* FP invalid operation              */
276     POWERPC_EXCP_FP_VXSQRT     = 0x0C,  /* FP invalid square root            */
277     POWERPC_EXCP_FP_VXCVI      = 0x0D,  /* FP invalid integer conversion     */
278     /* Invalid instruction                                                   */
279     POWERPC_EXCP_INVAL         = 0x20,
280     POWERPC_EXCP_INVAL_INVAL   = 0x01,  /* Invalid instruction               */
281     POWERPC_EXCP_INVAL_LSWX    = 0x02,  /* Invalid lswx instruction          */
282     POWERPC_EXCP_INVAL_SPR     = 0x03,  /* Invalid SPR access                */
283     POWERPC_EXCP_INVAL_FP      = 0x04,  /* Unimplemented mandatory fp instr  */
284     /* Privileged instruction                                                */
285     POWERPC_EXCP_PRIV          = 0x30,
286     POWERPC_EXCP_PRIV_OPC      = 0x01,  /* Privileged operation exception    */
287     POWERPC_EXCP_PRIV_REG      = 0x02,  /* Privileged register exception     */
288     /* Trap                                                                  */
289     POWERPC_EXCP_TRAP          = 0x40,
290 };
291
292 /*****************************************************************************/
293 /* Input pins model                                                          */
294 typedef enum powerpc_input_t powerpc_input_t;
295 enum powerpc_input_t {
296     PPC_FLAGS_INPUT_UNKNOWN = 0,
297     /* PowerPC 6xx bus                  */
298     PPC_FLAGS_INPUT_6xx,
299     /* BookE bus                        */
300     PPC_FLAGS_INPUT_BookE,
301     /* PowerPC 405 bus                  */
302     PPC_FLAGS_INPUT_405,
303     /* PowerPC 970 bus                  */
304     PPC_FLAGS_INPUT_970,
305     /* PowerPC POWER7 bus               */
306     PPC_FLAGS_INPUT_POWER7,
307     /* PowerPC 401 bus                  */
308     PPC_FLAGS_INPUT_401,
309     /* Freescale RCPU bus               */
310     PPC_FLAGS_INPUT_RCPU,
311 };
312
313 #define PPC_INPUT(env) (env->bus_model)
314
315 /*****************************************************************************/
316 typedef struct opc_handler_t opc_handler_t;
317
318 /*****************************************************************************/
319 /* Types used to describe some PowerPC registers */
320 typedef struct CPUPPCState CPUPPCState;
321 typedef struct ppc_tb_t ppc_tb_t;
322 typedef struct ppc_spr_t ppc_spr_t;
323 typedef struct ppc_dcr_t ppc_dcr_t;
324 typedef union ppc_avr_t ppc_avr_t;
325 typedef union ppc_tlb_t ppc_tlb_t;
326
327 /* SPR access micro-ops generations callbacks */
328 struct ppc_spr_t {
329     void (*uea_read)(void *opaque, int gpr_num, int spr_num);
330     void (*uea_write)(void *opaque, int spr_num, int gpr_num);
331 #if !defined(CONFIG_USER_ONLY)
332     void (*oea_read)(void *opaque, int gpr_num, int spr_num);
333     void (*oea_write)(void *opaque, int spr_num, int gpr_num);
334     void (*hea_read)(void *opaque, int gpr_num, int spr_num);
335     void (*hea_write)(void *opaque, int spr_num, int gpr_num);
336 #endif
337     const char *name;
338     target_ulong default_value;
339 #ifdef CONFIG_KVM
340     /* We (ab)use the fact that all the SPRs will have ids for the
341      * ONE_REG interface will have KVM_REG_PPC to use 0 as meaning,
342      * don't sync this */
343     uint64_t one_reg_id;
344 #endif
345 };
346
347 /* Altivec registers (128 bits) */
348 union ppc_avr_t {
349     float32 f[4];
350     uint8_t u8[16];
351     uint16_t u16[8];
352     uint32_t u32[4];
353     int8_t s8[16];
354     int16_t s16[8];
355     int32_t s32[4];
356     uint64_t u64[2];
357     int64_t s64[2];
358 #ifdef CONFIG_INT128
359     __uint128_t u128;
360 #endif
361 };
362
363 #if !defined(CONFIG_USER_ONLY)
364 /* Software TLB cache */
365 typedef struct ppc6xx_tlb_t ppc6xx_tlb_t;
366 struct ppc6xx_tlb_t {
367     target_ulong pte0;
368     target_ulong pte1;
369     target_ulong EPN;
370 };
371
372 typedef struct ppcemb_tlb_t ppcemb_tlb_t;
373 struct ppcemb_tlb_t {
374     uint64_t RPN;
375     target_ulong EPN;
376     target_ulong PID;
377     target_ulong size;
378     uint32_t prot;
379     uint32_t attr; /* Storage attributes */
380 };
381
382 typedef struct ppcmas_tlb_t {
383      uint32_t mas8;
384      uint32_t mas1;
385      uint64_t mas2;
386      uint64_t mas7_3;
387 } ppcmas_tlb_t;
388
389 union ppc_tlb_t {
390     ppc6xx_tlb_t *tlb6;
391     ppcemb_tlb_t *tlbe;
392     ppcmas_tlb_t *tlbm;
393 };
394
395 /* possible TLB variants */
396 #define TLB_NONE               0
397 #define TLB_6XX                1
398 #define TLB_EMB                2
399 #define TLB_MAS                3
400 #endif
401
402 #define SDR_32_HTABORG         0xFFFF0000UL
403 #define SDR_32_HTABMASK        0x000001FFUL
404
405 #if defined(TARGET_PPC64)
406 #define SDR_64_HTABORG         0xFFFFFFFFFFFC0000ULL
407 #define SDR_64_HTABSIZE        0x000000000000001FULL
408 #endif /* defined(TARGET_PPC64 */
409
410 typedef struct ppc_slb_t ppc_slb_t;
411 struct ppc_slb_t {
412     uint64_t esid;
413     uint64_t vsid;
414 };
415
416 #define MAX_SLB_ENTRIES         64
417 #define SEGMENT_SHIFT_256M      28
418 #define SEGMENT_MASK_256M       (~((1ULL << SEGMENT_SHIFT_256M) - 1))
419
420 #define SEGMENT_SHIFT_1T        40
421 #define SEGMENT_MASK_1T         (~((1ULL << SEGMENT_SHIFT_1T) - 1))
422
423
424 /*****************************************************************************/
425 /* Machine state register bits definition                                    */
426 #define MSR_SF   63 /* Sixty-four-bit mode                            hflags */
427 #define MSR_TAG  62 /* Tag-active mode (POWERx ?)                            */
428 #define MSR_ISF  61 /* Sixty-four-bit interrupt mode on 630                  */
429 #define MSR_SHV  60 /* hypervisor state                               hflags */
430 #define MSR_TS0  34 /* Transactional state, 2 bits (Book3s)                  */
431 #define MSR_TS1  33
432 #define MSR_TM   32 /* Transactional Memory Available (Book3s)               */
433 #define MSR_CM   31 /* Computation mode for BookE                     hflags */
434 #define MSR_ICM  30 /* Interrupt computation mode for BookE                  */
435 #define MSR_THV  29 /* hypervisor state for 32 bits PowerPC           hflags */
436 #define MSR_GS   28 /* guest state for BookE                                 */
437 #define MSR_UCLE 26 /* User-mode cache lock enable for BookE                 */
438 #define MSR_VR   25 /* altivec available                            x hflags */
439 #define MSR_SPE  25 /* SPE enable for BookE                         x hflags */
440 #define MSR_AP   23 /* Access privilege state on 602                  hflags */
441 #define MSR_VSX  23 /* Vector Scalar Extension (ISA 2.06 and later) x hflags */
442 #define MSR_SA   22 /* Supervisor access mode on 602                  hflags */
443 #define MSR_KEY  19 /* key bit on 603e                                       */
444 #define MSR_POW  18 /* Power management                                      */
445 #define MSR_TGPR 17 /* TGPR usage on 602/603                        x        */
446 #define MSR_CE   17 /* Critical interrupt enable on embedded PowerPC x       */
447 #define MSR_ILE  16 /* Interrupt little-endian mode                          */
448 #define MSR_EE   15 /* External interrupt enable                             */
449 #define MSR_PR   14 /* Problem state                                  hflags */
450 #define MSR_FP   13 /* Floating point available                       hflags */
451 #define MSR_ME   12 /* Machine check interrupt enable                        */
452 #define MSR_FE0  11 /* Floating point exception mode 0                hflags */
453 #define MSR_SE   10 /* Single-step trace enable                     x hflags */
454 #define MSR_DWE  10 /* Debug wait enable on 405                     x        */
455 #define MSR_UBLE 10 /* User BTB lock enable on e500                 x        */
456 #define MSR_BE   9  /* Branch trace enable                          x hflags */
457 #define MSR_DE   9  /* Debug interrupts enable on embedded PowerPC  x        */
458 #define MSR_FE1  8  /* Floating point exception mode 1                hflags */
459 #define MSR_AL   7  /* AL bit on POWER                                       */
460 #define MSR_EP   6  /* Exception prefix on 601                               */
461 #define MSR_IR   5  /* Instruction relocate                                  */
462 #define MSR_DR   4  /* Data relocate                                         */
463 #define MSR_PE   3  /* Protection enable on 403                              */
464 #define MSR_PX   2  /* Protection exclusive on 403                  x        */
465 #define MSR_PMM  2  /* Performance monitor mark on POWER            x        */
466 #define MSR_RI   1  /* Recoverable interrupt                        1        */
467 #define MSR_LE   0  /* Little-endian mode                           1 hflags */
468
469 #define LPCR_ILE (1 << (63-38))
470
471 #define msr_sf   ((env->msr >> MSR_SF)   & 1)
472 #define msr_isf  ((env->msr >> MSR_ISF)  & 1)
473 #define msr_shv  ((env->msr >> MSR_SHV)  & 1)
474 #define msr_cm   ((env->msr >> MSR_CM)   & 1)
475 #define msr_icm  ((env->msr >> MSR_ICM)  & 1)
476 #define msr_thv  ((env->msr >> MSR_THV)  & 1)
477 #define msr_gs   ((env->msr >> MSR_GS)   & 1)
478 #define msr_ucle ((env->msr >> MSR_UCLE) & 1)
479 #define msr_vr   ((env->msr >> MSR_VR)   & 1)
480 #define msr_spe  ((env->msr >> MSR_SPE)  & 1)
481 #define msr_ap   ((env->msr >> MSR_AP)   & 1)
482 #define msr_vsx  ((env->msr >> MSR_VSX)  & 1)
483 #define msr_sa   ((env->msr >> MSR_SA)   & 1)
484 #define msr_key  ((env->msr >> MSR_KEY)  & 1)
485 #define msr_pow  ((env->msr >> MSR_POW)  & 1)
486 #define msr_tgpr ((env->msr >> MSR_TGPR) & 1)
487 #define msr_ce   ((env->msr >> MSR_CE)   & 1)
488 #define msr_ile  ((env->msr >> MSR_ILE)  & 1)
489 #define msr_ee   ((env->msr >> MSR_EE)   & 1)
490 #define msr_pr   ((env->msr >> MSR_PR)   & 1)
491 #define msr_fp   ((env->msr >> MSR_FP)   & 1)
492 #define msr_me   ((env->msr >> MSR_ME)   & 1)
493 #define msr_fe0  ((env->msr >> MSR_FE0)  & 1)
494 #define msr_se   ((env->msr >> MSR_SE)   & 1)
495 #define msr_dwe  ((env->msr >> MSR_DWE)  & 1)
496 #define msr_uble ((env->msr >> MSR_UBLE) & 1)
497 #define msr_be   ((env->msr >> MSR_BE)   & 1)
498 #define msr_de   ((env->msr >> MSR_DE)   & 1)
499 #define msr_fe1  ((env->msr >> MSR_FE1)  & 1)
500 #define msr_al   ((env->msr >> MSR_AL)   & 1)
501 #define msr_ep   ((env->msr >> MSR_EP)   & 1)
502 #define msr_ir   ((env->msr >> MSR_IR)   & 1)
503 #define msr_dr   ((env->msr >> MSR_DR)   & 1)
504 #define msr_pe   ((env->msr >> MSR_PE)   & 1)
505 #define msr_px   ((env->msr >> MSR_PX)   & 1)
506 #define msr_pmm  ((env->msr >> MSR_PMM)  & 1)
507 #define msr_ri   ((env->msr >> MSR_RI)   & 1)
508 #define msr_le   ((env->msr >> MSR_LE)   & 1)
509 #define msr_ts   ((env->msr >> MSR_TS1)  & 3)
510 #define msr_tm   ((env->msr >> MSR_TM)   & 1)
511
512 /* Hypervisor bit is more specific */
513 #if defined(TARGET_PPC64)
514 #define MSR_HVB (1ULL << MSR_SHV)
515 #define msr_hv  msr_shv
516 #else
517 #if defined(PPC_EMULATE_32BITS_HYPV)
518 #define MSR_HVB (1ULL << MSR_THV)
519 #define msr_hv  msr_thv
520 #else
521 #define MSR_HVB (0ULL)
522 #define msr_hv  (0)
523 #endif
524 #endif
525
526 /* Facility Status and Control (FSCR) bits */
527 #define FSCR_EBB        (63 - 56) /* Event-Based Branch Facility */
528 #define FSCR_TAR        (63 - 55) /* Target Address Register */
529 /* Interrupt cause mask and position in FSCR. HFSCR has the same format */
530 #define FSCR_IC_MASK    (0xFFULL)
531 #define FSCR_IC_POS     (63 - 7)
532 #define FSCR_IC_DSCR_SPR3   2
533 #define FSCR_IC_PMU         3
534 #define FSCR_IC_BHRB        4
535 #define FSCR_IC_TM          5
536 #define FSCR_IC_EBB         7
537 #define FSCR_IC_TAR         8
538
539 /* Exception state register bits definition                                  */
540 #define ESR_PIL   (1 << (63 - 36)) /* Illegal Instruction                    */
541 #define ESR_PPR   (1 << (63 - 37)) /* Privileged Instruction                 */
542 #define ESR_PTR   (1 << (63 - 38)) /* Trap                                   */
543 #define ESR_FP    (1 << (63 - 39)) /* Floating-Point Operation               */
544 #define ESR_ST    (1 << (63 - 40)) /* Store Operation                        */
545 #define ESR_AP    (1 << (63 - 44)) /* Auxiliary Processor Operation          */
546 #define ESR_PUO   (1 << (63 - 45)) /* Unimplemented Operation                */
547 #define ESR_BO    (1 << (63 - 46)) /* Byte Ordering                          */
548 #define ESR_PIE   (1 << (63 - 47)) /* Imprecise exception                    */
549 #define ESR_DATA  (1 << (63 - 53)) /* Data Access (Embedded page table)      */
550 #define ESR_TLBI  (1 << (63 - 54)) /* TLB Ineligible (Embedded page table)   */
551 #define ESR_PT    (1 << (63 - 55)) /* Page Table (Embedded page table)       */
552 #define ESR_SPV   (1 << (63 - 56)) /* SPE/VMX operation                      */
553 #define ESR_EPID  (1 << (63 - 57)) /* External Process ID operation          */
554 #define ESR_VLEMI (1 << (63 - 58)) /* VLE operation                          */
555 #define ESR_MIF   (1 << (63 - 62)) /* Misaligned instruction (VLE)           */
556
557 enum {
558     POWERPC_FLAG_NONE     = 0x00000000,
559     /* Flag for MSR bit 25 signification (VRE/SPE)                           */
560     POWERPC_FLAG_SPE      = 0x00000001,
561     POWERPC_FLAG_VRE      = 0x00000002,
562     /* Flag for MSR bit 17 signification (TGPR/CE)                           */
563     POWERPC_FLAG_TGPR     = 0x00000004,
564     POWERPC_FLAG_CE       = 0x00000008,
565     /* Flag for MSR bit 10 signification (SE/DWE/UBLE)                       */
566     POWERPC_FLAG_SE       = 0x00000010,
567     POWERPC_FLAG_DWE      = 0x00000020,
568     POWERPC_FLAG_UBLE     = 0x00000040,
569     /* Flag for MSR bit 9 signification (BE/DE)                              */
570     POWERPC_FLAG_BE       = 0x00000080,
571     POWERPC_FLAG_DE       = 0x00000100,
572     /* Flag for MSR bit 2 signification (PX/PMM)                             */
573     POWERPC_FLAG_PX       = 0x00000200,
574     POWERPC_FLAG_PMM      = 0x00000400,
575     /* Flag for special features                                             */
576     /* Decrementer clock: RTC clock (POWER, 601) or bus clock                */
577     POWERPC_FLAG_RTC_CLK  = 0x00010000,
578     POWERPC_FLAG_BUS_CLK  = 0x00020000,
579     /* Has CFAR                                                              */
580     POWERPC_FLAG_CFAR     = 0x00040000,
581     /* Has VSX                                                               */
582     POWERPC_FLAG_VSX      = 0x00080000,
583 };
584
585 /*****************************************************************************/
586 /* Floating point status and control register                                */
587 #define FPSCR_FX     31 /* Floating-point exception summary                  */
588 #define FPSCR_FEX    30 /* Floating-point enabled exception summary          */
589 #define FPSCR_VX     29 /* Floating-point invalid operation exception summ.  */
590 #define FPSCR_OX     28 /* Floating-point overflow exception                 */
591 #define FPSCR_UX     27 /* Floating-point underflow exception                */
592 #define FPSCR_ZX     26 /* Floating-point zero divide exception              */
593 #define FPSCR_XX     25 /* Floating-point inexact exception                  */
594 #define FPSCR_VXSNAN 24 /* Floating-point invalid operation exception (sNan) */
595 #define FPSCR_VXISI  23 /* Floating-point invalid operation exception (inf)  */
596 #define FPSCR_VXIDI  22 /* Floating-point invalid operation exception (inf)  */
597 #define FPSCR_VXZDZ  21 /* Floating-point invalid operation exception (zero) */
598 #define FPSCR_VXIMZ  20 /* Floating-point invalid operation exception (inf)  */
599 #define FPSCR_VXVC   19 /* Floating-point invalid operation exception (comp) */
600 #define FPSCR_FR     18 /* Floating-point fraction rounded                   */
601 #define FPSCR_FI     17 /* Floating-point fraction inexact                   */
602 #define FPSCR_C      16 /* Floating-point result class descriptor            */
603 #define FPSCR_FL     15 /* Floating-point less than or negative              */
604 #define FPSCR_FG     14 /* Floating-point greater than or negative           */
605 #define FPSCR_FE     13 /* Floating-point equal or zero                      */
606 #define FPSCR_FU     12 /* Floating-point unordered or NaN                   */
607 #define FPSCR_FPCC   12 /* Floating-point condition code                     */
608 #define FPSCR_FPRF   12 /* Floating-point result flags                       */
609 #define FPSCR_VXSOFT 10 /* Floating-point invalid operation exception (soft) */
610 #define FPSCR_VXSQRT 9  /* Floating-point invalid operation exception (sqrt) */
611 #define FPSCR_VXCVI  8  /* Floating-point invalid operation exception (int)  */
612 #define FPSCR_VE     7  /* Floating-point invalid operation exception enable */
613 #define FPSCR_OE     6  /* Floating-point overflow exception enable          */
614 #define FPSCR_UE     5  /* Floating-point undeflow exception enable          */
615 #define FPSCR_ZE     4  /* Floating-point zero divide exception enable       */
616 #define FPSCR_XE     3  /* Floating-point inexact exception enable           */
617 #define FPSCR_NI     2  /* Floating-point non-IEEE mode                      */
618 #define FPSCR_RN1    1
619 #define FPSCR_RN     0  /* Floating-point rounding control                   */
620 #define fpscr_fex    (((env->fpscr) >> FPSCR_FEX)    & 0x1)
621 #define fpscr_vx     (((env->fpscr) >> FPSCR_VX)     & 0x1)
622 #define fpscr_ox     (((env->fpscr) >> FPSCR_OX)     & 0x1)
623 #define fpscr_ux     (((env->fpscr) >> FPSCR_UX)     & 0x1)
624 #define fpscr_zx     (((env->fpscr) >> FPSCR_ZX)     & 0x1)
625 #define fpscr_xx     (((env->fpscr) >> FPSCR_XX)     & 0x1)
626 #define fpscr_vxsnan (((env->fpscr) >> FPSCR_VXSNAN) & 0x1)
627 #define fpscr_vxisi  (((env->fpscr) >> FPSCR_VXISI)  & 0x1)
628 #define fpscr_vxidi  (((env->fpscr) >> FPSCR_VXIDI)  & 0x1)
629 #define fpscr_vxzdz  (((env->fpscr) >> FPSCR_VXZDZ)  & 0x1)
630 #define fpscr_vximz  (((env->fpscr) >> FPSCR_VXIMZ)  & 0x1)
631 #define fpscr_vxvc   (((env->fpscr) >> FPSCR_VXVC)   & 0x1)
632 #define fpscr_fpcc   (((env->fpscr) >> FPSCR_FPCC)   & 0xF)
633 #define fpscr_vxsoft (((env->fpscr) >> FPSCR_VXSOFT) & 0x1)
634 #define fpscr_vxsqrt (((env->fpscr) >> FPSCR_VXSQRT) & 0x1)
635 #define fpscr_vxcvi  (((env->fpscr) >> FPSCR_VXCVI)  & 0x1)
636 #define fpscr_ve     (((env->fpscr) >> FPSCR_VE)     & 0x1)
637 #define fpscr_oe     (((env->fpscr) >> FPSCR_OE)     & 0x1)
638 #define fpscr_ue     (((env->fpscr) >> FPSCR_UE)     & 0x1)
639 #define fpscr_ze     (((env->fpscr) >> FPSCR_ZE)     & 0x1)
640 #define fpscr_xe     (((env->fpscr) >> FPSCR_XE)     & 0x1)
641 #define fpscr_ni     (((env->fpscr) >> FPSCR_NI)     & 0x1)
642 #define fpscr_rn     (((env->fpscr) >> FPSCR_RN)     & 0x3)
643 /* Invalid operation exception summary */
644 #define fpscr_ix ((env->fpscr) & ((1 << FPSCR_VXSNAN) | (1 << FPSCR_VXISI)  | \
645                                   (1 << FPSCR_VXIDI)  | (1 << FPSCR_VXZDZ)  | \
646                                   (1 << FPSCR_VXIMZ)  | (1 << FPSCR_VXVC)   | \
647                                   (1 << FPSCR_VXSOFT) | (1 << FPSCR_VXSQRT) | \
648                                   (1 << FPSCR_VXCVI)))
649 /* exception summary */
650 #define fpscr_ex  (((env->fpscr) >> FPSCR_XX) & 0x1F)
651 /* enabled exception summary */
652 #define fpscr_eex (((env->fpscr) >> FPSCR_XX) & ((env->fpscr) >> FPSCR_XE) &  \
653                    0x1F)
654
655 /*****************************************************************************/
656 /* Vector status and control register */
657 #define VSCR_NJ         16 /* Vector non-java */
658 #define VSCR_SAT        0 /* Vector saturation */
659 #define vscr_nj         (((env->vscr) >> VSCR_NJ)       & 0x1)
660 #define vscr_sat        (((env->vscr) >> VSCR_SAT)      & 0x1)
661
662 /*****************************************************************************/
663 /* BookE e500 MMU registers */
664
665 #define MAS0_NV_SHIFT      0
666 #define MAS0_NV_MASK       (0xfff << MAS0_NV_SHIFT)
667
668 #define MAS0_WQ_SHIFT      12
669 #define MAS0_WQ_MASK       (3 << MAS0_WQ_SHIFT)
670 /* Write TLB entry regardless of reservation */
671 #define MAS0_WQ_ALWAYS     (0 << MAS0_WQ_SHIFT)
672 /* Write TLB entry only already in use */
673 #define MAS0_WQ_COND       (1 << MAS0_WQ_SHIFT)
674 /* Clear TLB entry */
675 #define MAS0_WQ_CLR_RSRV   (2 << MAS0_WQ_SHIFT)
676
677 #define MAS0_HES_SHIFT     14
678 #define MAS0_HES           (1 << MAS0_HES_SHIFT)
679
680 #define MAS0_ESEL_SHIFT    16
681 #define MAS0_ESEL_MASK     (0xfff << MAS0_ESEL_SHIFT)
682
683 #define MAS0_TLBSEL_SHIFT  28
684 #define MAS0_TLBSEL_MASK   (3 << MAS0_TLBSEL_SHIFT)
685 #define MAS0_TLBSEL_TLB0   (0 << MAS0_TLBSEL_SHIFT)
686 #define MAS0_TLBSEL_TLB1   (1 << MAS0_TLBSEL_SHIFT)
687 #define MAS0_TLBSEL_TLB2   (2 << MAS0_TLBSEL_SHIFT)
688 #define MAS0_TLBSEL_TLB3   (3 << MAS0_TLBSEL_SHIFT)
689
690 #define MAS0_ATSEL_SHIFT   31
691 #define MAS0_ATSEL         (1 << MAS0_ATSEL_SHIFT)
692 #define MAS0_ATSEL_TLB     0
693 #define MAS0_ATSEL_LRAT    MAS0_ATSEL
694
695 #define MAS1_TSIZE_SHIFT   7
696 #define MAS1_TSIZE_MASK    (0x1f << MAS1_TSIZE_SHIFT)
697
698 #define MAS1_TS_SHIFT      12
699 #define MAS1_TS            (1 << MAS1_TS_SHIFT)
700
701 #define MAS1_IND_SHIFT     13
702 #define MAS1_IND           (1 << MAS1_IND_SHIFT)
703
704 #define MAS1_TID_SHIFT     16
705 #define MAS1_TID_MASK      (0x3fff << MAS1_TID_SHIFT)
706
707 #define MAS1_IPROT_SHIFT   30
708 #define MAS1_IPROT         (1 << MAS1_IPROT_SHIFT)
709
710 #define MAS1_VALID_SHIFT   31
711 #define MAS1_VALID         0x80000000
712
713 #define MAS2_EPN_SHIFT     12
714 #define MAS2_EPN_MASK      (~0ULL << MAS2_EPN_SHIFT)
715
716 #define MAS2_ACM_SHIFT     6
717 #define MAS2_ACM           (1 << MAS2_ACM_SHIFT)
718
719 #define MAS2_VLE_SHIFT     5
720 #define MAS2_VLE           (1 << MAS2_VLE_SHIFT)
721
722 #define MAS2_W_SHIFT       4
723 #define MAS2_W             (1 << MAS2_W_SHIFT)
724
725 #define MAS2_I_SHIFT       3
726 #define MAS2_I             (1 << MAS2_I_SHIFT)
727
728 #define MAS2_M_SHIFT       2
729 #define MAS2_M             (1 << MAS2_M_SHIFT)
730
731 #define MAS2_G_SHIFT       1
732 #define MAS2_G             (1 << MAS2_G_SHIFT)
733
734 #define MAS2_E_SHIFT       0
735 #define MAS2_E             (1 << MAS2_E_SHIFT)
736
737 #define MAS3_RPN_SHIFT     12
738 #define MAS3_RPN_MASK      (0xfffff << MAS3_RPN_SHIFT)
739
740 #define MAS3_U0                 0x00000200
741 #define MAS3_U1                 0x00000100
742 #define MAS3_U2                 0x00000080
743 #define MAS3_U3                 0x00000040
744 #define MAS3_UX                 0x00000020
745 #define MAS3_SX                 0x00000010
746 #define MAS3_UW                 0x00000008
747 #define MAS3_SW                 0x00000004
748 #define MAS3_UR                 0x00000002
749 #define MAS3_SR                 0x00000001
750 #define MAS3_SPSIZE_SHIFT       1
751 #define MAS3_SPSIZE_MASK        (0x3e << MAS3_SPSIZE_SHIFT)
752
753 #define MAS4_TLBSELD_SHIFT      MAS0_TLBSEL_SHIFT
754 #define MAS4_TLBSELD_MASK       MAS0_TLBSEL_MASK
755 #define MAS4_TIDSELD_MASK       0x00030000
756 #define MAS4_TIDSELD_PID0       0x00000000
757 #define MAS4_TIDSELD_PID1       0x00010000
758 #define MAS4_TIDSELD_PID2       0x00020000
759 #define MAS4_TIDSELD_PIDZ       0x00030000
760 #define MAS4_INDD               0x00008000      /* Default IND */
761 #define MAS4_TSIZED_SHIFT       MAS1_TSIZE_SHIFT
762 #define MAS4_TSIZED_MASK        MAS1_TSIZE_MASK
763 #define MAS4_ACMD               0x00000040
764 #define MAS4_VLED               0x00000020
765 #define MAS4_WD                 0x00000010
766 #define MAS4_ID                 0x00000008
767 #define MAS4_MD                 0x00000004
768 #define MAS4_GD                 0x00000002
769 #define MAS4_ED                 0x00000001
770 #define MAS4_WIMGED_MASK        0x0000001f      /* Default WIMGE */
771 #define MAS4_WIMGED_SHIFT       0
772
773 #define MAS5_SGS                0x80000000
774 #define MAS5_SLPID_MASK         0x00000fff
775
776 #define MAS6_SPID0              0x3fff0000
777 #define MAS6_SPID1              0x00007ffe
778 #define MAS6_ISIZE(x)           MAS1_TSIZE(x)
779 #define MAS6_SAS                0x00000001
780 #define MAS6_SPID               MAS6_SPID0
781 #define MAS6_SIND               0x00000002      /* Indirect page */
782 #define MAS6_SIND_SHIFT         1
783 #define MAS6_SPID_MASK          0x3fff0000
784 #define MAS6_SPID_SHIFT         16
785 #define MAS6_ISIZE_MASK         0x00000f80
786 #define MAS6_ISIZE_SHIFT        7
787
788 #define MAS7_RPN                0xffffffff
789
790 #define MAS8_TGS                0x80000000
791 #define MAS8_VF                 0x40000000
792 #define MAS8_TLBPID             0x00000fff
793
794 /* Bit definitions for MMUCFG */
795 #define MMUCFG_MAVN     0x00000003      /* MMU Architecture Version Number */
796 #define MMUCFG_MAVN_V1  0x00000000      /* v1.0 */
797 #define MMUCFG_MAVN_V2  0x00000001      /* v2.0 */
798 #define MMUCFG_NTLBS    0x0000000c      /* Number of TLBs */
799 #define MMUCFG_PIDSIZE  0x000007c0      /* PID Reg Size */
800 #define MMUCFG_TWC      0x00008000      /* TLB Write Conditional (v2.0) */
801 #define MMUCFG_LRAT     0x00010000      /* LRAT Supported (v2.0) */
802 #define MMUCFG_RASIZE   0x00fe0000      /* Real Addr Size */
803 #define MMUCFG_LPIDSIZE 0x0f000000      /* LPID Reg Size */
804
805 /* Bit definitions for MMUCSR0 */
806 #define MMUCSR0_TLB1FI  0x00000002      /* TLB1 Flash invalidate */
807 #define MMUCSR0_TLB0FI  0x00000004      /* TLB0 Flash invalidate */
808 #define MMUCSR0_TLB2FI  0x00000040      /* TLB2 Flash invalidate */
809 #define MMUCSR0_TLB3FI  0x00000020      /* TLB3 Flash invalidate */
810 #define MMUCSR0_TLBFI   (MMUCSR0_TLB0FI | MMUCSR0_TLB1FI | \
811                          MMUCSR0_TLB2FI | MMUCSR0_TLB3FI)
812 #define MMUCSR0_TLB0PS  0x00000780      /* TLB0 Page Size */
813 #define MMUCSR0_TLB1PS  0x00007800      /* TLB1 Page Size */
814 #define MMUCSR0_TLB2PS  0x00078000      /* TLB2 Page Size */
815 #define MMUCSR0_TLB3PS  0x00780000      /* TLB3 Page Size */
816
817 /* TLBnCFG encoding */
818 #define TLBnCFG_N_ENTRY         0x00000fff      /* number of entries */
819 #define TLBnCFG_HES             0x00002000      /* HW select supported */
820 #define TLBnCFG_AVAIL           0x00004000      /* variable page size */
821 #define TLBnCFG_IPROT           0x00008000      /* IPROT supported */
822 #define TLBnCFG_GTWE            0x00010000      /* Guest can write */
823 #define TLBnCFG_IND             0x00020000      /* IND entries supported */
824 #define TLBnCFG_PT              0x00040000      /* Can load from page table */
825 #define TLBnCFG_MINSIZE         0x00f00000      /* Minimum Page Size (v1.0) */
826 #define TLBnCFG_MINSIZE_SHIFT   20
827 #define TLBnCFG_MAXSIZE         0x000f0000      /* Maximum Page Size (v1.0) */
828 #define TLBnCFG_MAXSIZE_SHIFT   16
829 #define TLBnCFG_ASSOC           0xff000000      /* Associativity */
830 #define TLBnCFG_ASSOC_SHIFT     24
831
832 /* TLBnPS encoding */
833 #define TLBnPS_4K               0x00000004
834 #define TLBnPS_8K               0x00000008
835 #define TLBnPS_16K              0x00000010
836 #define TLBnPS_32K              0x00000020
837 #define TLBnPS_64K              0x00000040
838 #define TLBnPS_128K             0x00000080
839 #define TLBnPS_256K             0x00000100
840 #define TLBnPS_512K             0x00000200
841 #define TLBnPS_1M               0x00000400
842 #define TLBnPS_2M               0x00000800
843 #define TLBnPS_4M               0x00001000
844 #define TLBnPS_8M               0x00002000
845 #define TLBnPS_16M              0x00004000
846 #define TLBnPS_32M              0x00008000
847 #define TLBnPS_64M              0x00010000
848 #define TLBnPS_128M             0x00020000
849 #define TLBnPS_256M             0x00040000
850 #define TLBnPS_512M             0x00080000
851 #define TLBnPS_1G               0x00100000
852 #define TLBnPS_2G               0x00200000
853 #define TLBnPS_4G               0x00400000
854 #define TLBnPS_8G               0x00800000
855 #define TLBnPS_16G              0x01000000
856 #define TLBnPS_32G              0x02000000
857 #define TLBnPS_64G              0x04000000
858 #define TLBnPS_128G             0x08000000
859 #define TLBnPS_256G             0x10000000
860
861 /* tlbilx action encoding */
862 #define TLBILX_T_ALL                    0
863 #define TLBILX_T_TID                    1
864 #define TLBILX_T_FULLMATCH              3
865 #define TLBILX_T_CLASS0                 4
866 #define TLBILX_T_CLASS1                 5
867 #define TLBILX_T_CLASS2                 6
868 #define TLBILX_T_CLASS3                 7
869
870 /* BookE 2.06 helper defines */
871
872 #define BOOKE206_FLUSH_TLB0    (1 << 0)
873 #define BOOKE206_FLUSH_TLB1    (1 << 1)
874 #define BOOKE206_FLUSH_TLB2    (1 << 2)
875 #define BOOKE206_FLUSH_TLB3    (1 << 3)
876
877 /* number of possible TLBs */
878 #define BOOKE206_MAX_TLBN      4
879
880 /*****************************************************************************/
881 /* Embedded.Processor Control */
882
883 #define DBELL_TYPE_SHIFT               27
884 #define DBELL_TYPE_MASK                (0x1f << DBELL_TYPE_SHIFT)
885 #define DBELL_TYPE_DBELL               (0x00 << DBELL_TYPE_SHIFT)
886 #define DBELL_TYPE_DBELL_CRIT          (0x01 << DBELL_TYPE_SHIFT)
887 #define DBELL_TYPE_G_DBELL             (0x02 << DBELL_TYPE_SHIFT)
888 #define DBELL_TYPE_G_DBELL_CRIT        (0x03 << DBELL_TYPE_SHIFT)
889 #define DBELL_TYPE_G_DBELL_MC          (0x04 << DBELL_TYPE_SHIFT)
890
891 #define DBELL_BRDCAST                  (1 << 26)
892 #define DBELL_LPIDTAG_SHIFT            14
893 #define DBELL_LPIDTAG_MASK             (0xfff << DBELL_LPIDTAG_SHIFT)
894 #define DBELL_PIRTAG_MASK              0x3fff
895
896 /*****************************************************************************/
897 /* Segment page size information, used by recent hash MMUs
898  * The format of this structure mirrors kvm_ppc_smmu_info
899  */
900
901 #define PPC_PAGE_SIZES_MAX_SZ   8
902
903 struct ppc_one_page_size {
904     uint32_t page_shift;  /* Page shift (or 0) */
905     uint32_t pte_enc;     /* Encoding in the HPTE (>>12) */
906 };
907
908 struct ppc_one_seg_page_size {
909     uint32_t page_shift;  /* Base page shift of segment (or 0) */
910     uint32_t slb_enc;     /* SLB encoding for BookS */
911     struct ppc_one_page_size enc[PPC_PAGE_SIZES_MAX_SZ];
912 };
913
914 struct ppc_segment_page_sizes {
915     struct ppc_one_seg_page_size sps[PPC_PAGE_SIZES_MAX_SZ];
916 };
917
918
919 /*****************************************************************************/
920 /* The whole PowerPC CPU context */
921 #define NB_MMU_MODES 3
922
923 #define PPC_CPU_OPCODES_LEN 0x40
924
925 struct CPUPPCState {
926     /* First are the most commonly used resources
927      * during translated code execution
928      */
929     /* general purpose registers */
930     target_ulong gpr[32];
931     /* Storage for GPR MSB, used by the SPE extension */
932     target_ulong gprh[32];
933     /* LR */
934     target_ulong lr;
935     /* CTR */
936     target_ulong ctr;
937     /* condition register */
938     uint32_t crf[8];
939 #if defined(TARGET_PPC64)
940     /* CFAR */
941     target_ulong cfar;
942 #endif
943     /* XER (with SO, OV, CA split out) */
944     target_ulong xer;
945     target_ulong so;
946     target_ulong ov;
947     target_ulong ca;
948     /* Reservation address */
949     target_ulong reserve_addr;
950     /* Reservation value */
951     target_ulong reserve_val;
952     target_ulong reserve_val2;
953     /* Reservation store address */
954     target_ulong reserve_ea;
955     /* Reserved store source register and size */
956     target_ulong reserve_info;
957
958     /* Those ones are used in supervisor mode only */
959     /* machine state register */
960     target_ulong msr;
961     /* temporary general purpose registers */
962     target_ulong tgpr[4]; /* Used to speed-up TLB assist handlers */
963
964     /* Floating point execution context */
965     float_status fp_status;
966     /* floating point registers */
967     float64 fpr[32];
968     /* floating point status and control register */
969     target_ulong fpscr;
970
971     /* Next instruction pointer */
972     target_ulong nip;
973
974     int access_type; /* when a memory exception occurs, the access
975                         type is stored here */
976
977     CPU_COMMON
978
979     /* MMU context - only relevant for full system emulation */
980 #if !defined(CONFIG_USER_ONLY)
981 #if defined(TARGET_PPC64)
982     /* PowerPC 64 SLB area */
983     ppc_slb_t slb[MAX_SLB_ENTRIES];
984     int32_t slb_nr;
985 #endif
986     /* segment registers */
987     hwaddr htab_base;
988     /* mask used to normalize hash value to PTEG index */
989     hwaddr htab_mask;
990     target_ulong sr[32];
991     /* externally stored hash table */
992     uint8_t *external_htab;
993     /* BATs */
994     uint32_t nb_BATs;
995     target_ulong DBAT[2][8];
996     target_ulong IBAT[2][8];
997     /* PowerPC TLB registers (for 4xx, e500 and 60x software driven TLBs) */
998     int32_t nb_tlb;      /* Total number of TLB                              */
999     int tlb_per_way; /* Speed-up helper: used to avoid divisions at run time */
1000     int nb_ways;     /* Number of ways in the TLB set                        */
1001     int last_way;    /* Last used way used to allocate TLB in a LRU way      */
1002     int id_tlbs;     /* If 1, MMU has separated TLBs for instructions & data */
1003     int nb_pids;     /* Number of available PID registers                    */
1004     int tlb_type;    /* Type of TLB we're dealing with                       */
1005     ppc_tlb_t tlb;   /* TLB is optional. Allocate them only if needed        */
1006     /* 403 dedicated access protection registers */
1007     target_ulong pb[4];
1008     bool tlb_dirty;   /* Set to non-zero when modifying TLB                  */
1009     bool kvm_sw_tlb;  /* non-zero if KVM SW TLB API is active                */
1010 #endif
1011
1012     /* Other registers */
1013     /* Special purpose registers */
1014     target_ulong spr[1024];
1015     ppc_spr_t spr_cb[1024];
1016     /* Altivec registers */
1017     ppc_avr_t avr[32];
1018     uint32_t vscr;
1019     /* VSX registers */
1020     uint64_t vsr[32];
1021     /* SPE registers */
1022     uint64_t spe_acc;
1023     uint32_t spe_fscr;
1024     /* SPE and Altivec can share a status since they will never be used
1025      * simultaneously */
1026     float_status vec_status;
1027
1028     /* Internal devices resources */
1029     /* Time base and decrementer */
1030     ppc_tb_t *tb_env;
1031     /* Device control registers */
1032     ppc_dcr_t *dcr_env;
1033
1034     int dcache_line_size;
1035     int icache_line_size;
1036
1037     /* Those resources are used during exception processing */
1038     /* CPU model definition */
1039     target_ulong msr_mask;
1040     powerpc_mmu_t mmu_model;
1041     powerpc_excp_t excp_model;
1042     powerpc_input_t bus_model;
1043     int bfd_mach;
1044     uint32_t flags;
1045     uint64_t insns_flags;
1046     uint64_t insns_flags2;
1047 #if defined(TARGET_PPC64)
1048     struct ppc_segment_page_sizes sps;
1049 #endif
1050
1051 #if defined(TARGET_PPC64) && !defined(CONFIG_USER_ONLY)
1052     uint64_t vpa_addr;
1053     uint64_t slb_shadow_addr, slb_shadow_size;
1054     uint64_t dtl_addr, dtl_size;
1055 #endif /* TARGET_PPC64 */
1056
1057     int error_code;
1058     uint32_t pending_interrupts;
1059 #if !defined(CONFIG_USER_ONLY)
1060     /* This is the IRQ controller, which is implementation dependent
1061      * and only relevant when emulating a complete machine.
1062      */
1063     uint32_t irq_input_state;
1064     void **irq_inputs;
1065     /* Exception vectors */
1066     target_ulong excp_vectors[POWERPC_EXCP_NB];
1067     target_ulong excp_prefix;
1068     target_ulong ivor_mask;
1069     target_ulong ivpr_mask;
1070     target_ulong hreset_vector;
1071     hwaddr mpic_iack;
1072     /* true when the external proxy facility mode is enabled */
1073     bool mpic_proxy;
1074 #endif
1075
1076     /* Those resources are used only during code translation */
1077     /* opcode handlers */
1078     opc_handler_t *opcodes[PPC_CPU_OPCODES_LEN];
1079
1080     /* Those resources are used only in QEMU core */
1081     target_ulong hflags;      /* hflags is a MSR & HFLAGS_MASK         */
1082     target_ulong hflags_nmsr; /* specific hflags, not coming from MSR */
1083     int mmu_idx;         /* precomputed MMU index to speed up mem accesses */
1084
1085     /* Power management */
1086     int (*check_pow)(CPUPPCState *env);
1087
1088 #if !defined(CONFIG_USER_ONLY)
1089     void *load_info;    /* Holds boot loading state.  */
1090 #endif
1091
1092     /* booke timers */
1093
1094     /* Specifies bit locations of the Time Base used to signal a fixed timer
1095      * exception on a transition from 0 to 1. (watchdog or fixed-interval timer)
1096      *
1097      * 0 selects the least significant bit.
1098      * 63 selects the most significant bit.
1099      */
1100     uint8_t fit_period[4];
1101     uint8_t wdt_period[4];
1102
1103     /* Transactional memory state */
1104     target_ulong tm_gpr[32];
1105     ppc_avr_t tm_vsr[64];
1106     uint64_t tm_cr;
1107     uint64_t tm_lr;
1108     uint64_t tm_ctr;
1109     uint64_t tm_fpscr;
1110     uint64_t tm_amr;
1111     uint64_t tm_ppr;
1112     uint64_t tm_vrsave;
1113     uint32_t tm_vscr;
1114     uint64_t tm_dscr;
1115     uint64_t tm_tar;
1116 };
1117
1118 #define SET_FIT_PERIOD(a_, b_, c_, d_)          \
1119 do {                                            \
1120     env->fit_period[0] = (a_);                  \
1121     env->fit_period[1] = (b_);                  \
1122     env->fit_period[2] = (c_);                  \
1123     env->fit_period[3] = (d_);                  \
1124  } while (0)
1125
1126 #define SET_WDT_PERIOD(a_, b_, c_, d_)          \
1127 do {                                            \
1128     env->wdt_period[0] = (a_);                  \
1129     env->wdt_period[1] = (b_);                  \
1130     env->wdt_period[2] = (c_);                  \
1131     env->wdt_period[3] = (d_);                  \
1132  } while (0)
1133
1134 #include "cpu-qom.h"
1135
1136 /*****************************************************************************/
1137 PowerPCCPU *cpu_ppc_init(const char *cpu_model);
1138 void ppc_translate_init(void);
1139 void gen_update_current_nip(void *opaque);
1140 int cpu_ppc_exec (CPUPPCState *s);
1141 /* you can call this signal handler from your SIGBUS and SIGSEGV
1142    signal handlers to inform the virtual CPU of exceptions. non zero
1143    is returned if the signal was handled by the virtual CPU.  */
1144 int cpu_ppc_signal_handler (int host_signum, void *pinfo,
1145                             void *puc);
1146 void ppc_hw_interrupt (CPUPPCState *env);
1147 #if defined(CONFIG_USER_ONLY)
1148 int ppc_cpu_handle_mmu_fault(CPUState *cpu, vaddr address, int rw,
1149                              int mmu_idx);
1150 #endif
1151
1152 #if !defined(CONFIG_USER_ONLY)
1153 void ppc_store_sdr1 (CPUPPCState *env, target_ulong value);
1154 #endif /* !defined(CONFIG_USER_ONLY) */
1155 void ppc_store_msr (CPUPPCState *env, target_ulong value);
1156
1157 void ppc_cpu_list (FILE *f, fprintf_function cpu_fprintf);
1158 int ppc_get_compat_smt_threads(PowerPCCPU *cpu);
1159 int ppc_set_compat(PowerPCCPU *cpu, uint32_t cpu_version);
1160
1161 /* Time-base and decrementer management */
1162 #ifndef NO_CPU_IO_DEFS
1163 uint64_t cpu_ppc_load_tbl (CPUPPCState *env);
1164 uint32_t cpu_ppc_load_tbu (CPUPPCState *env);
1165 void cpu_ppc_store_tbu (CPUPPCState *env, uint32_t value);
1166 void cpu_ppc_store_tbl (CPUPPCState *env, uint32_t value);
1167 uint64_t cpu_ppc_load_atbl (CPUPPCState *env);
1168 uint32_t cpu_ppc_load_atbu (CPUPPCState *env);
1169 void cpu_ppc_store_atbl (CPUPPCState *env, uint32_t value);
1170 void cpu_ppc_store_atbu (CPUPPCState *env, uint32_t value);
1171 bool ppc_decr_clear_on_delivery(CPUPPCState *env);
1172 uint32_t cpu_ppc_load_decr (CPUPPCState *env);
1173 void cpu_ppc_store_decr (CPUPPCState *env, uint32_t value);
1174 uint32_t cpu_ppc_load_hdecr (CPUPPCState *env);
1175 void cpu_ppc_store_hdecr (CPUPPCState *env, uint32_t value);
1176 uint64_t cpu_ppc_load_purr (CPUPPCState *env);
1177 uint32_t cpu_ppc601_load_rtcl (CPUPPCState *env);
1178 uint32_t cpu_ppc601_load_rtcu (CPUPPCState *env);
1179 #if !defined(CONFIG_USER_ONLY)
1180 void cpu_ppc601_store_rtcl (CPUPPCState *env, uint32_t value);
1181 void cpu_ppc601_store_rtcu (CPUPPCState *env, uint32_t value);
1182 target_ulong load_40x_pit (CPUPPCState *env);
1183 void store_40x_pit (CPUPPCState *env, target_ulong val);
1184 void store_40x_dbcr0 (CPUPPCState *env, uint32_t val);
1185 void store_40x_sler (CPUPPCState *env, uint32_t val);
1186 void store_booke_tcr (CPUPPCState *env, target_ulong val);
1187 void store_booke_tsr (CPUPPCState *env, target_ulong val);
1188 void ppc_tlb_invalidate_all (CPUPPCState *env);
1189 void ppc_tlb_invalidate_one (CPUPPCState *env, target_ulong addr);
1190 #endif
1191 #endif
1192
1193 void store_fpscr(CPUPPCState *env, uint64_t arg, uint32_t mask);
1194
1195 static inline uint64_t ppc_dump_gpr(CPUPPCState *env, int gprn)
1196 {
1197     uint64_t gprv;
1198
1199     gprv = env->gpr[gprn];
1200     if (env->flags & POWERPC_FLAG_SPE) {
1201         /* If the CPU implements the SPE extension, we have to get the
1202          * high bits of the GPR from the gprh storage area
1203          */
1204         gprv &= 0xFFFFFFFFULL;
1205         gprv |= (uint64_t)env->gprh[gprn] << 32;
1206     }
1207
1208     return gprv;
1209 }
1210
1211 /* Device control registers */
1212 int ppc_dcr_read (ppc_dcr_t *dcr_env, int dcrn, uint32_t *valp);
1213 int ppc_dcr_write (ppc_dcr_t *dcr_env, int dcrn, uint32_t val);
1214
1215 static inline CPUPPCState *cpu_init(const char *cpu_model)
1216 {
1217     PowerPCCPU *cpu = cpu_ppc_init(cpu_model);
1218     if (cpu == NULL) {
1219         return NULL;
1220     }
1221     return &cpu->env;
1222 }
1223
1224 #define cpu_exec cpu_ppc_exec
1225 #define cpu_gen_code cpu_ppc_gen_code
1226 #define cpu_signal_handler cpu_ppc_signal_handler
1227 #define cpu_list ppc_cpu_list
1228
1229 /* MMU modes definitions */
1230 #define MMU_MODE0_SUFFIX _user
1231 #define MMU_MODE1_SUFFIX _kernel
1232 #define MMU_MODE2_SUFFIX _hypv
1233 #define MMU_USER_IDX 0
1234 static inline int cpu_mmu_index (CPUPPCState *env)
1235 {
1236     return env->mmu_idx;
1237 }
1238
1239 #include "exec/cpu-all.h"
1240
1241 /*****************************************************************************/
1242 /* CRF definitions */
1243 #define CRF_LT        3
1244 #define CRF_GT        2
1245 #define CRF_EQ        1
1246 #define CRF_SO        0
1247 #define CRF_CH        (1 << CRF_LT)
1248 #define CRF_CL        (1 << CRF_GT)
1249 #define CRF_CH_OR_CL  (1 << CRF_EQ)
1250 #define CRF_CH_AND_CL (1 << CRF_SO)
1251
1252 /* XER definitions */
1253 #define XER_SO  31
1254 #define XER_OV  30
1255 #define XER_CA  29
1256 #define XER_CMP  8
1257 #define XER_BC   0
1258 #define xer_so  (env->so)
1259 #define xer_ov  (env->ov)
1260 #define xer_ca  (env->ca)
1261 #define xer_cmp ((env->xer >> XER_CMP) & 0xFF)
1262 #define xer_bc  ((env->xer >> XER_BC)  & 0x7F)
1263
1264 /* SPR definitions */
1265 #define SPR_MQ                (0x000)
1266 #define SPR_XER               (0x001)
1267 #define SPR_601_VRTCU         (0x004)
1268 #define SPR_601_VRTCL         (0x005)
1269 #define SPR_601_UDECR         (0x006)
1270 #define SPR_LR                (0x008)
1271 #define SPR_CTR               (0x009)
1272 #define SPR_UAMR              (0x00C)
1273 #define SPR_DSCR              (0x011)
1274 #define SPR_DSISR             (0x012)
1275 #define SPR_DAR               (0x013) /* DAE for PowerPC 601 */
1276 #define SPR_601_RTCU          (0x014)
1277 #define SPR_601_RTCL          (0x015)
1278 #define SPR_DECR              (0x016)
1279 #define SPR_SDR1              (0x019)
1280 #define SPR_SRR0              (0x01A)
1281 #define SPR_SRR1              (0x01B)
1282 #define SPR_CFAR              (0x01C)
1283 #define SPR_AMR               (0x01D)
1284 #define SPR_BOOKE_PID         (0x030)
1285 #define SPR_BOOKE_DECAR       (0x036)
1286 #define SPR_BOOKE_CSRR0       (0x03A)
1287 #define SPR_BOOKE_CSRR1       (0x03B)
1288 #define SPR_BOOKE_DEAR        (0x03D)
1289 #define SPR_BOOKE_ESR         (0x03E)
1290 #define SPR_BOOKE_IVPR        (0x03F)
1291 #define SPR_MPC_EIE           (0x050)
1292 #define SPR_MPC_EID           (0x051)
1293 #define SPR_MPC_NRI           (0x052)
1294 #define SPR_TFHAR             (0x080)
1295 #define SPR_TFIAR             (0x081)
1296 #define SPR_TEXASR            (0x082)
1297 #define SPR_TEXASRU           (0x083)
1298 #define SPR_UCTRL             (0x088)
1299 #define SPR_MPC_CMPA          (0x090)
1300 #define SPR_MPC_CMPB          (0x091)
1301 #define SPR_MPC_CMPC          (0x092)
1302 #define SPR_MPC_CMPD          (0x093)
1303 #define SPR_MPC_ECR           (0x094)
1304 #define SPR_MPC_DER           (0x095)
1305 #define SPR_MPC_COUNTA        (0x096)
1306 #define SPR_MPC_COUNTB        (0x097)
1307 #define SPR_CTRL              (0x098)
1308 #define SPR_MPC_CMPE          (0x098)
1309 #define SPR_MPC_CMPF          (0x099)
1310 #define SPR_FSCR              (0x099)
1311 #define SPR_MPC_CMPG          (0x09A)
1312 #define SPR_MPC_CMPH          (0x09B)
1313 #define SPR_MPC_LCTRL1        (0x09C)
1314 #define SPR_MPC_LCTRL2        (0x09D)
1315 #define SPR_UAMOR             (0x09D)
1316 #define SPR_MPC_ICTRL         (0x09E)
1317 #define SPR_MPC_BAR           (0x09F)
1318 #define SPR_VRSAVE            (0x100)
1319 #define SPR_USPRG0            (0x100)
1320 #define SPR_USPRG1            (0x101)
1321 #define SPR_USPRG2            (0x102)
1322 #define SPR_USPRG3            (0x103)
1323 #define SPR_USPRG4            (0x104)
1324 #define SPR_USPRG5            (0x105)
1325 #define SPR_USPRG6            (0x106)
1326 #define SPR_USPRG7            (0x107)
1327 #define SPR_VTBL              (0x10C)
1328 #define SPR_VTBU              (0x10D)
1329 #define SPR_SPRG0             (0x110)
1330 #define SPR_SPRG1             (0x111)
1331 #define SPR_SPRG2             (0x112)
1332 #define SPR_SPRG3             (0x113)
1333 #define SPR_SPRG4             (0x114)
1334 #define SPR_SCOMC             (0x114)
1335 #define SPR_SPRG5             (0x115)
1336 #define SPR_SCOMD             (0x115)
1337 #define SPR_SPRG6             (0x116)
1338 #define SPR_SPRG7             (0x117)
1339 #define SPR_ASR               (0x118)
1340 #define SPR_EAR               (0x11A)
1341 #define SPR_TBL               (0x11C)
1342 #define SPR_TBU               (0x11D)
1343 #define SPR_TBU40             (0x11E)
1344 #define SPR_SVR               (0x11E)
1345 #define SPR_BOOKE_PIR         (0x11E)
1346 #define SPR_PVR               (0x11F)
1347 #define SPR_HSPRG0            (0x130)
1348 #define SPR_BOOKE_DBSR        (0x130)
1349 #define SPR_HSPRG1            (0x131)
1350 #define SPR_HDSISR            (0x132)
1351 #define SPR_HDAR              (0x133)
1352 #define SPR_BOOKE_EPCR        (0x133)
1353 #define SPR_SPURR             (0x134)
1354 #define SPR_BOOKE_DBCR0       (0x134)
1355 #define SPR_IBCR              (0x135)
1356 #define SPR_PURR              (0x135)
1357 #define SPR_BOOKE_DBCR1       (0x135)
1358 #define SPR_DBCR              (0x136)
1359 #define SPR_HDEC              (0x136)
1360 #define SPR_BOOKE_DBCR2       (0x136)
1361 #define SPR_HIOR              (0x137)
1362 #define SPR_MBAR              (0x137)
1363 #define SPR_RMOR              (0x138)
1364 #define SPR_BOOKE_IAC1        (0x138)
1365 #define SPR_HRMOR             (0x139)
1366 #define SPR_BOOKE_IAC2        (0x139)
1367 #define SPR_HSRR0             (0x13A)
1368 #define SPR_BOOKE_IAC3        (0x13A)
1369 #define SPR_HSRR1             (0x13B)
1370 #define SPR_BOOKE_IAC4        (0x13B)
1371 #define SPR_BOOKE_DAC1        (0x13C)
1372 #define SPR_LPIDR             (0x13D)
1373 #define SPR_DABR2             (0x13D)
1374 #define SPR_BOOKE_DAC2        (0x13D)
1375 #define SPR_BOOKE_DVC1        (0x13E)
1376 #define SPR_LPCR              (0x13E)
1377 #define SPR_BOOKE_DVC2        (0x13F)
1378 #define SPR_BOOKE_TSR         (0x150)
1379 #define SPR_PCR               (0x152)
1380 #define SPR_BOOKE_TCR         (0x154)
1381 #define SPR_BOOKE_TLB0PS      (0x158)
1382 #define SPR_BOOKE_TLB1PS      (0x159)
1383 #define SPR_BOOKE_TLB2PS      (0x15A)
1384 #define SPR_BOOKE_TLB3PS      (0x15B)
1385 #define SPR_BOOKE_MAS7_MAS3   (0x174)
1386 #define SPR_BOOKE_IVOR0       (0x190)
1387 #define SPR_BOOKE_IVOR1       (0x191)
1388 #define SPR_BOOKE_IVOR2       (0x192)
1389 #define SPR_BOOKE_IVOR3       (0x193)
1390 #define SPR_BOOKE_IVOR4       (0x194)
1391 #define SPR_BOOKE_IVOR5       (0x195)
1392 #define SPR_BOOKE_IVOR6       (0x196)
1393 #define SPR_BOOKE_IVOR7       (0x197)
1394 #define SPR_BOOKE_IVOR8       (0x198)
1395 #define SPR_BOOKE_IVOR9       (0x199)
1396 #define SPR_BOOKE_IVOR10      (0x19A)
1397 #define SPR_BOOKE_IVOR11      (0x19B)
1398 #define SPR_BOOKE_IVOR12      (0x19C)
1399 #define SPR_BOOKE_IVOR13      (0x19D)
1400 #define SPR_BOOKE_IVOR14      (0x19E)
1401 #define SPR_BOOKE_IVOR15      (0x19F)
1402 #define SPR_BOOKE_IVOR38      (0x1B0)
1403 #define SPR_BOOKE_IVOR39      (0x1B1)
1404 #define SPR_BOOKE_IVOR40      (0x1B2)
1405 #define SPR_BOOKE_IVOR41      (0x1B3)
1406 #define SPR_BOOKE_IVOR42      (0x1B4)
1407 #define SPR_BOOKE_GIVOR2      (0x1B8)
1408 #define SPR_BOOKE_GIVOR3      (0x1B9)
1409 #define SPR_BOOKE_GIVOR4      (0x1BA)
1410 #define SPR_BOOKE_GIVOR8      (0x1BB)
1411 #define SPR_BOOKE_GIVOR13     (0x1BC)
1412 #define SPR_BOOKE_GIVOR14     (0x1BD)
1413 #define SPR_TIR               (0x1BE)
1414 #define SPR_BOOKE_SPEFSCR     (0x200)
1415 #define SPR_Exxx_BBEAR        (0x201)
1416 #define SPR_Exxx_BBTAR        (0x202)
1417 #define SPR_Exxx_L1CFG0       (0x203)
1418 #define SPR_Exxx_L1CFG1       (0x204)
1419 #define SPR_Exxx_NPIDR        (0x205)
1420 #define SPR_ATBL              (0x20E)
1421 #define SPR_ATBU              (0x20F)
1422 #define SPR_IBAT0U            (0x210)
1423 #define SPR_BOOKE_IVOR32      (0x210)
1424 #define SPR_RCPU_MI_GRA       (0x210)
1425 #define SPR_IBAT0L            (0x211)
1426 #define SPR_BOOKE_IVOR33      (0x211)
1427 #define SPR_IBAT1U            (0x212)
1428 #define SPR_BOOKE_IVOR34      (0x212)
1429 #define SPR_IBAT1L            (0x213)
1430 #define SPR_BOOKE_IVOR35      (0x213)
1431 #define SPR_IBAT2U            (0x214)
1432 #define SPR_BOOKE_IVOR36      (0x214)
1433 #define SPR_IBAT2L            (0x215)
1434 #define SPR_BOOKE_IVOR37      (0x215)
1435 #define SPR_IBAT3U            (0x216)
1436 #define SPR_IBAT3L            (0x217)
1437 #define SPR_DBAT0U            (0x218)
1438 #define SPR_RCPU_L2U_GRA      (0x218)
1439 #define SPR_DBAT0L            (0x219)
1440 #define SPR_DBAT1U            (0x21A)
1441 #define SPR_DBAT1L            (0x21B)
1442 #define SPR_DBAT2U            (0x21C)
1443 #define SPR_DBAT2L            (0x21D)
1444 #define SPR_DBAT3U            (0x21E)
1445 #define SPR_DBAT3L            (0x21F)
1446 #define SPR_IBAT4U            (0x230)
1447 #define SPR_RPCU_BBCMCR       (0x230)
1448 #define SPR_MPC_IC_CST        (0x230)
1449 #define SPR_Exxx_CTXCR        (0x230)
1450 #define SPR_IBAT4L            (0x231)
1451 #define SPR_MPC_IC_ADR        (0x231)
1452 #define SPR_Exxx_DBCR3        (0x231)
1453 #define SPR_IBAT5U            (0x232)
1454 #define SPR_MPC_IC_DAT        (0x232)
1455 #define SPR_Exxx_DBCNT        (0x232)
1456 #define SPR_IBAT5L            (0x233)
1457 #define SPR_IBAT6U            (0x234)
1458 #define SPR_IBAT6L            (0x235)
1459 #define SPR_IBAT7U            (0x236)
1460 #define SPR_IBAT7L            (0x237)
1461 #define SPR_DBAT4U            (0x238)
1462 #define SPR_RCPU_L2U_MCR      (0x238)
1463 #define SPR_MPC_DC_CST        (0x238)
1464 #define SPR_Exxx_ALTCTXCR     (0x238)
1465 #define SPR_DBAT4L            (0x239)
1466 #define SPR_MPC_DC_ADR        (0x239)
1467 #define SPR_DBAT5U            (0x23A)
1468 #define SPR_BOOKE_MCSRR0      (0x23A)
1469 #define SPR_MPC_DC_DAT        (0x23A)
1470 #define SPR_DBAT5L            (0x23B)
1471 #define SPR_BOOKE_MCSRR1      (0x23B)
1472 #define SPR_DBAT6U            (0x23C)
1473 #define SPR_BOOKE_MCSR        (0x23C)
1474 #define SPR_DBAT6L            (0x23D)
1475 #define SPR_Exxx_MCAR         (0x23D)
1476 #define SPR_DBAT7U            (0x23E)
1477 #define SPR_BOOKE_DSRR0       (0x23E)
1478 #define SPR_DBAT7L            (0x23F)
1479 #define SPR_BOOKE_DSRR1       (0x23F)
1480 #define SPR_BOOKE_SPRG8       (0x25C)
1481 #define SPR_BOOKE_SPRG9       (0x25D)
1482 #define SPR_BOOKE_MAS0        (0x270)
1483 #define SPR_BOOKE_MAS1        (0x271)
1484 #define SPR_BOOKE_MAS2        (0x272)
1485 #define SPR_BOOKE_MAS3        (0x273)
1486 #define SPR_BOOKE_MAS4        (0x274)
1487 #define SPR_BOOKE_MAS5        (0x275)
1488 #define SPR_BOOKE_MAS6        (0x276)
1489 #define SPR_BOOKE_PID1        (0x279)
1490 #define SPR_BOOKE_PID2        (0x27A)
1491 #define SPR_MPC_DPDR          (0x280)
1492 #define SPR_MPC_IMMR          (0x288)
1493 #define SPR_BOOKE_TLB0CFG     (0x2B0)
1494 #define SPR_BOOKE_TLB1CFG     (0x2B1)
1495 #define SPR_BOOKE_TLB2CFG     (0x2B2)
1496 #define SPR_BOOKE_TLB3CFG     (0x2B3)
1497 #define SPR_BOOKE_EPR         (0x2BE)
1498 #define SPR_PERF0             (0x300)
1499 #define SPR_RCPU_MI_RBA0      (0x300)
1500 #define SPR_MPC_MI_CTR        (0x300)
1501 #define SPR_PERF1             (0x301)
1502 #define SPR_RCPU_MI_RBA1      (0x301)
1503 #define SPR_POWER_UMMCR2      (0x301)
1504 #define SPR_PERF2             (0x302)
1505 #define SPR_RCPU_MI_RBA2      (0x302)
1506 #define SPR_MPC_MI_AP         (0x302)
1507 #define SPR_POWER_UMMCRA      (0x302)
1508 #define SPR_PERF3             (0x303)
1509 #define SPR_RCPU_MI_RBA3      (0x303)
1510 #define SPR_MPC_MI_EPN        (0x303)
1511 #define SPR_POWER_UPMC1       (0x303)
1512 #define SPR_PERF4             (0x304)
1513 #define SPR_POWER_UPMC2       (0x304)
1514 #define SPR_PERF5             (0x305)
1515 #define SPR_MPC_MI_TWC        (0x305)
1516 #define SPR_POWER_UPMC3       (0x305)
1517 #define SPR_PERF6             (0x306)
1518 #define SPR_MPC_MI_RPN        (0x306)
1519 #define SPR_POWER_UPMC4       (0x306)
1520 #define SPR_PERF7             (0x307)
1521 #define SPR_POWER_UPMC5       (0x307)
1522 #define SPR_PERF8             (0x308)
1523 #define SPR_RCPU_L2U_RBA0     (0x308)
1524 #define SPR_MPC_MD_CTR        (0x308)
1525 #define SPR_POWER_UPMC6       (0x308)
1526 #define SPR_PERF9             (0x309)
1527 #define SPR_RCPU_L2U_RBA1     (0x309)
1528 #define SPR_MPC_MD_CASID      (0x309)
1529 #define SPR_970_UPMC7         (0X309)
1530 #define SPR_PERFA             (0x30A)
1531 #define SPR_RCPU_L2U_RBA2     (0x30A)
1532 #define SPR_MPC_MD_AP         (0x30A)
1533 #define SPR_970_UPMC8         (0X30A)
1534 #define SPR_PERFB             (0x30B)
1535 #define SPR_RCPU_L2U_RBA3     (0x30B)
1536 #define SPR_MPC_MD_EPN        (0x30B)
1537 #define SPR_POWER_UMMCR0      (0X30B)
1538 #define SPR_PERFC             (0x30C)
1539 #define SPR_MPC_MD_TWB        (0x30C)
1540 #define SPR_POWER_USIAR       (0X30C)
1541 #define SPR_PERFD             (0x30D)
1542 #define SPR_MPC_MD_TWC        (0x30D)
1543 #define SPR_POWER_USDAR       (0X30D)
1544 #define SPR_PERFE             (0x30E)
1545 #define SPR_MPC_MD_RPN        (0x30E)
1546 #define SPR_POWER_UMMCR1      (0X30E)
1547 #define SPR_PERFF             (0x30F)
1548 #define SPR_MPC_MD_TW         (0x30F)
1549 #define SPR_UPERF0            (0x310)
1550 #define SPR_UPERF1            (0x311)
1551 #define SPR_POWER_MMCR2       (0x311)
1552 #define SPR_UPERF2            (0x312)
1553 #define SPR_POWER_MMCRA       (0X312)
1554 #define SPR_UPERF3            (0x313)
1555 #define SPR_POWER_PMC1        (0X313)
1556 #define SPR_UPERF4            (0x314)
1557 #define SPR_POWER_PMC2        (0X314)
1558 #define SPR_UPERF5            (0x315)
1559 #define SPR_POWER_PMC3        (0X315)
1560 #define SPR_UPERF6            (0x316)
1561 #define SPR_POWER_PMC4        (0X316)
1562 #define SPR_UPERF7            (0x317)
1563 #define SPR_POWER_PMC5        (0X317)
1564 #define SPR_UPERF8            (0x318)
1565 #define SPR_POWER_PMC6        (0X318)
1566 #define SPR_UPERF9            (0x319)
1567 #define SPR_970_PMC7          (0X319)
1568 #define SPR_UPERFA            (0x31A)
1569 #define SPR_970_PMC8          (0X31A)
1570 #define SPR_UPERFB            (0x31B)
1571 #define SPR_POWER_MMCR0       (0X31B)
1572 #define SPR_UPERFC            (0x31C)
1573 #define SPR_POWER_SIAR        (0X31C)
1574 #define SPR_UPERFD            (0x31D)
1575 #define SPR_POWER_SDAR        (0X31D)
1576 #define SPR_UPERFE            (0x31E)
1577 #define SPR_POWER_MMCR1       (0X31E)
1578 #define SPR_UPERFF            (0x31F)
1579 #define SPR_RCPU_MI_RA0       (0x320)
1580 #define SPR_MPC_MI_DBCAM      (0x320)
1581 #define SPR_BESCRS            (0x320)
1582 #define SPR_RCPU_MI_RA1       (0x321)
1583 #define SPR_MPC_MI_DBRAM0     (0x321)
1584 #define SPR_BESCRSU           (0x321)
1585 #define SPR_RCPU_MI_RA2       (0x322)
1586 #define SPR_MPC_MI_DBRAM1     (0x322)
1587 #define SPR_BESCRR            (0x322)
1588 #define SPR_RCPU_MI_RA3       (0x323)
1589 #define SPR_BESCRRU           (0x323)
1590 #define SPR_EBBHR             (0x324)
1591 #define SPR_EBBRR             (0x325)
1592 #define SPR_BESCR             (0x326)
1593 #define SPR_RCPU_L2U_RA0      (0x328)
1594 #define SPR_MPC_MD_DBCAM      (0x328)
1595 #define SPR_RCPU_L2U_RA1      (0x329)
1596 #define SPR_MPC_MD_DBRAM0     (0x329)
1597 #define SPR_RCPU_L2U_RA2      (0x32A)
1598 #define SPR_MPC_MD_DBRAM1     (0x32A)
1599 #define SPR_RCPU_L2U_RA3      (0x32B)
1600 #define SPR_TAR               (0x32F)
1601 #define SPR_440_INV0          (0x370)
1602 #define SPR_440_INV1          (0x371)
1603 #define SPR_440_INV2          (0x372)
1604 #define SPR_440_INV3          (0x373)
1605 #define SPR_440_ITV0          (0x374)
1606 #define SPR_440_ITV1          (0x375)
1607 #define SPR_440_ITV2          (0x376)
1608 #define SPR_440_ITV3          (0x377)
1609 #define SPR_440_CCR1          (0x378)
1610 #define SPR_DCRIPR            (0x37B)
1611 #define SPR_POWER_MMCRS       (0x37E)
1612 #define SPR_PPR               (0x380)
1613 #define SPR_750_GQR0          (0x390)
1614 #define SPR_440_DNV0          (0x390)
1615 #define SPR_750_GQR1          (0x391)
1616 #define SPR_440_DNV1          (0x391)
1617 #define SPR_750_GQR2          (0x392)
1618 #define SPR_440_DNV2          (0x392)
1619 #define SPR_750_GQR3          (0x393)
1620 #define SPR_440_DNV3          (0x393)
1621 #define SPR_750_GQR4          (0x394)
1622 #define SPR_440_DTV0          (0x394)
1623 #define SPR_750_GQR5          (0x395)
1624 #define SPR_440_DTV1          (0x395)
1625 #define SPR_750_GQR6          (0x396)
1626 #define SPR_440_DTV2          (0x396)
1627 #define SPR_750_GQR7          (0x397)
1628 #define SPR_440_DTV3          (0x397)
1629 #define SPR_750_THRM4         (0x398)
1630 #define SPR_750CL_HID2        (0x398)
1631 #define SPR_440_DVLIM         (0x398)
1632 #define SPR_750_WPAR          (0x399)
1633 #define SPR_440_IVLIM         (0x399)
1634 #define SPR_750_DMAU          (0x39A)
1635 #define SPR_750_DMAL          (0x39B)
1636 #define SPR_440_RSTCFG        (0x39B)
1637 #define SPR_BOOKE_DCDBTRL     (0x39C)
1638 #define SPR_BOOKE_DCDBTRH     (0x39D)
1639 #define SPR_BOOKE_ICDBTRL     (0x39E)
1640 #define SPR_BOOKE_ICDBTRH     (0x39F)
1641 #define SPR_74XX_UMMCR2       (0x3A0)
1642 #define SPR_7XX_UPMC5         (0x3A1)
1643 #define SPR_7XX_UPMC6         (0x3A2)
1644 #define SPR_UBAMR             (0x3A7)
1645 #define SPR_7XX_UMMCR0        (0x3A8)
1646 #define SPR_7XX_UPMC1         (0x3A9)
1647 #define SPR_7XX_UPMC2         (0x3AA)
1648 #define SPR_7XX_USIAR         (0x3AB)
1649 #define SPR_7XX_UMMCR1        (0x3AC)
1650 #define SPR_7XX_UPMC3         (0x3AD)
1651 #define SPR_7XX_UPMC4         (0x3AE)
1652 #define SPR_USDA              (0x3AF)
1653 #define SPR_40x_ZPR           (0x3B0)
1654 #define SPR_BOOKE_MAS7        (0x3B0)
1655 #define SPR_74XX_MMCR2        (0x3B0)
1656 #define SPR_7XX_PMC5          (0x3B1)
1657 #define SPR_40x_PID           (0x3B1)
1658 #define SPR_7XX_PMC6          (0x3B2)
1659 #define SPR_440_MMUCR         (0x3B2)
1660 #define SPR_4xx_CCR0          (0x3B3)
1661 #define SPR_BOOKE_EPLC        (0x3B3)
1662 #define SPR_405_IAC3          (0x3B4)
1663 #define SPR_BOOKE_EPSC        (0x3B4)
1664 #define SPR_405_IAC4          (0x3B5)
1665 #define SPR_405_DVC1          (0x3B6)
1666 #define SPR_405_DVC2          (0x3B7)
1667 #define SPR_BAMR              (0x3B7)
1668 #define SPR_7XX_MMCR0         (0x3B8)
1669 #define SPR_7XX_PMC1          (0x3B9)
1670 #define SPR_40x_SGR           (0x3B9)
1671 #define SPR_7XX_PMC2          (0x3BA)
1672 #define SPR_40x_DCWR          (0x3BA)
1673 #define SPR_7XX_SIAR          (0x3BB)
1674 #define SPR_405_SLER          (0x3BB)
1675 #define SPR_7XX_MMCR1         (0x3BC)
1676 #define SPR_405_SU0R          (0x3BC)
1677 #define SPR_401_SKR           (0x3BC)
1678 #define SPR_7XX_PMC3          (0x3BD)
1679 #define SPR_405_DBCR1         (0x3BD)
1680 #define SPR_7XX_PMC4          (0x3BE)
1681 #define SPR_SDA               (0x3BF)
1682 #define SPR_403_VTBL          (0x3CC)
1683 #define SPR_403_VTBU          (0x3CD)
1684 #define SPR_DMISS             (0x3D0)
1685 #define SPR_DCMP              (0x3D1)
1686 #define SPR_HASH1             (0x3D2)
1687 #define SPR_HASH2             (0x3D3)
1688 #define SPR_BOOKE_ICDBDR      (0x3D3)
1689 #define SPR_TLBMISS           (0x3D4)
1690 #define SPR_IMISS             (0x3D4)
1691 #define SPR_40x_ESR           (0x3D4)
1692 #define SPR_PTEHI             (0x3D5)
1693 #define SPR_ICMP              (0x3D5)
1694 #define SPR_40x_DEAR          (0x3D5)
1695 #define SPR_PTELO             (0x3D6)
1696 #define SPR_RPA               (0x3D6)
1697 #define SPR_40x_EVPR          (0x3D6)
1698 #define SPR_L3PM              (0x3D7)
1699 #define SPR_403_CDBCR         (0x3D7)
1700 #define SPR_L3ITCR0           (0x3D8)
1701 #define SPR_TCR               (0x3D8)
1702 #define SPR_40x_TSR           (0x3D8)
1703 #define SPR_IBR               (0x3DA)
1704 #define SPR_40x_TCR           (0x3DA)
1705 #define SPR_ESASRR            (0x3DB)
1706 #define SPR_40x_PIT           (0x3DB)
1707 #define SPR_403_TBL           (0x3DC)
1708 #define SPR_403_TBU           (0x3DD)
1709 #define SPR_SEBR              (0x3DE)
1710 #define SPR_40x_SRR2          (0x3DE)
1711 #define SPR_SER               (0x3DF)
1712 #define SPR_40x_SRR3          (0x3DF)
1713 #define SPR_L3OHCR            (0x3E8)
1714 #define SPR_L3ITCR1           (0x3E9)
1715 #define SPR_L3ITCR2           (0x3EA)
1716 #define SPR_L3ITCR3           (0x3EB)
1717 #define SPR_HID0              (0x3F0)
1718 #define SPR_40x_DBSR          (0x3F0)
1719 #define SPR_HID1              (0x3F1)
1720 #define SPR_IABR              (0x3F2)
1721 #define SPR_40x_DBCR0         (0x3F2)
1722 #define SPR_601_HID2          (0x3F2)
1723 #define SPR_Exxx_L1CSR0       (0x3F2)
1724 #define SPR_ICTRL             (0x3F3)
1725 #define SPR_HID2              (0x3F3)
1726 #define SPR_750CL_HID4        (0x3F3)
1727 #define SPR_Exxx_L1CSR1       (0x3F3)
1728 #define SPR_440_DBDR          (0x3F3)
1729 #define SPR_LDSTDB            (0x3F4)
1730 #define SPR_750_TDCL          (0x3F4)
1731 #define SPR_40x_IAC1          (0x3F4)
1732 #define SPR_MMUCSR0           (0x3F4)
1733 #define SPR_970_HID4          (0x3F4)
1734 #define SPR_DABR              (0x3F5)
1735 #define DABR_MASK (~(target_ulong)0x7)
1736 #define SPR_Exxx_BUCSR        (0x3F5)
1737 #define SPR_40x_IAC2          (0x3F5)
1738 #define SPR_601_HID5          (0x3F5)
1739 #define SPR_40x_DAC1          (0x3F6)
1740 #define SPR_MSSCR0            (0x3F6)
1741 #define SPR_970_HID5          (0x3F6)
1742 #define SPR_MSSSR0            (0x3F7)
1743 #define SPR_MSSCR1            (0x3F7)
1744 #define SPR_DABRX             (0x3F7)
1745 #define SPR_40x_DAC2          (0x3F7)
1746 #define SPR_MMUCFG            (0x3F7)
1747 #define SPR_LDSTCR            (0x3F8)
1748 #define SPR_L2PMCR            (0x3F8)
1749 #define SPR_750FX_HID2        (0x3F8)
1750 #define SPR_Exxx_L1FINV0      (0x3F8)
1751 #define SPR_L2CR              (0x3F9)
1752 #define SPR_L3CR              (0x3FA)
1753 #define SPR_750_TDCH          (0x3FA)
1754 #define SPR_IABR2             (0x3FA)
1755 #define SPR_40x_DCCR          (0x3FA)
1756 #define SPR_ICTC              (0x3FB)
1757 #define SPR_40x_ICCR          (0x3FB)
1758 #define SPR_THRM1             (0x3FC)
1759 #define SPR_403_PBL1          (0x3FC)
1760 #define SPR_SP                (0x3FD)
1761 #define SPR_THRM2             (0x3FD)
1762 #define SPR_403_PBU1          (0x3FD)
1763 #define SPR_604_HID13         (0x3FD)
1764 #define SPR_LT                (0x3FE)
1765 #define SPR_THRM3             (0x3FE)
1766 #define SPR_RCPU_FPECR        (0x3FE)
1767 #define SPR_403_PBL2          (0x3FE)
1768 #define SPR_PIR               (0x3FF)
1769 #define SPR_403_PBU2          (0x3FF)
1770 #define SPR_601_HID15         (0x3FF)
1771 #define SPR_604_HID15         (0x3FF)
1772 #define SPR_E500_SVR          (0x3FF)
1773
1774 /* Disable MAS Interrupt Updates for Hypervisor */
1775 #define EPCR_DMIUH            (1 << 22)
1776 /* Disable Guest TLB Management Instructions */
1777 #define EPCR_DGTMI            (1 << 23)
1778 /* Guest Interrupt Computation Mode */
1779 #define EPCR_GICM             (1 << 24)
1780 /* Interrupt Computation Mode */
1781 #define EPCR_ICM              (1 << 25)
1782 /* Disable Embedded Hypervisor Debug */
1783 #define EPCR_DUVD             (1 << 26)
1784 /* Instruction Storage Interrupt Directed to Guest State */
1785 #define EPCR_ISIGS            (1 << 27)
1786 /* Data Storage Interrupt Directed to Guest State */
1787 #define EPCR_DSIGS            (1 << 28)
1788 /* Instruction TLB Error Interrupt Directed to Guest State */
1789 #define EPCR_ITLBGS           (1 << 29)
1790 /* Data TLB Error Interrupt Directed to Guest State */
1791 #define EPCR_DTLBGS           (1 << 30)
1792 /* External Input Interrupt Directed to Guest State */
1793 #define EPCR_EXTGS            (1 << 31)
1794
1795 #define   L1CSR0_CPE            0x00010000      /* Data Cache Parity Enable */
1796 #define   L1CSR0_CUL            0x00000400      /* (D-)Cache Unable to Lock */
1797 #define   L1CSR0_DCLFR          0x00000100      /* D-Cache Lock Flash Reset */
1798 #define   L1CSR0_DCFI           0x00000002      /* Data Cache Flash Invalidate */
1799 #define   L1CSR0_DCE            0x00000001      /* Data Cache Enable */
1800
1801 #define   L1CSR1_CPE            0x00010000      /* Instruction Cache Parity Enable */
1802 #define   L1CSR1_ICUL           0x00000400      /* I-Cache Unable to Lock */
1803 #define   L1CSR1_ICLFR          0x00000100      /* I-Cache Lock Flash Reset */
1804 #define   L1CSR1_ICFI           0x00000002      /* Instruction Cache Flash Invalidate */
1805 #define   L1CSR1_ICE            0x00000001      /* Instruction Cache Enable */
1806
1807 /* HID0 bits */
1808 #define HID0_DEEPNAP        (1 << 24)
1809 #define HID0_DOZE           (1 << 23)
1810 #define HID0_NAP            (1 << 22)
1811
1812 /*****************************************************************************/
1813 /* PowerPC Instructions types definitions                                    */
1814 enum {
1815     PPC_NONE           = 0x0000000000000000ULL,
1816     /* PowerPC base instructions set                                         */
1817     PPC_INSNS_BASE     = 0x0000000000000001ULL,
1818     /*   integer operations instructions                                     */
1819 #define PPC_INTEGER PPC_INSNS_BASE
1820     /*   flow control instructions                                           */
1821 #define PPC_FLOW    PPC_INSNS_BASE
1822     /*   virtual memory instructions                                         */
1823 #define PPC_MEM     PPC_INSNS_BASE
1824     /*   ld/st with reservation instructions                                 */
1825 #define PPC_RES     PPC_INSNS_BASE
1826     /*   spr/msr access instructions                                         */
1827 #define PPC_MISC    PPC_INSNS_BASE
1828     /* Deprecated instruction sets                                           */
1829     /*   Original POWER instruction set                                      */
1830     PPC_POWER          = 0x0000000000000002ULL,
1831     /*   POWER2 instruction set extension                                    */
1832     PPC_POWER2         = 0x0000000000000004ULL,
1833     /*   Power RTC support                                                   */
1834     PPC_POWER_RTC      = 0x0000000000000008ULL,
1835     /*   Power-to-PowerPC bridge (601)                                       */
1836     PPC_POWER_BR       = 0x0000000000000010ULL,
1837     /* 64 bits PowerPC instruction set                                       */
1838     PPC_64B            = 0x0000000000000020ULL,
1839     /*   New 64 bits extensions (PowerPC 2.0x)                               */
1840     PPC_64BX           = 0x0000000000000040ULL,
1841     /*   64 bits hypervisor extensions                                       */
1842     PPC_64H            = 0x0000000000000080ULL,
1843     /*   New wait instruction (PowerPC 2.0x)                                 */
1844     PPC_WAIT           = 0x0000000000000100ULL,
1845     /*   Time base mftb instruction                                          */
1846     PPC_MFTB           = 0x0000000000000200ULL,
1847
1848     /* Fixed-point unit extensions                                           */
1849     /*   PowerPC 602 specific                                                */
1850     PPC_602_SPEC       = 0x0000000000000400ULL,
1851     /*   isel instruction                                                    */
1852     PPC_ISEL           = 0x0000000000000800ULL,
1853     /*   popcntb instruction                                                 */
1854     PPC_POPCNTB        = 0x0000000000001000ULL,
1855     /*   string load / store                                                 */
1856     PPC_STRING         = 0x0000000000002000ULL,
1857
1858     /* Floating-point unit extensions                                        */
1859     /*   Optional floating point instructions                                */
1860     PPC_FLOAT          = 0x0000000000010000ULL,
1861     /* New floating-point extensions (PowerPC 2.0x)                          */
1862     PPC_FLOAT_EXT      = 0x0000000000020000ULL,
1863     PPC_FLOAT_FSQRT    = 0x0000000000040000ULL,
1864     PPC_FLOAT_FRES     = 0x0000000000080000ULL,
1865     PPC_FLOAT_FRSQRTE  = 0x0000000000100000ULL,
1866     PPC_FLOAT_FRSQRTES = 0x0000000000200000ULL,
1867     PPC_FLOAT_FSEL     = 0x0000000000400000ULL,
1868     PPC_FLOAT_STFIWX   = 0x0000000000800000ULL,
1869
1870     /* Vector/SIMD extensions                                                */
1871     /*   Altivec support                                                     */
1872     PPC_ALTIVEC        = 0x0000000001000000ULL,
1873     /*   PowerPC 2.03 SPE extension                                          */
1874     PPC_SPE            = 0x0000000002000000ULL,
1875     /*   PowerPC 2.03 SPE single-precision floating-point extension          */
1876     PPC_SPE_SINGLE     = 0x0000000004000000ULL,
1877     /*   PowerPC 2.03 SPE double-precision floating-point extension          */
1878     PPC_SPE_DOUBLE     = 0x0000000008000000ULL,
1879
1880     /* Optional memory control instructions                                  */
1881     PPC_MEM_TLBIA      = 0x0000000010000000ULL,
1882     PPC_MEM_TLBIE      = 0x0000000020000000ULL,
1883     PPC_MEM_TLBSYNC    = 0x0000000040000000ULL,
1884     /*   sync instruction                                                    */
1885     PPC_MEM_SYNC       = 0x0000000080000000ULL,
1886     /*   eieio instruction                                                   */
1887     PPC_MEM_EIEIO      = 0x0000000100000000ULL,
1888
1889     /* Cache control instructions                                            */
1890     PPC_CACHE          = 0x0000000200000000ULL,
1891     /*   icbi instruction                                                    */
1892     PPC_CACHE_ICBI     = 0x0000000400000000ULL,
1893     /*   dcbz instruction                                                    */
1894     PPC_CACHE_DCBZ     = 0x0000000800000000ULL,
1895     /*   dcba instruction                                                    */
1896     PPC_CACHE_DCBA     = 0x0000002000000000ULL,
1897     /*   Freescale cache locking instructions                                */
1898     PPC_CACHE_LOCK     = 0x0000004000000000ULL,
1899
1900     /* MMU related extensions                                                */
1901     /*   external control instructions                                       */
1902     PPC_EXTERN         = 0x0000010000000000ULL,
1903     /*   segment register access instructions                                */
1904     PPC_SEGMENT        = 0x0000020000000000ULL,
1905     /*   PowerPC 6xx TLB management instructions                             */
1906     PPC_6xx_TLB        = 0x0000040000000000ULL,
1907     /* PowerPC 74xx TLB management instructions                              */
1908     PPC_74xx_TLB       = 0x0000080000000000ULL,
1909     /*   PowerPC 40x TLB management instructions                             */
1910     PPC_40x_TLB        = 0x0000100000000000ULL,
1911     /*   segment register access instructions for PowerPC 64 "bridge"        */
1912     PPC_SEGMENT_64B    = 0x0000200000000000ULL,
1913     /*   SLB management                                                      */
1914     PPC_SLBI           = 0x0000400000000000ULL,
1915
1916     /* Embedded PowerPC dedicated instructions                               */
1917     PPC_WRTEE          = 0x0001000000000000ULL,
1918     /* PowerPC 40x exception model                                           */
1919     PPC_40x_EXCP       = 0x0002000000000000ULL,
1920     /* PowerPC 405 Mac instructions                                          */
1921     PPC_405_MAC        = 0x0004000000000000ULL,
1922     /* PowerPC 440 specific instructions                                     */
1923     PPC_440_SPEC       = 0x0008000000000000ULL,
1924     /* BookE (embedded) PowerPC specification                                */
1925     PPC_BOOKE          = 0x0010000000000000ULL,
1926     /* mfapidi instruction                                                   */
1927     PPC_MFAPIDI        = 0x0020000000000000ULL,
1928     /* tlbiva instruction                                                    */
1929     PPC_TLBIVA         = 0x0040000000000000ULL,
1930     /* tlbivax instruction                                                   */
1931     PPC_TLBIVAX        = 0x0080000000000000ULL,
1932     /* PowerPC 4xx dedicated instructions                                    */
1933     PPC_4xx_COMMON     = 0x0100000000000000ULL,
1934     /* PowerPC 40x ibct instructions                                         */
1935     PPC_40x_ICBT       = 0x0200000000000000ULL,
1936     /* rfmci is not implemented in all BookE PowerPC                         */
1937     PPC_RFMCI          = 0x0400000000000000ULL,
1938     /* rfdi instruction                                                      */
1939     PPC_RFDI           = 0x0800000000000000ULL,
1940     /* DCR accesses                                                          */
1941     PPC_DCR            = 0x1000000000000000ULL,
1942     /* DCR extended accesse                                                  */
1943     PPC_DCRX           = 0x2000000000000000ULL,
1944     /* user-mode DCR access, implemented in PowerPC 460                      */
1945     PPC_DCRUX          = 0x4000000000000000ULL,
1946     /* popcntw and popcntd instructions                                      */
1947     PPC_POPCNTWD       = 0x8000000000000000ULL,
1948
1949 #define PPC_TCG_INSNS  (PPC_INSNS_BASE | PPC_POWER | PPC_POWER2 \
1950                         | PPC_POWER_RTC | PPC_POWER_BR | PPC_64B \
1951                         | PPC_64BX | PPC_64H | PPC_WAIT | PPC_MFTB \
1952                         | PPC_602_SPEC | PPC_ISEL | PPC_POPCNTB \
1953                         | PPC_STRING | PPC_FLOAT | PPC_FLOAT_EXT \
1954                         | PPC_FLOAT_FSQRT | PPC_FLOAT_FRES \
1955                         | PPC_FLOAT_FRSQRTE | PPC_FLOAT_FRSQRTES \
1956                         | PPC_FLOAT_FSEL | PPC_FLOAT_STFIWX \
1957                         | PPC_ALTIVEC | PPC_SPE | PPC_SPE_SINGLE \
1958                         | PPC_SPE_DOUBLE | PPC_MEM_TLBIA \
1959                         | PPC_MEM_TLBIE | PPC_MEM_TLBSYNC \
1960                         | PPC_MEM_SYNC | PPC_MEM_EIEIO \
1961                         | PPC_CACHE | PPC_CACHE_ICBI \
1962                         | PPC_CACHE_DCBZ \
1963                         | PPC_CACHE_DCBA | PPC_CACHE_LOCK \
1964                         | PPC_EXTERN | PPC_SEGMENT | PPC_6xx_TLB \
1965                         | PPC_74xx_TLB | PPC_40x_TLB | PPC_SEGMENT_64B \
1966                         | PPC_SLBI | PPC_WRTEE | PPC_40x_EXCP \
1967                         | PPC_405_MAC | PPC_440_SPEC | PPC_BOOKE \
1968                         | PPC_MFAPIDI | PPC_TLBIVA | PPC_TLBIVAX \
1969                         | PPC_4xx_COMMON | PPC_40x_ICBT | PPC_RFMCI \
1970                         | PPC_RFDI | PPC_DCR | PPC_DCRX | PPC_DCRUX \
1971                         | PPC_POPCNTWD)
1972
1973     /* extended type values */
1974
1975     /* BookE 2.06 PowerPC specification                                      */
1976     PPC2_BOOKE206      = 0x0000000000000001ULL,
1977     /* VSX (extensions to Altivec / VMX)                                     */
1978     PPC2_VSX           = 0x0000000000000002ULL,
1979     /* Decimal Floating Point (DFP)                                          */
1980     PPC2_DFP           = 0x0000000000000004ULL,
1981     /* Embedded.Processor Control                                            */
1982     PPC2_PRCNTL        = 0x0000000000000008ULL,
1983     /* Byte-reversed, indexed, double-word load and store                    */
1984     PPC2_DBRX          = 0x0000000000000010ULL,
1985     /* Book I 2.05 PowerPC specification                                     */
1986     PPC2_ISA205        = 0x0000000000000020ULL,
1987     /* VSX additions in ISA 2.07                                             */
1988     PPC2_VSX207        = 0x0000000000000040ULL,
1989     /* ISA 2.06B bpermd                                                      */
1990     PPC2_PERM_ISA206   = 0x0000000000000080ULL,
1991     /* ISA 2.06B divide extended variants                                    */
1992     PPC2_DIVE_ISA206   = 0x0000000000000100ULL,
1993     /* ISA 2.06B larx/stcx. instructions                                     */
1994     PPC2_ATOMIC_ISA206 = 0x0000000000000200ULL,
1995     /* ISA 2.06B floating point integer conversion                           */
1996     PPC2_FP_CVT_ISA206 = 0x0000000000000400ULL,
1997     /* ISA 2.06B floating point test instructions                            */
1998     PPC2_FP_TST_ISA206 = 0x0000000000000800ULL,
1999     /* ISA 2.07 bctar instruction                                            */
2000     PPC2_BCTAR_ISA207  = 0x0000000000001000ULL,
2001     /* ISA 2.07 load/store quadword                                          */
2002     PPC2_LSQ_ISA207    = 0x0000000000002000ULL,
2003     /* ISA 2.07 Altivec                                                      */
2004     PPC2_ALTIVEC_207   = 0x0000000000004000ULL,
2005     /* PowerISA 2.07 Book3s specification                                    */
2006     PPC2_ISA207S       = 0x0000000000008000ULL,
2007
2008 #define PPC_TCG_INSNS2 (PPC2_BOOKE206 | PPC2_VSX | PPC2_PRCNTL | PPC2_DBRX | \
2009                         PPC2_ISA205 | PPC2_VSX207 | PPC2_PERM_ISA206 | \
2010                         PPC2_DIVE_ISA206 | PPC2_ATOMIC_ISA206 | \
2011                         PPC2_FP_CVT_ISA206 | PPC2_FP_TST_ISA206 | \
2012                         PPC2_BCTAR_ISA207 | PPC2_LSQ_ISA207 | \
2013                         PPC2_ALTIVEC_207)
2014 };
2015
2016 /*****************************************************************************/
2017 /* Memory access type :
2018  * may be needed for precise access rights control and precise exceptions.
2019  */
2020 enum {
2021     /* 1 bit to define user level / supervisor access */
2022     ACCESS_USER  = 0x00,
2023     ACCESS_SUPER = 0x01,
2024     /* Type of instruction that generated the access */
2025     ACCESS_CODE  = 0x10, /* Code fetch access                */
2026     ACCESS_INT   = 0x20, /* Integer load/store access        */
2027     ACCESS_FLOAT = 0x30, /* floating point load/store access */
2028     ACCESS_RES   = 0x40, /* load/store with reservation      */
2029     ACCESS_EXT   = 0x50, /* external access                  */
2030     ACCESS_CACHE = 0x60, /* Cache manipulation               */
2031 };
2032
2033 /* Hardware interruption sources:
2034  * all those exception can be raised simulteaneously
2035  */
2036 /* Input pins definitions */
2037 enum {
2038     /* 6xx bus input pins */
2039     PPC6xx_INPUT_HRESET     = 0,
2040     PPC6xx_INPUT_SRESET     = 1,
2041     PPC6xx_INPUT_CKSTP_IN   = 2,
2042     PPC6xx_INPUT_MCP        = 3,
2043     PPC6xx_INPUT_SMI        = 4,
2044     PPC6xx_INPUT_INT        = 5,
2045     PPC6xx_INPUT_TBEN       = 6,
2046     PPC6xx_INPUT_WAKEUP     = 7,
2047     PPC6xx_INPUT_NB,
2048 };
2049
2050 enum {
2051     /* Embedded PowerPC input pins */
2052     PPCBookE_INPUT_HRESET     = 0,
2053     PPCBookE_INPUT_SRESET     = 1,
2054     PPCBookE_INPUT_CKSTP_IN   = 2,
2055     PPCBookE_INPUT_MCP        = 3,
2056     PPCBookE_INPUT_SMI        = 4,
2057     PPCBookE_INPUT_INT        = 5,
2058     PPCBookE_INPUT_CINT       = 6,
2059     PPCBookE_INPUT_NB,
2060 };
2061
2062 enum {
2063     /* PowerPC E500 input pins */
2064     PPCE500_INPUT_RESET_CORE = 0,
2065     PPCE500_INPUT_MCK        = 1,
2066     PPCE500_INPUT_CINT       = 3,
2067     PPCE500_INPUT_INT        = 4,
2068     PPCE500_INPUT_DEBUG      = 6,
2069     PPCE500_INPUT_NB,
2070 };
2071
2072 enum {
2073     /* PowerPC 40x input pins */
2074     PPC40x_INPUT_RESET_CORE = 0,
2075     PPC40x_INPUT_RESET_CHIP = 1,
2076     PPC40x_INPUT_RESET_SYS  = 2,
2077     PPC40x_INPUT_CINT       = 3,
2078     PPC40x_INPUT_INT        = 4,
2079     PPC40x_INPUT_HALT       = 5,
2080     PPC40x_INPUT_DEBUG      = 6,
2081     PPC40x_INPUT_NB,
2082 };
2083
2084 enum {
2085     /* RCPU input pins */
2086     PPCRCPU_INPUT_PORESET   = 0,
2087     PPCRCPU_INPUT_HRESET    = 1,
2088     PPCRCPU_INPUT_SRESET    = 2,
2089     PPCRCPU_INPUT_IRQ0      = 3,
2090     PPCRCPU_INPUT_IRQ1      = 4,
2091     PPCRCPU_INPUT_IRQ2      = 5,
2092     PPCRCPU_INPUT_IRQ3      = 6,
2093     PPCRCPU_INPUT_IRQ4      = 7,
2094     PPCRCPU_INPUT_IRQ5      = 8,
2095     PPCRCPU_INPUT_IRQ6      = 9,
2096     PPCRCPU_INPUT_IRQ7      = 10,
2097     PPCRCPU_INPUT_NB,
2098 };
2099
2100 #if defined(TARGET_PPC64)
2101 enum {
2102     /* PowerPC 970 input pins */
2103     PPC970_INPUT_HRESET     = 0,
2104     PPC970_INPUT_SRESET     = 1,
2105     PPC970_INPUT_CKSTP      = 2,
2106     PPC970_INPUT_TBEN       = 3,
2107     PPC970_INPUT_MCP        = 4,
2108     PPC970_INPUT_INT        = 5,
2109     PPC970_INPUT_THINT      = 6,
2110     PPC970_INPUT_NB,
2111 };
2112
2113 enum {
2114     /* POWER7 input pins */
2115     POWER7_INPUT_INT        = 0,
2116     /* POWER7 probably has other inputs, but we don't care about them
2117      * for any existing machine.  We can wire these up when we need
2118      * them */
2119     POWER7_INPUT_NB,
2120 };
2121 #endif
2122
2123 /* Hardware exceptions definitions */
2124 enum {
2125     /* External hardware exception sources */
2126     PPC_INTERRUPT_RESET     = 0,  /* Reset exception                      */
2127     PPC_INTERRUPT_WAKEUP,         /* Wakeup exception                     */
2128     PPC_INTERRUPT_MCK,            /* Machine check exception              */
2129     PPC_INTERRUPT_EXT,            /* External interrupt                   */
2130     PPC_INTERRUPT_SMI,            /* System management interrupt          */
2131     PPC_INTERRUPT_CEXT,           /* Critical external interrupt          */
2132     PPC_INTERRUPT_DEBUG,          /* External debug exception             */
2133     PPC_INTERRUPT_THERM,          /* Thermal exception                    */
2134     /* Internal hardware exception sources */
2135     PPC_INTERRUPT_DECR,           /* Decrementer exception                */
2136     PPC_INTERRUPT_HDECR,          /* Hypervisor decrementer exception     */
2137     PPC_INTERRUPT_PIT,            /* Programmable inteval timer interrupt */
2138     PPC_INTERRUPT_FIT,            /* Fixed interval timer interrupt       */
2139     PPC_INTERRUPT_WDT,            /* Watchdog timer interrupt             */
2140     PPC_INTERRUPT_CDOORBELL,      /* Critical doorbell interrupt          */
2141     PPC_INTERRUPT_DOORBELL,       /* Doorbell interrupt                   */
2142     PPC_INTERRUPT_PERFM,          /* Performance monitor interrupt        */
2143 };
2144
2145 /* Processor Compatibility mask (PCR) */
2146 enum {
2147     PCR_COMPAT_2_05     = 1ull << (63-62),
2148     PCR_COMPAT_2_06     = 1ull << (63-61),
2149     PCR_VEC_DIS         = 1ull << (63-0), /* Vec. disable (bit NA since POWER8) */
2150     PCR_VSX_DIS         = 1ull << (63-1), /* VSX disable (bit NA since POWER8) */
2151     PCR_TM_DIS          = 1ull << (63-2), /* Trans. memory disable (POWER8) */
2152 };
2153
2154 /*****************************************************************************/
2155
2156 static inline target_ulong cpu_read_xer(CPUPPCState *env)
2157 {
2158     return env->xer | (env->so << XER_SO) | (env->ov << XER_OV) | (env->ca << XER_CA);
2159 }
2160
2161 static inline void cpu_write_xer(CPUPPCState *env, target_ulong xer)
2162 {
2163     env->so = (xer >> XER_SO) & 1;
2164     env->ov = (xer >> XER_OV) & 1;
2165     env->ca = (xer >> XER_CA) & 1;
2166     env->xer = xer & ~((1u << XER_SO) | (1u << XER_OV) | (1u << XER_CA));
2167 }
2168
2169 static inline void cpu_get_tb_cpu_state(CPUPPCState *env, target_ulong *pc,
2170                                         target_ulong *cs_base, int *flags)
2171 {
2172     *pc = env->nip;
2173     *cs_base = 0;
2174     *flags = env->hflags;
2175 }
2176
2177 #if !defined(CONFIG_USER_ONLY)
2178 static inline int booke206_tlbm_id(CPUPPCState *env, ppcmas_tlb_t *tlbm)
2179 {
2180     uintptr_t tlbml = (uintptr_t)tlbm;
2181     uintptr_t tlbl = (uintptr_t)env->tlb.tlbm;
2182
2183     return (tlbml - tlbl) / sizeof(env->tlb.tlbm[0]);
2184 }
2185
2186 static inline int booke206_tlb_size(CPUPPCState *env, int tlbn)
2187 {
2188     uint32_t tlbncfg = env->spr[SPR_BOOKE_TLB0CFG + tlbn];
2189     int r = tlbncfg & TLBnCFG_N_ENTRY;
2190     return r;
2191 }
2192
2193 static inline int booke206_tlb_ways(CPUPPCState *env, int tlbn)
2194 {
2195     uint32_t tlbncfg = env->spr[SPR_BOOKE_TLB0CFG + tlbn];
2196     int r = tlbncfg >> TLBnCFG_ASSOC_SHIFT;
2197     return r;
2198 }
2199
2200 static inline int booke206_tlbm_to_tlbn(CPUPPCState *env, ppcmas_tlb_t *tlbm)
2201 {
2202     int id = booke206_tlbm_id(env, tlbm);
2203     int end = 0;
2204     int i;
2205
2206     for (i = 0; i < BOOKE206_MAX_TLBN; i++) {
2207         end += booke206_tlb_size(env, i);
2208         if (id < end) {
2209             return i;
2210         }
2211     }
2212
2213     cpu_abort(CPU(ppc_env_get_cpu(env)), "Unknown TLBe: %d\n", id);
2214     return 0;
2215 }
2216
2217 static inline int booke206_tlbm_to_way(CPUPPCState *env, ppcmas_tlb_t *tlb)
2218 {
2219     int tlbn = booke206_tlbm_to_tlbn(env, tlb);
2220     int tlbid = booke206_tlbm_id(env, tlb);
2221     return tlbid & (booke206_tlb_ways(env, tlbn) - 1);
2222 }
2223
2224 static inline ppcmas_tlb_t *booke206_get_tlbm(CPUPPCState *env, const int tlbn,
2225                                               target_ulong ea, int way)
2226 {
2227     int r;
2228     uint32_t ways = booke206_tlb_ways(env, tlbn);
2229     int ways_bits = ffs(ways) - 1;
2230     int tlb_bits = ffs(booke206_tlb_size(env, tlbn)) - 1;
2231     int i;
2232
2233     way &= ways - 1;
2234     ea >>= MAS2_EPN_SHIFT;
2235     ea &= (1 << (tlb_bits - ways_bits)) - 1;
2236     r = (ea << ways_bits) | way;
2237
2238     if (r >= booke206_tlb_size(env, tlbn)) {
2239         return NULL;
2240     }
2241
2242     /* bump up to tlbn index */
2243     for (i = 0; i < tlbn; i++) {
2244         r += booke206_tlb_size(env, i);
2245     }
2246
2247     return &env->tlb.tlbm[r];
2248 }
2249
2250 /* returns bitmap of supported page sizes for a given TLB */
2251 static inline uint32_t booke206_tlbnps(CPUPPCState *env, const int tlbn)
2252 {
2253     bool mav2 = false;
2254     uint32_t ret = 0;
2255
2256     if (mav2) {
2257         ret = env->spr[SPR_BOOKE_TLB0PS + tlbn];
2258     } else {
2259         uint32_t tlbncfg = env->spr[SPR_BOOKE_TLB0CFG + tlbn];
2260         uint32_t min = (tlbncfg & TLBnCFG_MINSIZE) >> TLBnCFG_MINSIZE_SHIFT;
2261         uint32_t max = (tlbncfg & TLBnCFG_MAXSIZE) >> TLBnCFG_MAXSIZE_SHIFT;
2262         int i;
2263         for (i = min; i <= max; i++) {
2264             ret |= (1 << (i << 1));
2265         }
2266     }
2267
2268     return ret;
2269 }
2270
2271 #endif
2272
2273 static inline bool msr_is_64bit(CPUPPCState *env, target_ulong msr)
2274 {
2275     if (env->mmu_model == POWERPC_MMU_BOOKE206) {
2276         return msr & (1ULL << MSR_CM);
2277     }
2278
2279     return msr & (1ULL << MSR_SF);
2280 }
2281
2282 extern void (*cpu_ppc_hypercall)(PowerPCCPU *);
2283
2284 #include "exec/exec-all.h"
2285
2286 void dump_mmu(FILE *f, fprintf_function cpu_fprintf, CPUPPCState *env);
2287
2288 /**
2289  * ppc_get_vcpu_dt_id:
2290  * @cs: a PowerPCCPU struct.
2291  *
2292  * Returns a device-tree ID for a CPU.
2293  */
2294 int ppc_get_vcpu_dt_id(PowerPCCPU *cpu);
2295
2296 /**
2297  * ppc_get_vcpu_by_dt_id:
2298  * @cpu_dt_id: a device tree id
2299  *
2300  * Searches for a CPU by @cpu_dt_id.
2301  *
2302  * Returns: a PowerPCCPU struct
2303  */
2304 PowerPCCPU *ppc_get_vcpu_by_dt_id(int cpu_dt_id);
2305
2306 #endif /* !defined (__CPU_PPC_H__) */