Always include debugger support.
[platform/upstream/v8.git] / src / mips / macro-assembler-mips.h
1 // Copyright 2012 the V8 project authors. All rights reserved.
2 // Redistribution and use in source and binary forms, with or without
3 // modification, are permitted provided that the following conditions are
4 // met:
5 //
6 //     * Redistributions of source code must retain the above copyright
7 //       notice, this list of conditions and the following disclaimer.
8 //     * Redistributions in binary form must reproduce the above
9 //       copyright notice, this list of conditions and the following
10 //       disclaimer in the documentation and/or other materials provided
11 //       with the distribution.
12 //     * Neither the name of Google Inc. nor the names of its
13 //       contributors may be used to endorse or promote products derived
14 //       from this software without specific prior written permission.
15 //
16 // THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
17 // "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
18 // LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR
19 // A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT
20 // OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL,
21 // SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT
22 // LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
23 // DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
24 // THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
25 // (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
26 // OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
27
28 #ifndef V8_MIPS_MACRO_ASSEMBLER_MIPS_H_
29 #define V8_MIPS_MACRO_ASSEMBLER_MIPS_H_
30
31 #include "assembler.h"
32 #include "mips/assembler-mips.h"
33 #include "v8globals.h"
34
35 namespace v8 {
36 namespace internal {
37
38 // Forward declaration.
39 class JumpTarget;
40
41 // Reserved Register Usage Summary.
42 //
43 // Registers t8, t9, and at are reserved for use by the MacroAssembler.
44 //
45 // The programmer should know that the MacroAssembler may clobber these three,
46 // but won't touch other registers except in special cases.
47 //
48 // Per the MIPS ABI, register t9 must be used for indirect function call
49 // via 'jalr t9' or 'jr t9' instructions. This is relied upon by gcc when
50 // trying to update gp register for position-independent-code. Whenever
51 // MIPS generated code calls C code, it must be via t9 register.
52
53
54 // Flags used for LeaveExitFrame function.
55 enum LeaveExitFrameMode {
56   EMIT_RETURN = true,
57   NO_EMIT_RETURN = false
58 };
59
60 // Flags used for AllocateHeapNumber
61 enum TaggingMode {
62   // Tag the result.
63   TAG_RESULT,
64   // Don't tag
65   DONT_TAG_RESULT
66 };
67
68 // Flags used for the ObjectToDoubleFPURegister function.
69 enum ObjectToDoubleFlags {
70   // No special flags.
71   NO_OBJECT_TO_DOUBLE_FLAGS = 0,
72   // Object is known to be a non smi.
73   OBJECT_NOT_SMI = 1 << 0,
74   // Don't load NaNs or infinities, branch to the non number case instead.
75   AVOID_NANS_AND_INFINITIES = 1 << 1
76 };
77
78 // Allow programmer to use Branch Delay Slot of Branches, Jumps, Calls.
79 enum BranchDelaySlot {
80   USE_DELAY_SLOT,
81   PROTECT
82 };
83
84 // Flags used for the li macro-assembler function.
85 enum LiFlags {
86   // If the constant value can be represented in just 16 bits, then
87   // optimize the li to use a single instruction, rather than lui/ori pair.
88   OPTIMIZE_SIZE = 0,
89   // Always use 2 instructions (lui/ori pair), even if the constant could
90   // be loaded with just one, so that this value is patchable later.
91   CONSTANT_SIZE = 1
92 };
93
94
95 enum RememberedSetAction { EMIT_REMEMBERED_SET, OMIT_REMEMBERED_SET };
96 enum SmiCheck { INLINE_SMI_CHECK, OMIT_SMI_CHECK };
97 enum RAStatus { kRAHasNotBeenSaved, kRAHasBeenSaved };
98
99 Register GetRegisterThatIsNotOneOf(Register reg1,
100                                    Register reg2 = no_reg,
101                                    Register reg3 = no_reg,
102                                    Register reg4 = no_reg,
103                                    Register reg5 = no_reg,
104                                    Register reg6 = no_reg);
105
106 bool AreAliased(Register r1, Register r2, Register r3, Register r4);
107
108
109 // -----------------------------------------------------------------------------
110 // Static helper functions.
111
112 inline MemOperand ContextOperand(Register context, int index) {
113   return MemOperand(context, Context::SlotOffset(index));
114 }
115
116
117 inline MemOperand GlobalObjectOperand()  {
118   return ContextOperand(cp, Context::GLOBAL_OBJECT_INDEX);
119 }
120
121
122 // Generate a MemOperand for loading a field from an object.
123 inline MemOperand FieldMemOperand(Register object, int offset) {
124   return MemOperand(object, offset - kHeapObjectTag);
125 }
126
127
128 // Generate a MemOperand for storing arguments 5..N on the stack
129 // when calling CallCFunction().
130 inline MemOperand CFunctionArgumentOperand(int index) {
131   ASSERT(index > kCArgSlotCount);
132   // Argument 5 takes the slot just past the four Arg-slots.
133   int offset = (index - 5) * kPointerSize + kCArgsSlotsSize;
134   return MemOperand(sp, offset);
135 }
136
137
138 // MacroAssembler implements a collection of frequently used macros.
139 class MacroAssembler: public Assembler {
140  public:
141   // The isolate parameter can be NULL if the macro assembler should
142   // not use isolate-dependent functionality. In this case, it's the
143   // responsibility of the caller to never invoke such function on the
144   // macro assembler.
145   MacroAssembler(Isolate* isolate, void* buffer, int size);
146
147   // Arguments macros.
148 #define COND_TYPED_ARGS Condition cond, Register r1, const Operand& r2
149 #define COND_ARGS cond, r1, r2
150
151   // Cases when relocation is not needed.
152 #define DECLARE_NORELOC_PROTOTYPE(Name, target_type) \
153   void Name(target_type target, BranchDelaySlot bd = PROTECT); \
154   inline void Name(BranchDelaySlot bd, target_type target) { \
155     Name(target, bd); \
156   } \
157   void Name(target_type target, \
158             COND_TYPED_ARGS, \
159             BranchDelaySlot bd = PROTECT); \
160   inline void Name(BranchDelaySlot bd, \
161                    target_type target, \
162                    COND_TYPED_ARGS) { \
163     Name(target, COND_ARGS, bd); \
164   }
165
166 #define DECLARE_BRANCH_PROTOTYPES(Name) \
167   DECLARE_NORELOC_PROTOTYPE(Name, Label*) \
168   DECLARE_NORELOC_PROTOTYPE(Name, int16_t)
169
170   DECLARE_BRANCH_PROTOTYPES(Branch)
171   DECLARE_BRANCH_PROTOTYPES(BranchAndLink)
172   DECLARE_BRANCH_PROTOTYPES(BranchShort)
173
174 #undef DECLARE_BRANCH_PROTOTYPES
175 #undef COND_TYPED_ARGS
176 #undef COND_ARGS
177
178
179   // Jump, Call, and Ret pseudo instructions implementing inter-working.
180 #define COND_ARGS Condition cond = al, Register rs = zero_reg, \
181   const Operand& rt = Operand(zero_reg), BranchDelaySlot bd = PROTECT
182
183   void Jump(Register target, COND_ARGS);
184   void Jump(intptr_t target, RelocInfo::Mode rmode, COND_ARGS);
185   void Jump(Address target, RelocInfo::Mode rmode, COND_ARGS);
186   void Jump(Handle<Code> code, RelocInfo::Mode rmode, COND_ARGS);
187   static int CallSize(Register target, COND_ARGS);
188   void Call(Register target, COND_ARGS);
189   static int CallSize(Address target, RelocInfo::Mode rmode, COND_ARGS);
190   void Call(Address target, RelocInfo::Mode rmode, COND_ARGS);
191   int CallSize(Handle<Code> code,
192                RelocInfo::Mode rmode = RelocInfo::CODE_TARGET,
193                TypeFeedbackId ast_id = TypeFeedbackId::None(),
194                COND_ARGS);
195   void Call(Handle<Code> code,
196             RelocInfo::Mode rmode = RelocInfo::CODE_TARGET,
197             TypeFeedbackId ast_id = TypeFeedbackId::None(),
198             COND_ARGS);
199   void Ret(COND_ARGS);
200   inline void Ret(BranchDelaySlot bd, Condition cond = al,
201     Register rs = zero_reg, const Operand& rt = Operand(zero_reg)) {
202     Ret(cond, rs, rt, bd);
203   }
204
205   void Branch(Label* L,
206               Condition cond,
207               Register rs,
208               Heap::RootListIndex index,
209               BranchDelaySlot bdslot = PROTECT);
210
211 #undef COND_ARGS
212
213   // Emit code to discard a non-negative number of pointer-sized elements
214   // from the stack, clobbering only the sp register.
215   void Drop(int count,
216             Condition cond = cc_always,
217             Register reg = no_reg,
218             const Operand& op = Operand(no_reg));
219
220   // Trivial case of DropAndRet that utilizes the delay slot and only emits
221   // 2 instructions.
222   void DropAndRet(int drop);
223
224   void DropAndRet(int drop,
225                   Condition cond,
226                   Register reg,
227                   const Operand& op);
228
229   // Swap two registers.  If the scratch register is omitted then a slightly
230   // less efficient form using xor instead of mov is emitted.
231   void Swap(Register reg1, Register reg2, Register scratch = no_reg);
232
233   void Call(Label* target);
234
235   inline void Move(Register dst, Register src) {
236     if (!dst.is(src)) {
237       mov(dst, src);
238     }
239   }
240
241   inline void Move(FPURegister dst, FPURegister src) {
242     if (!dst.is(src)) {
243       mov_d(dst, src);
244     }
245   }
246
247   inline void Move(Register dst_low, Register dst_high, FPURegister src) {
248     mfc1(dst_low, src);
249     mfc1(dst_high, FPURegister::from_code(src.code() + 1));
250   }
251
252   inline void FmoveHigh(Register dst_high, FPURegister src) {
253     mfc1(dst_high, FPURegister::from_code(src.code() + 1));
254   }
255
256   inline void FmoveLow(Register dst_low, FPURegister src) {
257     mfc1(dst_low, src);
258   }
259
260   inline void Move(FPURegister dst, Register src_low, Register src_high) {
261     mtc1(src_low, dst);
262     mtc1(src_high, FPURegister::from_code(dst.code() + 1));
263   }
264
265   // Conditional move.
266   void Move(FPURegister dst, double imm);
267   void Movz(Register rd, Register rs, Register rt);
268   void Movn(Register rd, Register rs, Register rt);
269   void Movt(Register rd, Register rs, uint16_t cc = 0);
270   void Movf(Register rd, Register rs, uint16_t cc = 0);
271
272   void Clz(Register rd, Register rs);
273
274   // Jump unconditionally to given label.
275   // We NEED a nop in the branch delay slot, as it used by v8, for example in
276   // CodeGenerator::ProcessDeferred().
277   // Currently the branch delay slot is filled by the MacroAssembler.
278   // Use rather b(Label) for code generation.
279   void jmp(Label* L) {
280     Branch(L);
281   }
282
283   void Load(Register dst, const MemOperand& src, Representation r);
284   void Store(Register src, const MemOperand& dst, Representation r);
285
286   // Load an object from the root table.
287   void LoadRoot(Register destination,
288                 Heap::RootListIndex index);
289   void LoadRoot(Register destination,
290                 Heap::RootListIndex index,
291                 Condition cond, Register src1, const Operand& src2);
292
293   // Store an object to the root table.
294   void StoreRoot(Register source,
295                  Heap::RootListIndex index);
296   void StoreRoot(Register source,
297                  Heap::RootListIndex index,
298                  Condition cond, Register src1, const Operand& src2);
299
300   // ---------------------------------------------------------------------------
301   // GC Support
302
303   void IncrementalMarkingRecordWriteHelper(Register object,
304                                            Register value,
305                                            Register address);
306
307   enum RememberedSetFinalAction {
308     kReturnAtEnd,
309     kFallThroughAtEnd
310   };
311
312
313   // Record in the remembered set the fact that we have a pointer to new space
314   // at the address pointed to by the addr register.  Only works if addr is not
315   // in new space.
316   void RememberedSetHelper(Register object,  // Used for debug code.
317                            Register addr,
318                            Register scratch,
319                            SaveFPRegsMode save_fp,
320                            RememberedSetFinalAction and_then);
321
322   void CheckPageFlag(Register object,
323                      Register scratch,
324                      int mask,
325                      Condition cc,
326                      Label* condition_met);
327
328   void CheckMapDeprecated(Handle<Map> map,
329                           Register scratch,
330                           Label* if_deprecated);
331
332   // Check if object is in new space.  Jumps if the object is not in new space.
333   // The register scratch can be object itself, but it will be clobbered.
334   void JumpIfNotInNewSpace(Register object,
335                            Register scratch,
336                            Label* branch) {
337     InNewSpace(object, scratch, ne, branch);
338   }
339
340   // Check if object is in new space.  Jumps if the object is in new space.
341   // The register scratch can be object itself, but scratch will be clobbered.
342   void JumpIfInNewSpace(Register object,
343                         Register scratch,
344                         Label* branch) {
345     InNewSpace(object, scratch, eq, branch);
346   }
347
348   // Check if an object has a given incremental marking color.
349   void HasColor(Register object,
350                 Register scratch0,
351                 Register scratch1,
352                 Label* has_color,
353                 int first_bit,
354                 int second_bit);
355
356   void JumpIfBlack(Register object,
357                    Register scratch0,
358                    Register scratch1,
359                    Label* on_black);
360
361   // Checks the color of an object.  If the object is already grey or black
362   // then we just fall through, since it is already live.  If it is white and
363   // we can determine that it doesn't need to be scanned, then we just mark it
364   // black and fall through.  For the rest we jump to the label so the
365   // incremental marker can fix its assumptions.
366   void EnsureNotWhite(Register object,
367                       Register scratch1,
368                       Register scratch2,
369                       Register scratch3,
370                       Label* object_is_white_and_not_data);
371
372   // Detects conservatively whether an object is data-only, i.e. it does need to
373   // be scanned by the garbage collector.
374   void JumpIfDataObject(Register value,
375                         Register scratch,
376                         Label* not_data_object);
377
378   // Notify the garbage collector that we wrote a pointer into an object.
379   // |object| is the object being stored into, |value| is the object being
380   // stored.  value and scratch registers are clobbered by the operation.
381   // The offset is the offset from the start of the object, not the offset from
382   // the tagged HeapObject pointer.  For use with FieldOperand(reg, off).
383   void RecordWriteField(
384       Register object,
385       int offset,
386       Register value,
387       Register scratch,
388       RAStatus ra_status,
389       SaveFPRegsMode save_fp,
390       RememberedSetAction remembered_set_action = EMIT_REMEMBERED_SET,
391       SmiCheck smi_check = INLINE_SMI_CHECK);
392
393   // As above, but the offset has the tag presubtracted.  For use with
394   // MemOperand(reg, off).
395   inline void RecordWriteContextSlot(
396       Register context,
397       int offset,
398       Register value,
399       Register scratch,
400       RAStatus ra_status,
401       SaveFPRegsMode save_fp,
402       RememberedSetAction remembered_set_action = EMIT_REMEMBERED_SET,
403       SmiCheck smi_check = INLINE_SMI_CHECK) {
404     RecordWriteField(context,
405                      offset + kHeapObjectTag,
406                      value,
407                      scratch,
408                      ra_status,
409                      save_fp,
410                      remembered_set_action,
411                      smi_check);
412   }
413
414   // For a given |object| notify the garbage collector that the slot |address|
415   // has been written.  |value| is the object being stored. The value and
416   // address registers are clobbered by the operation.
417   void RecordWrite(
418       Register object,
419       Register address,
420       Register value,
421       RAStatus ra_status,
422       SaveFPRegsMode save_fp,
423       RememberedSetAction remembered_set_action = EMIT_REMEMBERED_SET,
424       SmiCheck smi_check = INLINE_SMI_CHECK);
425
426
427   // ---------------------------------------------------------------------------
428   // Inline caching support.
429
430   // Generate code for checking access rights - used for security checks
431   // on access to global objects across environments. The holder register
432   // is left untouched, whereas both scratch registers are clobbered.
433   void CheckAccessGlobalProxy(Register holder_reg,
434                               Register scratch,
435                               Label* miss);
436
437   void GetNumberHash(Register reg0, Register scratch);
438
439   void LoadFromNumberDictionary(Label* miss,
440                                 Register elements,
441                                 Register key,
442                                 Register result,
443                                 Register reg0,
444                                 Register reg1,
445                                 Register reg2);
446
447
448   inline void MarkCode(NopMarkerTypes type) {
449     nop(type);
450   }
451
452   // Check if the given instruction is a 'type' marker.
453   // i.e. check if it is a sll zero_reg, zero_reg, <type> (referenced as
454   // nop(type)). These instructions are generated to mark special location in
455   // the code, like some special IC code.
456   static inline bool IsMarkedCode(Instr instr, int type) {
457     ASSERT((FIRST_IC_MARKER <= type) && (type < LAST_CODE_MARKER));
458     return IsNop(instr, type);
459   }
460
461
462   static inline int GetCodeMarker(Instr instr) {
463     uint32_t opcode = ((instr & kOpcodeMask));
464     uint32_t rt = ((instr & kRtFieldMask) >> kRtShift);
465     uint32_t rs = ((instr & kRsFieldMask) >> kRsShift);
466     uint32_t sa = ((instr & kSaFieldMask) >> kSaShift);
467
468     // Return <n> if we have a sll zero_reg, zero_reg, n
469     // else return -1.
470     bool sllzz = (opcode == SLL &&
471                   rt == static_cast<uint32_t>(ToNumber(zero_reg)) &&
472                   rs == static_cast<uint32_t>(ToNumber(zero_reg)));
473     int type =
474         (sllzz && FIRST_IC_MARKER <= sa && sa < LAST_CODE_MARKER) ? sa : -1;
475     ASSERT((type == -1) ||
476            ((FIRST_IC_MARKER <= type) && (type < LAST_CODE_MARKER)));
477     return type;
478   }
479
480
481
482   // ---------------------------------------------------------------------------
483   // Allocation support.
484
485   // Allocate an object in new space or old pointer space. The object_size is
486   // specified either in bytes or in words if the allocation flag SIZE_IN_WORDS
487   // is passed. If the space is exhausted control continues at the gc_required
488   // label. The allocated object is returned in result. If the flag
489   // tag_allocated_object is true the result is tagged as as a heap object.
490   // All registers are clobbered also when control continues at the gc_required
491   // label.
492   void Allocate(int object_size,
493                 Register result,
494                 Register scratch1,
495                 Register scratch2,
496                 Label* gc_required,
497                 AllocationFlags flags);
498
499   void Allocate(Register object_size,
500                 Register result,
501                 Register scratch1,
502                 Register scratch2,
503                 Label* gc_required,
504                 AllocationFlags flags);
505
506   // Undo allocation in new space. The object passed and objects allocated after
507   // it will no longer be allocated. The caller must make sure that no pointers
508   // are left to the object(s) no longer allocated as they would be invalid when
509   // allocation is undone.
510   void UndoAllocationInNewSpace(Register object, Register scratch);
511
512
513   void AllocateTwoByteString(Register result,
514                              Register length,
515                              Register scratch1,
516                              Register scratch2,
517                              Register scratch3,
518                              Label* gc_required);
519   void AllocateAsciiString(Register result,
520                            Register length,
521                            Register scratch1,
522                            Register scratch2,
523                            Register scratch3,
524                            Label* gc_required);
525   void AllocateTwoByteConsString(Register result,
526                                  Register length,
527                                  Register scratch1,
528                                  Register scratch2,
529                                  Label* gc_required);
530   void AllocateAsciiConsString(Register result,
531                                Register length,
532                                Register scratch1,
533                                Register scratch2,
534                                Label* gc_required);
535   void AllocateTwoByteSlicedString(Register result,
536                                    Register length,
537                                    Register scratch1,
538                                    Register scratch2,
539                                    Label* gc_required);
540   void AllocateAsciiSlicedString(Register result,
541                                  Register length,
542                                  Register scratch1,
543                                  Register scratch2,
544                                  Label* gc_required);
545
546   // Allocates a heap number or jumps to the gc_required label if the young
547   // space is full and a scavenge is needed. All registers are clobbered also
548   // when control continues at the gc_required label.
549   void AllocateHeapNumber(Register result,
550                           Register scratch1,
551                           Register scratch2,
552                           Register heap_number_map,
553                           Label* gc_required,
554                           TaggingMode tagging_mode = TAG_RESULT);
555   void AllocateHeapNumberWithValue(Register result,
556                                    FPURegister value,
557                                    Register scratch1,
558                                    Register scratch2,
559                                    Label* gc_required);
560
561   // ---------------------------------------------------------------------------
562   // Instruction macros.
563
564 #define DEFINE_INSTRUCTION(instr)                                              \
565   void instr(Register rd, Register rs, const Operand& rt);                     \
566   void instr(Register rd, Register rs, Register rt) {                          \
567     instr(rd, rs, Operand(rt));                                                \
568   }                                                                            \
569   void instr(Register rs, Register rt, int32_t j) {                            \
570     instr(rs, rt, Operand(j));                                                 \
571   }
572
573 #define DEFINE_INSTRUCTION2(instr)                                             \
574   void instr(Register rs, const Operand& rt);                                  \
575   void instr(Register rs, Register rt) {                                       \
576     instr(rs, Operand(rt));                                                    \
577   }                                                                            \
578   void instr(Register rs, int32_t j) {                                         \
579     instr(rs, Operand(j));                                                     \
580   }
581
582   DEFINE_INSTRUCTION(Addu);
583   DEFINE_INSTRUCTION(Subu);
584   DEFINE_INSTRUCTION(Mul);
585   DEFINE_INSTRUCTION2(Mult);
586   DEFINE_INSTRUCTION2(Multu);
587   DEFINE_INSTRUCTION2(Div);
588   DEFINE_INSTRUCTION2(Divu);
589
590   DEFINE_INSTRUCTION(And);
591   DEFINE_INSTRUCTION(Or);
592   DEFINE_INSTRUCTION(Xor);
593   DEFINE_INSTRUCTION(Nor);
594   DEFINE_INSTRUCTION2(Neg);
595
596   DEFINE_INSTRUCTION(Slt);
597   DEFINE_INSTRUCTION(Sltu);
598
599   // MIPS32 R2 instruction macro.
600   DEFINE_INSTRUCTION(Ror);
601
602 #undef DEFINE_INSTRUCTION
603 #undef DEFINE_INSTRUCTION2
604
605   void Pref(int32_t hint, const MemOperand& rs);
606
607
608   // ---------------------------------------------------------------------------
609   // Pseudo-instructions.
610
611   void mov(Register rd, Register rt) { or_(rd, rt, zero_reg); }
612
613   void Ulw(Register rd, const MemOperand& rs);
614   void Usw(Register rd, const MemOperand& rs);
615
616   // Load int32 in the rd register.
617   void li(Register rd, Operand j, LiFlags mode = OPTIMIZE_SIZE);
618   inline void li(Register rd, int32_t j, LiFlags mode = OPTIMIZE_SIZE) {
619     li(rd, Operand(j), mode);
620   }
621   void li(Register dst, Handle<Object> value, LiFlags mode = OPTIMIZE_SIZE);
622
623   // Push multiple registers on the stack.
624   // Registers are saved in numerical order, with higher numbered registers
625   // saved in higher memory addresses.
626   void MultiPush(RegList regs);
627   void MultiPushReversed(RegList regs);
628
629   void MultiPushFPU(RegList regs);
630   void MultiPushReversedFPU(RegList regs);
631
632   void push(Register src) {
633     Addu(sp, sp, Operand(-kPointerSize));
634     sw(src, MemOperand(sp, 0));
635   }
636   void Push(Register src) { push(src); }
637
638   // Push a handle.
639   void Push(Handle<Object> handle);
640   void Push(Smi* smi) { Push(Handle<Smi>(smi, isolate())); }
641
642   // Push two registers. Pushes leftmost register first (to highest address).
643   void Push(Register src1, Register src2) {
644     Subu(sp, sp, Operand(2 * kPointerSize));
645     sw(src1, MemOperand(sp, 1 * kPointerSize));
646     sw(src2, MemOperand(sp, 0 * kPointerSize));
647   }
648
649   // Push three registers. Pushes leftmost register first (to highest address).
650   void Push(Register src1, Register src2, Register src3) {
651     Subu(sp, sp, Operand(3 * kPointerSize));
652     sw(src1, MemOperand(sp, 2 * kPointerSize));
653     sw(src2, MemOperand(sp, 1 * kPointerSize));
654     sw(src3, MemOperand(sp, 0 * kPointerSize));
655   }
656
657   // Push four registers. Pushes leftmost register first (to highest address).
658   void Push(Register src1, Register src2, Register src3, Register src4) {
659     Subu(sp, sp, Operand(4 * kPointerSize));
660     sw(src1, MemOperand(sp, 3 * kPointerSize));
661     sw(src2, MemOperand(sp, 2 * kPointerSize));
662     sw(src3, MemOperand(sp, 1 * kPointerSize));
663     sw(src4, MemOperand(sp, 0 * kPointerSize));
664   }
665
666   void Push(Register src, Condition cond, Register tst1, Register tst2) {
667     // Since we don't have conditional execution we use a Branch.
668     Branch(3, cond, tst1, Operand(tst2));
669     Subu(sp, sp, Operand(kPointerSize));
670     sw(src, MemOperand(sp, 0));
671   }
672
673   // Pops multiple values from the stack and load them in the
674   // registers specified in regs. Pop order is the opposite as in MultiPush.
675   void MultiPop(RegList regs);
676   void MultiPopReversed(RegList regs);
677
678   void MultiPopFPU(RegList regs);
679   void MultiPopReversedFPU(RegList regs);
680
681   void pop(Register dst) {
682     lw(dst, MemOperand(sp, 0));
683     Addu(sp, sp, Operand(kPointerSize));
684   }
685   void Pop(Register dst) { pop(dst); }
686
687   // Pop two registers. Pops rightmost register first (from lower address).
688   void Pop(Register src1, Register src2) {
689     ASSERT(!src1.is(src2));
690     lw(src2, MemOperand(sp, 0 * kPointerSize));
691     lw(src1, MemOperand(sp, 1 * kPointerSize));
692     Addu(sp, sp, 2 * kPointerSize);
693   }
694
695   // Pop three registers. Pops rightmost register first (from lower address).
696   void Pop(Register src1, Register src2, Register src3) {
697     lw(src3, MemOperand(sp, 0 * kPointerSize));
698     lw(src2, MemOperand(sp, 1 * kPointerSize));
699     lw(src1, MemOperand(sp, 2 * kPointerSize));
700     Addu(sp, sp, 3 * kPointerSize);
701   }
702
703   void Pop(uint32_t count = 1) {
704     Addu(sp, sp, Operand(count * kPointerSize));
705   }
706
707   // Push and pop the registers that can hold pointers, as defined by the
708   // RegList constant kSafepointSavedRegisters.
709   void PushSafepointRegisters();
710   void PopSafepointRegisters();
711   void PushSafepointRegistersAndDoubles();
712   void PopSafepointRegistersAndDoubles();
713   // Store value in register src in the safepoint stack slot for
714   // register dst.
715   void StoreToSafepointRegisterSlot(Register src, Register dst);
716   void StoreToSafepointRegistersAndDoublesSlot(Register src, Register dst);
717   // Load the value of the src register from its safepoint stack slot
718   // into register dst.
719   void LoadFromSafepointRegisterSlot(Register dst, Register src);
720
721   // Flush the I-cache from asm code. You should use CPU::FlushICache from C.
722   // Does not handle errors.
723   void FlushICache(Register address, unsigned instructions);
724
725   // MIPS32 R2 instruction macro.
726   void Ins(Register rt, Register rs, uint16_t pos, uint16_t size);
727   void Ext(Register rt, Register rs, uint16_t pos, uint16_t size);
728
729   // ---------------------------------------------------------------------------
730   // FPU macros. These do not handle special cases like NaN or +- inf.
731
732   // Convert unsigned word to double.
733   void Cvt_d_uw(FPURegister fd, FPURegister fs, FPURegister scratch);
734   void Cvt_d_uw(FPURegister fd, Register rs, FPURegister scratch);
735
736   // Convert double to unsigned word.
737   void Trunc_uw_d(FPURegister fd, FPURegister fs, FPURegister scratch);
738   void Trunc_uw_d(FPURegister fd, Register rs, FPURegister scratch);
739
740   void Trunc_w_d(FPURegister fd, FPURegister fs);
741   void Round_w_d(FPURegister fd, FPURegister fs);
742   void Floor_w_d(FPURegister fd, FPURegister fs);
743   void Ceil_w_d(FPURegister fd, FPURegister fs);
744   // Wrapper function for the different cmp/branch types.
745   void BranchF(Label* target,
746                Label* nan,
747                Condition cc,
748                FPURegister cmp1,
749                FPURegister cmp2,
750                BranchDelaySlot bd = PROTECT);
751
752   // Alternate (inline) version for better readability with USE_DELAY_SLOT.
753   inline void BranchF(BranchDelaySlot bd,
754                       Label* target,
755                       Label* nan,
756                       Condition cc,
757                       FPURegister cmp1,
758                       FPURegister cmp2) {
759     BranchF(target, nan, cc, cmp1, cmp2, bd);
760   };
761
762   // Truncates a double using a specific rounding mode, and writes the value
763   // to the result register.
764   // The except_flag will contain any exceptions caused by the instruction.
765   // If check_inexact is kDontCheckForInexactConversion, then the inexact
766   // exception is masked.
767   void EmitFPUTruncate(FPURoundingMode rounding_mode,
768                        Register result,
769                        DoubleRegister double_input,
770                        Register scratch,
771                        DoubleRegister double_scratch,
772                        Register except_flag,
773                        CheckForInexactConversion check_inexact
774                            = kDontCheckForInexactConversion);
775
776   // Performs a truncating conversion of a floating point number as used by
777   // the JS bitwise operations. See ECMA-262 9.5: ToInt32. Goes to 'done' if it
778   // succeeds, otherwise falls through if result is saturated. On return
779   // 'result' either holds answer, or is clobbered on fall through.
780   //
781   // Only public for the test code in test-code-stubs-arm.cc.
782   void TryInlineTruncateDoubleToI(Register result,
783                                   DoubleRegister input,
784                                   Label* done);
785
786   // Performs a truncating conversion of a floating point number as used by
787   // the JS bitwise operations. See ECMA-262 9.5: ToInt32.
788   // Exits with 'result' holding the answer.
789   void TruncateDoubleToI(Register result, DoubleRegister double_input);
790
791   // Performs a truncating conversion of a heap number as used by
792   // the JS bitwise operations. See ECMA-262 9.5: ToInt32. 'result' and 'input'
793   // must be different registers. Exits with 'result' holding the answer.
794   void TruncateHeapNumberToI(Register result, Register object);
795
796   // Converts the smi or heap number in object to an int32 using the rules
797   // for ToInt32 as described in ECMAScript 9.5.: the value is truncated
798   // and brought into the range -2^31 .. +2^31 - 1. 'result' and 'input' must be
799   // different registers.
800   void TruncateNumberToI(Register object,
801                          Register result,
802                          Register heap_number_map,
803                          Register scratch,
804                          Label* not_int32);
805
806   // Loads the number from object into dst register.
807   // If |object| is neither smi nor heap number, |not_number| is jumped to
808   // with |object| still intact.
809   void LoadNumber(Register object,
810                   FPURegister dst,
811                   Register heap_number_map,
812                   Register scratch,
813                   Label* not_number);
814
815   // Loads the number from object into double_dst in the double format.
816   // Control will jump to not_int32 if the value cannot be exactly represented
817   // by a 32-bit integer.
818   // Floating point value in the 32-bit integer range that are not exact integer
819   // won't be loaded.
820   void LoadNumberAsInt32Double(Register object,
821                                DoubleRegister double_dst,
822                                Register heap_number_map,
823                                Register scratch1,
824                                Register scratch2,
825                                FPURegister double_scratch,
826                                Label* not_int32);
827
828   // Loads the number from object into dst as a 32-bit integer.
829   // Control will jump to not_int32 if the object cannot be exactly represented
830   // by a 32-bit integer.
831   // Floating point value in the 32-bit integer range that are not exact integer
832   // won't be converted.
833   void LoadNumberAsInt32(Register object,
834                          Register dst,
835                          Register heap_number_map,
836                          Register scratch1,
837                          Register scratch2,
838                          FPURegister double_scratch0,
839                          FPURegister double_scratch1,
840                          Label* not_int32);
841
842   // Enter exit frame.
843   // argc - argument count to be dropped by LeaveExitFrame.
844   // save_doubles - saves FPU registers on stack, currently disabled.
845   // stack_space - extra stack space.
846   void EnterExitFrame(bool save_doubles,
847                       int stack_space = 0);
848
849   // Leave the current exit frame.
850   void LeaveExitFrame(bool save_doubles,
851                       Register arg_count,
852                       bool restore_context,
853                       bool do_return = NO_EMIT_RETURN);
854
855   // Get the actual activation frame alignment for target environment.
856   static int ActivationFrameAlignment();
857
858   // Make sure the stack is aligned. Only emits code in debug mode.
859   void AssertStackIsAligned();
860
861   void LoadContext(Register dst, int context_chain_length);
862
863   // Conditionally load the cached Array transitioned map of type
864   // transitioned_kind from the native context if the map in register
865   // map_in_out is the cached Array map in the native context of
866   // expected_kind.
867   void LoadTransitionedArrayMapConditional(
868       ElementsKind expected_kind,
869       ElementsKind transitioned_kind,
870       Register map_in_out,
871       Register scratch,
872       Label* no_map_match);
873
874   void LoadGlobalFunction(int index, Register function);
875
876   // Load the initial map from the global function. The registers
877   // function and map can be the same, function is then overwritten.
878   void LoadGlobalFunctionInitialMap(Register function,
879                                     Register map,
880                                     Register scratch);
881
882   void InitializeRootRegister() {
883     ExternalReference roots_array_start =
884         ExternalReference::roots_array_start(isolate());
885     li(kRootRegister, Operand(roots_array_start));
886   }
887
888   // -------------------------------------------------------------------------
889   // JavaScript invokes.
890
891   // Invoke the JavaScript function code by either calling or jumping.
892   void InvokeCode(Register code,
893                   const ParameterCount& expected,
894                   const ParameterCount& actual,
895                   InvokeFlag flag,
896                   const CallWrapper& call_wrapper);
897
898   // Invoke the JavaScript function in the given register. Changes the
899   // current context to the context in the function before invoking.
900   void InvokeFunction(Register function,
901                       const ParameterCount& actual,
902                       InvokeFlag flag,
903                       const CallWrapper& call_wrapper);
904
905   void InvokeFunction(Register function,
906                       const ParameterCount& expected,
907                       const ParameterCount& actual,
908                       InvokeFlag flag,
909                       const CallWrapper& call_wrapper);
910
911   void InvokeFunction(Handle<JSFunction> function,
912                       const ParameterCount& expected,
913                       const ParameterCount& actual,
914                       InvokeFlag flag,
915                       const CallWrapper& call_wrapper);
916
917
918   void IsObjectJSObjectType(Register heap_object,
919                             Register map,
920                             Register scratch,
921                             Label* fail);
922
923   void IsInstanceJSObjectType(Register map,
924                               Register scratch,
925                               Label* fail);
926
927   void IsObjectJSStringType(Register object,
928                             Register scratch,
929                             Label* fail);
930
931   void IsObjectNameType(Register object,
932                         Register scratch,
933                         Label* fail);
934
935   // -------------------------------------------------------------------------
936   // Debugger Support.
937
938   void DebugBreak();
939
940   // -------------------------------------------------------------------------
941   // Exception handling.
942
943   // Push a new try handler and link into try handler chain.
944   void PushTryHandler(StackHandler::Kind kind, int handler_index);
945
946   // Unlink the stack handler on top of the stack from the try handler chain.
947   // Must preserve the result register.
948   void PopTryHandler();
949
950   // Passes thrown value to the handler of top of the try handler chain.
951   void Throw(Register value);
952
953   // Propagates an uncatchable exception to the top of the current JS stack's
954   // handler chain.
955   void ThrowUncatchable(Register value);
956
957   // Throw a message string as an exception.
958   void Throw(BailoutReason reason);
959
960   // Throw a message string as an exception if a condition is not true.
961   void ThrowIf(Condition cc, BailoutReason reason, Register rs, Operand rt);
962
963   // Copies a fixed number of fields of heap objects from src to dst.
964   void CopyFields(Register dst, Register src, RegList temps, int field_count);
965
966   // Copies a number of bytes from src to dst. All registers are clobbered. On
967   // exit src and dst will point to the place just after where the last byte was
968   // read or written and length will be zero.
969   void CopyBytes(Register src,
970                  Register dst,
971                  Register length,
972                  Register scratch);
973
974   // Initialize fields with filler values.  Fields starting at |start_offset|
975   // not including end_offset are overwritten with the value in |filler|.  At
976   // the end the loop, |start_offset| takes the value of |end_offset|.
977   void InitializeFieldsWithFiller(Register start_offset,
978                                   Register end_offset,
979                                   Register filler);
980
981   // -------------------------------------------------------------------------
982   // Support functions.
983
984   // Try to get function prototype of a function and puts the value in
985   // the result register. Checks that the function really is a
986   // function and jumps to the miss label if the fast checks fail. The
987   // function register will be untouched; the other registers may be
988   // clobbered.
989   void TryGetFunctionPrototype(Register function,
990                                Register result,
991                                Register scratch,
992                                Label* miss,
993                                bool miss_on_bound_function = false);
994
995   void GetObjectType(Register function,
996                      Register map,
997                      Register type_reg);
998
999   // Check if a map for a JSObject indicates that the object has fast elements.
1000   // Jump to the specified label if it does not.
1001   void CheckFastElements(Register map,
1002                          Register scratch,
1003                          Label* fail);
1004
1005   // Check if a map for a JSObject indicates that the object can have both smi
1006   // and HeapObject elements.  Jump to the specified label if it does not.
1007   void CheckFastObjectElements(Register map,
1008                                Register scratch,
1009                                Label* fail);
1010
1011   // Check if a map for a JSObject indicates that the object has fast smi only
1012   // elements.  Jump to the specified label if it does not.
1013   void CheckFastSmiElements(Register map,
1014                             Register scratch,
1015                             Label* fail);
1016
1017   // Check to see if maybe_number can be stored as a double in
1018   // FastDoubleElements. If it can, store it at the index specified by key in
1019   // the FastDoubleElements array elements. Otherwise jump to fail.
1020   void StoreNumberToDoubleElements(Register value_reg,
1021                                    Register key_reg,
1022                                    Register elements_reg,
1023                                    Register scratch1,
1024                                    Register scratch2,
1025                                    Register scratch3,
1026                                    Label* fail,
1027                                    int elements_offset = 0);
1028
1029   // Compare an object's map with the specified map and its transitioned
1030   // elements maps if mode is ALLOW_ELEMENT_TRANSITION_MAPS. Jumps to
1031   // "branch_to" if the result of the comparison is "cond". If multiple map
1032   // compares are required, the compare sequences branches to early_success.
1033   void CompareMapAndBranch(Register obj,
1034                            Register scratch,
1035                            Handle<Map> map,
1036                            Label* early_success,
1037                            Condition cond,
1038                            Label* branch_to);
1039
1040   // As above, but the map of the object is already loaded into the register
1041   // which is preserved by the code generated.
1042   void CompareMapAndBranch(Register obj_map,
1043                            Handle<Map> map,
1044                            Label* early_success,
1045                            Condition cond,
1046                            Label* branch_to);
1047
1048   // Check if the map of an object is equal to a specified map and branch to
1049   // label if not. Skip the smi check if not required (object is known to be a
1050   // heap object). If mode is ALLOW_ELEMENT_TRANSITION_MAPS, then also match
1051   // against maps that are ElementsKind transition maps of the specificed map.
1052   void CheckMap(Register obj,
1053                 Register scratch,
1054                 Handle<Map> map,
1055                 Label* fail,
1056                 SmiCheckType smi_check_type);
1057
1058
1059   void CheckMap(Register obj,
1060                 Register scratch,
1061                 Heap::RootListIndex index,
1062                 Label* fail,
1063                 SmiCheckType smi_check_type);
1064
1065   // Check if the map of an object is equal to a specified map and branch to a
1066   // specified target if equal. Skip the smi check if not required (object is
1067   // known to be a heap object)
1068   void DispatchMap(Register obj,
1069                    Register scratch,
1070                    Handle<Map> map,
1071                    Handle<Code> success,
1072                    SmiCheckType smi_check_type);
1073
1074   // Generates code for reporting that an illegal operation has
1075   // occurred.
1076   void IllegalOperation(int num_arguments);
1077
1078
1079   // Load and check the instance type of an object for being a string.
1080   // Loads the type into the second argument register.
1081   // Returns a condition that will be enabled if the object was a string.
1082   Condition IsObjectStringType(Register obj,
1083                                Register type,
1084                                Register result) {
1085     lw(type, FieldMemOperand(obj, HeapObject::kMapOffset));
1086     lbu(type, FieldMemOperand(type, Map::kInstanceTypeOffset));
1087     And(type, type, Operand(kIsNotStringMask));
1088     ASSERT_EQ(0, kStringTag);
1089     return eq;
1090   }
1091
1092
1093   // Picks out an array index from the hash field.
1094   // Register use:
1095   //   hash - holds the index's hash. Clobbered.
1096   //   index - holds the overwritten index on exit.
1097   void IndexFromHash(Register hash, Register index);
1098
1099   // Get the number of least significant bits from a register.
1100   void GetLeastBitsFromSmi(Register dst, Register src, int num_least_bits);
1101   void GetLeastBitsFromInt32(Register dst, Register src, int mun_least_bits);
1102
1103   // Load the value of a number object into a FPU double register. If the
1104   // object is not a number a jump to the label not_number is performed
1105   // and the FPU double register is unchanged.
1106   void ObjectToDoubleFPURegister(
1107       Register object,
1108       FPURegister value,
1109       Register scratch1,
1110       Register scratch2,
1111       Register heap_number_map,
1112       Label* not_number,
1113       ObjectToDoubleFlags flags = NO_OBJECT_TO_DOUBLE_FLAGS);
1114
1115   // Load the value of a smi object into a FPU double register. The register
1116   // scratch1 can be the same register as smi in which case smi will hold the
1117   // untagged value afterwards.
1118   void SmiToDoubleFPURegister(Register smi,
1119                               FPURegister value,
1120                               Register scratch1);
1121
1122   // -------------------------------------------------------------------------
1123   // Overflow handling functions.
1124   // Usage: first call the appropriate arithmetic function, then call one of the
1125   // jump functions with the overflow_dst register as the second parameter.
1126
1127   void AdduAndCheckForOverflow(Register dst,
1128                                Register left,
1129                                Register right,
1130                                Register overflow_dst,
1131                                Register scratch = at);
1132
1133   void SubuAndCheckForOverflow(Register dst,
1134                                Register left,
1135                                Register right,
1136                                Register overflow_dst,
1137                                Register scratch = at);
1138
1139   void BranchOnOverflow(Label* label,
1140                         Register overflow_check,
1141                         BranchDelaySlot bd = PROTECT) {
1142     Branch(label, lt, overflow_check, Operand(zero_reg), bd);
1143   }
1144
1145   void BranchOnNoOverflow(Label* label,
1146                           Register overflow_check,
1147                           BranchDelaySlot bd = PROTECT) {
1148     Branch(label, ge, overflow_check, Operand(zero_reg), bd);
1149   }
1150
1151   void RetOnOverflow(Register overflow_check, BranchDelaySlot bd = PROTECT) {
1152     Ret(lt, overflow_check, Operand(zero_reg), bd);
1153   }
1154
1155   void RetOnNoOverflow(Register overflow_check, BranchDelaySlot bd = PROTECT) {
1156     Ret(ge, overflow_check, Operand(zero_reg), bd);
1157   }
1158
1159   // -------------------------------------------------------------------------
1160   // Runtime calls.
1161
1162   // See comments at the beginning of CEntryStub::Generate.
1163   inline void PrepareCEntryArgs(int num_args) {
1164     li(s0, num_args);
1165     li(s1, (num_args - 1) * kPointerSize);
1166   }
1167
1168   inline void PrepareCEntryFunction(const ExternalReference& ref) {
1169     li(s2, Operand(ref));
1170   }
1171
1172 #define COND_ARGS Condition cond = al, Register rs = zero_reg, \
1173 const Operand& rt = Operand(zero_reg), BranchDelaySlot bd = PROTECT
1174
1175   // Call a code stub.
1176   void CallStub(CodeStub* stub,
1177                 TypeFeedbackId ast_id = TypeFeedbackId::None(),
1178                 COND_ARGS);
1179
1180   // Tail call a code stub (jump).
1181   void TailCallStub(CodeStub* stub, COND_ARGS);
1182
1183 #undef COND_ARGS
1184
1185   void CallJSExitStub(CodeStub* stub);
1186
1187   // Call a runtime routine.
1188   void CallRuntime(const Runtime::Function* f,
1189                    int num_arguments,
1190                    SaveFPRegsMode save_doubles = kDontSaveFPRegs);
1191   void CallRuntimeSaveDoubles(Runtime::FunctionId id) {
1192     const Runtime::Function* function = Runtime::FunctionForId(id);
1193     CallRuntime(function, function->nargs, kSaveFPRegs);
1194   }
1195
1196   // Convenience function: Same as above, but takes the fid instead.
1197   void CallRuntime(Runtime::FunctionId id,
1198                    int num_arguments,
1199                    SaveFPRegsMode save_doubles = kDontSaveFPRegs) {
1200     CallRuntime(Runtime::FunctionForId(id), num_arguments, save_doubles);
1201   }
1202
1203   // Convenience function: call an external reference.
1204   void CallExternalReference(const ExternalReference& ext,
1205                              int num_arguments,
1206                              BranchDelaySlot bd = PROTECT);
1207
1208   // Tail call of a runtime routine (jump).
1209   // Like JumpToExternalReference, but also takes care of passing the number
1210   // of parameters.
1211   void TailCallExternalReference(const ExternalReference& ext,
1212                                  int num_arguments,
1213                                  int result_size);
1214
1215   // Convenience function: tail call a runtime routine (jump).
1216   void TailCallRuntime(Runtime::FunctionId fid,
1217                        int num_arguments,
1218                        int result_size);
1219
1220   int CalculateStackPassedWords(int num_reg_arguments,
1221                                 int num_double_arguments);
1222
1223   // Before calling a C-function from generated code, align arguments on stack
1224   // and add space for the four mips argument slots.
1225   // After aligning the frame, non-register arguments must be stored on the
1226   // stack, after the argument-slots using helper: CFunctionArgumentOperand().
1227   // The argument count assumes all arguments are word sized.
1228   // Some compilers/platforms require the stack to be aligned when calling
1229   // C++ code.
1230   // Needs a scratch register to do some arithmetic. This register will be
1231   // trashed.
1232   void PrepareCallCFunction(int num_reg_arguments,
1233                             int num_double_registers,
1234                             Register scratch);
1235   void PrepareCallCFunction(int num_reg_arguments,
1236                             Register scratch);
1237
1238   // Arguments 1-4 are placed in registers a0 thru a3 respectively.
1239   // Arguments 5..n are stored to stack using following:
1240   //  sw(t0, CFunctionArgumentOperand(5));
1241
1242   // Calls a C function and cleans up the space for arguments allocated
1243   // by PrepareCallCFunction. The called function is not allowed to trigger a
1244   // garbage collection, since that might move the code and invalidate the
1245   // return address (unless this is somehow accounted for by the called
1246   // function).
1247   void CallCFunction(ExternalReference function, int num_arguments);
1248   void CallCFunction(Register function, int num_arguments);
1249   void CallCFunction(ExternalReference function,
1250                      int num_reg_arguments,
1251                      int num_double_arguments);
1252   void CallCFunction(Register function,
1253                      int num_reg_arguments,
1254                      int num_double_arguments);
1255   void MovFromFloatResult(DoubleRegister dst);
1256   void MovFromFloatParameter(DoubleRegister dst);
1257
1258   // There are two ways of passing double arguments on MIPS, depending on
1259   // whether soft or hard floating point ABI is used. These functions
1260   // abstract parameter passing for the three different ways we call
1261   // C functions from generated code.
1262   void MovToFloatParameter(DoubleRegister src);
1263   void MovToFloatParameters(DoubleRegister src1, DoubleRegister src2);
1264   void MovToFloatResult(DoubleRegister src);
1265
1266   // Calls an API function.  Allocates HandleScope, extracts returned value
1267   // from handle and propagates exceptions.  Restores context.  stack_space
1268   // - space to be unwound on exit (includes the call JS arguments space and
1269   // the additional space allocated for the fast call).
1270   void CallApiFunctionAndReturn(Register function_address,
1271                                 ExternalReference thunk_ref,
1272                                 int stack_space,
1273                                 MemOperand return_value_operand,
1274                                 MemOperand* context_restore_operand);
1275
1276   // Jump to the builtin routine.
1277   void JumpToExternalReference(const ExternalReference& builtin,
1278                                BranchDelaySlot bd = PROTECT);
1279
1280   // Invoke specified builtin JavaScript function. Adds an entry to
1281   // the unresolved list if the name does not resolve.
1282   void InvokeBuiltin(Builtins::JavaScript id,
1283                      InvokeFlag flag,
1284                      const CallWrapper& call_wrapper = NullCallWrapper());
1285
1286   // Store the code object for the given builtin in the target register and
1287   // setup the function in a1.
1288   void GetBuiltinEntry(Register target, Builtins::JavaScript id);
1289
1290   // Store the function for the given builtin in the target register.
1291   void GetBuiltinFunction(Register target, Builtins::JavaScript id);
1292
1293   struct Unresolved {
1294     int pc;
1295     uint32_t flags;  // See Bootstrapper::FixupFlags decoders/encoders.
1296     const char* name;
1297   };
1298
1299   Handle<Object> CodeObject() {
1300     ASSERT(!code_object_.is_null());
1301     return code_object_;
1302   }
1303
1304   // Emit code for a truncating division by a constant. The dividend register is
1305   // unchanged and at gets clobbered. Dividend and result must be different.
1306   void TruncatingDiv(Register result, Register dividend, int32_t divisor);
1307
1308   // -------------------------------------------------------------------------
1309   // StatsCounter support.
1310
1311   void SetCounter(StatsCounter* counter, int value,
1312                   Register scratch1, Register scratch2);
1313   void IncrementCounter(StatsCounter* counter, int value,
1314                         Register scratch1, Register scratch2);
1315   void DecrementCounter(StatsCounter* counter, int value,
1316                         Register scratch1, Register scratch2);
1317
1318
1319   // -------------------------------------------------------------------------
1320   // Debugging.
1321
1322   // Calls Abort(msg) if the condition cc is not satisfied.
1323   // Use --debug_code to enable.
1324   void Assert(Condition cc, BailoutReason reason, Register rs, Operand rt);
1325   void AssertFastElements(Register elements);
1326
1327   // Like Assert(), but always enabled.
1328   void Check(Condition cc, BailoutReason reason, Register rs, Operand rt);
1329
1330   // Print a message to stdout and abort execution.
1331   void Abort(BailoutReason msg);
1332
1333   // Verify restrictions about code generated in stubs.
1334   void set_generating_stub(bool value) { generating_stub_ = value; }
1335   bool generating_stub() { return generating_stub_; }
1336   void set_has_frame(bool value) { has_frame_ = value; }
1337   bool has_frame() { return has_frame_; }
1338   inline bool AllowThisStubCall(CodeStub* stub);
1339
1340   // ---------------------------------------------------------------------------
1341   // Number utilities.
1342
1343   // Check whether the value of reg is a power of two and not zero. If not
1344   // control continues at the label not_power_of_two. If reg is a power of two
1345   // the register scratch contains the value of (reg - 1) when control falls
1346   // through.
1347   void JumpIfNotPowerOfTwoOrZero(Register reg,
1348                                  Register scratch,
1349                                  Label* not_power_of_two_or_zero);
1350
1351   // -------------------------------------------------------------------------
1352   // Smi utilities.
1353
1354   void SmiTag(Register reg) {
1355     Addu(reg, reg, reg);
1356   }
1357
1358   // Test for overflow < 0: use BranchOnOverflow() or BranchOnNoOverflow().
1359   void SmiTagCheckOverflow(Register reg, Register overflow);
1360   void SmiTagCheckOverflow(Register dst, Register src, Register overflow);
1361
1362   void SmiTag(Register dst, Register src) {
1363     Addu(dst, src, src);
1364   }
1365
1366   // Try to convert int32 to smi. If the value is to large, preserve
1367   // the original value and jump to not_a_smi. Destroys scratch and
1368   // sets flags.
1369   void TrySmiTag(Register reg, Register scratch, Label* not_a_smi) {
1370     TrySmiTag(reg, reg, scratch, not_a_smi);
1371   }
1372   void TrySmiTag(Register dst,
1373                  Register src,
1374                  Register scratch,
1375                  Label* not_a_smi) {
1376     SmiTagCheckOverflow(at, src, scratch);
1377     BranchOnOverflow(not_a_smi, scratch);
1378     mov(dst, at);
1379   }
1380
1381   void SmiUntag(Register reg) {
1382     sra(reg, reg, kSmiTagSize);
1383   }
1384
1385   void SmiUntag(Register dst, Register src) {
1386     sra(dst, src, kSmiTagSize);
1387   }
1388
1389   // Test if the register contains a smi.
1390   inline void SmiTst(Register value, Register scratch) {
1391     And(scratch, value, Operand(kSmiTagMask));
1392   }
1393   inline void NonNegativeSmiTst(Register value, Register scratch) {
1394     And(scratch, value, Operand(kSmiTagMask | kSmiSignMask));
1395   }
1396
1397   // Untag the source value into destination and jump if source is a smi.
1398   // Souce and destination can be the same register.
1399   void UntagAndJumpIfSmi(Register dst, Register src, Label* smi_case);
1400
1401   // Untag the source value into destination and jump if source is not a smi.
1402   // Souce and destination can be the same register.
1403   void UntagAndJumpIfNotSmi(Register dst, Register src, Label* non_smi_case);
1404
1405   // Jump the register contains a smi.
1406   void JumpIfSmi(Register value,
1407                  Label* smi_label,
1408                  Register scratch = at,
1409                  BranchDelaySlot bd = PROTECT);
1410
1411   // Jump if the register contains a non-smi.
1412   void JumpIfNotSmi(Register value,
1413                     Label* not_smi_label,
1414                     Register scratch = at,
1415                     BranchDelaySlot bd = PROTECT);
1416
1417   // Jump if either of the registers contain a non-smi.
1418   void JumpIfNotBothSmi(Register reg1, Register reg2, Label* on_not_both_smi);
1419   // Jump if either of the registers contain a smi.
1420   void JumpIfEitherSmi(Register reg1, Register reg2, Label* on_either_smi);
1421
1422   // Abort execution if argument is a smi, enabled via --debug-code.
1423   void AssertNotSmi(Register object);
1424   void AssertSmi(Register object);
1425
1426   // Abort execution if argument is not a string, enabled via --debug-code.
1427   void AssertString(Register object);
1428
1429   // Abort execution if argument is not a name, enabled via --debug-code.
1430   void AssertName(Register object);
1431
1432   // Abort execution if argument is not undefined or an AllocationSite, enabled
1433   // via --debug-code.
1434   void AssertUndefinedOrAllocationSite(Register object, Register scratch);
1435
1436   // Abort execution if reg is not the root value with the given index,
1437   // enabled via --debug-code.
1438   void AssertIsRoot(Register reg, Heap::RootListIndex index);
1439
1440   // ---------------------------------------------------------------------------
1441   // HeapNumber utilities.
1442
1443   void JumpIfNotHeapNumber(Register object,
1444                            Register heap_number_map,
1445                            Register scratch,
1446                            Label* on_not_heap_number);
1447
1448   // -------------------------------------------------------------------------
1449   // String utilities.
1450
1451   // Generate code to do a lookup in the number string cache. If the number in
1452   // the register object is found in the cache the generated code falls through
1453   // with the result in the result register. The object and the result register
1454   // can be the same. If the number is not found in the cache the code jumps to
1455   // the label not_found with only the content of register object unchanged.
1456   void LookupNumberStringCache(Register object,
1457                                Register result,
1458                                Register scratch1,
1459                                Register scratch2,
1460                                Register scratch3,
1461                                Label* not_found);
1462
1463   // Checks if both instance types are sequential ASCII strings and jumps to
1464   // label if either is not.
1465   void JumpIfBothInstanceTypesAreNotSequentialAscii(
1466       Register first_object_instance_type,
1467       Register second_object_instance_type,
1468       Register scratch1,
1469       Register scratch2,
1470       Label* failure);
1471
1472   // Check if instance type is sequential ASCII string and jump to label if
1473   // it is not.
1474   void JumpIfInstanceTypeIsNotSequentialAscii(Register type,
1475                                               Register scratch,
1476                                               Label* failure);
1477
1478   void JumpIfNotUniqueName(Register reg, Label* not_unique_name);
1479
1480   void EmitSeqStringSetCharCheck(Register string,
1481                                  Register index,
1482                                  Register value,
1483                                  Register scratch,
1484                                  uint32_t encoding_mask);
1485
1486   // Test that both first and second are sequential ASCII strings.
1487   // Assume that they are non-smis.
1488   void JumpIfNonSmisNotBothSequentialAsciiStrings(Register first,
1489                                                   Register second,
1490                                                   Register scratch1,
1491                                                   Register scratch2,
1492                                                   Label* failure);
1493
1494   // Test that both first and second are sequential ASCII strings.
1495   // Check that they are non-smis.
1496   void JumpIfNotBothSequentialAsciiStrings(Register first,
1497                                            Register second,
1498                                            Register scratch1,
1499                                            Register scratch2,
1500                                            Label* failure);
1501
1502   void ClampUint8(Register output_reg, Register input_reg);
1503
1504   void ClampDoubleToUint8(Register result_reg,
1505                           DoubleRegister input_reg,
1506                           DoubleRegister temp_double_reg);
1507
1508
1509   void LoadInstanceDescriptors(Register map, Register descriptors);
1510   void EnumLength(Register dst, Register map);
1511   void NumberOfOwnDescriptors(Register dst, Register map);
1512
1513   template<typename Field>
1514   void DecodeField(Register reg) {
1515     static const int shift = Field::kShift;
1516     static const int mask = (Field::kMask >> shift) << kSmiTagSize;
1517     srl(reg, reg, shift);
1518     And(reg, reg, Operand(mask));
1519   }
1520
1521   // Generates function and stub prologue code.
1522   void Prologue(PrologueFrameMode frame_mode);
1523
1524   // Activation support.
1525   void EnterFrame(StackFrame::Type type);
1526   void LeaveFrame(StackFrame::Type type);
1527
1528   // Patch the relocated value (lui/ori pair).
1529   void PatchRelocatedValue(Register li_location,
1530                            Register scratch,
1531                            Register new_value);
1532   // Get the relocatad value (loaded data) from the lui/ori pair.
1533   void GetRelocatedValue(Register li_location,
1534                          Register value,
1535                          Register scratch);
1536
1537   // Expects object in a0 and returns map with validated enum cache
1538   // in a0.  Assumes that any other register can be used as a scratch.
1539   void CheckEnumCache(Register null_value, Label* call_runtime);
1540
1541   // AllocationMemento support. Arrays may have an associated
1542   // AllocationMemento object that can be checked for in order to pretransition
1543   // to another type.
1544   // On entry, receiver_reg should point to the array object.
1545   // scratch_reg gets clobbered.
1546   // If allocation info is present, jump to allocation_memento_present.
1547   void TestJSArrayForAllocationMemento(
1548       Register receiver_reg,
1549       Register scratch_reg,
1550       Label* no_memento_found,
1551       Condition cond = al,
1552       Label* allocation_memento_present = NULL);
1553
1554   void JumpIfJSArrayHasAllocationMemento(Register receiver_reg,
1555                                          Register scratch_reg,
1556                                          Label* memento_found) {
1557     Label no_memento_found;
1558     TestJSArrayForAllocationMemento(receiver_reg, scratch_reg,
1559                                     &no_memento_found, eq, memento_found);
1560     bind(&no_memento_found);
1561   }
1562
1563   // Jumps to found label if a prototype map has dictionary elements.
1564   void JumpIfDictionaryInPrototypeChain(Register object, Register scratch0,
1565                                         Register scratch1, Label* found);
1566
1567  private:
1568   void CallCFunctionHelper(Register function,
1569                            int num_reg_arguments,
1570                            int num_double_arguments);
1571
1572   void BranchAndLinkShort(int16_t offset, BranchDelaySlot bdslot = PROTECT);
1573   void BranchAndLinkShort(int16_t offset, Condition cond, Register rs,
1574                           const Operand& rt,
1575                           BranchDelaySlot bdslot = PROTECT);
1576   void BranchAndLinkShort(Label* L, BranchDelaySlot bdslot = PROTECT);
1577   void BranchAndLinkShort(Label* L, Condition cond, Register rs,
1578                           const Operand& rt,
1579                           BranchDelaySlot bdslot = PROTECT);
1580   void J(Label* L, BranchDelaySlot bdslot);
1581   void Jr(Label* L, BranchDelaySlot bdslot);
1582   void Jalr(Label* L, BranchDelaySlot bdslot);
1583
1584   // Helper functions for generating invokes.
1585   void InvokePrologue(const ParameterCount& expected,
1586                       const ParameterCount& actual,
1587                       Handle<Code> code_constant,
1588                       Register code_reg,
1589                       Label* done,
1590                       bool* definitely_mismatches,
1591                       InvokeFlag flag,
1592                       const CallWrapper& call_wrapper);
1593
1594   // Get the code for the given builtin. Returns if able to resolve
1595   // the function in the 'resolved' flag.
1596   Handle<Code> ResolveBuiltin(Builtins::JavaScript id, bool* resolved);
1597
1598   void InitializeNewString(Register string,
1599                            Register length,
1600                            Heap::RootListIndex map_index,
1601                            Register scratch1,
1602                            Register scratch2);
1603
1604   // Helper for implementing JumpIfNotInNewSpace and JumpIfInNewSpace.
1605   void InNewSpace(Register object,
1606                   Register scratch,
1607                   Condition cond,  // eq for new space, ne otherwise.
1608                   Label* branch);
1609
1610   // Helper for finding the mark bits for an address.  Afterwards, the
1611   // bitmap register points at the word with the mark bits and the mask
1612   // the position of the first bit.  Leaves addr_reg unchanged.
1613   inline void GetMarkBits(Register addr_reg,
1614                           Register bitmap_reg,
1615                           Register mask_reg);
1616
1617   // Helper for throwing exceptions.  Compute a handler address and jump to
1618   // it.  See the implementation for register usage.
1619   void JumpToHandlerEntry();
1620
1621   // Compute memory operands for safepoint stack slots.
1622   static int SafepointRegisterStackIndex(int reg_code);
1623   MemOperand SafepointRegisterSlot(Register reg);
1624   MemOperand SafepointRegistersAndDoublesSlot(Register reg);
1625
1626   bool generating_stub_;
1627   bool has_frame_;
1628   // This handle will be patched with the code object on installation.
1629   Handle<Object> code_object_;
1630
1631   // Needs access to SafepointRegisterStackIndex for compiled frame
1632   // traversal.
1633   friend class StandardFrame;
1634 };
1635
1636
1637 // The code patcher is used to patch (typically) small parts of code e.g. for
1638 // debugging and other types of instrumentation. When using the code patcher
1639 // the exact number of bytes specified must be emitted. It is not legal to emit
1640 // relocation information. If any of these constraints are violated it causes
1641 // an assertion to fail.
1642 class CodePatcher {
1643  public:
1644   CodePatcher(byte* address, int instructions);
1645   virtual ~CodePatcher();
1646
1647   // Macro assembler to emit code.
1648   MacroAssembler* masm() { return &masm_; }
1649
1650   // Emit an instruction directly.
1651   void Emit(Instr instr);
1652
1653   // Emit an address directly.
1654   void Emit(Address addr);
1655
1656   // Change the condition part of an instruction leaving the rest of the current
1657   // instruction unchanged.
1658   void ChangeBranchCondition(Condition cond);
1659
1660  private:
1661   byte* address_;  // The address of the code being patched.
1662   int size_;  // Number of bytes of the expected patch size.
1663   MacroAssembler masm_;  // Macro assembler used to generate the code.
1664 };
1665
1666
1667
1668 #ifdef GENERATED_CODE_COVERAGE
1669 #define CODE_COVERAGE_STRINGIFY(x) #x
1670 #define CODE_COVERAGE_TOSTRING(x) CODE_COVERAGE_STRINGIFY(x)
1671 #define __FILE_LINE__ __FILE__ ":" CODE_COVERAGE_TOSTRING(__LINE__)
1672 #define ACCESS_MASM(masm) masm->stop(__FILE_LINE__); masm->
1673 #else
1674 #define ACCESS_MASM(masm) masm->
1675 #endif
1676
1677 } }  // namespace v8::internal
1678
1679 #endif  // V8_MIPS_MACRO_ASSEMBLER_MIPS_H_