Merge branch 'origin'
[platform/upstream/mesa.git] / src / mesa / drivers / dri / r300 / r300_reg.h
1 /**************************************************************************
2
3 Copyright (C) 2004-2005 Nicolai Haehnle et al.
4
5 Permission is hereby granted, free of charge, to any person obtaining a
6 copy of this software and associated documentation files (the "Software"),
7 to deal in the Software without restriction, including without limitation
8 on the rights to use, copy, modify, merge, publish, distribute, sub
9 license, and/or sell copies of the Software, and to permit persons to whom
10 the Software is furnished to do so, subject to the following conditions:
11
12 The above copyright notice and this permission notice (including the next
13 paragraph) shall be included in all copies or substantial portions of the
14 Software.
15
16 THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17 IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18 FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT. IN NO EVENT SHALL
19 THE AUTHOR(S) AND/OR THEIR SUPPLIERS BE LIABLE FOR ANY CLAIM,
20 DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR
21 OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE
22 USE OR OTHER DEALINGS IN THE SOFTWARE.
23
24 **************************************************************************/
25
26 /* *INDENT-OFF* */
27
28 #ifndef _R300_REG_H
29 #define _R300_REG_H
30
31 #define R300_MC_INIT_MISC_LAT_TIMER     0x180
32 #       define R300_MC_MISC__MC_CPR_INIT_LAT_SHIFT      0
33 #       define R300_MC_MISC__MC_VF_INIT_LAT_SHIFT       4
34 #       define R300_MC_MISC__MC_DISP0R_INIT_LAT_SHIFT   8
35 #       define R300_MC_MISC__MC_DISP1R_INIT_LAT_SHIFT   12
36 #       define R300_MC_MISC__MC_FIXED_INIT_LAT_SHIFT    16
37 #       define R300_MC_MISC__MC_E2R_INIT_LAT_SHIFT      20
38 #       define R300_MC_MISC__MC_SAME_PAGE_PRIO_SHIFT    24
39 #       define R300_MC_MISC__MC_GLOBW_INIT_LAT_SHIFT    28
40
41
42 #define R300_MC_INIT_GFX_LAT_TIMER      0x154
43 #       define R300_MC_MISC__MC_G3D0R_INIT_LAT_SHIFT    0
44 #       define R300_MC_MISC__MC_G3D1R_INIT_LAT_SHIFT    4
45 #       define R300_MC_MISC__MC_G3D2R_INIT_LAT_SHIFT    8
46 #       define R300_MC_MISC__MC_G3D3R_INIT_LAT_SHIFT    12
47 #       define R300_MC_MISC__MC_TX0R_INIT_LAT_SHIFT     16
48 #       define R300_MC_MISC__MC_TX1R_INIT_LAT_SHIFT     20
49 #       define R300_MC_MISC__MC_GLOBR_INIT_LAT_SHIFT    24
50 #       define R300_MC_MISC__MC_GLOBW_FULL_LAT_SHIFT    28
51
52 /*
53  * This file contains registers and constants for the R300. They have been
54  * found mostly by examining command buffers captured using glxtest, as well
55  * as by extrapolating some known registers and constants from the R200.
56  * I am fairly certain that they are correct unless stated otherwise
57  * in comments.
58  */
59
60 #define R300_SE_VPORT_XSCALE                0x1D98
61 #define R300_SE_VPORT_XOFFSET               0x1D9C
62 #define R300_SE_VPORT_YSCALE                0x1DA0
63 #define R300_SE_VPORT_YOFFSET               0x1DA4
64 #define R300_SE_VPORT_ZSCALE                0x1DA8
65 #define R300_SE_VPORT_ZOFFSET               0x1DAC
66
67
68 /*
69  * Vertex Array Processing (VAP) Control
70  * Stolen from r200 code from Christoph Brill (It's a guess!)
71  */
72 #define R300_VAP_CNTL   0x2080
73
74 /* This register is written directly and also starts data section
75  * in many 3d CP_PACKET3's
76  */
77 #define R300_VAP_VF_CNTL        0x2084
78 #       define  R300_VAP_VF_CNTL__PRIM_TYPE__SHIFT              0
79 #       define  R300_VAP_VF_CNTL__PRIM_NONE                     (0<<0)
80 #       define  R300_VAP_VF_CNTL__PRIM_POINTS                   (1<<0)
81 #       define  R300_VAP_VF_CNTL__PRIM_LINES                    (2<<0)
82 #       define  R300_VAP_VF_CNTL__PRIM_LINE_STRIP               (3<<0)
83 #       define  R300_VAP_VF_CNTL__PRIM_TRIANGLES                (4<<0)
84 #       define  R300_VAP_VF_CNTL__PRIM_TRIANGLE_FAN             (5<<0)
85 #       define  R300_VAP_VF_CNTL__PRIM_TRIANGLE_STRIP           (6<<0)
86 #       define  R300_VAP_VF_CNTL__PRIM_LINE_LOOP                (12<<0)
87 #       define  R300_VAP_VF_CNTL__PRIM_QUADS                    (13<<0)
88 #       define  R300_VAP_VF_CNTL__PRIM_QUAD_STRIP               (14<<0)
89 #       define  R300_VAP_VF_CNTL__PRIM_POLYGON                  (15<<0)
90
91 #       define  R300_VAP_VF_CNTL__PRIM_WALK__SHIFT              4
92         /* State based - direct writes to registers trigger vertex
93            generation */
94 #       define  R300_VAP_VF_CNTL__PRIM_WALK_STATE_BASED         (0<<4)
95 #       define  R300_VAP_VF_CNTL__PRIM_WALK_INDICES             (1<<4)
96 #       define  R300_VAP_VF_CNTL__PRIM_WALK_VERTEX_LIST         (2<<4)
97 #       define  R300_VAP_VF_CNTL__PRIM_WALK_VERTEX_EMBEDDED     (3<<4)
98
99         /* I don't think I saw these three used.. */
100 #       define  R300_VAP_VF_CNTL__COLOR_ORDER__SHIFT            6
101 #       define  R300_VAP_VF_CNTL__TCL_OUTPUT_CTL_ENA__SHIFT     9
102 #       define  R300_VAP_VF_CNTL__PROG_STREAM_ENA__SHIFT        10
103
104         /* index size - when not set the indices are assumed to be 16 bit */
105 #       define  R300_VAP_VF_CNTL__INDEX_SIZE_32bit              (1<<11)
106         /* number of vertices */
107 #       define  R300_VAP_VF_CNTL__NUM_VERTICES__SHIFT           16
108
109 /* BEGIN: Wild guesses */
110 #define R300_VAP_OUTPUT_VTX_FMT_0           0x2090
111 #       define R300_VAP_OUTPUT_VTX_FMT_0__POS_PRESENT     (1<<0)
112 #       define R300_VAP_OUTPUT_VTX_FMT_0__COLOR_PRESENT   (1<<1)
113 #       define R300_VAP_OUTPUT_VTX_FMT_0__COLOR_1_PRESENT (1<<2)  /* GUESS */
114 #       define R300_VAP_OUTPUT_VTX_FMT_0__COLOR_2_PRESENT (1<<3)  /* GUESS */
115 #       define R300_VAP_OUTPUT_VTX_FMT_0__COLOR_3_PRESENT (1<<4)  /* GUESS */
116 #       define R300_VAP_OUTPUT_VTX_FMT_0__PT_SIZE_PRESENT (1<<16) /* GUESS */
117
118 #define R300_VAP_OUTPUT_VTX_FMT_1           0x2094
119         /* each of the following is 3 bits wide, specifies number
120            of components */
121 #       define R300_VAP_OUTPUT_VTX_FMT_1__TEX_0_COMP_CNT_SHIFT 0
122 #       define R300_VAP_OUTPUT_VTX_FMT_1__TEX_1_COMP_CNT_SHIFT 3
123 #       define R300_VAP_OUTPUT_VTX_FMT_1__TEX_2_COMP_CNT_SHIFT 6
124 #       define R300_VAP_OUTPUT_VTX_FMT_1__TEX_3_COMP_CNT_SHIFT 9
125 #       define R300_VAP_OUTPUT_VTX_FMT_1__TEX_4_COMP_CNT_SHIFT 12
126 #       define R300_VAP_OUTPUT_VTX_FMT_1__TEX_5_COMP_CNT_SHIFT 15
127 #       define R300_VAP_OUTPUT_VTX_FMT_1__TEX_6_COMP_CNT_SHIFT 18
128 #       define R300_VAP_OUTPUT_VTX_FMT_1__TEX_7_COMP_CNT_SHIFT 21
129 /* END: Wild guesses */
130
131 #define R300_SE_VTE_CNTL                  0x20b0
132 #       define     R300_VPORT_X_SCALE_ENA                0x00000001
133 #       define     R300_VPORT_X_OFFSET_ENA               0x00000002
134 #       define     R300_VPORT_Y_SCALE_ENA                0x00000004
135 #       define     R300_VPORT_Y_OFFSET_ENA               0x00000008
136 #       define     R300_VPORT_Z_SCALE_ENA                0x00000010
137 #       define     R300_VPORT_Z_OFFSET_ENA               0x00000020
138 #       define     R300_VTX_XY_FMT                       0x00000100
139 #       define     R300_VTX_Z_FMT                        0x00000200
140 #       define     R300_VTX_W0_FMT                       0x00000400
141 #       define     R300_VTX_W0_NORMALIZE                 0x00000800
142 #       define     R300_VTX_ST_DENORMALIZED              0x00001000
143
144 /* BEGIN: Vertex data assembly - lots of uncertainties */
145
146 /* gap */
147
148 #define R300_VAP_CNTL_STATUS              0x2140
149 #       define R300_VC_NO_SWAP                  (0 << 0)
150 #       define R300_VC_16BIT_SWAP               (1 << 0)
151 #       define R300_VC_32BIT_SWAP               (2 << 0)
152 #       define R300_VAP_TCL_BYPASS              (1 << 8)
153
154 /* gap */
155
156 /* Where do we get our vertex data?
157  *
158  * Vertex data either comes either from immediate mode registers or from
159  * vertex arrays.
160  * There appears to be no mixed mode (though we can force the pitch of
161  * vertex arrays to 0, effectively reusing the same element over and over
162  * again).
163  *
164  * Immediate mode is controlled by the INPUT_CNTL registers. I am not sure
165  * if these registers influence vertex array processing.
166  *
167  * Vertex arrays are controlled via the 3D_LOAD_VBPNTR packet3.
168  *
169  * In both cases, vertex attributes are then passed through INPUT_ROUTE.
170  *
171  * Beginning with INPUT_ROUTE_0_0 is a list of WORDs that route vertex data
172  * into the vertex processor's input registers.
173  * The first word routes the first input, the second word the second, etc.
174  * The corresponding input is routed into the register with the given index.
175  * The list is ended by a word with INPUT_ROUTE_END set.
176  *
177  * Always set COMPONENTS_4 in immediate mode.
178  */
179
180 #define R300_VAP_INPUT_ROUTE_0_0            0x2150
181 #       define R300_INPUT_ROUTE_COMPONENTS_1     (0 << 0)
182 #       define R300_INPUT_ROUTE_COMPONENTS_2     (1 << 0)
183 #       define R300_INPUT_ROUTE_COMPONENTS_3     (2 << 0)
184 #       define R300_INPUT_ROUTE_COMPONENTS_4     (3 << 0)
185 #       define R300_INPUT_ROUTE_COMPONENTS_RGBA  (4 << 0) /* GUESS */
186 #       define R300_VAP_INPUT_ROUTE_IDX_SHIFT    8
187 #       define R300_VAP_INPUT_ROUTE_IDX_MASK     (31 << 8) /* GUESS */
188 #       define R300_VAP_INPUT_ROUTE_END          (1 << 13)
189 #       define R300_INPUT_ROUTE_IMMEDIATE_MODE   (0 << 14) /* GUESS */
190 #       define R300_INPUT_ROUTE_FLOAT            (1 << 14) /* GUESS */
191 #       define R300_INPUT_ROUTE_UNSIGNED_BYTE    (2 << 14) /* GUESS */
192 #       define R300_INPUT_ROUTE_FLOAT_COLOR      (3 << 14) /* GUESS */
193 #define R300_VAP_INPUT_ROUTE_0_1            0x2154
194 #define R300_VAP_INPUT_ROUTE_0_2            0x2158
195 #define R300_VAP_INPUT_ROUTE_0_3            0x215C
196 #define R300_VAP_INPUT_ROUTE_0_4            0x2160
197 #define R300_VAP_INPUT_ROUTE_0_5            0x2164
198 #define R300_VAP_INPUT_ROUTE_0_6            0x2168
199 #define R300_VAP_INPUT_ROUTE_0_7            0x216C
200
201 /* gap */
202
203 /* Notes:
204  *  - always set up to produce at least two attributes:
205  *    if vertex program uses only position, fglrx will set normal, too
206  *  - INPUT_CNTL_0_COLOR and INPUT_CNTL_COLOR bits are always equal.
207  */
208 #define R300_VAP_INPUT_CNTL_0               0x2180
209 #       define R300_INPUT_CNTL_0_COLOR           0x00000001
210 #define R300_VAP_INPUT_CNTL_1               0x2184
211 #       define R300_INPUT_CNTL_POS               0x00000001
212 #       define R300_INPUT_CNTL_NORMAL            0x00000002
213 #       define R300_INPUT_CNTL_COLOR             0x00000004
214 #       define R300_INPUT_CNTL_TC0               0x00000400
215 #       define R300_INPUT_CNTL_TC1               0x00000800
216 #       define R300_INPUT_CNTL_TC2               0x00001000 /* GUESS */
217 #       define R300_INPUT_CNTL_TC3               0x00002000 /* GUESS */
218 #       define R300_INPUT_CNTL_TC4               0x00004000 /* GUESS */
219 #       define R300_INPUT_CNTL_TC5               0x00008000 /* GUESS */
220 #       define R300_INPUT_CNTL_TC6               0x00010000 /* GUESS */
221 #       define R300_INPUT_CNTL_TC7               0x00020000 /* GUESS */
222
223 /* gap */
224
225 /* Words parallel to INPUT_ROUTE_0; All words that are active in INPUT_ROUTE_0
226  * are set to a swizzling bit pattern, other words are 0.
227  *
228  * In immediate mode, the pattern is always set to xyzw. In vertex array
229  * mode, the swizzling pattern is e.g. used to set zw components in texture
230  * coordinates with only tweo components.
231  */
232 #define R300_VAP_INPUT_ROUTE_1_0            0x21E0
233 #       define R300_INPUT_ROUTE_SELECT_X    0
234 #       define R300_INPUT_ROUTE_SELECT_Y    1
235 #       define R300_INPUT_ROUTE_SELECT_Z    2
236 #       define R300_INPUT_ROUTE_SELECT_W    3
237 #       define R300_INPUT_ROUTE_SELECT_ZERO 4
238 #       define R300_INPUT_ROUTE_SELECT_ONE  5
239 #       define R300_INPUT_ROUTE_SELECT_MASK 7
240 #       define R300_INPUT_ROUTE_X_SHIFT     0
241 #       define R300_INPUT_ROUTE_Y_SHIFT     3
242 #       define R300_INPUT_ROUTE_Z_SHIFT     6
243 #       define R300_INPUT_ROUTE_W_SHIFT     9
244 #       define R300_INPUT_ROUTE_ENABLE      (15 << 12)
245 #define R300_VAP_INPUT_ROUTE_1_1            0x21E4
246 #define R300_VAP_INPUT_ROUTE_1_2            0x21E8
247 #define R300_VAP_INPUT_ROUTE_1_3            0x21EC
248 #define R300_VAP_INPUT_ROUTE_1_4            0x21F0
249 #define R300_VAP_INPUT_ROUTE_1_5            0x21F4
250 #define R300_VAP_INPUT_ROUTE_1_6            0x21F8
251 #define R300_VAP_INPUT_ROUTE_1_7            0x21FC
252
253 /* END: Vertex data assembly */
254
255 /* gap */
256
257 /* BEGIN: Upload vertex program and data */
258
259 /*
260  * The programmable vertex shader unit has a memory bank of unknown size
261  * that can be written to in 16 byte units by writing the address into
262  * UPLOAD_ADDRESS, followed by data in UPLOAD_DATA (multiples of 4 DWORDs).
263  *
264  * Pointers into the memory bank are always in multiples of 16 bytes.
265  *
266  * The memory bank is divided into areas with fixed meaning.
267  *
268  * Starting at address UPLOAD_PROGRAM: Vertex program instructions.
269  * Native limits reported by drivers from ATI suggest size 256 (i.e. 4KB),
270  * whereas the difference between known addresses suggests size 512.
271  *
272  * Starting at address UPLOAD_PARAMETERS: Vertex program parameters.
273  * Native reported limits and the VPI layout suggest size 256, whereas
274  * difference between known addresses suggests size 512.
275  *
276  * At address UPLOAD_POINTSIZE is a vector (0, 0, ps, 0), where ps is the
277  * floating point pointsize. The exact purpose of this state is uncertain,
278  * as there is also the R300_RE_POINTSIZE register.
279  *
280  * Multiple vertex programs and parameter sets can be loaded at once,
281  * which could explain the size discrepancy.
282  */
283 #define R300_VAP_PVS_UPLOAD_ADDRESS         0x2200
284 #       define R300_PVS_UPLOAD_PROGRAM           0x00000000
285 /* gap */
286 #       define R300_PVS_UPLOAD_PARAMETERS        0x00000200
287 /* gap */
288 #       define R300_PVS_UPLOAD_CLIP_PLANE0       0x00000400
289 #       define R300_PVS_UPLOAD_CLIP_PLANE1       0x00000401
290 #       define R300_PVS_UPLOAD_CLIP_PLANE2       0x00000402
291 #       define R300_PVS_UPLOAD_CLIP_PLANE3       0x00000403
292 #       define R300_PVS_UPLOAD_CLIP_PLANE4       0x00000404
293 #       define R300_PVS_UPLOAD_CLIP_PLANE5       0x00000405
294 #       define R300_PVS_UPLOAD_POINTSIZE         0x00000406
295
296 /*
297  * These are obsolete defines form r300_context.h, but they might give some
298  * clues when investigating the addresses further...
299  */
300 #if 0
301 #define VSF_DEST_PROGRAM        0x0
302 #define VSF_DEST_MATRIX0        0x200
303 #define VSF_DEST_MATRIX1        0x204
304 #define VSF_DEST_MATRIX2        0x208
305 #define VSF_DEST_VECTOR0        0x20c
306 #define VSF_DEST_VECTOR1        0x20d
307 #define VSF_DEST_UNKNOWN1       0x400
308 #define VSF_DEST_UNKNOWN2       0x406
309 #endif
310
311 /* gap */
312
313 #define R300_VAP_PVS_UPLOAD_DATA            0x2208
314
315 /* END: Upload vertex program and data */
316
317 /* gap */
318
319 /* I do not know the purpose of this register. However, I do know that
320  * it is set to 221C_CLEAR for clear operations and to 221C_NORMAL
321  * for normal rendering.
322  */
323 #define R300_VAP_UNKNOWN_221C               0x221C
324 #       define R300_221C_NORMAL                  0x00000000
325 #       define R300_221C_CLEAR                   0x0001C000
326
327 /* These seem to be per-pixel and per-vertex X and Y clipping planes. The first
328  * plane is per-pixel and the second plane is per-vertex.
329  *
330  * This was determined by experimentation alone but I believe it is correct.
331  *
332  * These registers are called X_QUAD0_1_FL to X_QUAD0_4_FL by glxtest.
333  */
334 #define R300_VAP_CLIP_X_0                   0x2220
335 #define R300_VAP_CLIP_X_1                   0x2224
336 #define R300_VAP_CLIP_Y_0                   0x2228
337 #define R300_VAP_CLIP_Y_1                   0x2230
338
339 /* gap */
340
341 /* Sometimes, END_OF_PKT and 0x2284=0 are the only commands sent between
342  * rendering commands and overwriting vertex program parameters.
343  * Therefore, I suspect writing zero to 0x2284 synchronizes the engine and
344  * avoids bugs caused by still running shaders reading bad data from memory.
345  */
346 #define R300_VAP_PVS_WAITIDLE               0x2284 /* GUESS */
347
348 /* Absolutely no clue what this register is about. */
349 #define R300_VAP_UNKNOWN_2288               0x2288
350 #       define R300_2288_R300                    0x00750000 /* -- nh */
351 #       define R300_2288_RV350                   0x0000FFFF /* -- Vladimir */
352
353 /* gap */
354
355 /* Addresses are relative to the vertex program instruction area of the
356  * memory bank. PROGRAM_END points to the last instruction of the active
357  * program
358  *
359  * The meaning of the two UNKNOWN fields is obviously not known. However,
360  * experiments so far have shown that both *must* point to an instruction
361  * inside the vertex program, otherwise the GPU locks up.
362  *
363  * fglrx usually sets CNTL_3_UNKNOWN to the end of the program and
364  * R300_PVS_CNTL_1_POS_END_SHIFT points to instruction where last write to
365  * position takes place.
366  *
367  * Most likely this is used to ignore rest of the program in cases
368  * where group of verts arent visible. For some reason this "section"
369  * is sometimes accepted other instruction that have no relationship with
370  * position calculations.
371  */
372 #define R300_VAP_PVS_CNTL_1                 0x22D0
373 #       define R300_PVS_CNTL_1_PROGRAM_START_SHIFT   0
374 #       define R300_PVS_CNTL_1_POS_END_SHIFT         10
375 #       define R300_PVS_CNTL_1_PROGRAM_END_SHIFT     20
376 /* Addresses are relative the the vertex program parameters area. */
377 #define R300_VAP_PVS_CNTL_2                 0x22D4
378 #       define R300_PVS_CNTL_2_PARAM_OFFSET_SHIFT 0
379 #       define R300_PVS_CNTL_2_PARAM_COUNT_SHIFT  16
380 #define R300_VAP_PVS_CNTL_3                0x22D8
381 #       define R300_PVS_CNTL_3_PROGRAM_UNKNOWN_SHIFT 10
382 #       define R300_PVS_CNTL_3_PROGRAM_UNKNOWN2_SHIFT 0
383
384 /* The entire range from 0x2300 to 0x2AC inclusive seems to be used for
385  * immediate vertices
386  */
387 #define R300_VAP_VTX_COLOR_R                0x2464
388 #define R300_VAP_VTX_COLOR_G                0x2468
389 #define R300_VAP_VTX_COLOR_B                0x246C
390 #define R300_VAP_VTX_POS_0_X_1              0x2490 /* used for glVertex2*() */
391 #define R300_VAP_VTX_POS_0_Y_1              0x2494
392 #define R300_VAP_VTX_COLOR_PKD              0x249C /* RGBA */
393 #define R300_VAP_VTX_POS_0_X_2              0x24A0 /* used for glVertex3*() */
394 #define R300_VAP_VTX_POS_0_Y_2              0x24A4
395 #define R300_VAP_VTX_POS_0_Z_2              0x24A8
396 /* write 0 to indicate end of packet? */
397 #define R300_VAP_VTX_END_OF_PKT             0x24AC
398
399 /* gap */
400
401 /* These are values from r300_reg/r300_reg.h - they are known to be correct
402  * and are here so we can use one register file instead of several
403  * - Vladimir
404  */
405 #define R300_GB_VAP_RASTER_VTX_FMT_0    0x4000
406 #       define R300_GB_VAP_RASTER_VTX_FMT_0__POS_PRESENT        (1<<0)
407 #       define R300_GB_VAP_RASTER_VTX_FMT_0__COLOR_0_PRESENT    (1<<1)
408 #       define R300_GB_VAP_RASTER_VTX_FMT_0__COLOR_1_PRESENT    (1<<2)
409 #       define R300_GB_VAP_RASTER_VTX_FMT_0__COLOR_2_PRESENT    (1<<3)
410 #       define R300_GB_VAP_RASTER_VTX_FMT_0__COLOR_3_PRESENT    (1<<4)
411 #       define R300_GB_VAP_RASTER_VTX_FMT_0__COLOR_SPACE        (0xf<<5)
412 #       define R300_GB_VAP_RASTER_VTX_FMT_0__PT_SIZE_PRESENT    (0x1<<16)
413
414 #define R300_GB_VAP_RASTER_VTX_FMT_1    0x4004
415         /* each of the following is 3 bits wide, specifies number
416            of components */
417 #       define R300_GB_VAP_RASTER_VTX_FMT_1__TEX_0_COMP_CNT_SHIFT       0
418 #       define R300_GB_VAP_RASTER_VTX_FMT_1__TEX_1_COMP_CNT_SHIFT       3
419 #       define R300_GB_VAP_RASTER_VTX_FMT_1__TEX_2_COMP_CNT_SHIFT       6
420 #       define R300_GB_VAP_RASTER_VTX_FMT_1__TEX_3_COMP_CNT_SHIFT       9
421 #       define R300_GB_VAP_RASTER_VTX_FMT_1__TEX_4_COMP_CNT_SHIFT       12
422 #       define R300_GB_VAP_RASTER_VTX_FMT_1__TEX_5_COMP_CNT_SHIFT       15
423 #       define R300_GB_VAP_RASTER_VTX_FMT_1__TEX_6_COMP_CNT_SHIFT       18
424 #       define R300_GB_VAP_RASTER_VTX_FMT_1__TEX_7_COMP_CNT_SHIFT       21
425
426 /* UNK30 seems to enables point to quad transformation on textures
427  * (or something closely related to that).
428  * This bit is rather fatal at the time being due to lackings at pixel
429  * shader side
430  */
431 #define R300_GB_ENABLE  0x4008
432 #       define R300_GB_POINT_STUFF_ENABLE       (1<<0)
433 #       define R300_GB_LINE_STUFF_ENABLE        (1<<1)
434 #       define R300_GB_TRIANGLE_STUFF_ENABLE    (1<<2)
435 #       define R300_GB_STENCIL_AUTO_ENABLE      (1<<4)
436 #       define R300_GB_UNK31                    (1<<31)
437         /* each of the following is 2 bits wide */
438 #define R300_GB_TEX_REPLICATE   0
439 #define R300_GB_TEX_ST          1
440 #define R300_GB_TEX_STR         2
441 #       define R300_GB_TEX0_SOURCE_SHIFT        16
442 #       define R300_GB_TEX1_SOURCE_SHIFT        18
443 #       define R300_GB_TEX2_SOURCE_SHIFT        20
444 #       define R300_GB_TEX3_SOURCE_SHIFT        22
445 #       define R300_GB_TEX4_SOURCE_SHIFT        24
446 #       define R300_GB_TEX5_SOURCE_SHIFT        26
447 #       define R300_GB_TEX6_SOURCE_SHIFT        28
448 #       define R300_GB_TEX7_SOURCE_SHIFT        30
449
450 /* MSPOS - positions for multisample antialiasing (?) */
451 #define R300_GB_MSPOS0  0x4010
452         /* shifts - each of the fields is 4 bits */
453 #       define R300_GB_MSPOS0__MS_X0_SHIFT      0
454 #       define R300_GB_MSPOS0__MS_Y0_SHIFT      4
455 #       define R300_GB_MSPOS0__MS_X1_SHIFT      8
456 #       define R300_GB_MSPOS0__MS_Y1_SHIFT      12
457 #       define R300_GB_MSPOS0__MS_X2_SHIFT      16
458 #       define R300_GB_MSPOS0__MS_Y2_SHIFT      20
459 #       define R300_GB_MSPOS0__MSBD0_Y          24
460 #       define R300_GB_MSPOS0__MSBD0_X          28
461
462 #define R300_GB_MSPOS1  0x4014
463 #       define R300_GB_MSPOS1__MS_X3_SHIFT      0
464 #       define R300_GB_MSPOS1__MS_Y3_SHIFT      4
465 #       define R300_GB_MSPOS1__MS_X4_SHIFT      8
466 #       define R300_GB_MSPOS1__MS_Y4_SHIFT      12
467 #       define R300_GB_MSPOS1__MS_X5_SHIFT      16
468 #       define R300_GB_MSPOS1__MS_Y5_SHIFT      20
469 #       define R300_GB_MSPOS1__MSBD1            24
470
471
472 #define R300_GB_TILE_CONFIG     0x4018
473 #       define R300_GB_TILE_ENABLE      (1<<0)
474 #       define R300_GB_TILE_PIPE_COUNT_RV300    0
475 #       define R300_GB_TILE_PIPE_COUNT_R300     (3<<1)
476 #       define R300_GB_TILE_PIPE_COUNT_R420     (7<<1)
477 #       define R300_GB_TILE_PIPE_COUNT_RV410    (3<<1)
478 #       define R300_GB_TILE_SIZE_8              0
479 #       define R300_GB_TILE_SIZE_16             (1<<4)
480 #       define R300_GB_TILE_SIZE_32             (2<<4)
481 #       define R300_GB_SUPER_SIZE_1             (0<<6)
482 #       define R300_GB_SUPER_SIZE_2             (1<<6)
483 #       define R300_GB_SUPER_SIZE_4             (2<<6)
484 #       define R300_GB_SUPER_SIZE_8             (3<<6)
485 #       define R300_GB_SUPER_SIZE_16            (4<<6)
486 #       define R300_GB_SUPER_SIZE_32            (5<<6)
487 #       define R300_GB_SUPER_SIZE_64            (6<<6)
488 #       define R300_GB_SUPER_SIZE_128           (7<<6)
489 #       define R300_GB_SUPER_X_SHIFT            9       /* 3 bits wide */
490 #       define R300_GB_SUPER_Y_SHIFT            12      /* 3 bits wide */
491 #       define R300_GB_SUPER_TILE_A             0
492 #       define R300_GB_SUPER_TILE_B             (1<<15)
493 #       define R300_GB_SUBPIXEL_1_12            0
494 #       define R300_GB_SUBPIXEL_1_16            (1<<16)
495
496 #define R300_GB_FIFO_SIZE       0x4024
497         /* each of the following is 2 bits wide */
498 #define R300_GB_FIFO_SIZE_32    0
499 #define R300_GB_FIFO_SIZE_64    1
500 #define R300_GB_FIFO_SIZE_128   2
501 #define R300_GB_FIFO_SIZE_256   3
502 #       define R300_SC_IFIFO_SIZE_SHIFT 0
503 #       define R300_SC_TZFIFO_SIZE_SHIFT        2
504 #       define R300_SC_BFIFO_SIZE_SHIFT 4
505
506 #       define R300_US_OFIFO_SIZE_SHIFT 12
507 #       define R300_US_WFIFO_SIZE_SHIFT 14
508         /* the following use the same constants as above, but meaning is
509            is times 2 (i.e. instead of 32 words it means 64 */
510 #       define R300_RS_TFIFO_SIZE_SHIFT 6
511 #       define R300_RS_CFIFO_SIZE_SHIFT 8
512 #       define R300_US_RAM_SIZE_SHIFT           10
513         /* watermarks, 3 bits wide */
514 #       define R300_RS_HIGHWATER_COL_SHIFT      16
515 #       define R300_RS_HIGHWATER_TEX_SHIFT      19
516 #       define R300_OFIFO_HIGHWATER_SHIFT       22      /* two bits only */
517 #       define R300_CUBE_FIFO_HIGHWATER_COL_SHIFT       24
518
519 #define R300_GB_SELECT  0x401C
520 #       define R300_GB_FOG_SELECT_C0A           0
521 #       define R300_GB_FOG_SELECT_C1A           1
522 #       define R300_GB_FOG_SELECT_C2A           2
523 #       define R300_GB_FOG_SELECT_C3A           3
524 #       define R300_GB_FOG_SELECT_1_1_W 4
525 #       define R300_GB_FOG_SELECT_Z             5
526 #       define R300_GB_DEPTH_SELECT_Z           0
527 #       define R300_GB_DEPTH_SELECT_1_1_W       (1<<3)
528 #       define R300_GB_W_SELECT_1_W             0
529 #       define R300_GB_W_SELECT_1               (1<<4)
530
531 #define R300_GB_AA_CONFIG               0x4020
532 #       define R300_AA_DISABLE                  0x00
533 #       define R300_AA_ENABLE                   0x01
534 #       define R300_AA_SUBSAMPLES_2             0
535 #       define R300_AA_SUBSAMPLES_3             (1<<1)
536 #       define R300_AA_SUBSAMPLES_4             (2<<1)
537 #       define R300_AA_SUBSAMPLES_6             (3<<1)
538
539 /* gap */
540
541 /* Zero to flush caches. */
542 #define R300_TX_CNTL                        0x4100
543 #define R300_TX_FLUSH                       0x0
544
545 /* The upper enable bits are guessed, based on fglrx reported limits. */
546 #define R300_TX_ENABLE                      0x4104
547 #       define R300_TX_ENABLE_0                  (1 << 0)
548 #       define R300_TX_ENABLE_1                  (1 << 1)
549 #       define R300_TX_ENABLE_2                  (1 << 2)
550 #       define R300_TX_ENABLE_3                  (1 << 3)
551 #       define R300_TX_ENABLE_4                  (1 << 4)
552 #       define R300_TX_ENABLE_5                  (1 << 5)
553 #       define R300_TX_ENABLE_6                  (1 << 6)
554 #       define R300_TX_ENABLE_7                  (1 << 7)
555 #       define R300_TX_ENABLE_8                  (1 << 8)
556 #       define R300_TX_ENABLE_9                  (1 << 9)
557 #       define R300_TX_ENABLE_10                 (1 << 10)
558 #       define R300_TX_ENABLE_11                 (1 << 11)
559 #       define R300_TX_ENABLE_12                 (1 << 12)
560 #       define R300_TX_ENABLE_13                 (1 << 13)
561 #       define R300_TX_ENABLE_14                 (1 << 14)
562 #       define R300_TX_ENABLE_15                 (1 << 15)
563
564 /* The pointsize is given in multiples of 6. The pointsize can be
565  * enormous: Clear() renders a single point that fills the entire
566  * framebuffer.
567  */
568 #define R300_RE_POINTSIZE                   0x421C
569 #       define R300_POINTSIZE_Y_SHIFT            0
570 #       define R300_POINTSIZE_Y_MASK             (0xFFFF << 0) /* GUESS */
571 #       define R300_POINTSIZE_X_SHIFT            16
572 #       define R300_POINTSIZE_X_MASK             (0xFFFF << 16) /* GUESS */
573 #       define R300_POINTSIZE_MAX             (R300_POINTSIZE_Y_MASK / 6)
574
575 /* The line width is given in multiples of 6.
576  * In default mode lines are classified as vertical lines.
577  * HO: horizontal
578  * VE: vertical or horizontal
579  * HO & VE: no classification
580  */
581 #define R300_RE_LINE_CNT                      0x4234
582 #       define R300_LINESIZE_SHIFT            0
583 #       define R300_LINESIZE_MASK             (0xFFFF << 0) /* GUESS */
584 #       define R300_LINESIZE_MAX             (R300_LINESIZE_MASK / 6)
585 #       define R300_LINE_CNT_HO               (1 << 16)
586 #       define R300_LINE_CNT_VE               (1 << 17)
587
588 /* Some sort of scale or clamp value for texcoordless textures. */
589 #define R300_RE_UNK4238                       0x4238
590
591 /* Something shade related */
592 #define R300_RE_SHADE                         0x4274
593
594 #define R300_RE_SHADE_MODEL                   0x4278
595 #       define R300_RE_SHADE_MODEL_SMOOTH     0x3aaaa
596 #       define R300_RE_SHADE_MODEL_FLAT       0x39595
597
598 /* Dangerous */
599 #define R300_RE_POLYGON_MODE                  0x4288
600 #       define R300_PM_ENABLED                (1 << 0)
601 #       define R300_PM_FRONT_POINT            (0 << 0)
602 #       define R300_PM_BACK_POINT             (0 << 0)
603 #       define R300_PM_FRONT_LINE             (1 << 4)
604 #       define R300_PM_FRONT_FILL             (1 << 5)
605 #       define R300_PM_BACK_LINE              (1 << 7)
606 #       define R300_PM_BACK_FILL              (1 << 8)
607
608 /* Fog parameters */
609 #define R300_RE_FOG_SCALE                     0x4294
610 #define R300_RE_FOG_START                     0x4298
611
612 /* Not sure why there are duplicate of factor and constant values.
613  * My best guess so far is that there are seperate zbiases for test and write.
614  * Ordering might be wrong.
615  * Some of the tests indicate that fgl has a fallback implementation of zbias
616  * via pixel shaders.
617  */
618 #define R300_RE_ZBIAS_CNTL                    0x42A0 /* GUESS */
619 #define R300_RE_ZBIAS_T_FACTOR                0x42A4
620 #define R300_RE_ZBIAS_T_CONSTANT              0x42A8
621 #define R300_RE_ZBIAS_W_FACTOR                0x42AC
622 #define R300_RE_ZBIAS_W_CONSTANT              0x42B0
623
624 /* This register needs to be set to (1<<1) for RV350 to correctly
625  * perform depth test (see --vb-triangles in r300_demo)
626  * Don't know about other chips. - Vladimir
627  * This is set to 3 when GL_POLYGON_OFFSET_FILL is on.
628  * My guess is that there are two bits for each zbias primitive
629  * (FILL, LINE, POINT).
630  *  One to enable depth test and one for depth write.
631  * Yet this doesnt explain why depth writes work ...
632  */
633 #define R300_RE_OCCLUSION_CNTL              0x42B4
634 #       define R300_OCCLUSION_ON                (1<<1)
635
636 #define R300_RE_CULL_CNTL                   0x42B8
637 #       define R300_CULL_FRONT                   (1 << 0)
638 #       define R300_CULL_BACK                    (1 << 1)
639 #       define R300_FRONT_FACE_CCW               (0 << 2)
640 #       define R300_FRONT_FACE_CW                (1 << 2)
641
642
643 /* BEGIN: Rasterization / Interpolators - many guesses */
644
645 /* 0_UNKNOWN_18 has always been set except for clear operations.
646  * TC_CNT is the number of incoming texture coordinate sets (i.e. it depends
647  * on the vertex program, *not* the fragment program)
648  */
649 #define R300_RS_CNTL_0                      0x4300
650 #       define R300_RS_CNTL_TC_CNT_SHIFT         2
651 #       define R300_RS_CNTL_TC_CNT_MASK          (7 << 2)
652         /* number of color interpolators used */
653 #       define R300_RS_CNTL_CI_CNT_SHIFT         7
654 #       define R300_RS_CNTL_0_UNKNOWN_18         (1 << 18)
655         /* Guess: RS_CNTL_1 holds the index of the highest used RS_ROUTE_n
656            register. */
657 #define R300_RS_CNTL_1                      0x4304
658
659 /* gap */
660
661 /* Only used for texture coordinates.
662  * Use the source field to route texture coordinate input from the
663  * vertex program to the desired interpolator. Note that the source
664  * field is relative to the outputs the vertex program *actually*
665  * writes. If a vertex program only writes texcoord[1], this will
666  * be source index 0.
667  * Set INTERP_USED on all interpolators that produce data used by
668  * the fragment program. INTERP_USED looks like a swizzling mask,
669  * but I haven't seen it used that way.
670  *
671  * Note: The _UNKNOWN constants are always set in their respective
672  * register. I don't know if this is necessary.
673  */
674 #define R300_RS_INTERP_0                    0x4310
675 #define R300_RS_INTERP_1                    0x4314
676 #       define R300_RS_INTERP_1_UNKNOWN          0x40
677 #define R300_RS_INTERP_2                    0x4318
678 #       define R300_RS_INTERP_2_UNKNOWN          0x80
679 #define R300_RS_INTERP_3                    0x431C
680 #       define R300_RS_INTERP_3_UNKNOWN          0xC0
681 #define R300_RS_INTERP_4                    0x4320
682 #define R300_RS_INTERP_5                    0x4324
683 #define R300_RS_INTERP_6                    0x4328
684 #define R300_RS_INTERP_7                    0x432C
685 #       define R300_RS_INTERP_SRC_SHIFT          2
686 #       define R300_RS_INTERP_SRC_MASK           (7 << 2)
687 #       define R300_RS_INTERP_USED               0x00D10000
688
689 /* These DWORDs control how vertex data is routed into fragment program
690  * registers, after interpolators.
691  */
692 #define R300_RS_ROUTE_0                     0x4330
693 #define R300_RS_ROUTE_1                     0x4334
694 #define R300_RS_ROUTE_2                     0x4338
695 #define R300_RS_ROUTE_3                     0x433C /* GUESS */
696 #define R300_RS_ROUTE_4                     0x4340 /* GUESS */
697 #define R300_RS_ROUTE_5                     0x4344 /* GUESS */
698 #define R300_RS_ROUTE_6                     0x4348 /* GUESS */
699 #define R300_RS_ROUTE_7                     0x434C /* GUESS */
700 #       define R300_RS_ROUTE_SOURCE_INTERP_0     0
701 #       define R300_RS_ROUTE_SOURCE_INTERP_1     1
702 #       define R300_RS_ROUTE_SOURCE_INTERP_2     2
703 #       define R300_RS_ROUTE_SOURCE_INTERP_3     3
704 #       define R300_RS_ROUTE_SOURCE_INTERP_4     4
705 #       define R300_RS_ROUTE_SOURCE_INTERP_5     5 /* GUESS */
706 #       define R300_RS_ROUTE_SOURCE_INTERP_6     6 /* GUESS */
707 #       define R300_RS_ROUTE_SOURCE_INTERP_7     7 /* GUESS */
708 #       define R300_RS_ROUTE_ENABLE              (1 << 3) /* GUESS */
709 #       define R300_RS_ROUTE_DEST_SHIFT          6
710 #       define R300_RS_ROUTE_DEST_MASK           (31 << 6) /* GUESS */
711
712 /* Special handling for color: When the fragment program uses color,
713  * the ROUTE_0_COLOR bit is set and ROUTE_0_COLOR_DEST contains the
714  * color register index.
715  *
716  * Apperently you may set the R300_RS_ROUTE_0_COLOR bit, but not provide any
717  * R300_RS_ROUTE_0_COLOR_DEST value; this setup is used for clearing the state.
718  * See r300_ioctl.c:r300EmitClearState. I'm not sure if this setup is strictly
719  * correct or not. - Oliver.
720  */
721 #       define R300_RS_ROUTE_0_COLOR             (1 << 14)
722 #       define R300_RS_ROUTE_0_COLOR_DEST_SHIFT  17
723 #       define R300_RS_ROUTE_0_COLOR_DEST_MASK   (31 << 17) /* GUESS */
724 /* As above, but for secondary color */
725 #               define R300_RS_ROUTE_1_COLOR1            (1 << 14)
726 #               define R300_RS_ROUTE_1_COLOR1_DEST_SHIFT 17
727 #               define R300_RS_ROUTE_1_COLOR1_DEST_MASK  (31 << 17)
728 #               define R300_RS_ROUTE_1_UNKNOWN11         (1 << 11)
729 /* END: Rasterization / Interpolators - many guesses */
730
731 /* BEGIN: Scissors and cliprects */
732
733 /* There are four clipping rectangles. Their corner coordinates are inclusive.
734  * Every pixel is assigned a number from 0 and 15 by setting bits 0-3 depending
735  * on whether the pixel is inside cliprects 0-3, respectively. For example,
736  * if a pixel is inside cliprects 0 and 1, but outside 2 and 3, it is assigned
737  * the number 3 (binary 0011).
738  * Iff the bit corresponding to the pixel's number in RE_CLIPRECT_CNTL is set,
739  * the pixel is rasterized.
740  *
741  * In addition to this, there is a scissors rectangle. Only pixels inside the
742  * scissors rectangle are drawn. (coordinates are inclusive)
743  *
744  * For some reason, the top-left corner of the framebuffer is at (1440, 1440)
745  * for the purpose of clipping and scissors.
746  */
747 #define R300_RE_CLIPRECT_TL_0               0x43B0
748 #define R300_RE_CLIPRECT_BR_0               0x43B4
749 #define R300_RE_CLIPRECT_TL_1               0x43B8
750 #define R300_RE_CLIPRECT_BR_1               0x43BC
751 #define R300_RE_CLIPRECT_TL_2               0x43C0
752 #define R300_RE_CLIPRECT_BR_2               0x43C4
753 #define R300_RE_CLIPRECT_TL_3               0x43C8
754 #define R300_RE_CLIPRECT_BR_3               0x43CC
755 #       define R300_CLIPRECT_OFFSET              1440
756 #       define R300_CLIPRECT_MASK                0x1FFF
757 #       define R300_CLIPRECT_X_SHIFT             0
758 #       define R300_CLIPRECT_X_MASK              (0x1FFF << 0)
759 #       define R300_CLIPRECT_Y_SHIFT             13
760 #       define R300_CLIPRECT_Y_MASK              (0x1FFF << 13)
761 #define R300_RE_CLIPRECT_CNTL               0x43D0
762 #       define R300_CLIP_OUT                     (1 << 0)
763 #       define R300_CLIP_0                       (1 << 1)
764 #       define R300_CLIP_1                       (1 << 2)
765 #       define R300_CLIP_10                      (1 << 3)
766 #       define R300_CLIP_2                       (1 << 4)
767 #       define R300_CLIP_20                      (1 << 5)
768 #       define R300_CLIP_21                      (1 << 6)
769 #       define R300_CLIP_210                     (1 << 7)
770 #       define R300_CLIP_3                       (1 << 8)
771 #       define R300_CLIP_30                      (1 << 9)
772 #       define R300_CLIP_31                      (1 << 10)
773 #       define R300_CLIP_310                     (1 << 11)
774 #       define R300_CLIP_32                      (1 << 12)
775 #       define R300_CLIP_320                     (1 << 13)
776 #       define R300_CLIP_321                     (1 << 14)
777 #       define R300_CLIP_3210                    (1 << 15)
778
779 /* gap */
780
781 #define R300_RE_SCISSORS_TL                 0x43E0
782 #define R300_RE_SCISSORS_BR                 0x43E4
783 #       define R300_SCISSORS_OFFSET              1440
784 #       define R300_SCISSORS_X_SHIFT             0
785 #       define R300_SCISSORS_X_MASK              (0x1FFF << 0)
786 #       define R300_SCISSORS_Y_SHIFT             13
787 #       define R300_SCISSORS_Y_MASK              (0x1FFF << 13)
788 /* END: Scissors and cliprects */
789
790 /* BEGIN: Texture specification */
791
792 /*
793  * The texture specification dwords are grouped by meaning and not by texture
794  * unit. This means that e.g. the offset for texture image unit N is found in
795  * register TX_OFFSET_0 + (4*N)
796  */
797 #define R300_TX_FILTER_0                    0x4400
798 #       define R300_TX_REPEAT                    0
799 #       define R300_TX_MIRRORED                  1
800 #       define R300_TX_CLAMP                     4
801 #       define R300_TX_CLAMP_TO_EDGE             2
802 #       define R300_TX_CLAMP_TO_BORDER           6
803 #       define R300_TX_WRAP_S_SHIFT              0
804 #       define R300_TX_WRAP_S_MASK               (7 << 0)
805 #       define R300_TX_WRAP_T_SHIFT              3
806 #       define R300_TX_WRAP_T_MASK               (7 << 3)
807 #       define R300_TX_WRAP_Q_SHIFT              6
808 #       define R300_TX_WRAP_Q_MASK               (7 << 6)
809 #       define R300_TX_MAG_FILTER_NEAREST        (1 << 9)
810 #       define R300_TX_MAG_FILTER_LINEAR         (2 << 9)
811 #       define R300_TX_MAG_FILTER_MASK           (3 << 9)
812 #       define R300_TX_MIN_FILTER_NEAREST        (1 << 11)
813 #       define R300_TX_MIN_FILTER_LINEAR         (2 << 11)
814 #       define R300_TX_MIN_FILTER_NEAREST_MIP_NEAREST       (5  <<  11)
815 #       define R300_TX_MIN_FILTER_NEAREST_MIP_LINEAR        (9  <<  11)
816 #       define R300_TX_MIN_FILTER_LINEAR_MIP_NEAREST        (6  <<  11)
817 #       define R300_TX_MIN_FILTER_LINEAR_MIP_LINEAR         (10 <<  11)
818
819 /* NOTE: NEAREST doesnt seem to exist.
820  * Im not seting MAG_FILTER_MASK and (3 << 11) on for all
821  * anisotropy modes because that would void selected mag filter
822  */
823 #       define R300_TX_MIN_FILTER_ANISO_NEAREST             (0 << 13)
824 #       define R300_TX_MIN_FILTER_ANISO_LINEAR              (0 << 13)
825 #       define R300_TX_MIN_FILTER_ANISO_NEAREST_MIP_NEAREST (1 << 13)
826 #       define R300_TX_MIN_FILTER_ANISO_NEAREST_MIP_LINEAR  (2 << 13)
827 #       define R300_TX_MIN_FILTER_MASK   ( (15 << 11) | (3 << 13) )
828 #       define R300_TX_MAX_ANISO_1_TO_1  (0 << 21)
829 #       define R300_TX_MAX_ANISO_2_TO_1  (2 << 21)
830 #       define R300_TX_MAX_ANISO_4_TO_1  (4 << 21)
831 #       define R300_TX_MAX_ANISO_8_TO_1  (6 << 21)
832 #       define R300_TX_MAX_ANISO_16_TO_1 (8 << 21)
833 #       define R300_TX_MAX_ANISO_MASK    (14 << 21)
834
835 #define R300_TX_FILTER1_0                      0x4440
836 #       define R300_CHROMA_KEY_MODE_DISABLE    0
837 #       define R300_CHROMA_KEY_FORCE           1
838 #       define R300_CHROMA_KEY_BLEND           2
839 #       define R300_MC_ROUND_NORMAL            (0<<2)
840 #       define R300_MC_ROUND_MPEG4             (1<<2)
841 #       define R300_LOD_BIAS_MASK           0x1fff
842 #       define R300_EDGE_ANISO_EDGE_DIAG       (0<<13)
843 #       define R300_EDGE_ANISO_EDGE_ONLY       (1<<13)
844 #       define R300_MC_COORD_TRUNCATE_DISABLE  (0<<14)
845 #       define R300_MC_COORD_TRUNCATE_MPEG     (1<<14)
846 #       define R300_TX_TRI_PERF_0_8            (0<<15)
847 #       define R300_TX_TRI_PERF_1_8            (1<<15)
848 #       define R300_TX_TRI_PERF_1_4            (2<<15)
849 #       define R300_TX_TRI_PERF_3_8            (3<<15)
850 #       define R300_ANISO_THRESHOLD_MASK       (7<<17)
851
852 #define R300_TX_SIZE_0                      0x4480
853 #       define R300_TX_WIDTHMASK_SHIFT           0
854 #       define R300_TX_WIDTHMASK_MASK            (2047 << 0)
855 #       define R300_TX_HEIGHTMASK_SHIFT          11
856 #       define R300_TX_HEIGHTMASK_MASK           (2047 << 11)
857 #       define R300_TX_UNK23                     (1 << 23)
858 #       define R300_TX_MAX_MIP_LEVEL_SHIFT       26
859 #       define R300_TX_MAX_MIP_LEVEL_MASK        (0xf << 26)
860 #       define R300_TX_SIZE_PROJECTED            (1<<30)
861 #       define R300_TX_SIZE_TXPITCH_EN           (1<<31)
862 #define R300_TX_FORMAT_0                    0x44C0
863         /* The interpretation of the format word by Wladimir van der Laan */
864         /* The X, Y, Z and W refer to the layout of the components.
865            They are given meanings as R, G, B and Alpha by the swizzle
866            specification */
867 #       define R300_TX_FORMAT_X8                    0x0
868 #       define R300_TX_FORMAT_X16                   0x1
869 #       define R300_TX_FORMAT_Y4X4                  0x2
870 #       define R300_TX_FORMAT_Y8X8                  0x3
871 #       define R300_TX_FORMAT_Y16X16                0x4
872 #       define R300_TX_FORMAT_Z3Y3X2                0x5
873 #       define R300_TX_FORMAT_Z5Y6X5                0x6
874 #       define R300_TX_FORMAT_Z6Y5X5                0x7
875 #       define R300_TX_FORMAT_Z11Y11X10             0x8
876 #       define R300_TX_FORMAT_Z10Y11X11             0x9
877 #       define R300_TX_FORMAT_W4Z4Y4X4              0xA
878 #       define R300_TX_FORMAT_W1Z5Y5X5              0xB
879 #       define R300_TX_FORMAT_W8Z8Y8X8              0xC
880 #       define R300_TX_FORMAT_W2Z10Y10X10           0xD
881 #       define R300_TX_FORMAT_W16Z16Y16X16          0xE
882 #       define R300_TX_FORMAT_DXT1                  0xF
883 #       define R300_TX_FORMAT_DXT3                  0x10
884 #       define R300_TX_FORMAT_DXT5                  0x11
885 #       define R300_TX_FORMAT_D3DMFT_CxV8U8         0x12     /* no swizzle */
886 #       define R300_TX_FORMAT_A8R8G8B8              0x13     /* no swizzle */
887 #       define R300_TX_FORMAT_B8G8_B8G8             0x14     /* no swizzle */
888 #       define R300_TX_FORMAT_G8R8_G8B8             0x15     /* no swizzle */
889
890         /* These two values are wrong, but they're the only values that
891          * produce any even vaguely correct results.  Can r300 only do 16-bit
892          * depth textures?
893          */
894 #       define R300_TX_FORMAT_X24_Y8                0x1e
895 #       define R300_TX_FORMAT_X32                   0x1e
896
897         /* 0x16 - some 16 bit green format.. ?? */
898 #       define R300_TX_FORMAT_UNK25                (1 << 25) /* no swizzle */
899 #       define R300_TX_FORMAT_CUBIC_MAP            (1 << 26)
900
901         /* gap */
902         /* Floating point formats */
903         /* Note - hardware supports both 16 and 32 bit floating point */
904 #       define R300_TX_FORMAT_FL_I16                0x18
905 #       define R300_TX_FORMAT_FL_I16A16             0x19
906 #       define R300_TX_FORMAT_FL_R16G16B16A16       0x1A
907 #       define R300_TX_FORMAT_FL_I32                0x1B
908 #       define R300_TX_FORMAT_FL_I32A32             0x1C
909 #       define R300_TX_FORMAT_FL_R32G32B32A32       0x1D
910         /* alpha modes, convenience mostly */
911         /* if you have alpha, pick constant appropriate to the
912            number of channels (1 for I8, 2 for I8A8, 4 for R8G8B8A8, etc */
913 #       define R300_TX_FORMAT_ALPHA_1CH             0x000
914 #       define R300_TX_FORMAT_ALPHA_2CH             0x200
915 #       define R300_TX_FORMAT_ALPHA_4CH             0x600
916 #       define R300_TX_FORMAT_ALPHA_NONE            0xA00
917         /* Swizzling */
918         /* constants */
919 #       define R300_TX_FORMAT_X         0
920 #       define R300_TX_FORMAT_Y         1
921 #       define R300_TX_FORMAT_Z         2
922 #       define R300_TX_FORMAT_W         3
923 #       define R300_TX_FORMAT_ZERO      4
924 #       define R300_TX_FORMAT_ONE       5
925         /* 2.0*Z, everything above 1.0 is set to 0.0 */
926 #       define R300_TX_FORMAT_CUT_Z     6
927         /* 2.0*W, everything above 1.0 is set to 0.0 */
928 #       define R300_TX_FORMAT_CUT_W     7
929
930 #       define R300_TX_FORMAT_B_SHIFT   18
931 #       define R300_TX_FORMAT_G_SHIFT   15
932 #       define R300_TX_FORMAT_R_SHIFT   12
933 #       define R300_TX_FORMAT_A_SHIFT   9
934         /* Convenience macro to take care of layout and swizzling */
935 #       define R300_EASY_TX_FORMAT(B, G, R, A, FMT)     (               \
936                 ((R300_TX_FORMAT_##B)<<R300_TX_FORMAT_B_SHIFT)          \
937                 | ((R300_TX_FORMAT_##G)<<R300_TX_FORMAT_G_SHIFT)        \
938                 | ((R300_TX_FORMAT_##R)<<R300_TX_FORMAT_R_SHIFT)        \
939                 | ((R300_TX_FORMAT_##A)<<R300_TX_FORMAT_A_SHIFT)        \
940                 | (R300_TX_FORMAT_##FMT)                                \
941                 )
942         /* These can be ORed with result of R300_EASY_TX_FORMAT()
943            We don't really know what they do. Take values from a
944            constant color ? */
945 #       define R300_TX_FORMAT_CONST_X           (1<<5)
946 #       define R300_TX_FORMAT_CONST_Y           (2<<5)
947 #       define R300_TX_FORMAT_CONST_Z           (4<<5)
948 #       define R300_TX_FORMAT_CONST_W           (8<<5)
949
950 #       define R300_TX_FORMAT_YUV_MODE          0x00800000
951
952 #define R300_TX_PITCH_0                     0x4500 /* obvious missing in gap */
953 #define R300_TX_OFFSET_0                    0x4540
954         /* BEGIN: Guess from R200 */
955 #       define R300_TXO_ENDIAN_NO_SWAP           (0 << 0)
956 #       define R300_TXO_ENDIAN_BYTE_SWAP         (1 << 0)
957 #       define R300_TXO_ENDIAN_WORD_SWAP         (2 << 0)
958 #       define R300_TXO_ENDIAN_HALFDW_SWAP       (3 << 0)
959 #       define R300_TXO_MACRO_TILE               (1 << 2)
960 #       define R300_TXO_MICRO_TILE               (1 << 3)
961 #       define R300_TXO_OFFSET_MASK              0xffffffe0
962 #       define R300_TXO_OFFSET_SHIFT             5
963         /* END: Guess from R200 */
964
965 /* 32 bit chroma key */
966 #define R300_TX_CHROMA_KEY_0                      0x4580
967 /* ff00ff00 == { 0, 1.0, 0, 1.0 } */
968 #define R300_TX_BORDER_COLOR_0              0x45C0
969
970 /* END: Texture specification */
971
972 /* BEGIN: Fragment program instruction set */
973
974 /* Fragment programs are written directly into register space.
975  * There are separate instruction streams for texture instructions and ALU
976  * instructions.
977  * In order to synchronize these streams, the program is divided into up
978  * to 4 nodes. Each node begins with a number of TEX operations, followed
979  * by a number of ALU operations.
980  * The first node can have zero TEX ops, all subsequent nodes must have at
981  * least
982  * one TEX ops.
983  * All nodes must have at least one ALU op.
984  *
985  * The index of the last node is stored in PFS_CNTL_0: A value of 0 means
986  * 1 node, a value of 3 means 4 nodes.
987  * The total amount of instructions is defined in PFS_CNTL_2. The offsets are
988  * offsets into the respective instruction streams, while *_END points to the
989  * last instruction relative to this offset.
990  */
991 #define R300_PFS_CNTL_0                     0x4600
992 #       define R300_PFS_CNTL_LAST_NODES_SHIFT    0
993 #       define R300_PFS_CNTL_LAST_NODES_MASK     (3 << 0)
994 #       define R300_PFS_CNTL_FIRST_NODE_HAS_TEX  (1 << 3)
995 #define R300_PFS_CNTL_1                     0x4604
996 /* There is an unshifted value here which has so far always been equal to the
997  * index of the highest used temporary register.
998  */
999 #define R300_PFS_CNTL_2                     0x4608
1000 #       define R300_PFS_CNTL_ALU_OFFSET_SHIFT    0
1001 #       define R300_PFS_CNTL_ALU_OFFSET_MASK     (63 << 0)
1002 #       define R300_PFS_CNTL_ALU_END_SHIFT       6
1003 #       define R300_PFS_CNTL_ALU_END_MASK        (63 << 6)
1004 #       define R300_PFS_CNTL_TEX_OFFSET_SHIFT    12
1005 #       define R300_PFS_CNTL_TEX_OFFSET_MASK     (31 << 12) /* GUESS */
1006 #       define R300_PFS_CNTL_TEX_END_SHIFT       18
1007 #       define R300_PFS_CNTL_TEX_END_MASK        (31 << 18) /* GUESS */
1008
1009 /* gap */
1010
1011 /* Nodes are stored backwards. The last active node is always stored in
1012  * PFS_NODE_3.
1013  * Example: In a 2-node program, NODE_0 and NODE_1 are set to 0. The
1014  * first node is stored in NODE_2, the second node is stored in NODE_3.
1015  *
1016  * Offsets are relative to the master offset from PFS_CNTL_2.
1017  */
1018 #define R300_PFS_NODE_0                     0x4610
1019 #define R300_PFS_NODE_1                     0x4614
1020 #define R300_PFS_NODE_2                     0x4618
1021 #define R300_PFS_NODE_3                     0x461C
1022 #       define R300_PFS_NODE_ALU_OFFSET_SHIFT    0
1023 #       define R300_PFS_NODE_ALU_OFFSET_MASK     (63 << 0)
1024 #       define R300_PFS_NODE_ALU_END_SHIFT       6
1025 #       define R300_PFS_NODE_ALU_END_MASK        (63 << 6)
1026 #       define R300_PFS_NODE_TEX_OFFSET_SHIFT    12
1027 #       define R300_PFS_NODE_TEX_OFFSET_MASK     (31 << 12)
1028 #       define R300_PFS_NODE_TEX_END_SHIFT       17
1029 #       define R300_PFS_NODE_TEX_END_MASK        (31 << 17)
1030 #               define R300_PFS_NODE_OUTPUT_COLOR        (1 << 22)
1031 #               define R300_PFS_NODE_OUTPUT_DEPTH        (1 << 23)
1032
1033 /* TEX
1034  * As far as I can tell, texture instructions cannot write into output
1035  * registers directly. A subsequent ALU instruction is always necessary,
1036  * even if it's just MAD o0, r0, 1, 0
1037  */
1038 #define R300_PFS_TEXI_0                     0x4620
1039 #       define R300_FPITX_SRC_SHIFT              0
1040 #       define R300_FPITX_SRC_MASK               (31 << 0)
1041         /* GUESS */
1042 #       define R300_FPITX_SRC_CONST              (1 << 5)
1043 #       define R300_FPITX_DST_SHIFT              6
1044 #       define R300_FPITX_DST_MASK               (31 << 6)
1045 #       define R300_FPITX_IMAGE_SHIFT            11
1046         /* GUESS based on layout and native limits */
1047 #       define R300_FPITX_IMAGE_MASK             (15 << 11)
1048 /* Unsure if these are opcodes, or some kind of bitfield, but this is how
1049  * they were set when I checked
1050  */
1051 #       define R300_FPITX_OPCODE_SHIFT          15
1052 #               define R300_FPITX_OP_TEX        1
1053 #               define R300_FPITX_OP_KIL        2
1054 #               define R300_FPITX_OP_TXP        3
1055 #               define R300_FPITX_OP_TXB        4
1056 #       define R300_FPITX_OPCODE_MASK           (7 << 15)
1057
1058 /* ALU
1059  * The ALU instructions register blocks are enumerated according to the order
1060  * in which fglrx. I assume there is space for 64 instructions, since
1061  * each block has space for a maximum of 64 DWORDs, and this matches reported
1062  * native limits.
1063  *
1064  * The basic functional block seems to be one MAD for each color and alpha,
1065  * and an adder that adds all components after the MUL.
1066  *  - ADD, MUL, MAD etc.: use MAD with appropriate neutral operands
1067  *  - DP4: Use OUTC_DP4, OUTA_DP4
1068  *  - DP3: Use OUTC_DP3, OUTA_DP4, appropriate alpha operands
1069  *  - DPH: Use OUTC_DP4, OUTA_DP4, appropriate alpha operands
1070  *  - CMPH: If ARG2 > 0.5, return ARG0, else return ARG1
1071  *  - CMP: If ARG2 < 0, return ARG1, else return ARG0
1072  *  - FLR: use FRC+MAD
1073  *  - XPD: use MAD+MAD
1074  *  - SGE, SLT: use MAD+CMP
1075  *  - RSQ: use ABS modifier for argument
1076  *  - Use OUTC_REPL_ALPHA to write results of an alpha-only operation
1077  *    (e.g. RCP) into color register
1078  *  - apparently, there's no quick DST operation
1079  *  - fglrx set FPI2_UNKNOWN_31 on a "MAD fragment.color, tmp0, tmp1, tmp2"
1080  *  - fglrx set FPI2_UNKNOWN_31 on a "MAX r2, r1, c0"
1081  *  - fglrx once set FPI0_UNKNOWN_31 on a "FRC r1, r1"
1082  *
1083  * Operand selection
1084  * First stage selects three sources from the available registers and
1085  * constant parameters. This is defined in INSTR1 (color) and INSTR3 (alpha).
1086  * fglrx sorts the three source fields: Registers before constants,
1087  * lower indices before higher indices; I do not know whether this is
1088  * necessary.
1089  *
1090  * fglrx fills unused sources with "read constant 0"
1091  * According to specs, you cannot select more than two different constants.
1092  *
1093  * Second stage selects the operands from the sources. This is defined in
1094  * INSTR0 (color) and INSTR2 (alpha). You can also select the special constants
1095  * zero and one.
1096  * Swizzling and negation happens in this stage, as well.
1097  *
1098  * Important: Color and alpha seem to be mostly separate, i.e. their sources
1099  * selection appears to be fully independent (the register storage is probably
1100  * physically split into a color and an alpha section).
1101  * However (because of the apparent physical split), there is some interaction
1102  * WRT swizzling. If, for example, you want to load an R component into an
1103  * Alpha operand, this R component is taken from a *color* source, not from
1104  * an alpha source. The corresponding register doesn't even have to appear in
1105  * the alpha sources list. (I hope this all makes sense to you)
1106  *
1107  * Destination selection
1108  * The destination register index is in FPI1 (color) and FPI3 (alpha)
1109  * together with enable bits.
1110  * There are separate enable bits for writing into temporary registers
1111  * (DSTC_REG_* /DSTA_REG) and and program output registers (DSTC_OUTPUT_*
1112  * /DSTA_OUTPUT). You can write to both at once, or not write at all (the
1113  * same index must be used for both).
1114  *
1115  * Note: There is a special form for LRP
1116  *  - Argument order is the same as in ARB_fragment_program.
1117  *  - Operation is MAD
1118  *  - ARG1 is set to ARGC_SRC1C_LRP/ARGC_SRC1A_LRP
1119  *  - Set FPI0/FPI2_SPECIAL_LRP
1120  * Arbitrary LRP (including support for swizzling) requires vanilla MAD+MAD
1121  */
1122 #define R300_PFS_INSTR1_0                   0x46C0
1123 #       define R300_FPI1_SRC0C_SHIFT             0
1124 #       define R300_FPI1_SRC0C_MASK              (31 << 0)
1125 #       define R300_FPI1_SRC0C_CONST             (1 << 5)
1126 #       define R300_FPI1_SRC1C_SHIFT             6
1127 #       define R300_FPI1_SRC1C_MASK              (31 << 6)
1128 #       define R300_FPI1_SRC1C_CONST             (1 << 11)
1129 #       define R300_FPI1_SRC2C_SHIFT             12
1130 #       define R300_FPI1_SRC2C_MASK              (31 << 12)
1131 #       define R300_FPI1_SRC2C_CONST             (1 << 17)
1132 #       define R300_FPI1_SRC_MASK                0x0003ffff
1133 #       define R300_FPI1_DSTC_SHIFT              18
1134 #       define R300_FPI1_DSTC_MASK               (31 << 18)
1135 #               define R300_FPI1_DSTC_REG_MASK_SHIFT     23
1136 #       define R300_FPI1_DSTC_REG_X              (1 << 23)
1137 #       define R300_FPI1_DSTC_REG_Y              (1 << 24)
1138 #       define R300_FPI1_DSTC_REG_Z              (1 << 25)
1139 #               define R300_FPI1_DSTC_OUTPUT_MASK_SHIFT  26
1140 #       define R300_FPI1_DSTC_OUTPUT_X           (1 << 26)
1141 #       define R300_FPI1_DSTC_OUTPUT_Y           (1 << 27)
1142 #       define R300_FPI1_DSTC_OUTPUT_Z           (1 << 28)
1143
1144 #define R300_PFS_INSTR3_0                   0x47C0
1145 #       define R300_FPI3_SRC0A_SHIFT             0
1146 #       define R300_FPI3_SRC0A_MASK              (31 << 0)
1147 #       define R300_FPI3_SRC0A_CONST             (1 << 5)
1148 #       define R300_FPI3_SRC1A_SHIFT             6
1149 #       define R300_FPI3_SRC1A_MASK              (31 << 6)
1150 #       define R300_FPI3_SRC1A_CONST             (1 << 11)
1151 #       define R300_FPI3_SRC2A_SHIFT             12
1152 #       define R300_FPI3_SRC2A_MASK              (31 << 12)
1153 #       define R300_FPI3_SRC2A_CONST             (1 << 17)
1154 #       define R300_FPI3_SRC_MASK                0x0003ffff
1155 #       define R300_FPI3_DSTA_SHIFT              18
1156 #       define R300_FPI3_DSTA_MASK               (31 << 18)
1157 #       define R300_FPI3_DSTA_REG                (1 << 23)
1158 #       define R300_FPI3_DSTA_OUTPUT             (1 << 24)
1159 #               define R300_FPI3_DSTA_DEPTH              (1 << 27)
1160
1161 #define R300_PFS_INSTR0_0                   0x48C0
1162 #       define R300_FPI0_ARGC_SRC0C_XYZ          0
1163 #       define R300_FPI0_ARGC_SRC0C_XXX          1
1164 #       define R300_FPI0_ARGC_SRC0C_YYY          2
1165 #       define R300_FPI0_ARGC_SRC0C_ZZZ          3
1166 #       define R300_FPI0_ARGC_SRC1C_XYZ          4
1167 #       define R300_FPI0_ARGC_SRC1C_XXX          5
1168 #       define R300_FPI0_ARGC_SRC1C_YYY          6
1169 #       define R300_FPI0_ARGC_SRC1C_ZZZ          7
1170 #       define R300_FPI0_ARGC_SRC2C_XYZ          8
1171 #       define R300_FPI0_ARGC_SRC2C_XXX          9
1172 #       define R300_FPI0_ARGC_SRC2C_YYY          10
1173 #       define R300_FPI0_ARGC_SRC2C_ZZZ          11
1174 #       define R300_FPI0_ARGC_SRC0A              12
1175 #       define R300_FPI0_ARGC_SRC1A              13
1176 #       define R300_FPI0_ARGC_SRC2A              14
1177 #       define R300_FPI0_ARGC_SRC1C_LRP          15
1178 #       define R300_FPI0_ARGC_ZERO               20
1179 #       define R300_FPI0_ARGC_ONE                21
1180         /* GUESS */
1181 #       define R300_FPI0_ARGC_HALF               22
1182 #       define R300_FPI0_ARGC_SRC0C_YZX          23
1183 #       define R300_FPI0_ARGC_SRC1C_YZX          24
1184 #       define R300_FPI0_ARGC_SRC2C_YZX          25
1185 #       define R300_FPI0_ARGC_SRC0C_ZXY          26
1186 #       define R300_FPI0_ARGC_SRC1C_ZXY          27
1187 #       define R300_FPI0_ARGC_SRC2C_ZXY          28
1188 #       define R300_FPI0_ARGC_SRC0CA_WZY         29
1189 #       define R300_FPI0_ARGC_SRC1CA_WZY         30
1190 #       define R300_FPI0_ARGC_SRC2CA_WZY         31
1191
1192 #       define R300_FPI0_ARG0C_SHIFT             0
1193 #       define R300_FPI0_ARG0C_MASK              (31 << 0)
1194 #       define R300_FPI0_ARG0C_NEG               (1 << 5)
1195 #       define R300_FPI0_ARG0C_ABS               (1 << 6)
1196 #       define R300_FPI0_ARG1C_SHIFT             7
1197 #       define R300_FPI0_ARG1C_MASK              (31 << 7)
1198 #       define R300_FPI0_ARG1C_NEG               (1 << 12)
1199 #       define R300_FPI0_ARG1C_ABS               (1 << 13)
1200 #       define R300_FPI0_ARG2C_SHIFT             14
1201 #       define R300_FPI0_ARG2C_MASK              (31 << 14)
1202 #       define R300_FPI0_ARG2C_NEG               (1 << 19)
1203 #       define R300_FPI0_ARG2C_ABS               (1 << 20)
1204 #       define R300_FPI0_SPECIAL_LRP             (1 << 21)
1205 #       define R300_FPI0_OUTC_MAD                (0 << 23)
1206 #       define R300_FPI0_OUTC_DP3                (1 << 23)
1207 #       define R300_FPI0_OUTC_DP4                (2 << 23)
1208 #       define R300_FPI0_OUTC_MIN                (4 << 23)
1209 #       define R300_FPI0_OUTC_MAX                (5 << 23)
1210 #       define R300_FPI0_OUTC_CMPH               (7 << 23)
1211 #       define R300_FPI0_OUTC_CMP                (8 << 23)
1212 #       define R300_FPI0_OUTC_FRC                (9 << 23)
1213 #       define R300_FPI0_OUTC_REPL_ALPHA         (10 << 23)
1214 #       define R300_FPI0_OUTC_SAT                (1 << 30)
1215 #       define R300_FPI0_INSERT_NOP              (1 << 31)
1216
1217 #define R300_PFS_INSTR2_0                   0x49C0
1218 #       define R300_FPI2_ARGA_SRC0C_X            0
1219 #       define R300_FPI2_ARGA_SRC0C_Y            1
1220 #       define R300_FPI2_ARGA_SRC0C_Z            2
1221 #       define R300_FPI2_ARGA_SRC1C_X            3
1222 #       define R300_FPI2_ARGA_SRC1C_Y            4
1223 #       define R300_FPI2_ARGA_SRC1C_Z            5
1224 #       define R300_FPI2_ARGA_SRC2C_X            6
1225 #       define R300_FPI2_ARGA_SRC2C_Y            7
1226 #       define R300_FPI2_ARGA_SRC2C_Z            8
1227 #       define R300_FPI2_ARGA_SRC0A              9
1228 #       define R300_FPI2_ARGA_SRC1A              10
1229 #       define R300_FPI2_ARGA_SRC2A              11
1230 #       define R300_FPI2_ARGA_SRC1A_LRP          15
1231 #       define R300_FPI2_ARGA_ZERO               16
1232 #       define R300_FPI2_ARGA_ONE                17
1233         /* GUESS */
1234 #       define R300_FPI2_ARGA_HALF               18
1235 #       define R300_FPI2_ARG0A_SHIFT             0
1236 #       define R300_FPI2_ARG0A_MASK              (31 << 0)
1237 #       define R300_FPI2_ARG0A_NEG               (1 << 5)
1238         /* GUESS */
1239 #       define R300_FPI2_ARG0A_ABS               (1 << 6)
1240 #       define R300_FPI2_ARG1A_SHIFT             7
1241 #       define R300_FPI2_ARG1A_MASK              (31 << 7)
1242 #       define R300_FPI2_ARG1A_NEG               (1 << 12)
1243         /* GUESS */
1244 #       define R300_FPI2_ARG1A_ABS               (1 << 13)
1245 #       define R300_FPI2_ARG2A_SHIFT             14
1246 #       define R300_FPI2_ARG2A_MASK              (31 << 14)
1247 #       define R300_FPI2_ARG2A_NEG               (1 << 19)
1248         /* GUESS */
1249 #       define R300_FPI2_ARG2A_ABS               (1 << 20)
1250 #       define R300_FPI2_SPECIAL_LRP             (1 << 21)
1251 #       define R300_FPI2_OUTA_MAD                (0 << 23)
1252 #       define R300_FPI2_OUTA_DP4                (1 << 23)
1253 #       define R300_FPI2_OUTA_MIN                (2 << 23)
1254 #       define R300_FPI2_OUTA_MAX                (3 << 23)
1255 #       define R300_FPI2_OUTA_CMP                (6 << 23)
1256 #       define R300_FPI2_OUTA_FRC                (7 << 23)
1257 #       define R300_FPI2_OUTA_EX2                (8 << 23)
1258 #       define R300_FPI2_OUTA_LG2                (9 << 23)
1259 #       define R300_FPI2_OUTA_RCP                (10 << 23)
1260 #       define R300_FPI2_OUTA_RSQ                (11 << 23)
1261 #       define R300_FPI2_OUTA_SAT                (1 << 30)
1262 #       define R300_FPI2_UNKNOWN_31              (1 << 31)
1263 /* END: Fragment program instruction set */
1264
1265 /* Fog state and color */
1266 #define R300_RE_FOG_STATE                   0x4BC0
1267 #       define R300_FOG_ENABLE                   (1 << 0)
1268 #       define R300_FOG_MODE_LINEAR              (0 << 1)
1269 #       define R300_FOG_MODE_EXP                 (1 << 1)
1270 #       define R300_FOG_MODE_EXP2                (2 << 1)
1271 #       define R300_FOG_MODE_MASK                (3 << 1)
1272 #define R300_FOG_COLOR_R                    0x4BC8
1273 #define R300_FOG_COLOR_G                    0x4BCC
1274 #define R300_FOG_COLOR_B                    0x4BD0
1275
1276 #define R300_PP_ALPHA_TEST                  0x4BD4
1277 #       define R300_REF_ALPHA_MASK               0x000000ff
1278 #       define R300_ALPHA_TEST_FAIL              (0 << 8)
1279 #       define R300_ALPHA_TEST_LESS              (1 << 8)
1280 #       define R300_ALPHA_TEST_LEQUAL            (3 << 8)
1281 #       define R300_ALPHA_TEST_EQUAL             (2 << 8)
1282 #       define R300_ALPHA_TEST_GEQUAL            (6 << 8)
1283 #       define R300_ALPHA_TEST_GREATER           (4 << 8)
1284 #       define R300_ALPHA_TEST_NEQUAL            (5 << 8)
1285 #       define R300_ALPHA_TEST_PASS              (7 << 8)
1286 #       define R300_ALPHA_TEST_OP_MASK           (7 << 8)
1287 #       define R300_ALPHA_TEST_ENABLE            (1 << 11)
1288
1289 /* gap */
1290
1291 /* Fragment program parameters in 7.16 floating point */
1292 #define R300_PFS_PARAM_0_X                  0x4C00
1293 #define R300_PFS_PARAM_0_Y                  0x4C04
1294 #define R300_PFS_PARAM_0_Z                  0x4C08
1295 #define R300_PFS_PARAM_0_W                  0x4C0C
1296 /* GUESS: PARAM_31 is last, based on native limits reported by fglrx */
1297 #define R300_PFS_PARAM_31_X                 0x4DF0
1298 #define R300_PFS_PARAM_31_Y                 0x4DF4
1299 #define R300_PFS_PARAM_31_Z                 0x4DF8
1300 #define R300_PFS_PARAM_31_W                 0x4DFC
1301
1302 /* Notes:
1303  * - AFAIK fglrx always sets BLEND_UNKNOWN when blending is used in
1304  *   the application
1305  * - AFAIK fglrx always sets BLEND_NO_SEPARATE when CBLEND and ABLEND
1306  *    are set to the same
1307  *   function (both registers are always set up completely in any case)
1308  * - Most blend flags are simply copied from R200 and not tested yet
1309  */
1310 #define R300_RB3D_CBLEND                    0x4E04
1311 #define R300_RB3D_ABLEND                    0x4E08
1312 /* the following only appear in CBLEND */
1313 #       define R300_BLEND_ENABLE                     (1 << 0)
1314 #       define R300_BLEND_UNKNOWN                    (3 << 1)
1315 #       define R300_BLEND_NO_SEPARATE                (1 << 3)
1316 /* the following are shared between CBLEND and ABLEND */
1317 #       define R300_FCN_MASK                         (3  << 12)
1318 #       define R300_COMB_FCN_ADD_CLAMP               (0  << 12)
1319 #       define R300_COMB_FCN_ADD_NOCLAMP             (1  << 12)
1320 #       define R300_COMB_FCN_SUB_CLAMP               (2  << 12)
1321 #       define R300_COMB_FCN_SUB_NOCLAMP             (3  << 12)
1322 #       define R300_COMB_FCN_MIN                     (4  << 12)
1323 #       define R300_COMB_FCN_MAX                     (5  << 12)
1324 #       define R300_COMB_FCN_RSUB_CLAMP              (6  << 12)
1325 #       define R300_COMB_FCN_RSUB_NOCLAMP            (7  << 12)
1326 #       define R300_BLEND_GL_ZERO                    (32)
1327 #       define R300_BLEND_GL_ONE                     (33)
1328 #       define R300_BLEND_GL_SRC_COLOR               (34)
1329 #       define R300_BLEND_GL_ONE_MINUS_SRC_COLOR     (35)
1330 #       define R300_BLEND_GL_DST_COLOR               (36)
1331 #       define R300_BLEND_GL_ONE_MINUS_DST_COLOR     (37)
1332 #       define R300_BLEND_GL_SRC_ALPHA               (38)
1333 #       define R300_BLEND_GL_ONE_MINUS_SRC_ALPHA     (39)
1334 #       define R300_BLEND_GL_DST_ALPHA               (40)
1335 #       define R300_BLEND_GL_ONE_MINUS_DST_ALPHA     (41)
1336 #       define R300_BLEND_GL_SRC_ALPHA_SATURATE      (42)
1337 #       define R300_BLEND_GL_CONST_COLOR             (43)
1338 #       define R300_BLEND_GL_ONE_MINUS_CONST_COLOR   (44)
1339 #       define R300_BLEND_GL_CONST_ALPHA             (45)
1340 #       define R300_BLEND_GL_ONE_MINUS_CONST_ALPHA   (46)
1341 #       define R300_BLEND_MASK                       (63)
1342 #       define R300_SRC_BLEND_SHIFT                  (16)
1343 #       define R300_DST_BLEND_SHIFT                  (24)
1344 #define R300_RB3D_BLEND_COLOR               0x4E10
1345 #define R300_RB3D_COLORMASK                 0x4E0C
1346 #       define R300_COLORMASK0_B                 (1<<0)
1347 #       define R300_COLORMASK0_G                 (1<<1)
1348 #       define R300_COLORMASK0_R                 (1<<2)
1349 #       define R300_COLORMASK0_A                 (1<<3)
1350
1351 /* gap */
1352
1353 #define R300_RB3D_COLOROFFSET0              0x4E28
1354 #       define R300_COLOROFFSET_MASK             0xFFFFFFF0 /* GUESS */
1355 #define R300_RB3D_COLOROFFSET1              0x4E2C /* GUESS */
1356 #define R300_RB3D_COLOROFFSET2              0x4E30 /* GUESS */
1357 #define R300_RB3D_COLOROFFSET3              0x4E34 /* GUESS */
1358
1359 /* gap */
1360
1361 /* Bit 16: Larger tiles
1362  * Bit 17: 4x2 tiles
1363  * Bit 18: Extremely weird tile like, but some pixels duplicated?
1364  */
1365 #define R300_RB3D_COLORPITCH0               0x4E38
1366 #       define R300_COLORPITCH_MASK              0x00001FF8 /* GUESS */
1367 #       define R300_COLOR_TILE_ENABLE            (1 << 16) /* GUESS */
1368 #       define R300_COLOR_MICROTILE_ENABLE       (1 << 17) /* GUESS */
1369 #       define R300_COLOR_ENDIAN_NO_SWAP         (0 << 18) /* GUESS */
1370 #       define R300_COLOR_ENDIAN_WORD_SWAP       (1 << 18) /* GUESS */
1371 #       define R300_COLOR_ENDIAN_DWORD_SWAP      (2 << 18) /* GUESS */
1372 #       define R300_COLOR_FORMAT_RGB565          (2 << 22)
1373 #       define R300_COLOR_FORMAT_ARGB8888        (3 << 22)
1374 #define R300_RB3D_COLORPITCH1               0x4E3C /* GUESS */
1375 #define R300_RB3D_COLORPITCH2               0x4E40 /* GUESS */
1376 #define R300_RB3D_COLORPITCH3               0x4E44 /* GUESS */
1377
1378 /* gap */
1379
1380 /* Guess by Vladimir.
1381  * Set to 0A before 3D operations, set to 02 afterwards.
1382  */
1383 #define R300_RB3D_DSTCACHE_CTLSTAT          0x4E4C
1384 #       define R300_RB3D_DSTCACHE_UNKNOWN_02             0x00000002
1385 #       define R300_RB3D_DSTCACHE_UNKNOWN_0A             0x0000000A
1386
1387 /* gap */
1388 /* There seems to be no "write only" setting, so use Z-test = ALWAYS
1389  * for this.
1390  * Bit (1<<8) is the "test" bit. so plain write is 6  - vd
1391  */
1392 #define R300_RB3D_ZSTENCIL_CNTL_0                   0x4F00
1393 #       define R300_RB3D_Z_DISABLED_1            0x00000010
1394 #       define R300_RB3D_Z_DISABLED_2            0x00000014
1395 #       define R300_RB3D_Z_TEST                  0x00000012
1396 #       define R300_RB3D_Z_TEST_AND_WRITE        0x00000016
1397 #       define R300_RB3D_Z_WRITE_ONLY            0x00000006
1398
1399 #       define R300_RB3D_Z_TEST                  0x00000012
1400 #       define R300_RB3D_Z_TEST_AND_WRITE        0x00000016
1401 #       define R300_RB3D_Z_WRITE_ONLY            0x00000006
1402 #       define R300_RB3D_STENCIL_ENABLE          0x00000001
1403
1404 #define R300_RB3D_ZSTENCIL_CNTL_1                   0x4F04
1405         /* functions */
1406 #       define R300_ZS_NEVER                    0
1407 #       define R300_ZS_LESS                     1
1408 #       define R300_ZS_LEQUAL                   2
1409 #       define R300_ZS_EQUAL                    3
1410 #       define R300_ZS_GEQUAL                   4
1411 #       define R300_ZS_GREATER                  5
1412 #       define R300_ZS_NOTEQUAL                 6
1413 #       define R300_ZS_ALWAYS                   7
1414 #       define R300_ZS_MASK                     7
1415         /* operations */
1416 #       define R300_ZS_KEEP                     0
1417 #       define R300_ZS_ZERO                     1
1418 #       define R300_ZS_REPLACE                  2
1419 #       define R300_ZS_INCR                     3
1420 #       define R300_ZS_DECR                     4
1421 #       define R300_ZS_INVERT                   5
1422 #       define R300_ZS_INCR_WRAP                6
1423 #       define R300_ZS_DECR_WRAP                7
1424         /* front and back refer to operations done for front
1425            and back faces, i.e. separate stencil function support */
1426 #       define R300_RB3D_ZS1_DEPTH_FUNC_SHIFT           0
1427 #       define R300_RB3D_ZS1_FRONT_FUNC_SHIFT           3
1428 #       define R300_RB3D_ZS1_FRONT_FAIL_OP_SHIFT        6
1429 #       define R300_RB3D_ZS1_FRONT_ZPASS_OP_SHIFT       9
1430 #       define R300_RB3D_ZS1_FRONT_ZFAIL_OP_SHIFT      12
1431 #       define R300_RB3D_ZS1_BACK_FUNC_SHIFT           15
1432 #       define R300_RB3D_ZS1_BACK_FAIL_OP_SHIFT        18
1433 #       define R300_RB3D_ZS1_BACK_ZPASS_OP_SHIFT       21
1434 #       define R300_RB3D_ZS1_BACK_ZFAIL_OP_SHIFT       24
1435
1436 #define R300_RB3D_ZSTENCIL_CNTL_2                   0x4F08
1437 #       define R300_RB3D_ZS2_STENCIL_REF_SHIFT          0
1438 #       define R300_RB3D_ZS2_STENCIL_MASK               0xFF
1439 #       define R300_RB3D_ZS2_STENCIL_MASK_SHIFT         8
1440 #       define R300_RB3D_ZS2_STENCIL_WRITE_MASK_SHIFT   16
1441
1442 /* gap */
1443
1444 #define R300_RB3D_ZSTENCIL_FORMAT                   0x4F10
1445 #       define R300_DEPTH_FORMAT_16BIT_INT_Z     (0 << 0)
1446 #       define R300_DEPTH_FORMAT_24BIT_INT_Z     (2 << 0)
1447         /* 16 bit format or some aditional bit ? */
1448 #       define R300_DEPTH_FORMAT_UNK32          (32 << 0)
1449
1450 #define R300_RB3D_EARLY_Z                           0x4F14
1451 #       define R300_EARLY_Z_DISABLE              (0 << 0)
1452 #       define R300_EARLY_Z_ENABLE               (1 << 0)
1453
1454 /* gap */
1455
1456 #define R300_RB3D_ZCACHE_CTLSTAT            0x4F18 /* GUESS */
1457 #       define R300_RB3D_ZCACHE_UNKNOWN_01  0x1
1458 #       define R300_RB3D_ZCACHE_UNKNOWN_03  0x3
1459
1460 /* gap */
1461
1462 #define R300_RB3D_DEPTHOFFSET               0x4F20
1463 #define R300_RB3D_DEPTHPITCH                0x4F24
1464 #       define R300_DEPTHPITCH_MASK              0x00001FF8 /* GUESS */
1465 #       define R300_DEPTH_TILE_ENABLE            (1 << 16) /* GUESS */
1466 #       define R300_DEPTH_MICROTILE_ENABLE       (1 << 17) /* GUESS */
1467 #       define R300_DEPTH_ENDIAN_NO_SWAP         (0 << 18) /* GUESS */
1468 #       define R300_DEPTH_ENDIAN_WORD_SWAP       (1 << 18) /* GUESS */
1469 #       define R300_DEPTH_ENDIAN_DWORD_SWAP      (2 << 18) /* GUESS */
1470
1471 /* BEGIN: Vertex program instruction set */
1472
1473 /* Every instruction is four dwords long:
1474  *  DWORD 0: output and opcode
1475  *  DWORD 1: first argument
1476  *  DWORD 2: second argument
1477  *  DWORD 3: third argument
1478  *
1479  * Notes:
1480  *  - ABS r, a is implemented as MAX r, a, -a
1481  *  - MOV is implemented as ADD to zero
1482  *  - XPD is implemented as MUL + MAD
1483  *  - FLR is implemented as FRC + ADD
1484  *  - apparently, fglrx tries to schedule instructions so that there is at
1485  *    least one instruction between the write to a temporary and the first
1486  *    read from said temporary; however, violations of this scheduling are
1487  *    allowed
1488  *  - register indices seem to be unrelated with OpenGL aliasing to
1489  *    conventional state
1490  *  - only one attribute and one parameter can be loaded at a time; however,
1491  *    the same attribute/parameter can be used for more than one argument
1492  *  - the second software argument for POW is the third hardware argument
1493  *    (no idea why)
1494  *  - MAD with only temporaries as input seems to use VPI_OUT_SELECT_MAD_2
1495  *
1496  * There is some magic surrounding LIT:
1497  *   The single argument is replicated across all three inputs, but swizzled:
1498  *     First argument: xyzy
1499  *     Second argument: xyzx
1500  *     Third argument: xyzw
1501  *   Whenever the result is used later in the fragment program, fglrx forces
1502  *   x and w to be 1.0 in the input selection; I don't know whether this is
1503  *   strictly necessary
1504  */
1505 #define R300_VPI_OUT_OP_DOT                     (1 << 0)
1506 #define R300_VPI_OUT_OP_MUL                     (2 << 0)
1507 #define R300_VPI_OUT_OP_ADD                     (3 << 0)
1508 #define R300_VPI_OUT_OP_MAD                     (4 << 0)
1509 #define R300_VPI_OUT_OP_DST                     (5 << 0)
1510 #define R300_VPI_OUT_OP_FRC                     (6 << 0)
1511 #define R300_VPI_OUT_OP_MAX                     (7 << 0)
1512 #define R300_VPI_OUT_OP_MIN                     (8 << 0)
1513 #define R300_VPI_OUT_OP_SGE                     (9 << 0)
1514 #define R300_VPI_OUT_OP_SLT                     (10 << 0)
1515         /* Used in GL_POINT_DISTANCE_ATTENUATION_ARB, vector(scalar, vector) */
1516 #define R300_VPI_OUT_OP_UNK12                   (12 << 0)
1517 #define R300_VPI_OUT_OP_ARL                     (13 << 0)
1518 #define R300_VPI_OUT_OP_EXP                     (65 << 0)
1519 #define R300_VPI_OUT_OP_LOG                     (66 << 0)
1520         /* Used in fog computations, scalar(scalar) */
1521 #define R300_VPI_OUT_OP_UNK67                   (67 << 0)
1522 #define R300_VPI_OUT_OP_LIT                     (68 << 0)
1523 #define R300_VPI_OUT_OP_POW                     (69 << 0)
1524 #define R300_VPI_OUT_OP_RCP                     (70 << 0)
1525 #define R300_VPI_OUT_OP_RSQ                     (72 << 0)
1526         /* Used in GL_POINT_DISTANCE_ATTENUATION_ARB, scalar(scalar) */
1527 #define R300_VPI_OUT_OP_UNK73                   (73 << 0)
1528 #define R300_VPI_OUT_OP_EX2                     (75 << 0)
1529 #define R300_VPI_OUT_OP_LG2                     (76 << 0)
1530 #define R300_VPI_OUT_OP_MAD_2                   (128 << 0)
1531         /* all temps, vector(scalar, vector, vector) */
1532 #define R300_VPI_OUT_OP_UNK129                  (129 << 0)
1533
1534 #define R300_VPI_OUT_REG_CLASS_TEMPORARY        (0 << 8)
1535 #define R300_VPI_OUT_REG_CLASS_ADDR             (1 << 8)
1536 #define R300_VPI_OUT_REG_CLASS_RESULT           (2 << 8)
1537 #define R300_VPI_OUT_REG_CLASS_MASK             (31 << 8)
1538
1539 #define R300_VPI_OUT_REG_INDEX_SHIFT            13
1540         /* GUESS based on fglrx native limits */
1541 #define R300_VPI_OUT_REG_INDEX_MASK             (31 << 13)
1542
1543 #define R300_VPI_OUT_WRITE_X                    (1 << 20)
1544 #define R300_VPI_OUT_WRITE_Y                    (1 << 21)
1545 #define R300_VPI_OUT_WRITE_Z                    (1 << 22)
1546 #define R300_VPI_OUT_WRITE_W                    (1 << 23)
1547
1548 #define R300_VPI_IN_REG_CLASS_TEMPORARY         (0 << 0)
1549 #define R300_VPI_IN_REG_CLASS_ATTRIBUTE         (1 << 0)
1550 #define R300_VPI_IN_REG_CLASS_PARAMETER         (2 << 0)
1551 #define R300_VPI_IN_REG_CLASS_NONE              (9 << 0)
1552 #define R300_VPI_IN_REG_CLASS_MASK              (31 << 0)
1553
1554 #define R300_VPI_IN_REG_INDEX_SHIFT             5
1555         /* GUESS based on fglrx native limits */
1556 #define R300_VPI_IN_REG_INDEX_MASK              (255 << 5)
1557
1558 /* The R300 can select components from the input register arbitrarily.
1559  * Use the following constants, shifted by the component shift you
1560  * want to select
1561  */
1562 #define R300_VPI_IN_SELECT_X    0
1563 #define R300_VPI_IN_SELECT_Y    1
1564 #define R300_VPI_IN_SELECT_Z    2
1565 #define R300_VPI_IN_SELECT_W    3
1566 #define R300_VPI_IN_SELECT_ZERO 4
1567 #define R300_VPI_IN_SELECT_ONE  5
1568 #define R300_VPI_IN_SELECT_MASK 7
1569
1570 #define R300_VPI_IN_X_SHIFT                     13
1571 #define R300_VPI_IN_Y_SHIFT                     16
1572 #define R300_VPI_IN_Z_SHIFT                     19
1573 #define R300_VPI_IN_W_SHIFT                     22
1574
1575 #define R300_VPI_IN_NEG_X                       (1 << 25)
1576 #define R300_VPI_IN_NEG_Y                       (1 << 26)
1577 #define R300_VPI_IN_NEG_Z                       (1 << 27)
1578 #define R300_VPI_IN_NEG_W                       (1 << 28)
1579 /* END: Vertex program instruction set */
1580
1581 /* BEGIN: Packet 3 commands */
1582
1583 /* A primitive emission dword. */
1584 #define R300_PRIM_TYPE_NONE                     (0 << 0)
1585 #define R300_PRIM_TYPE_POINT                    (1 << 0)
1586 #define R300_PRIM_TYPE_LINE                     (2 << 0)
1587 #define R300_PRIM_TYPE_LINE_STRIP               (3 << 0)
1588 #define R300_PRIM_TYPE_TRI_LIST                 (4 << 0)
1589 #define R300_PRIM_TYPE_TRI_FAN                  (5 << 0)
1590 #define R300_PRIM_TYPE_TRI_STRIP                (6 << 0)
1591 #define R300_PRIM_TYPE_TRI_TYPE2                (7 << 0)
1592 #define R300_PRIM_TYPE_RECT_LIST                (8 << 0)
1593 #define R300_PRIM_TYPE_3VRT_POINT_LIST          (9 << 0)
1594 #define R300_PRIM_TYPE_3VRT_LINE_LIST           (10 << 0)
1595         /* GUESS (based on r200) */
1596 #define R300_PRIM_TYPE_POINT_SPRITES            (11 << 0)
1597 #define R300_PRIM_TYPE_LINE_LOOP                (12 << 0)
1598 #define R300_PRIM_TYPE_QUADS                    (13 << 0)
1599 #define R300_PRIM_TYPE_QUAD_STRIP               (14 << 0)
1600 #define R300_PRIM_TYPE_POLYGON                  (15 << 0)
1601 #define R300_PRIM_TYPE_MASK                     0xF
1602 #define R300_PRIM_WALK_IND                      (1 << 4)
1603 #define R300_PRIM_WALK_LIST                     (2 << 4)
1604 #define R300_PRIM_WALK_RING                     (3 << 4)
1605 #define R300_PRIM_WALK_MASK                     (3 << 4)
1606         /* GUESS (based on r200) */
1607 #define R300_PRIM_COLOR_ORDER_BGRA              (0 << 6)
1608 #define R300_PRIM_COLOR_ORDER_RGBA              (1 << 6)
1609 #define R300_PRIM_NUM_VERTICES_SHIFT            16
1610 #define R300_PRIM_NUM_VERTICES_MASK             0xffff
1611
1612 /* Draw a primitive from vertex data in arrays loaded via 3D_LOAD_VBPNTR.
1613  * Two parameter dwords:
1614  * 0. The first parameter appears to be always 0
1615  * 1. The second parameter is a standard primitive emission dword.
1616  */
1617 #define R300_PACKET3_3D_DRAW_VBUF           0x00002800
1618
1619 /* Specify the full set of vertex arrays as (address, stride).
1620  * The first parameter is the number of vertex arrays specified.
1621  * The rest of the command is a variable length list of blocks, where
1622  * each block is three dwords long and specifies two arrays.
1623  * The first dword of a block is split into two words, the lower significant
1624  * word refers to the first array, the more significant word to the second
1625  * array in the block.
1626  * The low byte of each word contains the size of an array entry in dwords,
1627  * the high byte contains the stride of the array.
1628  * The second dword of a block contains the pointer to the first array,
1629  * the third dword of a block contains the pointer to the second array.
1630  * Note that if the total number of arrays is odd, the third dword of
1631  * the last block is omitted.
1632  */
1633 #define R300_PACKET3_3D_LOAD_VBPNTR         0x00002F00
1634
1635 #define R300_PACKET3_INDX_BUFFER            0x00003300
1636 #    define R300_EB_UNK1_SHIFT                      24
1637 #    define R300_EB_UNK1                    (0x80<<24)
1638 #    define R300_EB_UNK2                        0x0810
1639 #define R300_PACKET3_3D_DRAW_VBUF_2         0x00003400
1640 #define R300_PACKET3_3D_DRAW_INDX_2         0x00003600
1641
1642 /* END: Packet 3 commands */
1643
1644
1645 /* Color formats for 2d packets
1646  */
1647 #define R300_CP_COLOR_FORMAT_CI8        2
1648 #define R300_CP_COLOR_FORMAT_ARGB1555   3
1649 #define R300_CP_COLOR_FORMAT_RGB565     4
1650 #define R300_CP_COLOR_FORMAT_ARGB8888   6
1651 #define R300_CP_COLOR_FORMAT_RGB332     7
1652 #define R300_CP_COLOR_FORMAT_RGB8       9
1653 #define R300_CP_COLOR_FORMAT_ARGB4444   15
1654
1655 /*
1656  * CP type-3 packets
1657  */
1658 #define R300_CP_CMD_BITBLT_MULTI        0xC0009B00
1659
1660 #endif /* _R300_REG_H */
1661
1662 /* *INDENT-ON* */