Tizen 2.0 Release
[profile/ivi/osmesa.git] / src / mesa / drivers / dri / i965 / brw_clip_state.c
1 /*
2  Copyright (C) Intel Corp.  2006.  All Rights Reserved.
3  Intel funded Tungsten Graphics (http://www.tungstengraphics.com) to
4  develop this 3D driver.
5  
6  Permission is hereby granted, free of charge, to any person obtaining
7  a copy of this software and associated documentation files (the
8  "Software"), to deal in the Software without restriction, including
9  without limitation the rights to use, copy, modify, merge, publish,
10  distribute, sublicense, and/or sell copies of the Software, and to
11  permit persons to whom the Software is furnished to do so, subject to
12  the following conditions:
13  
14  The above copyright notice and this permission notice (including the
15  next paragraph) shall be included in all copies or substantial
16  portions of the Software.
17  
18  THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
19  EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
20  MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.
21  IN NO EVENT SHALL THE COPYRIGHT OWNER(S) AND/OR ITS SUPPLIERS BE
22  LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION
23  OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION
24  WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
25  
26  **********************************************************************/
27  /*
28   * Authors:
29   *   Keith Whitwell <keith@tungstengraphics.com>
30   */
31
32 #include "brw_context.h"
33 #include "brw_state.h"
34 #include "brw_defines.h"
35
36 static void
37 brw_prepare_clip_unit(struct brw_context *brw)
38 {
39    struct intel_context *intel = &brw->intel;
40    struct gl_context *ctx = &intel->ctx;
41    struct brw_clip_unit_state *clip;
42
43    clip = brw_state_batch(brw, sizeof(*clip), 32, &brw->clip.state_offset);
44    memset(clip, 0, sizeof(*clip));
45
46    /* BRW_NEW_PROGRAM_CACHE | CACHE_NEW_CLIP_PROG */
47    clip->thread0.grf_reg_count = (ALIGN(brw->clip.prog_data->total_grf, 16) /
48                                  16 - 1);
49    clip->thread0.kernel_start_pointer =
50       brw_program_reloc(brw,
51                         brw->clip.state_offset +
52                         offsetof(struct brw_clip_unit_state, thread0),
53                         brw->clip.prog_offset +
54                         (clip->thread0.grf_reg_count << 1)) >> 6;
55
56    clip->thread1.floating_point_mode = BRW_FLOATING_POINT_NON_IEEE_754;
57    clip->thread1.single_program_flow = 1;
58
59    clip->thread3.urb_entry_read_length = brw->clip.prog_data->urb_read_length;
60    clip->thread3.const_urb_entry_read_length =
61       brw->clip.prog_data->curb_read_length;
62
63    /* BRW_NEW_CURBE_OFFSETS */
64    clip->thread3.const_urb_entry_read_offset = brw->curbe.clip_start * 2;
65    clip->thread3.dispatch_grf_start_reg = 1;
66    clip->thread3.urb_entry_read_offset = 0;
67
68    /* BRW_NEW_URB_FENCE */
69    clip->thread4.nr_urb_entries = brw->urb.nr_clip_entries;
70    clip->thread4.urb_entry_allocation_size = brw->urb.vsize - 1;
71    /* If we have enough clip URB entries to run two threads, do so.
72     */
73    if (brw->urb.nr_clip_entries >= 10) {
74       /* Half of the URB entries go to each thread, and it has to be an
75        * even number.
76        */
77       assert(brw->urb.nr_clip_entries % 2 == 0);
78       
79       /* Although up to 16 concurrent Clip threads are allowed on Ironlake,
80        * only 2 threads can output VUEs at a time.
81        */
82       if (intel->gen == 5)
83          clip->thread4.max_threads = 16 - 1;
84       else
85          clip->thread4.max_threads = 2 - 1;
86    } else {
87       assert(brw->urb.nr_clip_entries >= 5);
88       clip->thread4.max_threads = 1 - 1;
89    }
90
91    if (unlikely(INTEL_DEBUG & DEBUG_SINGLE_THREAD))
92       clip->thread4.max_threads = 0;
93
94    if (unlikely(INTEL_DEBUG & DEBUG_STATS))
95       clip->thread4.stats_enable = 1;
96
97    clip->clip5.userclip_enable_flags = 0x7f;
98    clip->clip5.userclip_must_clip = 1;
99    clip->clip5.guard_band_enable = 0;
100    /* _NEW_TRANSOFORM */
101    if (!ctx->Transform.DepthClamp)
102       clip->clip5.viewport_z_clip_enable = 1;
103    clip->clip5.viewport_xy_clip_enable = 1;
104    clip->clip5.vertex_position_space = BRW_CLIP_NDCSPACE;
105    clip->clip5.api_mode = BRW_CLIP_API_OGL;
106    clip->clip5.clip_mode = brw->clip.prog_data->clip_mode;
107
108    if (intel->is_g4x)
109       clip->clip5.negative_w_clip_test = 1;
110
111    clip->clip6.clipper_viewport_state_ptr = 0;
112    clip->viewport_xmin = -1;
113    clip->viewport_xmax = 1;
114    clip->viewport_ymin = -1;
115    clip->viewport_ymax = 1;
116
117    brw->state.dirty.cache |= CACHE_NEW_CLIP_UNIT;
118 }
119
120 const struct brw_tracked_state brw_clip_unit = {
121    .dirty = {
122       .mesa  = _NEW_TRANSFORM,
123       .brw   = (BRW_NEW_BATCH |
124                 BRW_NEW_PROGRAM_CACHE |
125                 BRW_NEW_CURBE_OFFSETS |
126                 BRW_NEW_URB_FENCE),
127       .cache = CACHE_NEW_CLIP_PROG
128    },
129    .prepare = brw_prepare_clip_unit,
130 };