0ae79598554165c57ca4f431f04973d09dde8a81
[profile/ivi/mesa.git] / src / gallium / drivers / r600 / r600.h
1 /*
2  * Copyright 2010 Jerome Glisse <glisse@freedesktop.org>
3  *
4  * Permission is hereby granted, free of charge, to any person obtaining a
5  * copy of this software and associated documentation files (the "Software"),
6  * to deal in the Software without restriction, including without limitation
7  * on the rights to use, copy, modify, merge, publish, distribute, sub
8  * license, and/or sell copies of the Software, and to permit persons to whom
9  * the Software is furnished to do so, subject to the following conditions:
10  *
11  * The above copyright notice and this permission notice (including the next
12  * paragraph) shall be included in all copies or substantial portions of the
13  * Software.
14  *
15  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
16  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
17  * FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT. IN NO EVENT SHALL
18  * THE AUTHOR(S) AND/OR THEIR SUPPLIERS BE LIABLE FOR ANY CLAIM,
19  * DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR
20  * OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE
21  * USE OR OTHER DEALINGS IN THE SOFTWARE.
22  *
23  * Authors:
24  *      Jerome Glisse
25  */
26 #ifndef R600_H
27 #define R600_H
28
29 #include "../../winsys/radeon/drm/radeon_winsys.h"
30 #include "util/u_double_list.h"
31 #include "util/u_transfer.h"
32
33 #define R600_ERR(fmt, args...) \
34         fprintf(stderr, "EE %s:%d %s - "fmt, __FILE__, __LINE__, __func__, ##args)
35
36 struct winsys_handle;
37
38 enum radeon_family {
39         CHIP_UNKNOWN,
40         CHIP_R600,
41         CHIP_RV610,
42         CHIP_RV630,
43         CHIP_RV670,
44         CHIP_RV620,
45         CHIP_RV635,
46         CHIP_RS780,
47         CHIP_RS880,
48         CHIP_RV770,
49         CHIP_RV730,
50         CHIP_RV710,
51         CHIP_RV740,
52         CHIP_CEDAR,
53         CHIP_REDWOOD,
54         CHIP_JUNIPER,
55         CHIP_CYPRESS,
56         CHIP_HEMLOCK,
57         CHIP_PALM,
58         CHIP_SUMO,
59         CHIP_SUMO2,
60         CHIP_BARTS,
61         CHIP_TURKS,
62         CHIP_CAICOS,
63         CHIP_CAYMAN,
64         CHIP_ARUBA,
65         CHIP_LAST,
66 };
67
68 enum chip_class {
69         R600,
70         R700,
71         EVERGREEN,
72         CAYMAN,
73 };
74
75 struct r600_tiling_info {
76         unsigned num_channels;
77         unsigned num_banks;
78         unsigned group_bytes;
79 };
80
81 struct r600_resource {
82         struct u_resource               b;
83
84         /* Winsys objects. */
85         struct pb_buffer                *buf;
86         struct radeon_winsys_cs_handle  *cs_buf;
87
88         /* Resource state. */
89         unsigned                        domains;
90 };
91
92 #define R600_BLOCK_MAX_BO               32
93 #define R600_BLOCK_MAX_REG              128
94
95 /* each range covers 9 bits of dword space = 512 dwords = 2k bytes */
96 /* there is a block entry for each register so 512 blocks */
97 /* we have no registers to read/write below 0x8000 (0x2000 in dw space) */
98 /* we use some fake offsets at 0x40000 to do evergreen sampler borders so take 0x42000 as a max bound*/
99 #define RANGE_OFFSET_START 0x8000
100 #define HASH_SHIFT 9
101 #define NUM_RANGES (0x42000 - RANGE_OFFSET_START) / (4 << HASH_SHIFT) /* 128 << 9 = 64k */
102
103 #define CTX_RANGE_ID(offset) ((((offset - RANGE_OFFSET_START) >> 2) >> HASH_SHIFT) & 255)
104 #define CTX_BLOCK_ID(offset) (((offset - RANGE_OFFSET_START) >> 2) & ((1 << HASH_SHIFT) - 1))
105
106 struct r600_pipe_reg {
107         uint32_t                        value;
108         struct r600_block               *block;
109         struct r600_resource            *bo;
110         enum radeon_bo_usage            bo_usage;
111         uint32_t                        id;
112 };
113
114 struct r600_pipe_state {
115         unsigned                        id;
116         unsigned                        nregs;
117         struct r600_pipe_reg            regs[R600_BLOCK_MAX_REG];
118 };
119
120 struct r600_pipe_resource_state {
121         unsigned                        id;
122         uint32_t                        val[8];
123         struct r600_resource            *bo[2];
124         enum radeon_bo_usage            bo_usage[2];
125 };
126
127 #define R600_BLOCK_STATUS_ENABLED       (1 << 0)
128 #define R600_BLOCK_STATUS_DIRTY         (1 << 1)
129 #define R600_BLOCK_STATUS_RESOURCE_DIRTY        (1 << 2)
130
131 struct r600_block_reloc {
132         struct r600_resource    *bo;
133         enum radeon_bo_usage    bo_usage;
134         unsigned                bo_pm4_index;
135 };
136
137 struct r600_block {
138         struct list_head        list;
139         struct list_head        enable_list;
140         unsigned                status;
141         unsigned                flags;
142         unsigned                start_offset;
143         unsigned                pm4_ndwords;
144         unsigned                nbo;
145         uint16_t                nreg;
146         uint16_t                nreg_dirty;
147         uint32_t                *reg;
148         uint32_t                pm4[R600_BLOCK_MAX_REG];
149         unsigned                pm4_bo_index[R600_BLOCK_MAX_REG];
150         struct r600_block_reloc reloc[R600_BLOCK_MAX_BO];
151 };
152
153 struct r600_range {
154         struct r600_block       **blocks;
155 };
156
157 struct r600_query_buffer {
158         /* The buffer where query results are stored. */
159         struct r600_resource                    *buf;
160         /* Offset of the next free result after current query data */
161         unsigned                                results_end;
162         /* If a query buffer is full, a new buffer is created and the old one
163          * is put in here. When we calculate the result, we sum up the samples
164          * from all buffers. */
165         struct r600_query_buffer                *previous;
166 };
167
168 struct r600_query {
169         /* The query buffer and how many results are in it. */
170         struct r600_query_buffer                buffer;
171         /* The type of query */
172         unsigned                                type;
173         /* Size of the result in memory for both begin_query and end_query,
174          * this can be one or two numbers, or it could even be a size of a structure. */
175         unsigned                                result_size;
176         /* The number of dwords for begin_query or end_query. */
177         unsigned                                num_cs_dw;
178         /* linked list of queries */
179         struct list_head                        list;
180 };
181
182 struct r600_so_target {
183         struct pipe_stream_output_target b;
184
185         /* The buffer where BUFFER_FILLED_SIZE is stored. */
186         struct r600_resource    *filled_size;
187         unsigned                stride_in_dw;
188         unsigned                so_index;
189 };
190
191 #define R600_CONTEXT_DRAW_PENDING       (1 << 0)
192 #define R600_CONTEXT_DST_CACHES_DIRTY   (1 << 1)
193
194 struct r600_context;
195 struct r600_screen;
196
197 void r600_get_backend_mask(struct r600_context *ctx);
198 int r600_context_init(struct r600_context *ctx);
199 void r600_context_fini(struct r600_context *ctx);
200 void r600_context_pipe_state_emit(struct r600_context *ctx, struct r600_pipe_state *state, unsigned pkt_flags);
201 void r600_context_pipe_state_set(struct r600_context *ctx, struct r600_pipe_state *state);
202 void r600_context_pipe_state_set_ps_resource(struct r600_context *ctx, struct r600_pipe_resource_state *state, unsigned rid);
203 void r600_context_pipe_state_set_vs_resource(struct r600_context *ctx, struct r600_pipe_resource_state *state, unsigned rid);
204 void r600_context_pipe_state_set_ps_sampler(struct r600_context *ctx, struct r600_pipe_state *state, unsigned id);
205 void r600_context_pipe_state_set_vs_sampler(struct r600_context *ctx, struct r600_pipe_state *state, unsigned id);
206 void r600_context_flush(struct r600_context *ctx, unsigned flags);
207
208 void r600_context_emit_fence(struct r600_context *ctx, struct r600_resource *fence,
209                              unsigned offset, unsigned value);
210 void r600_inval_shader_cache(struct r600_context *ctx);
211 void r600_inval_texture_cache(struct r600_context *ctx);
212 void r600_inval_vertex_cache(struct r600_context *ctx);
213 void r600_flush_framebuffer(struct r600_context *ctx, bool flush_now);
214
215 void r600_context_streamout_begin(struct r600_context *ctx);
216 void r600_context_streamout_end(struct r600_context *ctx);
217 void r600_context_draw_opaque_count(struct r600_context *ctx, struct r600_so_target *t);
218 void r600_need_cs_space(struct r600_context *ctx, unsigned num_dw, boolean count_draw_in);
219 void r600_context_block_emit_dirty(struct r600_context *ctx, struct r600_block *block, unsigned pkt_flags);
220 void r600_context_block_resource_emit_dirty(struct r600_context *ctx, struct r600_block *block);
221
222 int evergreen_context_init(struct r600_context *ctx);
223 void evergreen_context_pipe_state_set_ps_sampler(struct r600_context *ctx, struct r600_pipe_state *state, unsigned id);
224 void evergreen_context_pipe_state_set_vs_sampler(struct r600_context *ctx, struct r600_pipe_state *state, unsigned id);
225
226 void _r600_pipe_state_add_reg_bo(struct r600_context *ctx,
227                                  struct r600_pipe_state *state,
228                                  uint32_t offset, uint32_t value,
229                                  uint32_t range_id, uint32_t block_id,
230                                  struct r600_resource *bo,
231                                  enum radeon_bo_usage usage);
232
233 void _r600_pipe_state_add_reg(struct r600_context *ctx,
234                               struct r600_pipe_state *state,
235                               uint32_t offset, uint32_t value,
236                               uint32_t range_id, uint32_t block_id);
237
238 void r600_pipe_state_add_reg_noblock(struct r600_pipe_state *state,
239                                      uint32_t offset, uint32_t value,
240                                      struct r600_resource *bo,
241                                      enum radeon_bo_usage usage);
242
243 #define r600_pipe_state_add_reg_bo(state, offset, value, bo, usage) _r600_pipe_state_add_reg_bo(rctx, state, offset, value, CTX_RANGE_ID(offset), CTX_BLOCK_ID(offset), bo, usage)
244 #define r600_pipe_state_add_reg(state, offset, value) _r600_pipe_state_add_reg(rctx, state, offset, value, CTX_RANGE_ID(offset), CTX_BLOCK_ID(offset))
245
246 static inline void r600_pipe_state_mod_reg(struct r600_pipe_state *state,
247                                            uint32_t value)
248 {
249         state->regs[state->nregs].value = value;
250         state->nregs++;
251 }
252
253 #endif