Tizen 2.0 Release
[profile/ivi/osmesa.git] / src / gallium / drivers / i965 / brw_wm_iz.c
1 /*
2  Copyright (C) Intel Corp.  2006.  All Rights Reserved.
3  Intel funded Tungsten Graphics (http://www.tungstengraphics.com) to
4  develop this 3D driver.
5  
6  Permission is hereby granted, free of charge, to any person obtaining
7  a copy of this software and associated documentation files (the
8  "Software"), to deal in the Software without restriction, including
9  without limitation the rights to use, copy, modify, merge, publish,
10  distribute, sublicense, and/or sell copies of the Software, and to
11  permit persons to whom the Software is furnished to do so, subject to
12  the following conditions:
13  
14  The above copyright notice and this permission notice (including the
15  next paragraph) shall be included in all copies or substantial
16  portions of the Software.
17  
18  THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
19  EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
20  MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.
21  IN NO EVENT SHALL THE COPYRIGHT OWNER(S) AND/OR ITS SUPPLIERS BE
22  LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION
23  OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION
24  WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
25  
26  **********************************************************************/
27  /*
28   * Authors:
29   *   Keith Whitwell <keith@tungstengraphics.com>
30   */
31                 
32
33 #include "brw_wm.h"
34
35
36 #undef P                        /* prompted depth */
37 #undef C                        /* computed */
38 #undef N                        /* non-promoted? */
39
40 #define P 0
41 #define C 1
42 #define N 2
43
44 const struct {
45    GLuint mode:2;
46    GLuint sd_present:1;
47    GLuint sd_to_rt:1;
48    GLuint dd_present:1;
49    GLuint ds_present:1;
50 } wm_iz_table[IZ_BIT_MAX] =
51 {
52  { P, 0, 0, 0, 0 }, 
53  { P, 0, 0, 0, 0 }, 
54  { P, 0, 0, 0, 0 }, 
55  { P, 0, 0, 0, 0 }, 
56  { P, 0, 0, 0, 0 }, 
57  { N, 1, 1, 0, 0 }, 
58  { N, 0, 1, 0, 0 }, 
59  { N, 0, 1, 0, 0 }, 
60  { P, 0, 0, 0, 0 }, 
61  { P, 0, 0, 0, 0 }, 
62  { C, 0, 1, 1, 0 }, 
63  { C, 0, 1, 1, 0 }, 
64  { P, 0, 0, 0, 0 }, 
65  { N, 1, 1, 0, 0 }, 
66  { C, 0, 1, 1, 0 }, 
67  { C, 0, 1, 1, 0 }, 
68  { P, 0, 0, 0, 0 }, 
69  { P, 0, 0, 0, 0 }, 
70  { P, 0, 0, 0, 0 }, 
71  { P, 0, 0, 0, 0 }, 
72  { P, 0, 0, 0, 0 }, 
73  { N, 1, 1, 0, 0 }, 
74  { N, 0, 1, 0, 0 }, 
75  { N, 0, 1, 0, 0 }, 
76  { P, 0, 0, 0, 0 }, 
77  { P, 0, 0, 0, 0 }, 
78  { C, 0, 1, 1, 0 }, 
79  { C, 0, 1, 1, 0 }, 
80  { P, 0, 0, 0, 0 }, 
81  { N, 1, 1, 0, 0 }, 
82  { C, 0, 1, 1, 0 }, 
83  { C, 0, 1, 1, 0 }, 
84  { P, 0, 0, 0, 0 }, 
85  { P, 0, 0, 0, 0 }, 
86  { P, 0, 0, 0, 0 }, 
87  { P, 0, 0, 0, 0 }, 
88  { P, 0, 0, 0, 0 }, 
89  { N, 1, 1, 0, 1 }, 
90  { N, 0, 1, 0, 1 }, 
91  { N, 0, 1, 0, 1 }, 
92  { P, 0, 0, 0, 0 }, 
93  { P, 0, 0, 0, 0 }, 
94  { C, 0, 1, 1, 1 }, 
95  { C, 0, 1, 1, 1 }, 
96  { P, 0, 0, 0, 0 }, 
97  { N, 1, 1, 0, 1 }, 
98  { C, 0, 1, 1, 1 }, 
99  { C, 0, 1, 1, 1 }, 
100  { P, 0, 0, 0, 0 }, 
101  { C, 0, 0, 0, 1 }, 
102  { P, 0, 0, 0, 0 }, 
103  { C, 0, 1, 0, 1 }, 
104  { P, 0, 0, 0, 0 }, 
105  { C, 1, 1, 0, 1 }, 
106  { C, 0, 1, 0, 1 }, 
107  { C, 0, 1, 0, 1 }, 
108  { P, 0, 0, 0, 0 }, 
109  { C, 1, 1, 1, 1 }, 
110  { C, 0, 1, 1, 1 }, 
111  { C, 0, 1, 1, 1 }, 
112  { P, 0, 0, 0, 0 }, 
113  { C, 1, 1, 1, 1 }, 
114  { C, 0, 1, 1, 1 }, 
115  { C, 0, 1, 1, 1 } 
116 };
117
118 /**
119  * \param line_aa  AA_NEVER, AA_ALWAYS or AA_SOMETIMES
120  * \param lookup  bitmask of IZ_* flags
121  */
122 void brw_wm_lookup_iz( GLuint line_aa,
123                        GLuint lookup,
124                        GLboolean ps_uses_depth,
125                        struct brw_wm_prog_key *key )
126 {
127    GLuint reg = 2;
128
129    assert (lookup < IZ_BIT_MAX);
130       
131    if (lookup & IZ_PS_COMPUTES_DEPTH_BIT)
132       key->computes_depth = 1;
133
134    if (wm_iz_table[lookup].sd_present || ps_uses_depth) {
135       key->source_depth_reg = reg;
136       reg += 2;
137    }
138
139    if (wm_iz_table[lookup].sd_to_rt)
140       key->source_depth_to_render_target = 1;
141
142    if (wm_iz_table[lookup].ds_present || line_aa != AA_NEVER) {
143       key->aa_dest_stencil_reg = reg;
144       key->runtime_check_aads_emit = (!wm_iz_table[lookup].ds_present &&
145                                       line_aa == AA_SOMETIMES);
146       reg++;
147    }
148
149    if (wm_iz_table[lookup].dd_present) {
150       key->dest_depth_reg = reg;
151       reg+=2;
152    }
153
154    key->nr_depth_regs = (reg+1)/2;
155 }
156