sim: bfin: import testsuite
[external/binutils.git] / sim / testsuite / sim / bfin / c_seq_dec_raise_pushpop.S
1 //Original:/proj/frio/dv/testcases/core/c_seq_dec_raise_pushpop/c_seq_dec_raise_pushpop.dsp
2 // Spec Reference: sequencer stage DEC (raise + pushpopmultiple)
3 # mach: bfin
4 # sim: --environment operating
5
6 #include "test.h"
7 .include "testutils.inc"
8 start
9
10 include(std.inc)
11 include(selfcheck.inc)
12 include(gen_int.inc)
13 INIT_R_REGS(0);
14 INIT_P_REGS(0);
15 INIT_I_REGS(0);     // initialize the dsp address regs
16 INIT_M_REGS(0);
17 INIT_L_REGS(0);
18 INIT_B_REGS(0);
19 //CHECK_INIT(p5, 0xe0000000);
20 include(symtable.inc)
21 CHECK_INIT_DEF(p5);
22
23 #ifndef STACKSIZE
24 #define STACKSIZE 0x10
25 #endif
26 #ifndef EVT
27 #define EVT  0xFFE02000
28 #endif
29 #ifndef EVT15
30 #define EVT15  0xFFE0203C
31 #endif
32 #ifndef EVT_OVERRIDE
33 #define EVT_OVERRIDE 0xFFE02100
34 #endif
35 #ifndef ITABLE
36 #define ITABLE DATA_ADDR_1
37 #endif
38
39 GEN_INT_INIT(ITABLE) // set location for interrupt table
40
41 //
42 // Reset/Bootstrap Code
43 //   (Here we should set the processor operating modes, initialize registers,
44 //
45
46 BOOT:
47
48                               // in reset mode now
49 LD32_LABEL(sp, KSTACK);   // setup the stack pointer
50 FP = SP;        // and frame pointer
51
52 LD32(p0, EVT);      // Setup Event Vectors and Handlers
53 LD32_LABEL(r0, EHANDLE);  // Emulation Handler (Int0)
54     [ P0 ++ ] = R0;
55
56 LD32_LABEL(r0, RHANDLE);  // Reset Handler (Int1)
57     [ P0 ++ ] = R0;
58
59 LD32_LABEL(r0, NHANDLE);  // NMI Handler (Int2)
60     [ P0 ++ ] = R0;
61
62 LD32_LABEL(r0, XHANDLE);  // Exception Handler (Int3)
63     [ P0 ++ ] = R0;
64
65     [ P0 ++ ] = R0;        // IVT4 not used
66
67 LD32_LABEL(r0, HWHANDLE); // HW Error Handler (Int5)
68     [ P0 ++ ] = R0;
69
70 LD32_LABEL(r0, THANDLE);  // Timer Handler (Int6)
71     [ P0 ++ ] = R0;
72
73 LD32_LABEL(r0, I7HANDLE); // IVG7 Handler
74     [ P0 ++ ] = R0;
75
76 LD32_LABEL(r0, I8HANDLE); // IVG8 Handler
77     [ P0 ++ ] = R0;
78
79 LD32_LABEL(r0, I9HANDLE); // IVG9 Handler
80     [ P0 ++ ] = R0;
81
82 LD32_LABEL(r0, I10HANDLE);// IVG10 Handler
83     [ P0 ++ ] = R0;
84
85 LD32_LABEL(r0, I11HANDLE);// IVG11 Handler
86     [ P0 ++ ] = R0;
87
88 LD32_LABEL(r0, I12HANDLE);// IVG12 Handler
89     [ P0 ++ ] = R0;
90
91 LD32_LABEL(r0, I13HANDLE);// IVG13 Handler
92     [ P0 ++ ] = R0;
93
94 LD32_LABEL(r0, I14HANDLE);// IVG14 Handler
95     [ P0 ++ ] = R0;
96
97 LD32_LABEL(r0, I15HANDLE);// IVG15 Handler
98     [ P0 ++ ] = R0;
99
100 LD32(p0, EVT_OVERRIDE);
101     R0 = 0;
102     [ P0 ++ ] = R0;
103     R0 = -1;     // Change this to mask interrupts (*)
104     [ P0 ] = R0;   // IMASK
105 CSYNC;
106
107 DUMMY:
108
109     R0 = 0 (Z);
110
111 LT0 = r0;       // set loop counters to something deterministic
112 LB0 = r0;
113 LC0 = r0;
114 LT1 = r0;
115 LB1 = r0;
116 LC1 = r0;
117
118 ASTAT = r0;     // reset other internal regs
119
120 // The following code sets up the test for running in USER mode
121
122 LD32_LABEL(r0, STARTUSER);// One gets to user mode by doing a
123                         // ReturnFromInterrupt (RTI)
124 RETI = r0;      // We need to load the return address
125
126 // Comment the following line for a USER Mode test
127
128 JUMP    STARTSUP;   // jump to code start for SUPERVISOR mode
129
130 RTI;
131
132 STARTSUP:
133 LD32_LABEL(p1, BEGIN);
134
135 LD32(p0, EVT15);
136     [ P0 ] = P1;   // IVG15 (General) handler (Int 15) load with start
137
138 RAISE 15;   // after we RTI, INT 15 should be taken,& return to BEGIN in
139                 // SUPERVISOR MODE & go to different RAISE in supervisor mode
140                 // until the end of the test.
141
142 NOP;    // Workaround for Bug 217
143 RTI;
144
145 //
146 // The Main Program
147 //
148 STARTUSER:
149 LD32_LABEL(sp, USTACK);   // setup the stack pointer
150 FP = SP;            // set frame pointer
151 JUMP BEGIN;
152
153 //*********************************************************************
154
155 BEGIN:
156
157                 // COMMENT the following line for USER MODE tests
158     [ -- SP ] = RETI;  // enable interrupts in supervisor mode
159
160                 // **** YOUR CODE GOES HERE ****
161
162
163
164     // PUT YOUR TEST HERE!
165 // PUSH
166         R0 = 0x01;
167         R1 = 0x02;
168         R2 = 0x03;
169         R3 = 0x04;
170         R4 = 0x05;
171         R5 = 0x06;
172         R6 = 0x07;
173         R7 = 0x08;
174
175 RAISE 2;    // RTN
176         [ -- SP ] = ( R7:0 );
177         R1 = 0x12;
178         R2 = 0x13;
179         R3 = 0x14;
180         R4 = 0x15;
181         R5 = 0x16;
182         R6 = 0x17;
183         R7 = 0x18;
184
185 RAISE 5;    // RTI
186         [ -- SP ] = ( R7:1 );
187
188         R2 = 0x23;
189         R3 = 0x24;
190         R4 = 0x25;
191         R5 = 0x26;
192         R6 = 0x27;
193         R7 = 0x28;
194
195 RAISE 6;    // RTI
196         [ -- SP ] = ( R7:2 );
197 // POP
198         R0 = 0x00;
199         R1 = 0x00;
200         R2 = 0x00;
201         R3 = 0x00;
202         R4 = 0x00;
203         R5 = 0x00;
204         R6 = 0x00;
205         R7 = 0x00;
206
207 RAISE 7;    // RTI
208         ( R7:2 ) = [ SP ++ ];
209
210
211
212 CHECKREG(r0, 0x00000000);
213 CHECKREG(r1, 0x00000000);
214 CHECKREG(r2, 0x00000023);
215 CHECKREG(r3, 0x00000024);
216 CHECKREG(r4, 0x00000025);
217 CHECKREG(r5, 0x00000026);
218 CHECKREG(r6, 0x00000027);
219 CHECKREG(r7, 0x00000028);
220
221 RAISE 8;    // RTI
222         ( R7:1 ) = [ SP ++ ];
223 CHECKREG(r0, 0x00000000);
224 CHECKREG(r1, 0x00000012);
225 CHECKREG(r2, 0x00000013);
226 CHECKREG(r3, 0x00000014);
227 CHECKREG(r4, 0x00000015);
228 CHECKREG(r5, 0x00000016);
229 CHECKREG(r6, 0x00000017);
230 CHECKREG(r7, 0x00000018);
231
232 RAISE 9;    // RTI
233         ( R7:0 ) = [ SP ++ ];
234
235 CHECKREG(r0, 0x00000001);
236 CHECKREG(r1, 0x00000002);
237 CHECKREG(r2, 0x00000003);
238 CHECKREG(r3, 0x00000004);
239 CHECKREG(r4, 0x00000005);
240 CHECKREG(r5, 0x00000006);
241 CHECKREG(r6, 0x00000007);
242 CHECKREG(r7, 0x00000008);
243 R0 = I0;
244 R1 = I1;
245 R2 = I2;
246 R3 = I3;
247 CHECKREG(r0, 0x00000006);
248 CHECKREG(r1, 0x00000002);
249 CHECKREG(r2, 0x00000002);
250 CHECKREG(r3, 0x00000002);
251
252
253 END:
254 dbg_pass;            // End the test
255
256 //*********************************************************************
257
258 //
259 // Handlers for Events
260 //
261
262 EHANDLE:            // Emulation Handler 0
263 RTE;
264
265 RHANDLE:            // Reset Handler 1
266 RTI;
267
268 NHANDLE:            // NMI Handler 2
269     I0 += 2;
270 RTN;
271
272 XHANDLE:            // Exception Handler 3
273     R1 = 3;
274 RTX;
275
276 HWHANDLE:           // HW Error Handler 5
277     I1 += 2;
278 RTI;
279
280 THANDLE:            // Timer Handler 6
281     I2 += 2;
282 RTI;
283
284 I7HANDLE:           // IVG 7 Handler
285     I3 += 2;
286 RTI;
287
288 I8HANDLE:           // IVG 8 Handler
289     I0 += 2;
290 RTI;
291
292 I9HANDLE:           // IVG 9 Handler
293     I0 += 2;
294 RTI;
295
296 I10HANDLE:          // IVG 10 Handler
297     R7 = 10;
298 RTI;
299
300 I11HANDLE:          // IVG 11 Handler
301     I0 = R0;
302     I1 = R1;
303     I2 = R2;
304     I3 = R3;
305     M0 = R4;
306     R0 = 11;
307 RTI;
308
309 I12HANDLE:          // IVG 12 Handler
310     R1 = 12;
311 RTI;
312
313 I13HANDLE:          // IVG 13 Handler
314     R2 = 13;
315 RTI;
316
317 I14HANDLE:          // IVG 14 Handler
318     R3 = 14;
319 RTI;
320
321 I15HANDLE:          // IVG 15 Handler
322     R4 = 15;
323 RTI;
324
325 NOP;NOP;NOP;NOP;NOP;NOP;NOP; // needed for icache bug
326
327 //
328 // Data Segment
329 //
330
331 .data
332 DATA:
333     .space (0x10);
334
335 // Stack Segments (Both Kernel and User)
336
337     .space (STACKSIZE);
338 KSTACK:
339
340     .space (STACKSIZE);
341 USTACK: