tizen 2.4 release
[external/binutils.git] / sim / testsuite / sim / bfin / c_dsp32mult_dr_iu.s
1 //Original:/testcases/core/c_dsp32mult_dr_iu/c_dsp32mult_dr_iu.dsp
2 // Spec Reference: dsp32mult single dr iu
3 # mach: bfin
4
5 .include "testutils.inc"
6         start
7
8 imm32 r0, 0x00010002;
9 imm32 r1, 0x00023004;
10 imm32 r2, 0x03843725;
11 imm32 r3, 0x00084027;
12 imm32 r4, 0x00ab5d29;
13 imm32 r5, 0x00ac682b;
14 imm32 r6, 0x000c708d;
15 imm32 r7, 0x02462028;
16 R4.H = R0.L * R0.L, R4.L = R0.L * R0.L (IU);
17 R5.H = R0.L * R1.L, R5.L = R0.L * R1.H (IU);
18 R6.H = R1.L * R0.L, R6.L = R1.H * R0.L (IU);
19 R7.H = R1.L * R1.L, R7.L = R1.H * R1.H (IU);
20 R0.H = R0.L * R0.L, R0.L = R0.L * R0.L (IU);
21 R1.H = R0.L * R1.L, R1.L = R0.L * R1.H (IU);
22 R2.H = R1.L * R0.L, R2.L = R1.H * R0.L (IU);
23 R3.H = R1.L * R1.L, R3.L = R1.H * R1.H (IU);
24 CHECKREG r0, 0x00040004;
25 CHECKREG r1, 0xC0100008;
26 CHECKREG r2, 0x0020FFFF;
27 CHECKREG r3, 0x0040FFFF;
28 CHECKREG r4, 0x00040004;
29 CHECKREG r5, 0x60080004;
30 CHECKREG r6, 0x60080004;
31 CHECKREG r7, 0xFFFF0004;
32
33 imm32 r0, 0x00230635;
34 imm32 r1, 0x00995137;
35 imm32 r2, 0x00240735;
36 imm32 r3, 0x00060037;
37 imm32 r4, 0x009b0239;
38 imm32 r5, 0x00a9933b;
39 imm32 r6, 0x000c093d;
40 imm32 r7, 0x12407093;
41 R4.H = R2.L * R2.H, R4.L = R2.H * R2.L (IU);
42 R5.H = R2.L * R3.H, R5.L = R2.H * R3.H (IU);
43 R6.H = R3.L * R2.L, R6.L = R3.L * R2.H (IU);
44 R7.H = R3.L * R3.H, R7.L = R3.L * R3.H (IU);
45 R2.H = R2.L * R2.H, R2.L = R2.H * R2.L (IU);
46 R3.H = R2.L * R3.H, R3.L = R2.H * R3.H (IU);
47 R0.H = R3.L * R2.H, R0.L = R3.L * R2.L (IU);
48 R1.H = R3.L * R3.H, R1.L = R3.L * R3.H (IU);
49 CHECKREG r0, 0xFFFFFFFF;
50 CHECKREG r1, 0xFFFFFFFF;
51 CHECKREG r2, 0xFFFFFFFF;
52 CHECKREG r3, 0xFFFFFFFF;
53 CHECKREG r4, 0xFFFFFFFF;
54 CHECKREG r5, 0x2B3E00D8;
55 CHECKREG r6, 0xFFFF07BC;
56 CHECKREG r7, 0x014A014A;
57
58 imm32 r0, 0x09235655;
59 imm32 r1, 0x09ba5157;
60 imm32 r2, 0x03246755;
61 imm32 r3, 0x0a060055;
62 imm32 r4, 0x00ab6509;
63 imm32 r5, 0x00ac7f5b;
64 imm32 r6, 0x000a005d;
65 imm32 r7, 0x0246405f;
66 R0.H = R4.H * R4.L, R0.L = R4.L * R4.L (IU);
67 R1.H = R4.H * R5.L, R1.L = R4.L * R5.H (IU);
68 R2.H = R5.H * R4.L, R2.L = R5.H * R4.L (IU);
69 R3.H = R5.L * R5.L, R3.L = R5.H * R5.H (IU);
70 R4.H = R4.H * R4.L, R4.L = R4.L * R4.L (IU);
71 R5.H = R4.H * R5.L, R5.L = R4.L * R5.L (IU);
72 R6.H = R5.L * R4.L, R6.L = R5.H * R4.L (IU);
73 R7.H = R5.H * R5.L, R7.L = R5.H * R5.H (IU);
74 CHECKREG r0, 0xFFFFFFFF;
75 CHECKREG r1, 0xFFFFFFFF;
76 CHECKREG r2, 0xFFFFFFFF;
77 CHECKREG r3, 0xFFFF7390;
78 CHECKREG r4, 0xFFFFFFFF;
79 CHECKREG r5, 0xFFFFFFFF;
80 CHECKREG r6, 0xFFFFFFFF;
81 CHECKREG r7, 0xFFFFFFFF;
82
83 imm32 r0, 0x00230666;
84 imm32 r1, 0x00ba0166;
85 imm32 r2, 0x00240766;
86 imm32 r3, 0x00060066;
87 imm32 r4, 0x03ab0d69;
88 imm32 r5, 0x10ec3f6b;
89 imm32 r6, 0x000e206d;
90 imm32 r7, 0x00460e6f;
91 // test the unsigned U=1
92 R0.H = R6.H * R6.H, R0.L = R6.L * R6.L (IU);
93 R1.H = R6.H * R7.H, R1.L = R6.L * R7.H (IU);
94 R2.H = R7.H * R6.H, R2.L = R7.H * R6.L (IU);
95 R3.H = R7.H * R7.H, R3.L = R7.H * R7.H (IU);
96 R6.H = R6.H * R6.H, R6.L = R6.L * R6.L (IU);
97 R7.H = R6.H * R7.H, R7.L = R6.L * R7.H (IU);
98 R4.H = R7.H * R6.H, R4.L = R7.H * R6.L (IU);
99 R5.H = R7.H * R7.H, R5.L = R7.H * R7.H (IU);
100 CHECKREG r0, 0x00C4FFFF;
101 CHECKREG r1, 0x03D4FFFF;
102 CHECKREG r2, 0x03D4FFFF;
103 CHECKREG r3, 0x13241324;
104 CHECKREG r4, 0xFFFFFFFF;
105 CHECKREG r5, 0xFFFFFFFF;
106 CHECKREG r6, 0x00C4FFFF;
107 CHECKREG r7, 0x3598FFFF;
108
109 // mix order
110 imm32 r0, 0x0023a675;
111 imm32 r1, 0x00ba5127;
112 imm32 r2, 0x00c46705;
113 imm32 r3, 0x00060007;
114 imm32 r4, 0x00accd09;
115 imm32 r5, 0x00acdfdb;
116 imm32 r6, 0x000cc00d;
117 imm32 r7, 0x0246fc0f;
118 R0.H = R0.L * R7.H, R0.L = R0.H * R7.H (IU);
119 R1.H = R1.L * R6.L, R1.L = R1.L * R6.H (IU);
120 R2.H = R2.H * R5.L, R2.L = R2.H * R5.L (IU);
121 R3.H = R3.L * R4.L, R3.L = R3.L * R4.L (IU);
122 R4.H = R4.L * R3.L, R4.L = R4.L * R3.L (IU);
123 R5.H = R5.H * R2.L, R5.L = R5.H * R2.L (IU);
124 R6.H = R6.L * R1.L, R6.L = R6.L * R1.L (IU);
125 R7.H = R7.H * R0.L, R7.L = R7.H * R0.H (IU);
126 CHECKREG r0, 0xFFFF4F92;
127 CHECKREG r1, 0xFFFFFFFF;
128 CHECKREG r2, 0xFFFFFFFF;
129 CHECKREG r3, 0xFFFFFFFF;
130 CHECKREG r4, 0xFFFFFFFF;
131 CHECKREG r5, 0xFFFFFFFF;
132 CHECKREG r6, 0xFFFFFFFF;
133 CHECKREG r7, 0xFFFFFFFF;
134
135 imm32 r0, 0x00230a75;
136 imm32 r1, 0x00ba0127;
137 imm32 r2, 0x00240905;
138 imm32 r3, 0x00d60007;
139 imm32 r4, 0x00ab0d09;
140 imm32 r5, 0x00ac0ddb;
141 imm32 r6, 0x000c0d0d;
142 imm32 r7, 0x0046000f;
143 R0.H = R7.H * R0.H, R0.L = R7.H * R0.L (IU);
144 R1.H = R6.H * R1.H, R1.L = R6.L * R1.L (IU);
145 R2.H = R5.H * R2.H, R2.L = R5.H * R2.L (IU);
146 R3.H = R4.L * R3.H, R3.L = R4.H * R3.H (IU);
147 R4.H = R3.H * R4.H, R4.L = R3.H * R4.L (IU);
148 R5.H = R2.H * R5.L, R5.L = R2.L * R5.H (IU);
149 R6.H = R1.H * R6.H, R6.L = R1.H * R6.L (IU);
150 R7.H = R0.L * R7.H, R7.L = R0.H * R7.H (IU);
151 CHECKREG r0, 0x0992FFFF;
152 CHECKREG r1, 0x08B8FFFF;
153 CHECKREG r2, 0x1830FFFF;
154 CHECKREG r3, 0xFFFF8EF2;
155 CHECKREG r4, 0xFFFFFFFF;
156 CHECKREG r5, 0xFFFFFFFF;
157 CHECKREG r6, 0x68A0FFFF;
158 CHECKREG r7, 0xFFFFFFFF;
159
160 imm32 r0, 0x0b230675;
161 imm32 r1, 0x00ba0127;
162 imm32 r2, 0x03f40705;
163 imm32 r3, 0x000f0007;
164 imm32 r4, 0x00ab0d09;
165 imm32 r5, 0x10ac0fdb;
166 imm32 r6, 0x000c00fd;
167 imm32 r7, 0x1246000f;
168 R2.H = R0.L * R6.L, R2.L = R0.L * R6.H (IU);
169 R3.H = R1.H * R7.H, R3.L = R1.H * R7.L (IU);
170 R0.H = R2.L * R0.L, R0.L = R2.H * R0.H (IU);
171 R1.H = R3.L * R1.L, R1.L = R3.H * R1.H (IU);
172 R4.H = R4.L * R2.L, R4.L = R4.H * R2.H (IU);
173 R5.H = R5.L * R3.H, R5.L = R5.H * R3.L (IU);
174 R6.H = R6.H * R4.L, R6.L = R6.L * R4.H (IU);
175 R7.H = R7.L * R5.L, R7.L = R7.H * R5.H (IU);
176 CHECKREG r0, 0xFFFFFFFF;
177 CHECKREG r1, 0xFFFFFFFF;
178 CHECKREG r2, 0xFFFF4D7C;
179 CHECKREG r3, 0xFFFF0AE6;
180 CHECKREG r4, 0xFFFFFFFF;
181 CHECKREG r5, 0xFFFFFFFF;
182 CHECKREG r6, 0xFFFFFFFF;
183 CHECKREG r7, 0xFFFFFFFF;
184
185 imm32 r0, 0x002d0675;
186 imm32 r1, 0x001a0027;
187 imm32 r2, 0x00240005;
188 imm32 r3, 0x000600d7;
189 imm32 r4, 0x008b0d09;
190 imm32 r5, 0x00a0000b;
191 imm32 r6, 0x000c000d;
192 imm32 r7, 0x0006060f;
193 R3.H = R0.L * R2.L, R3.L = R0.L * R2.H (IU);
194 R4.H = R1.H * R3.L, R4.L = R1.H * R3.H (IU);
195 R5.H = R2.L * R4.L, R5.L = R2.L * R4.H (IU);
196 R6.H = R3.L * R5.H, R6.L = R3.L * R5.L (IU);
197 R0.H = R4.H * R6.L, R0.L = R4.H * R6.L (IU);
198 R1.H = R5.L * R7.H, R1.L = R5.H * R7.L (IU);
199 R2.H = R6.L * R0.L, R2.L = R6.L * R0.H (IU);
200 R7.H = R7.H * R1.L, R7.L = R7.L * R1.H (IU);
201 CHECKREG r0, 0xFFFFFFFF;
202 CHECKREG r1, 0xFFFFFFFF;
203 CHECKREG r2, 0xFFFFFFFF;
204 CHECKREG r3, 0x2049E874;
205 CHECKREG r4, 0xFFFFFFFF;
206 CHECKREG r5, 0xFFFFFFFF;
207 CHECKREG r6, 0xFFFFFFFF;
208 CHECKREG r7, 0xFFFFFFFF;
209
210
211
212 pass