import gdb-1999-08-30 snapshot
[external/binutils.git] / sim / testsuite / ChangeLog
1 1999-08-30  Doug Evans  <devans@casey.cygnus.com>
2
3         * sim/arm/thumb/allthumb.exp: New driver for thumb testcases.
4         * sim/arm/allinsn.exp: New driver for arm testcases.
5
6         * lib/sim-defs.exp (run_sim_test): Rename all_machs arg to
7         requested_machs, now is list of machs to run tests for.
8         Delete locals AS,ASFLAGS,LD,LDFLAGS.  Use target_assemble
9         and target_link instead.
10
11 1999-07-16  Ben Elliston  <bje@cygnus.com>
12
13         * sim/arm/misaligned1.ms: New test case.
14         * sim/arm/misaligned2.ms: Likewise.
15         * sim/arm/misaligned3.ms: Likewise.
16
17 1999-07-16  Ben Elliston  <bje@cygnus.com>
18
19         * sim/arm/misc.exp: Enable basic tests.
20
21 1999-04-21  Doug Evans  <devans@casey.cygnus.com>
22
23         * sim/m32r/nop.cgs: Add missing nop insn.
24
25 Mon Mar 22 13:28:56 1999  Dave Brolley  <brolley@cygnus.com>
26
27         * sim/fr30/stb.cgs: Correct for unaligned access.
28         * sim/fr30/sth.cgs: Correct for unaligned access.
29         * sim/fr30/ldub.cgs: Fix typo: lduh->ldub. Correct
30         for unaligned access.
31         * sim/fr30/and.cgs: Test unaligned access.
32
33 Fri Feb  5 12:41:11 1999  Doug Evans  <devans@canuck.cygnus.com>
34
35         * lib/sim-defs.exp (sim_run): Print simulator arguments log message.
36
37 1999-01-05  Doug Evans  <devans@casey.cygnus.com>
38
39         * lib/sim-defs.exp (run_sim_test): New arg all_machs.
40         * sim/fr30/allinsn.exp: Update.
41         * sim/fr30/misc.exp: Update.
42         * sim/m32r/allinsn.exp: Update.
43         * sim/m32r/misc.exp: Update.
44
45 Fri Dec 18 17:19:34 1998  Dave Brolley  <brolley@cygnus.com>
46
47         * sim/fr30/ldres.cgs: New testcase.
48         * sim/fr30/copld.cgs: New testcase.
49         * sim/fr30/copst.cgs: New testcase.
50         * sim/fr30/copsv.cgs: New testcase.
51         * sim/fr30/nop.cgs: New testcase.
52         * sim/fr30/andccr.cgs: New testcase.
53         * sim/fr30/orccr.cgs: New testcase.
54         * sim/fr30/addsp.cgs: New testcase.
55         * sim/fr30/stilm.cgs: New testcase.
56         * sim/fr30/extsb.cgs: New testcase.
57         * sim/fr30/extub.cgs: New testcase.
58         * sim/fr30/extsh.cgs: New testcase.
59         * sim/fr30/extuh.cgs: New testcase.
60         * sim/fr30/enter.cgs: New testcase.
61         * sim/fr30/leave.cgs: New testcase.
62         * sim/fr30/xchb.cgs: New testcase.
63         * sim/fr30/dmovb.cgs: New testcase.
64         * sim/fr30/dmov.cgs: New testcase.
65         * sim/fr30/dmovh.cgs: New testcase.
66
67 Thu Dec 17 17:18:43 1998  Dave Brolley  <brolley@cygnus.com>
68
69         * sim/fr30/testutils.inc (take_branch{_d},no_branch{_d}): New macros.
70         * sim/fr30/ret.cgs: Add tests fir ret:d.
71         * sim/fr30/inte.cgs: New testcase.
72         * sim/fr30/reti.cgs: New testcase.
73         * sim/fr30/bra.cgs: New testcase.
74         * sim/fr30/bno.cgs: New testcase.
75         * sim/fr30/beq.cgs: New testcase.
76         * sim/fr30/bne.cgs: New testcase.
77         * sim/fr30/bc.cgs: New testcase.
78         * sim/fr30/bnc.cgs: New testcase.
79         * sim/fr30/bn.cgs: New testcase.
80         * sim/fr30/bp.cgs: New testcase.
81         * sim/fr30/bv.cgs: New testcase.
82         * sim/fr30/bnv.cgs: New testcase.
83         * sim/fr30/blt.cgs: New testcase.
84         * sim/fr30/bge.cgs: New testcase.
85         * sim/fr30/ble.cgs: New testcase.
86         * sim/fr30/bgt.cgs: New testcase.
87         * sim/fr30/bls.cgs: New testcase.
88         * sim/fr30/bhi.cgs: New testcase.
89
90 Tue Dec 15 17:47:13 1998  Dave Brolley  <brolley@cygnus.com>
91
92         * sim/fr30/div.cgs (int): Add signed division scenario.
93         * sim/fr30/int.cgs (int): Complete testcase.
94         * sim/fr30/testutils.inc (_start): Initialize tbr.
95         (test_s_user,test_s_system,set_i,test_i): New macros.
96
97 1998-12-14  Doug Evans  <devans@casey.cygnus.com>
98
99         * lib/sim-defs.exp (run_sim_test): New option xerror, for expected
100         errors.  Translate \n sequences in expected output to newline char.
101         (slurp_options): Make parentheses optional.
102         (sim_run): Look for board_info sim,options.
103         * sim/fr30/hello.ms: Add trailing \n to expected output.
104         * sim/m32r/hello.ms: Ditto.
105         * sim/m32r/hw-trap.ms: Ditto.
106
107         * sim/m32r/trap.cgs: Properly align trap2_handler.
108
109         * sim/m32r/uread16.ms: New testcase.
110         * sim/m32r/uread32.ms: New testcase.
111         * sim/m32r/uwrite16.ms: New testcase.
112         * sim/m32r/uwrite32.ms: New testcase.
113
114 1998-12-14  Dave Brolley  <brolley@cygnus.com>
115
116         * sim/fr30/call.cgs: Test ret here as well.
117         * sim/fr30/ld.cgs: Remove bogus comment.
118         * sim/fr30/testutils.inc (save_rp,restore_rp): New macros.
119         * sim/fr30/div.ms: New testcase.
120         * sim/fr30/st.cgs: New testcase.
121         * sim/fr30/sth.cgs: New testcase.
122         * sim/fr30/stb.cgs: New testcase.
123         * sim/fr30/mov.cgs: New testcase.
124         * sim/fr30/jmp.cgs: New testcase.
125         * sim/fr30/ret.cgs: New testcase.
126         * sim/fr30/int.cgs: New testcase.
127
128 Thu Dec 10 18:46:25 1998  Dave Brolley  <brolley@cygnus.com>
129
130         * sim/fr30/div0s.cgs: New testcase.
131         * sim/fr30/div0u.cgs: New testcase.
132         * sim/fr30/div1.cgs: New testcase.
133         * sim/fr30/div2.cgs: New testcase.
134         * sim/fr30/div3.cgs: New testcase.
135         * sim/fr30/div4s.cgs: New testcase.
136         * sim/fr30/testutils.inc (mvi_h_dr,set_dbits,test_dbits): New Macros.
137
138 Tue Dec  8 13:16:53 1998  Dave Brolley  <brolley@cygnus.com>
139
140         * sim/fr30/testutils.inc (set_s_user): Correct Mask.
141         (set_s_system): Correct Mask.
142         * sim/fr30/ld.cgs (ld): Move previously failing test back
143         into place.
144         * sim/fr30/ldm0.cgs: New testcase.
145         * sim/fr30/ldm1.cgs: New testcase.
146         * sim/fr30/stm0.cgs: New testcase.
147         * sim/fr30/stm1.cgs: New testcase.
148
149 Thu Dec  3 14:20:03 1998  Dave Brolley  <brolley@cygnus.com>
150
151         * sim/fr30/ld.cgs: Implement more loads.
152         * sim/fr30/call.cgs: New testcase.
153         * sim/fr30/testutils.inc (testr_h_dr): New macro.
154         (set_s_user,set_s_system): New macros.
155
156         * sim/fr30: New Directory.
157
158 Wed Nov 18 10:50:19 1998  Andrew Cagney  <cagney@b1.cygnus.com>
159
160         * common/bits-gen.c (main): Add BYTE_ORDER so that it matches
161         recent sim/common/sim-basics.h changes.
162         * common/Makefile.in: Update.
163         
164 Fri Oct 30 00:37:31 1998  Felix Lee  <flee@cygnus.com>
165
166         * lib/sim-defs.exp (sim_run): download target program to remote
167         host, if necessary.  for unix-driven win32 testing.
168
169 Tue Sep 15 14:56:22 1998  Doug Evans  <devans@canuck.cygnus.com>
170
171         * sim/m32r/testutils.inc (test_h_gr): Use mvaddr_h_gr.
172         * sim/m32r/rte.cgs: Test bbpc,bbpsw.
173         * sim/m32r/trap.cgs: Test bbpc,bbpsw.
174
175 Fri Jul 31 17:49:13 1998  Felix Lee  <flee@cygnus.com>
176
177         * lib/sim-defs.exp (sim_run): remote_spawn, use writeto instead of
178         writeonly.
179
180 Fri Jul 24 09:40:34 1998  Doug Evans  <devans@canuck.cygnus.com>
181
182         * Makefile.in (clean,mostlyclean): Change leading spaces to a tab.
183
184 Wed Jul  1 15:57:54 1998  Doug Evans  <devans@seba.cygnus.com>
185
186         * sim/m32r/hw-trap.ms: New testcase.
187
188 Tue Jun 16 15:44:01 1998 Jillian Ye <jillian@cygnus.com>
189
190         * lib/sim-defs.exp: Print out timeout setting info when "-v" is used.
191
192 Thu Jun 11 15:24:53 1998  Doug Evans  <devans@canuck.cygnus.com>
193
194         * lib/sim-defs.exp (sim_run): Argument env_vals renamed to options,
195         which is now a list of options controlling the behaviour of sim_run.
196
197 Wed Jun 10 10:53:20 1998  Doug Evans  <devans@seba.cygnus.com>
198
199         * sim/m32r/addx.cgs: Add another test.
200         * sim/m32r/jmp.cgs: Add another test.
201
202 Mon Jun  8 16:08:27 1998  Doug Evans  <devans@canuck.cygnus.com>
203
204         * sim/m32r/trap.cgs: Test trap 2.
205
206 Mon Jun  1 18:54:22 1998  Frank Ch. Eigler  <fche@cygnus.com>
207
208         * lib/sim-defs.exp (sim_run): Add possible environment variable
209         list to simulator run.
210
211 Thu May 28 14:59:46 1998 Jillian Ye <jillian@cygnus.com>
212
213         * Makefile.in: Take RUNTEST out of FLAG_TO_PASS
214                        so that make check can be invoked recursively.
215
216 Thu May 14 11:48:35 1998  Doug Evans  <devans@canuck.cygnus.com>
217
218         * config/default.exp (CC,SIM): Delete.
219
220         * lib/sim-defs.exp (sim_run): Fix handling of output redirection.
221         New arg prog_opts.  All callers updated.
222
223 Fri May  8 18:10:28 1998  Jillian Ye <jillian@cygnus.com>
224
225         * Makefile.in: Made "check" the target of two
226           dependencies (test1, test2) so that test2 get a chance to 
227           run even when test1 failed if "make -k check" is used.
228
229 Fri May  8 14:41:28 1998  Doug Evans  <devans@canuck.cygnus.com>
230
231         * lib/sim-defs.exp (sim_version): Simplify.
232         (sim_run): Implement.
233         (run_sim_test): Use sim_run.
234         (sim_compile): New proc.
235
236 Mon May  4 17:59:11 1998  Frank Ch. Eigler  <fche@cygnus.com>
237
238         * config/default.exp: Added C compiler settings.
239
240 Wed Apr 22 12:26:28 1998  Doug Evans  <devans@canuck.cygnus.com>
241
242         * Makefile.in (TARGET_FLAGS_TO_PASS): Delete LIBS, LDFLAGS.
243
244 Tue Apr 21 10:49:03 1998  Doug Evans  <devans@canuck.cygnus.com>
245
246         * lib/sim-defs.exp (run_sim_test): Don't exit early if one mach fails,
247         try all machs.
248
249         * sim/m32r/addx.cgs: Test (-1)+(-1)+1.
250
251 Fri Apr 17 16:00:52 1998  Doug Evans  <devans@canuck.cygnus.com>
252
253         * sim/m32r/mv[ft]achi.cgs: Fix expected result
254         (sign extension of top 8 bits).
255
256 Wed Feb 25 11:01:17 1998  Doug Evans  <devans@canuck.cygnus.com>
257
258         * Makefile.in (RUNTEST): Fix path to runtest.
259
260         
261 Fri Feb 20 11:00:02 1998  Nick Clifton  <nickc@cygnus.com>
262
263         * sim/m32r/unlock.cgs: Fixed test.
264         * sim/m32r/mvfc.cgs: Fixed test.
265         * sim/m32r/remu.cgs: Fixed test.
266
267         * sim/m32r/bnc24.cgs: Test long BNC instruction.
268         * sim/m32r/bnc8.cgs: Test short BNC instruction.
269         * sim/m32r/ld-plus.cgs: Test LD instruction.
270         * sim/m32r/macwhi.cgs: Test MACWHI instruction.
271         * sim/m32r/macwlo.cgs: Test MACWLO instruction.
272         * sim/m32r/mulwhi.cgs: Test MULWHI instruction.
273         * sim/m32r/mulwlo.cgs: Test MULWLO instruction.
274         * sim/m32r/mvfachi.cgs: Test MVFACHI instruction.
275         * sim/m32r/mvfaclo.cgs: Test MVFACLO instruction.
276         * sim/m32r/mvtaclo.cgs: Test MVTACLO instruction.
277         * sim/m32r/addv.cgs: Test ADDV instruction.
278         * sim/m32r/addv3.cgs: Test ADDV3 instruction.
279         * sim/m32r/addx.cgs: Test ADDX instruction.
280         * sim/m32r/lock.cgs: Test LOCK instruction.
281         * sim/m32r/neg.cgs: Test NEG instruction.
282         * sim/m32r/not.cgs: Test NOT instruction.
283         * sim/m32r/unlock.cgs: Test UNLOCK instruction.
284 Thu Feb 19 11:15:45 1998  Nick Clifton  <nickc@cygnus.com>
285
286         * sim/m32r/testutils.inc (mvaddr_h_gr): new macro to load an
287         address into a general register.
288
289         * sim/m32r/or3.cgs: Test OR3 instruction.
290         * sim/m32r/rach.cgs: Test RACH instruction.
291         * sim/m32r/rem.cgs: Test REM instruction.
292         * sim/m32r/sub.cgs: Test SUB instruction.
293         * sim/m32r/mv.cgs: Test MV instruction.
294         * sim/m32r/mul.cgs: Test MUL instruction.
295         * sim/m32r/bl24.cgs: Test long BL instruction.
296         * sim/m32r/bl8.cgs: Test short BL instruction.
297         * sim/m32r/blez.cgs: Test BLEZ instruction.
298         * sim/m32r/bltz.cgs: Test BLTZ instruction.
299         * sim/m32r/bne.cgs: Test BNE instruction.
300         * sim/m32r/bnez.cgs: Test BNEZ instruction.
301         * sim/m32r/bra24.cgs: Test long BRA instruction.
302         * sim/m32r/bra8.cgs: Test short BRA instruction.
303         * sim/m32r/jl.cgs: Test JL instruction.
304         * sim/m32r/or.cgs: Test OR instruction.
305         * sim/m32r/jmp.cgs: Test JMP instruction.
306         * sim/m32r/and.cgs: Test AND instruction.
307         * sim/m32r/and3.cgs: Test AND3 instruction.
308         * sim/m32r/beq.cgs: Test BEQ instruction.
309         * sim/m32r/beqz.cgs: Test BEQZ instruction.
310         * sim/m32r/bgez.cgs: Test BGEZ instruction.
311         * sim/m32r/bgtz.cgs: Test BGTZ instruction.
312         * sim/m32r/cmp.cgs: Test CMP instruction.
313         * sim/m32r/cmpi.cgs: Test CMPI instruction.
314         * sim/m32r/cmpu.cgs: Test CMPU instruction.
315         * sim/m32r/cmpui.cgs: Test CMPUI instruction.
316         * sim/m32r/div.cgs: Test DIV instruction.
317         * sim/m32r/divu.cgs: Test DIVU instruction.
318         * sim/m32r/cmpeq.cgs: Test CMPEQ instruction.
319         * sim/m32r/sll.cgs: Test SLL instruction.
320         * sim/m32r/sll3.cgs: Test SLL3 instruction.
321         * sim/m32r/slli.cgs: Test SLLI instruction.
322         * sim/m32r/sra.cgs: Test SRA instruction.
323         * sim/m32r/sra3.cgs: Test SRA3 instruction.
324         * sim/m32r/srai.cgs: Test SRAI instruction.
325         * sim/m32r/srl.cgs: Test SRL instruction.
326         * sim/m32r/srl3.cgs: Test SRL3 instruction.
327         * sim/m32r/srli.cgs: Test SRLI instruction.
328         * sim/m32r/xor3.cgs: Test XOR3 instruction.
329         * sim/m32r/xor.cgs: Test XOR instruction.
330 Tue Feb 17 12:46:05 1998  Doug Evans  <devans@seba.cygnus.com>
331
332         * config/default.exp: New file.
333         * lib/sim-defs.exp: New file.
334         * sim/m32r/*: m32r dejagnu simulator testsuite.
335
336         * Makefile.in (build_alias): Define.
337         (arch): Define.
338         (RUNTEST_FOR_TARGET): Delete.
339         (RUNTEST): Fix.
340         (check): Depend on site.exp.  Run dejagnu.
341         (site.exp): New target.
342         * configure.in (arch): Define from target_cpu.
343         * configure: Regenerate.
344
345 Wed Sep 17 10:21:26 1997  Andrew Cagney  <cagney@b1.cygnus.com>
346
347         * common/bits-gen.c (gen_bit): Pass in the full name of the macro.
348         (gen_mask): Ditto.
349
350         * common/bits-tst.c (main): Add tests for LSSEXT, MSSEXT.
351         (calc): Add support for 8 bit version of macros.
352         (main): Add tests for 8 bit versions of macros.
353         (check_sext): Check SEXT of zero clears bits.
354
355         * common/bits-gen.c (main): Generate tests for 8 bit versions of
356         macros.
357
358 Thu Sep 11 13:04:40 1997  Andrew Cagney  <cagney@b1.cygnus.com>
359
360         * common/Make-common.in: New file, provide generic rules for
361         running checks.
362
363 Mon Sep  1 16:43:55 1997  Andrew Cagney  <cagney@b1.cygnus.com>
364
365         * configure.in (configdirs): Test for the target directory instead
366         of matching on a target.
367