Fix doco on enable-sim-inline.
[platform/upstream/binutils.git] / sim / mn10300 / ChangeLog
1 Wed Aug 27 18:13:22 1997  Andrew Cagney  <cagney@b1.cygnus.com>
2
3         * configure: Regenerated to track ../common/aclocal.m4 changes.
4         * config.in: Ditto.
5
6 Tue Aug 26 10:41:07 1997  Andrew Cagney  <cagney@b1.cygnus.com>
7
8         * interp.c (sim_kill): Delete.
9         (sim_create_inferior): Add ABFD argument.
10         (sim_load): Move setting of PC from here.
11         (sim_create_inferior): To here. 
12
13 Mon Aug 25 17:50:22 1997  Andrew Cagney  <cagney@b1.cygnus.com>
14
15         * configure: Regenerated to track ../common/aclocal.m4 changes.
16         * config.in: Ditto.
17
18 Mon Aug 25 16:14:44 1997  Andrew Cagney  <cagney@b1.cygnus.com>
19
20         * interp.c (sim_open): Add ABFD argument.
21
22 Tue Jun 24 13:46:20 1997  Jeffrey A Law  (law@cygnus.com)
23
24         * interp.c (sim_resume): Clear State.exited.
25         (sim_stop_reason): If State.exited is nonzero, then indicate that
26         the simulator exited instead of stopped.
27         * mn10300_sim.h (struct _state): Add exited field.
28         * simops.c (syscall): Set State.exited for SYS_exit.
29
30 Wed Jun 11 22:07:56 1997  Jeffrey A Law  (law@cygnus.com)
31
32         * simops.c: Fix thinko in last change.
33
34 Tue Jun 10 12:31:32 1997  Jeffrey A Law  (law@cygnus.com)
35
36         * simops.c: "call" stores the callee saved registers into the
37         stack!  Update the stack pointer properly when done with
38         register saves.
39
40         * simops.c: Fix return address computation for "call" instructions.
41
42 Thu May 22 01:43:11 1997  Jeffrey A Law  (law@cygnus.com)
43
44         * interp.c (sim_open): Fix typo.
45
46 Wed May 21 23:27:58 1997  Jeffrey A Law  (law@cygnus.com)
47
48         * interp.c (sim_resume): Add missing case in big switch
49         statement (for extb instruction).
50
51 Tue May 20 17:51:30 1997  Jeffrey A Law  (law@cygnus.com)
52
53         * interp.c: Replace all references to load_mem and store_mem
54         with references to load_byte, load_half, load_3_byte, load_word
55         and store_byte, store_half, store_3_byte, store_word.
56         (INLINE): Delete definition.
57         (load_mem_big): Likewise.
58         (max_mem): Make it global.
59         (dispatch): Make this function inline.
60         (load_mem, store_mem): Delete functions.
61         * mn10300_sim.h (INLINE): Define.
62         (RLW): Delete unused definition.
63         (load_mem, store_mem): Delete declarations.
64         (load_mem_big): New definition.
65         (load_byte, load_half, load_3_byte, load_word): New functions.
66         (store_byte, store_half, store_3_byte, store_word): New functions.
67         * simops.c:  Replace all references to load_mem and store_mem
68         with references to load_byte, load_half, load_3_byte, load_word
69         and store_byte, store_half, store_3_byte, store_word.
70
71 Tue May 20 10:21:51 1997  Andrew Cagney  <cagney@b1.cygnus.com>
72
73         * interp.c (sim_open): Add callback to arguments.
74         (sim_set_callbacks): Delete SIM_DESC argument.
75
76 Mon May 19 13:54:22 1997  Jeffrey A Law  (law@cygnus.com)
77
78         * interp.c (dispatch): Make this an inline function.
79
80         * simops.c (syscall): Use callback->write regardless of
81         what file descriptor we're writing too.
82
83 Sun May 18 16:46:31 1997  Jeffrey A Law  (law@cygnus.com)
84
85         * interp.c (load_mem_big): Remove function.  It's now a macro
86         defined elsewhere.
87         (compare_simops): New function.
88         (sim_open): Sort the Simops table before inserting entries
89         into the hash table.
90         * mn10300_sim.h: Remove unused #defines.
91         (load_mem_big): Define.
92
93 Fri May 16 16:36:17 1997  Jeffrey A Law  (law@cygnus.com)
94
95         * interp.c (load_mem): If we get a load from an out of range
96         address, abort.
97         (store_mem): Likewise for stores.
98         (max_mem): New variable.
99
100 Tue May  6 13:24:36 1997  Jeffrey A Law  (law@cygnus.com)
101
102         * mn10300_sim.h: Fix ordering of bits in the PSW.
103
104         * interp.c: Improve hashing routine to avoid long list
105         traversals for common instructions.  Add HASH_STAT support.
106         Rewrite opcode dispatch code using a big switch instead of
107         cascaded if/else statements.  Avoid useless calls to load_mem.
108
109 Mon May  5 18:07:48 1997  Jeffrey A Law  (law@cygnus.com)
110
111         * mn10300_sim.h (struct _state): Add space for mdrq register.
112         (REG_MDRQ): Define.
113         * simops.c: Don't abort for trap.  Add support for the extended
114         instructions, "getx", "putx", "mulq", "mulqu", "sat16", "sat24",
115         and "bsch".
116
117 Thu Apr 24 00:39:51 1997  Doug Evans  <dje@canuck.cygnus.com>
118
119         * configure: Regenerated to track ../common/aclocal.m4 changes.
120
121 Fri Apr 18 14:04:04 1997  Andrew Cagney  <cagney@b1.cygnus.com>
122
123         * interp.c (sim_stop): Add stub function.
124
125 Thu Apr 17 03:26:59 1997  Doug Evans  <dje@canuck.cygnus.com>
126
127         * Makefile.in (SIM_OBJS): Add sim-load.o.
128         * interp.c (sim_kind, myname): New static locals.
129         (sim_open): Set sim_kind, myname.  Ignore -E arg.
130         (sim_load): Return SIM_RC.  New arg abfd.  Call sim_load_file to
131         load file into simulator.  Set start address from bfd.
132         (sim_create_inferior): Return SIM_RC.  Delete arg start_address.
133
134 Wed Apr 16 19:30:44 1997  Andrew Cagney  <cagney@b1.cygnus.com>
135
136         * simops.c (OP_F020): SYS_execv, SYS_time, SYS_times, SYS_utime
137         only include if implemented by host.
138         (OP_F020): Typecast arg passed to time function;
139
140 Mon Apr  7 23:57:49 1997  Jeffrey A Law  (law@cygnus.com)
141
142         * simops.c (syscall): Handle new mn10300 calling conventions.
143
144 Mon Apr  7 15:45:02 1997  Andrew Cagney  <cagney@kremvax.cygnus.com>
145
146         * configure: Regenerated to track ../common/aclocal.m4 changes.
147         * config.in: Ditto.
148
149 Fri Apr  4 20:02:37 1997  Ian Lance Taylor  <ian@cygnus.com>
150
151         * Makefile.in: Change mn10300-opc.o to m10300-opc.o, to match
152         corresponding change in opcodes directory.
153
154 Wed Apr  2 15:06:28 1997  Doug Evans  <dje@canuck.cygnus.com>
155
156         * interp.c (sim_open): New arg `kind'.
157
158         * configure: Regenerated to track ../common/aclocal.m4 changes.
159
160 Wed Apr  2 14:34:19 1997 Andrew Cagney <cagney@kremvax.cygnus.com>
161
162         * configure: Regenerated to track ../common/aclocal.m4 changes.
163
164 Thu Mar 20 11:58:02 1997  Jeffrey A Law  (law@cygnus.com)
165
166         * simops.c: Fix register extraction for a two "movbu" variants.
167         Somewhat simplify "sub" instructions.
168         Correctly sign extend operands for "mul".  Put the correct
169         half of the result in MDR for "mul" and "mulu".
170         Implement remaining instructions.
171         Tweak opcode for "syscall".
172
173 Tue Mar 18 14:21:21 1997  Jeffrey A Law  (law@cygnus.com)
174
175         * simops.c: Do syscall emulation in "syscall" instruction.  Add
176         dummy "trap" instruction.
177
178 Wed Mar 19 01:14:00 1997  Andrew Cagney  <cagney@kremvax.cygnus.com>
179
180         * configure: Regenerated to track ../common/aclocal.m4 changes.
181
182 Mon Mar 17 15:10:07 1997  Andrew Cagney  <cagney@kremvax.cygnus.com>
183
184         * configure: Re-generate.
185
186 Fri Mar 14 10:34:11 1997  Michael Meissner  <meissner@cygnus.com>
187
188         * configure: Regenerate to track ../common/aclocal.m4 changes.
189
190 Thu Mar 13 12:54:45 1997  Doug Evans  <dje@canuck.cygnus.com>
191
192         * interp.c (sim_open): New SIM_DESC result.  Argument is now
193         in argv form.
194         (other sim_*): New SIM_DESC argument.
195
196 Wed Mar 12 15:04:00 1997  Jeffrey A Law  (law@cygnus.com)
197
198         * simops.c: Fix carry bit computation for "add" instructions.
199
200         * simops.c: Fix typos in bset insns.  Fix arguments to store_mem
201         for bset imm8,(d8,an) and bclr imm8,(d8,an).
202
203 Wed Mar  5 15:00:10 1997  Jeffrey A Law  (law@cygnus.com)
204
205         * simops.c: Fix register references when computing Z and N bits
206         for lsr imm8,dn.
207
208 Tue Feb  4 13:33:30 1997  Doug Evans  <dje@canuck.cygnus.com>
209
210         * Makefile.in (@COMMON_MAKEFILE_FRAG): Use
211         COMMON_{PRE,POST}_CONFIG_FRAG instead.
212         * configure.in: sinclude ../common/aclocal.m4.
213         * configure: Regenerated.
214
215 Fri Jan 24 10:47:25 1997  Jeffrey A Law  (law@cygnus.com)
216
217         * interp.c (init_system): Allocate 2^19 bytes of space for the
218         simulator.
219
220 Thu Jan 23 11:46:23 1997  Stu Grossman  (grossman@critters.cygnus.com)
221
222         * configure configure.in Makefile.in:  Update to new configure
223         scheme which is more compatible with WinGDB builds.
224         * configure.in:  Improve comment on how to run autoconf.
225         * configure:  Re-run autoconf to get new ../common/aclocal.m4.
226         * Makefile.in:  Use autoconf substitution to install common
227         makefile fragment.
228
229 Tue Jan 21 15:03:04 1997  Jeffrey A Law  (law@cygnus.com)
230
231         * simops.c: Undo last change to "rol" and "ror", original code
232         was correct!
233
234 Thu Jan 16 11:28:14 1997  Jeffrey A Law  (law@cygnus.com)
235
236         * simops.c: Fix "rol" and "ror".
237
238 Wed Jan 15 06:45:58 1997  Jeffrey A Law  (law@cygnus.com)
239
240         * simops.c: Fix typo in last change.
241
242 Mon Jan 13 13:22:35 1997  Jeffrey A Law  (law@cygnus.com)
243
244         * simops.c: Use REG macros in few places not using them yet.
245
246 Mon Jan  6 16:21:19 1997  Jeffrey A Law  (law@cygnus.com)
247
248         * mn10300_sim.h (struct _state): Fix number of registers!
249
250 Tue Dec 31 16:20:41 1996  Jeffrey A Law  (law@cygnus.com)
251
252         * mn10300_sim.h (struct _state): Put all registers into a single
253         array to make gdb implementation easier.
254         (REG_*): Add definitions for all registers in the state array.
255         (SEXT32, SEXT40, SEXT44, SEXT60): Remove unused macros.
256         * simops.c: Related changes.
257
258 Wed Dec 18 10:10:45 1996  Jeffrey A Law  (law@cygnus.com)
259
260         * interp.c (sim_resume): Handle 0xff as a single byte insn.
261
262         * simops.c: Fix overflow computation for "add" and "inc"
263         instructions.
264
265 Mon Dec 16 10:03:52 1996  Jeffrey A Law  (law@cygnus.com)
266
267         * simops.c: Handle "break" instruction.
268
269         * simops.c: Fix restoring the PC for "ret" and "retf" instructions.
270
271 Wed Dec 11 09:53:10 1996  Jeffrey A Law  (law@cygnus.com)
272
273         * gencode.c (write_opcodes): Also write out the format of the
274         opcode.
275         * mn10300_sim.h (simops): Add "format" field.
276         * interp.c (sim_resume): Deal with endianness issues here.
277
278 Tue Dec 10 15:05:37 1996  Jeffrey A Law  (law@cygnus.com)
279
280         * simops.c (REG0_4): Define.
281         Use REG0_4 for indexed loads/stores.
282
283 Sat Dec  7 09:50:28 1996  Jeffrey A Law  (law@cygnus.com)
284
285         * simops.c (REG0_16): Fix typo.
286
287 Fri Dec  6 14:13:34 1996  Jeffrey A Law  (law@cygnus.com)
288
289         * simops.c: Call abort for any instruction that's not currently
290         simulated.
291
292         * simops.c: Define accessor macros to extract register
293         values from instructions.  Use them consistently.
294
295         * interp.c: Delete unused global variable "OP".
296         (sim_resume): Remove unused variable "opcode".
297         * simops.c: Fix some uninitialized variable problems, add
298         parens to fix various -Wall warnings.
299
300         * gencode.c (write_header): Add "insn" and "extension" arguments
301         to the OP_* declarations.
302         (write_template): Similarly for function templates.
303         * interp.c (insn, extension): Remove global variables.  Instead
304         pass them as arguments to the OP_* functions.
305         * mn10300_sim.h: Remove decls for "insn" and "extension".
306         * simops.c (OP_*): Accept "insn" and "extension" as arguments
307         instead of using globals.
308
309 Thu Dec  5 22:26:31 1996  Jeffrey A Law  (law@cygnus.com)
310
311         * simops.c: Fix typos in "mov am,(d16,an)" and "mov am,(d32,an)"
312
313         * simops.c: Fix thinkos in last change to "inc dn".
314
315 Wed Dec  4 10:57:53 1996  Jeffrey A Law  (law@cygnus.com)
316
317         * simops.c: "add imm,sp" does not effect the condition codes.
318         "inc dn" does effect the condition codes.
319
320 Tue Dec  3 17:37:45 1996  Jeffrey A Law  (law@cygnus.com)
321
322         * simops.c: Treat both operands as signed values for
323         "div" instruction.
324
325         * simops.c: Fix simulation of division instructions.
326         Fix typos/thinkos in several "cmp" and "sub" instructions.
327
328 Mon Dec  2 12:31:40 1996  Jeffrey A Law  (law@cygnus.com)
329
330         * simops.c: Fix carry bit handling in "sub" and "cmp"
331         instructions.
332
333         * simops.c: Fix "mov imm8,an" and "mov imm16,dn".
334
335 Sun Dec  1 16:05:42 1996  Jeffrey A Law  (law@cygnus.com)
336
337         * simops.c: Fix overflow computation for many instructions.
338
339         * simops.c: Fix "mov dm, an", "movbu dm, (an)", and "movhu dm, (an)".
340
341         * simops.c: Fix "mov am, dn".
342
343         * simops.c: Fix more bugs in "add imm,an" and
344         "add imm,dn".
345
346 Wed Nov 27 09:20:42 1996  Jeffrey A Law  (law@cygnus.com)
347
348         * simops.c: Fix bugs in "movm" and "add imm,an".
349
350         * simops.c: Don't lose the upper 24 bits of the return
351         pointer in "call" and "calls" instructions.  Rough cut
352         at emulated system calls.
353
354         * simops.c: Implement the remaining 5, 6 and 7 byte instructions.
355
356         * simops.c: Implement remaining 4 byte instructions.
357
358         * simops.c: Implement remaining 3 byte instructions.
359
360         * simops.c: Implement remaining 2 byte instructions.  Call
361         abort for instructions we're not implementing now.
362
363 Tue Nov 26 15:43:41 1996  Jeffrey A Law  (law@cygnus.com)
364
365         * simops.c: Implement lots of random instructions.
366
367         * simops.c: Implement "movm" and "bCC" insns.
368
369         * mn10300_sim.h (_state): Add another register (MDR).
370         (REG_MDR): Define.
371         * simops.c: Implement "cmp", "calls", "rets", "jmp" and
372         a few additional random insns.
373
374         * mn10300_sim.h (PSW_*): Define for CC status tracking.
375         (REG_D0, REG_A0, REG_SP): Define.
376         * simops.c: Implement "add", "addc" and a few other random
377         instructions.
378
379         * gencode.c, interp.c: Snapshot current simulator code.
380
381 Mon Nov 25 12:46:38 1996  Jeffrey A Law  (law@cygnus.com)
382
383         * Makefile.in, config.in, configure, configure.in: New files.
384         * gencode.c, interp.c, mn10300_sim.h, simops.c: New files.
385