Add DM (bit 4) to PSW. See 7-1 for more info.
[external/binutils.git] / sim / d10v / d10v_sim.h
1 #include "config.h"
2 #include <stdio.h>
3 #include <ctype.h>
4 #include <limits.h>
5 #include "ansidecl.h"
6 #include "callback.h"
7 #include "opcode/d10v.h"
8 #include "bfd.h"
9
10 #define DEBUG_TRACE             0x00000001
11 #define DEBUG_VALUES            0x00000002
12 #define DEBUG_LINE_NUMBER       0x00000004
13 #define DEBUG_MEMSIZE           0x00000008
14 #define DEBUG_INSTRUCTION       0x00000010
15
16 #ifndef DEBUG
17 #define DEBUG (DEBUG_TRACE | DEBUG_VALUES | DEBUG_LINE_NUMBER)
18 #endif
19
20 extern int d10v_debug;
21
22 #include "sim-types.h"
23 typedef unsigned8 uint8;
24 typedef unsigned16 uint16;
25 typedef signed16 int16;
26 typedef unsigned32 uint32;
27 typedef signed32 int32;
28 typedef unsigned64 uint64;
29 typedef signed64 int64;
30
31 /* FIXME: D10V defines */
32 typedef uint16 reg_t;
33
34 struct simops 
35 {
36   long opcode;
37   int  is_long;
38   long mask;
39   int format;
40   int cycles;
41   int unit;
42   int exec_type;
43   void (*func)();
44   int numops;
45   int operands[9];
46 };
47
48 enum _ins_type
49 {
50   INS_UNKNOWN,                  /* unknown instruction */
51   INS_COND_TRUE,                /* # times EXExxx executed other instruction */
52   INS_COND_FALSE,               /* # times EXExxx did not execute other instruction */
53   INS_COND_JUMP,                /* # times JUMP skipped other instruction */
54   INS_CYCLES,                   /* # cycles */
55   INS_LONG,                     /* long instruction (both containers, ie FM == 11) */
56   INS_LEFTRIGHT,                /* # times instruction encoded as L -> R (ie, FM == 01) */
57   INS_RIGHTLEFT,                /* # times instruction encoded as L <- R (ie, FM == 10) */
58   INS_PARALLEL,                 /* # times instruction encoded as L || R (ie, RM == 00) */
59
60   INS_LEFT,                     /* normal left instructions */
61   INS_LEFT_PARALLEL,            /* left side of || */
62   INS_LEFT_COND_TEST,           /* EXExx test on left side */
63   INS_LEFT_COND_EXE,            /* execution after EXExxx test on right side succeeded */
64   INS_LEFT_NOPS,                /* NOP on left side */
65
66   INS_RIGHT,                    /* normal right instructions */
67   INS_RIGHT_PARALLEL,           /* right side of || */
68   INS_RIGHT_COND_TEST,          /* EXExx test on right side */
69   INS_RIGHT_COND_EXE,           /* execution after EXExxx test on left side succeeded */
70   INS_RIGHT_NOPS,               /* NOP on right side */
71
72   INS_MAX
73 };
74
75 extern unsigned long ins_type_counters[ (int)INS_MAX ];
76
77 struct _state
78 {
79   reg_t regs[16];               /* general-purpose registers */
80   reg_t cregs[16];              /* control registers */
81   int64 a[2];                   /* accumulators */
82   uint8 SM;
83   uint8 EA;
84   uint8 DB;
85   uint8 DM;
86   uint8 IE;
87   uint8 RP;
88   uint8 MD;
89   uint8 FX;
90   uint8 ST;
91   uint8 F0;
92   uint8 F1;
93   uint8 C;
94   uint8 exe;
95   int   exception;
96   int   pc_changed;
97   /* everything below this line is not reset by sim_create_inferior() */
98   uint8 *imem;
99   uint8 *dmem;
100   uint8 *umem[128];
101   enum _ins_type ins_type;
102 } State;
103
104 extern host_callback *d10v_callback;
105 extern uint16 OP[4];
106 extern struct simops Simops[];
107 extern asection *text;
108 extern bfd_vma text_start;
109 extern bfd_vma text_end;
110 extern bfd *prog_bfd;
111
112 #define PC      (State.cregs[2])
113 #define PSW     (State.cregs[0])
114 #define BPSW    (State.cregs[1])
115 #define BPC     (State.cregs[3])
116 #define RPT_C   (State.cregs[7])
117 #define RPT_S   (State.cregs[8])
118 #define RPT_E   (State.cregs[9])
119 #define MOD_S   (State.cregs[10])
120 #define MOD_E   (State.cregs[11])
121 #define IBA     (State.cregs[14])
122
123 #define SIG_D10V_STOP   -1
124 #define SIG_D10V_EXIT   -2
125
126 #define SEXT3(x)        ((((x)&0x7)^(~3))+4)    
127
128 /* sign-extend a 4-bit number */
129 #define SEXT4(x)        ((((x)&0xf)^(~7))+8)    
130
131 /* sign-extend an 8-bit number */
132 #define SEXT8(x)        ((((x)&0xff)^(~0x7f))+0x80)
133
134 /* sign-extend a 16-bit number */
135 #define SEXT16(x)       ((((x)&0xffff)^(~0x7fff))+0x8000)
136
137 /* sign-extend a 32-bit number */
138 #define SEXT32(x)       ((((x)&SIGNED64(0xffffffff))^(~SIGNED64(0x7fffffff)))+SIGNED64(0x80000000))
139
140 /* sign extend a 40 bit number */
141 #define SEXT40(x)       ((((x)&SIGNED64(0xffffffffff))^(~SIGNED64(0x7fffffffff)))+SIGNED64(0x8000000000))
142
143 /* sign extend a 44 bit number */
144 #define SEXT44(x)       ((((x)&SIGNED64(0xfffffffffff))^(~SIGNED64(0x7ffffffffff)))+SIGNED64(0x80000000000))
145
146 /* sign extend a 56 bit number */
147 #define SEXT56(x)       ((((x)&SIGNED64(0xffffffffffffff))^(~SIGNED64(0x7fffffffffffff)))+SIGNED64(0x80000000000000))
148
149 /* sign extend a 60 bit number */
150 #define SEXT60(x)       ((((x)&SIGNED64(0xfffffffffffffff))^(~SIGNED64(0x7ffffffffffffff)))+SIGNED64(0x800000000000000))
151
152 #define MAX32   SIGNED64(0x7fffffff)
153 #define MIN32   SIGNED64(0xff80000000)
154 #define MASK32  SIGNED64(0xffffffff)
155 #define MASK40  SIGNED64(0xffffffffff)
156
157 /* The alignment of MOD_E in the following macro depends upon "i" always being a power of 2. */
158 #define INC_ADDR(x,i)   x = ((State.MD && x == (MOD_E & ~((i)-1))) ? MOD_S : (x)+(i))
159
160 extern uint8 *dmem_addr PARAMS ((uint32));
161 extern bfd_vma decode_pc PARAMS ((void));
162
163 #define RB(x)   (*(dmem_addr(x)))
164 #define SB(addr,data)   ( RB(addr) = (data & 0xff))
165
166 #if defined(__GNUC__) && defined(__OPTIMIZE__) && !defined(NO_ENDIAN_INLINE)
167 #define ENDIAN_INLINE static __inline__
168 #include "endian.c"
169 #undef ENDIAN_INLINE
170
171 #else
172 extern uint32 get_longword PARAMS ((uint8 *));
173 extern uint16 get_word PARAMS ((uint8 *));
174 extern int64 get_longlong PARAMS ((uint8 *));
175 extern void write_word PARAMS ((uint8 *addr, uint16 data));
176 extern void write_longword PARAMS ((uint8 *addr, uint32 data));
177 extern void write_longlong PARAMS ((uint8 *addr, int64 data));
178 #endif
179
180 #define SW(addr,data)           write_word(dmem_addr(addr),data)
181 #define RW(x)                   get_word(dmem_addr(x))
182 #define SLW(addr,data)          write_longword(dmem_addr(addr),data)
183 #define RLW(x)                  get_longword(dmem_addr(x))
184 #define READ_16(x)              get_word(x)
185 #define WRITE_16(addr,data)     write_word(addr,data)
186 #define READ_64(x)              get_longlong(x)
187 #define WRITE_64(addr,data)     write_longlong(addr,data)
188
189 #define IMAP0                   RW(0xff00)
190 #define IMAP1                   RW(0xff02)
191 #define DMAP                    RW(0xff04)
192 #define SET_IMAP0(x)            SW(0xff00,x)
193 #define SET_IMAP1(x)            SW(0xff02,x)
194 #define SET_DMAP(x)             SW(0xff04,x)
195
196 #define JMP(x)                  { PC = (x); State.pc_changed = 1; }