- Remove drm_initmap and replace its usage with drm_addmap. This reduces
[profile/ivi/libdrm.git] / shared-core / radeon_drv.h
1 /* radeon_drv.h -- Private header for radeon driver -*- linux-c -*-
2  *
3  * Copyright 1999 Precision Insight, Inc., Cedar Park, Texas.
4  * Copyright 2000 VA Linux Systems, Inc., Fremont, California.
5  * All rights reserved.
6  *
7  * Permission is hereby granted, free of charge, to any person obtaining a
8  * copy of this software and associated documentation files (the "Software"),
9  * to deal in the Software without restriction, including without limitation
10  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
11  * and/or sell copies of the Software, and to permit persons to whom the
12  * Software is furnished to do so, subject to the following conditions:
13  *
14  * The above copyright notice and this permission notice (including the next
15  * paragraph) shall be included in all copies or substantial portions of the
16  * Software.
17  *
18  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
19  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
20  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
21  * PRECISION INSIGHT AND/OR ITS SUPPLIERS BE LIABLE FOR ANY CLAIM, DAMAGES OR
22  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
23  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER
24  * DEALINGS IN THE SOFTWARE.
25  *
26  * Authors:
27  *    Kevin E. Martin <martin@valinux.com>
28  *    Gareth Hughes <gareth@valinux.com>
29  */
30
31 #ifndef __RADEON_DRV_H__
32 #define __RADEON_DRV_H__
33
34 /* General customization:
35  */
36
37 #define DRIVER_AUTHOR           "Gareth Hughes, Keith Whitwell, others."
38
39 #define DRIVER_NAME             "radeon"
40 #define DRIVER_DESC             "ATI Radeon"
41 #define DRIVER_DATE             "20050311"
42
43 /* Interface history:
44  *
45  * 1.1 - ??
46  * 1.2 - Add vertex2 ioctl (keith)
47  *     - Add stencil capability to clear ioctl (gareth, keith)
48  *     - Increase MAX_TEXTURE_LEVELS (brian)
49  * 1.3 - Add cmdbuf ioctl (keith)
50  *     - Add support for new radeon packets (keith)
51  *     - Add getparam ioctl (keith)
52  *     - Add flip-buffers ioctl, deprecate fullscreen foo (keith).
53  * 1.4 - Add scratch registers to get_param ioctl.
54  * 1.5 - Add r200 packets to cmdbuf ioctl
55  *     - Add r200 function to init ioctl
56  *     - Add 'scalar2' instruction to cmdbuf
57  * 1.6 - Add static GART memory manager
58  *       Add irq handler (won't be turned on unless X server knows to)
59  *       Add irq ioctls and irq_active getparam.
60  *       Add wait command for cmdbuf ioctl
61  *       Add GART offset query for getparam
62  * 1.7 - Add support for cube map registers: R200_PP_CUBIC_FACES_[0..5]
63  *       and R200_PP_CUBIC_OFFSET_F1_[0..5].
64  *       Added packets R200_EMIT_PP_CUBIC_FACES_[0..5] and
65  *       R200_EMIT_PP_CUBIC_OFFSETS_[0..5].  (brian)
66  * 1.8 - Remove need to call cleanup ioctls on last client exit (keith)
67  *       Add 'GET' queries for starting additional clients on different VT's.
68  * 1.9 - Add DRM_IOCTL_RADEON_CP_RESUME ioctl.
69  *       Add texture rectangle support for r100.
70  * 1.10- Add SETPARAM ioctl; first parameter to set is FB_LOCATION, which
71  *       clients use to tell the DRM where they think the framebuffer is
72  *       located in the card's address space
73  * 1.11- Add packet R200_EMIT_RB3D_BLENDCOLOR to support GL_EXT_blend_color
74  *       and GL_EXT_blend_[func|equation]_separate on r200
75  * 1.12- Add R300 CP microcode support - this just loads the CP on r300
76  *       (No 3D support yet - just microcode loading).
77  * 1.13- Add packet R200_EMIT_TCL_POINT_SPRITE_CNTL for ARB_point_parameters
78  *     - Add hyperz support, add hyperz flags to clear ioctl.
79  * 1.14- Add support for color tiling
80  *     - Add R100/R200 surface allocation/free support
81  * 1.15- Add support for texture micro tiling
82  *     - Add support for r100 cube maps
83  * 1.16- Add R200_EMIT_PP_TRI_PERF_CNTL packet to support brilinear
84  *       texture filtering on r200
85  */
86
87 #define DRIVER_MAJOR            1
88 #define DRIVER_MINOR            16
89 #define DRIVER_PATCHLEVEL       0
90
91 enum radeon_family {
92         CHIP_R100,
93         CHIP_RS100,
94         CHIP_RV100,
95         CHIP_R200,
96         CHIP_RV200,
97         CHIP_RS200,
98         CHIP_R250,
99         CHIP_RS250,
100         CHIP_RV250,
101         CHIP_RV280,
102         CHIP_R300,
103         CHIP_RS300,
104         CHIP_RV350,
105         CHIP_LAST,
106 };
107
108 enum radeon_cp_microcode_version {
109         UCODE_R100,
110         UCODE_R200,
111         UCODE_R300,
112 };
113
114 /*
115  * Chip flags
116  */
117 enum radeon_chip_flags {
118         CHIP_FAMILY_MASK = 0x0000ffffUL,
119         CHIP_FLAGS_MASK = 0xffff0000UL,
120         CHIP_IS_MOBILITY = 0x00010000UL,
121         CHIP_IS_IGP = 0x00020000UL,
122         CHIP_SINGLE_CRTC = 0x00040000UL,
123         CHIP_IS_AGP = 0x00080000UL,
124         CHIP_HAS_HIERZ = 0x00100000UL, 
125 };
126
127 #define GET_RING_HEAD(dev_priv)         DRM_READ32(  (dev_priv)->ring_rptr, 0 )
128 #define SET_RING_HEAD(dev_priv,val)     DRM_WRITE32( (dev_priv)->ring_rptr, 0, (val) )
129
130 typedef struct drm_radeon_freelist {
131         unsigned int age;
132         drm_buf_t *buf;
133         struct drm_radeon_freelist *next;
134         struct drm_radeon_freelist *prev;
135 } drm_radeon_freelist_t;
136
137 typedef struct drm_radeon_ring_buffer {
138         u32 *start;
139         u32 *end;
140         int size;
141         int size_l2qw;
142
143         u32 tail;
144         u32 tail_mask;
145         int space;
146
147         int high_mark;
148 } drm_radeon_ring_buffer_t;
149
150 typedef struct drm_radeon_depth_clear_t {
151         u32 rb3d_cntl;
152         u32 rb3d_zstencilcntl;
153         u32 se_cntl;
154 } drm_radeon_depth_clear_t;
155
156 struct drm_radeon_driver_file_fields {
157         int64_t radeon_fb_delta;
158 };
159
160 struct mem_block {
161         struct mem_block *next;
162         struct mem_block *prev;
163         int start;
164         int size;
165         DRMFILE filp;           /* 0: free, -1: heap, other: real files */
166 };
167
168 struct radeon_surface {
169         int refcount;
170         u32 lower;
171         u32 upper;
172         u32 flags;
173 };
174
175 struct radeon_virt_surface {
176         int surface_index;
177         u32 lower;
178         u32 upper;
179         u32 flags;
180         DRMFILE filp;
181 };
182
183 typedef struct drm_radeon_private {
184
185         drm_radeon_ring_buffer_t ring;
186         drm_radeon_sarea_t *sarea_priv;
187
188         u32 fb_location;
189
190         int gart_size;
191         u32 gart_vm_start;
192         unsigned long gart_buffers_offset;
193
194         int cp_mode;
195         int cp_running;
196
197         drm_radeon_freelist_t *head;
198         drm_radeon_freelist_t *tail;
199         int last_buf;
200         volatile u32 *scratch;
201         int writeback_works;
202
203         int usec_timeout;
204
205         int microcode_version;
206
207         unsigned long phys_pci_gart;
208         dma_addr_t bus_pci_gart;
209
210         struct {
211                 u32 boxes;
212                 int freelist_timeouts;
213                 int freelist_loops;
214                 int requested_bufs;
215                 int last_frame_reads;
216                 int last_clear_reads;
217                 int clears;
218                 int texture_uploads;
219         } stats;
220
221         int do_boxes;
222         int page_flipping;
223         int current_page;
224
225         u32 color_fmt;
226         unsigned int front_offset;
227         unsigned int front_pitch;
228         unsigned int back_offset;
229         unsigned int back_pitch;
230
231         u32 depth_fmt;
232         unsigned int depth_offset;
233         unsigned int depth_pitch;
234
235         u32 front_pitch_offset;
236         u32 back_pitch_offset;
237         u32 depth_pitch_offset;
238
239         drm_radeon_depth_clear_t depth_clear;
240
241         unsigned long fb_offset;
242         unsigned long mmio_offset;
243         unsigned long ring_offset;
244         unsigned long ring_rptr_offset;
245         unsigned long buffers_offset;
246         unsigned long gart_textures_offset;
247
248         drm_local_map_t *sarea;
249         drm_local_map_t *mmio;
250         drm_local_map_t *cp_ring;
251         drm_local_map_t *ring_rptr;
252         drm_local_map_t *gart_textures;
253
254         struct mem_block *gart_heap;
255         struct mem_block *fb_heap;
256
257         /* SW interrupt */
258         wait_queue_head_t swi_queue;
259         atomic_t swi_emitted;
260
261         struct radeon_surface surfaces[RADEON_MAX_SURFACES];
262         struct radeon_virt_surface virt_surfaces[2*RADEON_MAX_SURFACES];
263         
264         /* starting from here on, data is preserved accross an open */
265         uint32_t flags;         /* see radeon_chip_flags */
266
267 } drm_radeon_private_t;
268
269 typedef struct drm_radeon_buf_priv {
270         u32 age;
271 } drm_radeon_buf_priv_t;
272
273                                 /* radeon_cp.c */
274 extern int radeon_cp_init(DRM_IOCTL_ARGS);
275 extern int radeon_cp_start(DRM_IOCTL_ARGS);
276 extern int radeon_cp_stop(DRM_IOCTL_ARGS);
277 extern int radeon_cp_reset(DRM_IOCTL_ARGS);
278 extern int radeon_cp_idle(DRM_IOCTL_ARGS);
279 extern int radeon_cp_resume(DRM_IOCTL_ARGS);
280 extern int radeon_engine_reset(DRM_IOCTL_ARGS);
281 extern int radeon_fullscreen(DRM_IOCTL_ARGS);
282 extern int radeon_cp_buffers(DRM_IOCTL_ARGS);
283
284 extern void radeon_freelist_reset(drm_device_t * dev);
285 extern drm_buf_t *radeon_freelist_get(drm_device_t * dev);
286
287 extern int radeon_wait_ring(drm_radeon_private_t * dev_priv, int n);
288
289 extern int radeon_do_cp_idle(drm_radeon_private_t * dev_priv);
290
291 extern int radeon_mem_alloc(DRM_IOCTL_ARGS);
292 extern int radeon_mem_free(DRM_IOCTL_ARGS);
293 extern int radeon_mem_init_heap(DRM_IOCTL_ARGS);
294 extern void radeon_mem_takedown(struct mem_block **heap);
295 extern void radeon_mem_release(DRMFILE filp, struct mem_block *heap);
296
297                                 /* radeon_irq.c */
298 extern int radeon_irq_emit(DRM_IOCTL_ARGS);
299 extern int radeon_irq_wait(DRM_IOCTL_ARGS);
300
301 extern void radeon_do_release(drm_device_t * dev);
302 extern int radeon_driver_vblank_wait(drm_device_t * dev,
303                                      unsigned int *sequence);
304 extern irqreturn_t radeon_driver_irq_handler(DRM_IRQ_ARGS);
305 extern void radeon_driver_irq_preinstall(drm_device_t * dev);
306 extern void radeon_driver_irq_postinstall(drm_device_t * dev);
307 extern void radeon_driver_irq_uninstall(drm_device_t * dev);
308 extern void radeon_driver_prerelease(drm_device_t * dev, DRMFILE filp);
309 extern void radeon_driver_pretakedown(drm_device_t * dev);
310 extern int radeon_driver_open_helper(drm_device_t * dev,
311                                      drm_file_t * filp_priv);
312 extern void radeon_driver_free_filp_priv(drm_device_t * dev,
313                                          drm_file_t * filp_priv);
314 extern long radeon_compat_ioctl(struct file *filp, unsigned int cmd,
315                                          unsigned long arg);
316
317 /* Flags for stats.boxes
318  */
319 #define RADEON_BOX_DMA_IDLE      0x1
320 #define RADEON_BOX_RING_FULL     0x2
321 #define RADEON_BOX_FLIP          0x4
322 #define RADEON_BOX_WAIT_IDLE     0x8
323 #define RADEON_BOX_TEXTURE_LOAD  0x10
324
325 /* Register definitions, register access macros and drmAddMap constants
326  * for Radeon kernel driver.
327  */
328 #define RADEON_AGP_COMMAND              0x0f60
329 #define RADEON_AGP_COMMAND_PCI_CONFIG   0x0060  /* offset in PCI config */
330 #       define RADEON_AGP_ENABLE            (1<<8)
331
332 #define RADEON_AUX_SCISSOR_CNTL         0x26f0
333 #       define RADEON_EXCLUSIVE_SCISSOR_0       (1 << 24)
334 #       define RADEON_EXCLUSIVE_SCISSOR_1       (1 << 25)
335 #       define RADEON_EXCLUSIVE_SCISSOR_2       (1 << 26)
336 #       define RADEON_SCISSOR_0_ENABLE          (1 << 28)
337 #       define RADEON_SCISSOR_1_ENABLE          (1 << 29)
338 #       define RADEON_SCISSOR_2_ENABLE          (1 << 30)
339
340 #define RADEON_BUS_CNTL                 0x0030
341 #       define RADEON_BUS_MASTER_DIS            (1 << 6)
342
343 #define RADEON_CLOCK_CNTL_DATA          0x000c
344 #       define RADEON_PLL_WR_EN                 (1 << 7)
345 #define RADEON_CLOCK_CNTL_INDEX         0x0008
346 #define RADEON_CONFIG_APER_SIZE         0x0108
347 #define RADEON_CRTC_OFFSET              0x0224
348 #define RADEON_CRTC_OFFSET_CNTL         0x0228
349 #       define RADEON_CRTC_TILE_EN              (1 << 15)
350 #       define RADEON_CRTC_OFFSET_FLIP_CNTL     (1 << 16)
351 #define RADEON_CRTC2_OFFSET             0x0324
352 #define RADEON_CRTC2_OFFSET_CNTL        0x0328
353
354 #define RADEON_MPP_TB_CONFIG            0x01c0
355 #define RADEON_MEM_CNTL                 0x0140
356 #define RADEON_MEM_SDRAM_MODE_REG       0x0158
357 #define RADEON_AGP_BASE                 0x0170
358
359 #define RADEON_RB3D_COLOROFFSET         0x1c40
360 #define RADEON_RB3D_COLORPITCH          0x1c48
361
362 #define RADEON_DP_GUI_MASTER_CNTL       0x146c
363 #       define RADEON_GMC_SRC_PITCH_OFFSET_CNTL (1 << 0)
364 #       define RADEON_GMC_DST_PITCH_OFFSET_CNTL (1 << 1)
365 #       define RADEON_GMC_BRUSH_SOLID_COLOR     (13 << 4)
366 #       define RADEON_GMC_BRUSH_NONE            (15 << 4)
367 #       define RADEON_GMC_DST_16BPP             (4 << 8)
368 #       define RADEON_GMC_DST_24BPP             (5 << 8)
369 #       define RADEON_GMC_DST_32BPP             (6 << 8)
370 #       define RADEON_GMC_DST_DATATYPE_SHIFT    8
371 #       define RADEON_GMC_SRC_DATATYPE_COLOR    (3 << 12)
372 #       define RADEON_DP_SRC_SOURCE_MEMORY      (2 << 24)
373 #       define RADEON_DP_SRC_SOURCE_HOST_DATA   (3 << 24)
374 #       define RADEON_GMC_CLR_CMP_CNTL_DIS      (1 << 28)
375 #       define RADEON_GMC_WR_MSK_DIS            (1 << 30)
376 #       define RADEON_ROP3_S                    0x00cc0000
377 #       define RADEON_ROP3_P                    0x00f00000
378 #define RADEON_DP_WRITE_MASK            0x16cc
379 #define RADEON_DST_PITCH_OFFSET         0x142c
380 #define RADEON_DST_PITCH_OFFSET_C       0x1c80
381 #       define RADEON_DST_TILE_LINEAR           (0 << 30)
382 #       define RADEON_DST_TILE_MACRO            (1 << 30)
383 #       define RADEON_DST_TILE_MICRO            (2 << 30)
384 #       define RADEON_DST_TILE_BOTH             (3 << 30)
385
386 #define RADEON_SCRATCH_REG0             0x15e0
387 #define RADEON_SCRATCH_REG1             0x15e4
388 #define RADEON_SCRATCH_REG2             0x15e8
389 #define RADEON_SCRATCH_REG3             0x15ec
390 #define RADEON_SCRATCH_REG4             0x15f0
391 #define RADEON_SCRATCH_REG5             0x15f4
392 #define RADEON_SCRATCH_UMSK             0x0770
393 #define RADEON_SCRATCH_ADDR             0x0774
394
395 #define RADEON_SCRATCHOFF( x )          (RADEON_SCRATCH_REG_OFFSET + 4*(x))
396
397 #define GET_SCRATCH( x )        (dev_priv->writeback_works                      \
398                                 ? DRM_READ32( dev_priv->ring_rptr, RADEON_SCRATCHOFF(x) ) \
399                                 : RADEON_READ( RADEON_SCRATCH_REG0 + 4*(x) ) )
400
401 #define RADEON_GEN_INT_CNTL             0x0040
402 #       define RADEON_CRTC_VBLANK_MASK          (1 << 0)
403 #       define RADEON_GUI_IDLE_INT_ENABLE       (1 << 19)
404 #       define RADEON_SW_INT_ENABLE             (1 << 25)
405
406 #define RADEON_GEN_INT_STATUS           0x0044
407 #       define RADEON_CRTC_VBLANK_STAT          (1 << 0)
408 #       define RADEON_CRTC_VBLANK_STAT_ACK      (1 << 0)
409 #       define RADEON_GUI_IDLE_INT_TEST_ACK     (1 << 19)
410 #       define RADEON_SW_INT_TEST               (1 << 25)
411 #       define RADEON_SW_INT_TEST_ACK           (1 << 25)
412 #       define RADEON_SW_INT_FIRE               (1 << 26)
413
414 #define RADEON_HOST_PATH_CNTL           0x0130
415 #       define RADEON_HDP_SOFT_RESET            (1 << 26)
416 #       define RADEON_HDP_WC_TIMEOUT_MASK       (7 << 28)
417 #       define RADEON_HDP_WC_TIMEOUT_28BCLK     (7 << 28)
418
419 #define RADEON_ISYNC_CNTL               0x1724
420 #       define RADEON_ISYNC_ANY2D_IDLE3D        (1 << 0)
421 #       define RADEON_ISYNC_ANY3D_IDLE2D        (1 << 1)
422 #       define RADEON_ISYNC_TRIG2D_IDLE3D       (1 << 2)
423 #       define RADEON_ISYNC_TRIG3D_IDLE2D       (1 << 3)
424 #       define RADEON_ISYNC_WAIT_IDLEGUI        (1 << 4)
425 #       define RADEON_ISYNC_CPSCRATCH_IDLEGUI   (1 << 5)
426
427 #define RADEON_RBBM_GUICNTL             0x172c
428 #       define RADEON_HOST_DATA_SWAP_NONE       (0 << 0)
429 #       define RADEON_HOST_DATA_SWAP_16BIT      (1 << 0)
430 #       define RADEON_HOST_DATA_SWAP_32BIT      (2 << 0)
431 #       define RADEON_HOST_DATA_SWAP_HDW        (3 << 0)
432
433 #define RADEON_MC_AGP_LOCATION          0x014c
434 #define RADEON_MC_FB_LOCATION           0x0148
435 #define RADEON_MCLK_CNTL                0x0012
436 #       define RADEON_FORCEON_MCLKA             (1 << 16)
437 #       define RADEON_FORCEON_MCLKB             (1 << 17)
438 #       define RADEON_FORCEON_YCLKA             (1 << 18)
439 #       define RADEON_FORCEON_YCLKB             (1 << 19)
440 #       define RADEON_FORCEON_MC                (1 << 20)
441 #       define RADEON_FORCEON_AIC               (1 << 21)
442
443 #define RADEON_PP_BORDER_COLOR_0        0x1d40
444 #define RADEON_PP_BORDER_COLOR_1        0x1d44
445 #define RADEON_PP_BORDER_COLOR_2        0x1d48
446 #define RADEON_PP_CNTL                  0x1c38
447 #       define RADEON_SCISSOR_ENABLE            (1 <<  1)
448 #define RADEON_PP_LUM_MATRIX            0x1d00
449 #define RADEON_PP_MISC                  0x1c14
450 #define RADEON_PP_ROT_MATRIX_0          0x1d58
451 #define RADEON_PP_TXFILTER_0            0x1c54
452 #define RADEON_PP_TXOFFSET_0            0x1c5c
453 #define RADEON_PP_TXFILTER_1            0x1c6c
454 #define RADEON_PP_TXFILTER_2            0x1c84
455
456 #define RADEON_RB2D_DSTCACHE_CTLSTAT    0x342c
457 #       define RADEON_RB2D_DC_FLUSH             (3 << 0)
458 #       define RADEON_RB2D_DC_FREE              (3 << 2)
459 #       define RADEON_RB2D_DC_FLUSH_ALL         0xf
460 #       define RADEON_RB2D_DC_BUSY              (1 << 31)
461 #define RADEON_RB3D_CNTL                0x1c3c
462 #       define RADEON_ALPHA_BLEND_ENABLE        (1 << 0)
463 #       define RADEON_PLANE_MASK_ENABLE         (1 << 1)
464 #       define RADEON_DITHER_ENABLE             (1 << 2)
465 #       define RADEON_ROUND_ENABLE              (1 << 3)
466 #       define RADEON_SCALE_DITHER_ENABLE       (1 << 4)
467 #       define RADEON_DITHER_INIT               (1 << 5)
468 #       define RADEON_ROP_ENABLE                (1 << 6)
469 #       define RADEON_STENCIL_ENABLE            (1 << 7)
470 #       define RADEON_Z_ENABLE                  (1 << 8)
471 #       define RADEON_ZBLOCK16                  (1 << 15)
472 #define RADEON_RB3D_DEPTHOFFSET         0x1c24
473 #define RADEON_RB3D_DEPTHCLEARVALUE     0x3230
474 #define RADEON_RB3D_DEPTHPITCH          0x1c28
475 #define RADEON_RB3D_PLANEMASK           0x1d84
476 #define RADEON_RB3D_STENCILREFMASK      0x1d7c
477 #define RADEON_RB3D_ZCACHE_MODE         0x3250
478 #define RADEON_RB3D_ZCACHE_CTLSTAT      0x3254
479 #       define RADEON_RB3D_ZC_FLUSH             (1 << 0)
480 #       define RADEON_RB3D_ZC_FREE              (1 << 2)
481 #       define RADEON_RB3D_ZC_FLUSH_ALL         0x5
482 #       define RADEON_RB3D_ZC_BUSY              (1 << 31)
483 #define RADEON_RB3D_ZSTENCILCNTL        0x1c2c
484 #       define RADEON_Z_TEST_MASK               (7 << 4)
485 #       define RADEON_Z_TEST_ALWAYS             (7 << 4)
486 #       define RADEON_Z_HIERARCHY_ENABLE        (1 << 8)
487 #       define RADEON_STENCIL_TEST_ALWAYS       (7 << 12)
488 #       define RADEON_STENCIL_S_FAIL_REPLACE    (2 << 16)
489 #       define RADEON_STENCIL_ZPASS_REPLACE     (2 << 20)
490 #       define RADEON_STENCIL_ZFAIL_REPLACE     (2 << 24)
491 #       define RADEON_Z_COMPRESSION_ENABLE      (1 << 28)
492 #       define RADEON_FORCE_Z_DIRTY             (1 << 29)
493 #       define RADEON_Z_WRITE_ENABLE            (1 << 30)
494 #       define RADEON_Z_DECOMPRESSION_ENABLE    (1 << 31)
495 #define RADEON_RBBM_SOFT_RESET          0x00f0
496 #       define RADEON_SOFT_RESET_CP             (1 <<  0)
497 #       define RADEON_SOFT_RESET_HI             (1 <<  1)
498 #       define RADEON_SOFT_RESET_SE             (1 <<  2)
499 #       define RADEON_SOFT_RESET_RE             (1 <<  3)
500 #       define RADEON_SOFT_RESET_PP             (1 <<  4)
501 #       define RADEON_SOFT_RESET_E2             (1 <<  5)
502 #       define RADEON_SOFT_RESET_RB             (1 <<  6)
503 #       define RADEON_SOFT_RESET_HDP            (1 <<  7)
504 #define RADEON_RBBM_STATUS              0x0e40
505 #       define RADEON_RBBM_FIFOCNT_MASK         0x007f
506 #       define RADEON_RBBM_ACTIVE               (1 << 31)
507 #define RADEON_RE_LINE_PATTERN          0x1cd0
508 #define RADEON_RE_MISC                  0x26c4
509 #define RADEON_RE_TOP_LEFT              0x26c0
510 #define RADEON_RE_WIDTH_HEIGHT          0x1c44
511 #define RADEON_RE_STIPPLE_ADDR          0x1cc8
512 #define RADEON_RE_STIPPLE_DATA          0x1ccc
513
514 #define RADEON_SCISSOR_TL_0             0x1cd8
515 #define RADEON_SCISSOR_BR_0             0x1cdc
516 #define RADEON_SCISSOR_TL_1             0x1ce0
517 #define RADEON_SCISSOR_BR_1             0x1ce4
518 #define RADEON_SCISSOR_TL_2             0x1ce8
519 #define RADEON_SCISSOR_BR_2             0x1cec
520 #define RADEON_SE_COORD_FMT             0x1c50
521 #define RADEON_SE_CNTL                  0x1c4c
522 #       define RADEON_FFACE_CULL_CW             (0 << 0)
523 #       define RADEON_BFACE_SOLID               (3 << 1)
524 #       define RADEON_FFACE_SOLID               (3 << 3)
525 #       define RADEON_FLAT_SHADE_VTX_LAST       (3 << 6)
526 #       define RADEON_DIFFUSE_SHADE_FLAT        (1 << 8)
527 #       define RADEON_DIFFUSE_SHADE_GOURAUD     (2 << 8)
528 #       define RADEON_ALPHA_SHADE_FLAT          (1 << 10)
529 #       define RADEON_ALPHA_SHADE_GOURAUD       (2 << 10)
530 #       define RADEON_SPECULAR_SHADE_FLAT       (1 << 12)
531 #       define RADEON_SPECULAR_SHADE_GOURAUD    (2 << 12)
532 #       define RADEON_FOG_SHADE_FLAT            (1 << 14)
533 #       define RADEON_FOG_SHADE_GOURAUD         (2 << 14)
534 #       define RADEON_VPORT_XY_XFORM_ENABLE     (1 << 24)
535 #       define RADEON_VPORT_Z_XFORM_ENABLE      (1 << 25)
536 #       define RADEON_VTX_PIX_CENTER_OGL        (1 << 27)
537 #       define RADEON_ROUND_MODE_TRUNC          (0 << 28)
538 #       define RADEON_ROUND_PREC_8TH_PIX        (1 << 30)
539 #define RADEON_SE_CNTL_STATUS           0x2140
540 #define RADEON_SE_LINE_WIDTH            0x1db8
541 #define RADEON_SE_VPORT_XSCALE          0x1d98
542 #define RADEON_SE_ZBIAS_FACTOR          0x1db0
543 #define RADEON_SE_TCL_MATERIAL_EMMISSIVE_RED 0x2210
544 #define RADEON_SE_TCL_OUTPUT_VTX_FMT         0x2254
545 #define RADEON_SE_TCL_VECTOR_INDX_REG        0x2200
546 #       define RADEON_VEC_INDX_OCTWORD_STRIDE_SHIFT  16
547 #       define RADEON_VEC_INDX_DWORD_COUNT_SHIFT     28
548 #define RADEON_SE_TCL_VECTOR_DATA_REG       0x2204
549 #define RADEON_SE_TCL_SCALAR_INDX_REG       0x2208
550 #       define RADEON_SCAL_INDX_DWORD_STRIDE_SHIFT  16
551 #define RADEON_SE_TCL_SCALAR_DATA_REG       0x220C
552 #define RADEON_SURFACE_ACCESS_FLAGS     0x0bf8
553 #define RADEON_SURFACE_ACCESS_CLR       0x0bfc
554 #define RADEON_SURFACE_CNTL             0x0b00
555 #       define RADEON_SURF_TRANSLATION_DIS      (1 << 8)
556 #       define RADEON_NONSURF_AP0_SWP_MASK      (3 << 20)
557 #       define RADEON_NONSURF_AP0_SWP_LITTLE    (0 << 20)
558 #       define RADEON_NONSURF_AP0_SWP_BIG16     (1 << 20)
559 #       define RADEON_NONSURF_AP0_SWP_BIG32     (2 << 20)
560 #       define RADEON_NONSURF_AP1_SWP_MASK      (3 << 22)
561 #       define RADEON_NONSURF_AP1_SWP_LITTLE    (0 << 22)
562 #       define RADEON_NONSURF_AP1_SWP_BIG16     (1 << 22)
563 #       define RADEON_NONSURF_AP1_SWP_BIG32     (2 << 22)
564 #define RADEON_SURFACE0_INFO            0x0b0c
565 #       define RADEON_SURF_PITCHSEL_MASK        (0x1ff << 0)
566 #       define RADEON_SURF_TILE_MODE_MASK       (3 << 16)
567 #       define RADEON_SURF_TILE_MODE_MACRO      (0 << 16)
568 #       define RADEON_SURF_TILE_MODE_MICRO      (1 << 16)
569 #       define RADEON_SURF_TILE_MODE_32BIT_Z    (2 << 16)
570 #       define RADEON_SURF_TILE_MODE_16BIT_Z    (3 << 16)
571 #define RADEON_SURFACE0_LOWER_BOUND     0x0b04
572 #define RADEON_SURFACE0_UPPER_BOUND     0x0b08
573 #       define RADEON_SURF_ADDRESS_FIXED_MASK   (0x3ff << 0)
574 #define RADEON_SURFACE1_INFO            0x0b1c
575 #define RADEON_SURFACE1_LOWER_BOUND     0x0b14
576 #define RADEON_SURFACE1_UPPER_BOUND     0x0b18
577 #define RADEON_SURFACE2_INFO            0x0b2c
578 #define RADEON_SURFACE2_LOWER_BOUND     0x0b24
579 #define RADEON_SURFACE2_UPPER_BOUND     0x0b28
580 #define RADEON_SURFACE3_INFO            0x0b3c
581 #define RADEON_SURFACE3_LOWER_BOUND     0x0b34
582 #define RADEON_SURFACE3_UPPER_BOUND     0x0b38
583 #define RADEON_SURFACE4_INFO            0x0b4c
584 #define RADEON_SURFACE4_LOWER_BOUND     0x0b44
585 #define RADEON_SURFACE4_UPPER_BOUND     0x0b48
586 #define RADEON_SURFACE5_INFO            0x0b5c
587 #define RADEON_SURFACE5_LOWER_BOUND     0x0b54
588 #define RADEON_SURFACE5_UPPER_BOUND     0x0b58
589 #define RADEON_SURFACE6_INFO            0x0b6c
590 #define RADEON_SURFACE6_LOWER_BOUND     0x0b64
591 #define RADEON_SURFACE6_UPPER_BOUND     0x0b68
592 #define RADEON_SURFACE7_INFO            0x0b7c
593 #define RADEON_SURFACE7_LOWER_BOUND     0x0b74
594 #define RADEON_SURFACE7_UPPER_BOUND     0x0b78
595 #define RADEON_SW_SEMAPHORE             0x013c
596
597 #define RADEON_WAIT_UNTIL               0x1720
598 #       define RADEON_WAIT_CRTC_PFLIP           (1 << 0)
599 #       define RADEON_WAIT_2D_IDLECLEAN         (1 << 16)
600 #       define RADEON_WAIT_3D_IDLECLEAN         (1 << 17)
601 #       define RADEON_WAIT_HOST_IDLECLEAN       (1 << 18)
602
603 #define RADEON_RB3D_ZMASKOFFSET         0x3234
604 #define RADEON_RB3D_ZSTENCILCNTL        0x1c2c
605 #       define RADEON_DEPTH_FORMAT_16BIT_INT_Z  (0 << 0)
606 #       define RADEON_DEPTH_FORMAT_24BIT_INT_Z  (2 << 0)
607
608 /* CP registers */
609 #define RADEON_CP_ME_RAM_ADDR           0x07d4
610 #define RADEON_CP_ME_RAM_RADDR          0x07d8
611 #define RADEON_CP_ME_RAM_DATAH          0x07dc
612 #define RADEON_CP_ME_RAM_DATAL          0x07e0
613
614 #define RADEON_CP_RB_BASE               0x0700
615 #define RADEON_CP_RB_CNTL               0x0704
616 #       define RADEON_BUF_SWAP_32BIT            (2 << 16)
617 #define RADEON_CP_RB_RPTR_ADDR          0x070c
618 #define RADEON_CP_RB_RPTR               0x0710
619 #define RADEON_CP_RB_WPTR               0x0714
620
621 #define RADEON_CP_RB_WPTR_DELAY         0x0718
622 #       define RADEON_PRE_WRITE_TIMER_SHIFT     0
623 #       define RADEON_PRE_WRITE_LIMIT_SHIFT     23
624
625 #define RADEON_CP_IB_BASE               0x0738
626
627 #define RADEON_CP_CSQ_CNTL              0x0740
628 #       define RADEON_CSQ_CNT_PRIMARY_MASK      (0xff << 0)
629 #       define RADEON_CSQ_PRIDIS_INDDIS         (0 << 28)
630 #       define RADEON_CSQ_PRIPIO_INDDIS         (1 << 28)
631 #       define RADEON_CSQ_PRIBM_INDDIS          (2 << 28)
632 #       define RADEON_CSQ_PRIPIO_INDBM          (3 << 28)
633 #       define RADEON_CSQ_PRIBM_INDBM           (4 << 28)
634 #       define RADEON_CSQ_PRIPIO_INDPIO         (15 << 28)
635
636 #define RADEON_AIC_CNTL                 0x01d0
637 #       define RADEON_PCIGART_TRANSLATE_EN      (1 << 0)
638 #define RADEON_AIC_STAT                 0x01d4
639 #define RADEON_AIC_PT_BASE              0x01d8
640 #define RADEON_AIC_LO_ADDR              0x01dc
641 #define RADEON_AIC_HI_ADDR              0x01e0
642 #define RADEON_AIC_TLB_ADDR             0x01e4
643 #define RADEON_AIC_TLB_DATA             0x01e8
644
645 /* CP command packets */
646 #define RADEON_CP_PACKET0               0x00000000
647 #       define RADEON_ONE_REG_WR                (1 << 15)
648 #define RADEON_CP_PACKET1               0x40000000
649 #define RADEON_CP_PACKET2               0x80000000
650 #define RADEON_CP_PACKET3               0xC0000000
651 #       define RADEON_3D_RNDR_GEN_INDX_PRIM     0x00002300
652 #       define RADEON_WAIT_FOR_IDLE             0x00002600
653 #       define RADEON_3D_DRAW_VBUF              0x00002800
654 #       define RADEON_3D_DRAW_IMMD              0x00002900
655 #       define RADEON_3D_DRAW_INDX              0x00002A00
656 #       define RADEON_3D_LOAD_VBPNTR            0x00002F00
657 #       define RADEON_MPEG_IDCT_MACROBLOCK      0x00003000
658 #       define RADEON_MPEG_IDCT_MACROBLOCK_REV  0x00003100
659 #       define RADEON_3D_CLEAR_ZMASK            0x00003200
660 #       define RADEON_3D_CLEAR_HIZ              0x00003700
661 #       define RADEON_CNTL_HOSTDATA_BLT         0x00009400
662 #       define RADEON_CNTL_PAINT_MULTI          0x00009A00
663 #       define RADEON_CNTL_BITBLT_MULTI         0x00009B00
664 #       define RADEON_CNTL_SET_SCISSORS         0xC0001E00
665
666 #define RADEON_CP_PACKET_MASK           0xC0000000
667 #define RADEON_CP_PACKET_COUNT_MASK     0x3fff0000
668 #define RADEON_CP_PACKET0_REG_MASK      0x000007ff
669 #define RADEON_CP_PACKET1_REG0_MASK     0x000007ff
670 #define RADEON_CP_PACKET1_REG1_MASK     0x003ff800
671
672 #define RADEON_VTX_Z_PRESENT                    (1 << 31)
673 #define RADEON_VTX_PKCOLOR_PRESENT              (1 << 3)
674
675 #define RADEON_PRIM_TYPE_NONE                   (0 << 0)
676 #define RADEON_PRIM_TYPE_POINT                  (1 << 0)
677 #define RADEON_PRIM_TYPE_LINE                   (2 << 0)
678 #define RADEON_PRIM_TYPE_LINE_STRIP             (3 << 0)
679 #define RADEON_PRIM_TYPE_TRI_LIST               (4 << 0)
680 #define RADEON_PRIM_TYPE_TRI_FAN                (5 << 0)
681 #define RADEON_PRIM_TYPE_TRI_STRIP              (6 << 0)
682 #define RADEON_PRIM_TYPE_TRI_TYPE2              (7 << 0)
683 #define RADEON_PRIM_TYPE_RECT_LIST              (8 << 0)
684 #define RADEON_PRIM_TYPE_3VRT_POINT_LIST        (9 << 0)
685 #define RADEON_PRIM_TYPE_3VRT_LINE_LIST         (10 << 0)
686 #define RADEON_PRIM_TYPE_MASK                   0xf
687 #define RADEON_PRIM_WALK_IND                    (1 << 4)
688 #define RADEON_PRIM_WALK_LIST                   (2 << 4)
689 #define RADEON_PRIM_WALK_RING                   (3 << 4)
690 #define RADEON_COLOR_ORDER_BGRA                 (0 << 6)
691 #define RADEON_COLOR_ORDER_RGBA                 (1 << 6)
692 #define RADEON_MAOS_ENABLE                      (1 << 7)
693 #define RADEON_VTX_FMT_R128_MODE                (0 << 8)
694 #define RADEON_VTX_FMT_RADEON_MODE              (1 << 8)
695 #define RADEON_NUM_VERTICES_SHIFT               16
696
697 #define RADEON_COLOR_FORMAT_CI8         2
698 #define RADEON_COLOR_FORMAT_ARGB1555    3
699 #define RADEON_COLOR_FORMAT_RGB565      4
700 #define RADEON_COLOR_FORMAT_ARGB8888    6
701 #define RADEON_COLOR_FORMAT_RGB332      7
702 #define RADEON_COLOR_FORMAT_RGB8        9
703 #define RADEON_COLOR_FORMAT_ARGB4444    15
704
705 #define RADEON_TXFORMAT_I8              0
706 #define RADEON_TXFORMAT_AI88            1
707 #define RADEON_TXFORMAT_RGB332          2
708 #define RADEON_TXFORMAT_ARGB1555        3
709 #define RADEON_TXFORMAT_RGB565          4
710 #define RADEON_TXFORMAT_ARGB4444        5
711 #define RADEON_TXFORMAT_ARGB8888        6
712 #define RADEON_TXFORMAT_RGBA8888        7
713 #define RADEON_TXFORMAT_Y8              8
714 #define RADEON_TXFORMAT_VYUY422         10
715 #define RADEON_TXFORMAT_YVYU422         11
716 #define RADEON_TXFORMAT_DXT1            12
717 #define RADEON_TXFORMAT_DXT23           14
718 #define RADEON_TXFORMAT_DXT45           15
719
720 #define R200_PP_TXCBLEND_0                0x2f00
721 #define R200_PP_TXCBLEND_1                0x2f10
722 #define R200_PP_TXCBLEND_2                0x2f20
723 #define R200_PP_TXCBLEND_3                0x2f30
724 #define R200_PP_TXCBLEND_4                0x2f40
725 #define R200_PP_TXCBLEND_5                0x2f50
726 #define R200_PP_TXCBLEND_6                0x2f60
727 #define R200_PP_TXCBLEND_7                0x2f70
728 #define R200_SE_TCL_LIGHT_MODEL_CTL_0     0x2268
729 #define R200_PP_TFACTOR_0                 0x2ee0
730 #define R200_SE_VTX_FMT_0                 0x2088
731 #define R200_SE_VAP_CNTL                  0x2080
732 #define R200_SE_TCL_MATRIX_SEL_0          0x2230
733 #define R200_SE_TCL_TEX_PROC_CTL_2        0x22a8
734 #define R200_SE_TCL_UCP_VERT_BLEND_CTL    0x22c0
735 #define R200_PP_TXFILTER_5                0x2ca0
736 #define R200_PP_TXFILTER_4                0x2c80
737 #define R200_PP_TXFILTER_3                0x2c60
738 #define R200_PP_TXFILTER_2                0x2c40
739 #define R200_PP_TXFILTER_1                0x2c20
740 #define R200_PP_TXFILTER_0                0x2c00
741 #define R200_PP_TXOFFSET_5                0x2d78
742 #define R200_PP_TXOFFSET_4                0x2d60
743 #define R200_PP_TXOFFSET_3                0x2d48
744 #define R200_PP_TXOFFSET_2                0x2d30
745 #define R200_PP_TXOFFSET_1                0x2d18
746 #define R200_PP_TXOFFSET_0                0x2d00
747
748 #define R200_PP_CUBIC_FACES_0             0x2c18
749 #define R200_PP_CUBIC_FACES_1             0x2c38
750 #define R200_PP_CUBIC_FACES_2             0x2c58
751 #define R200_PP_CUBIC_FACES_3             0x2c78
752 #define R200_PP_CUBIC_FACES_4             0x2c98
753 #define R200_PP_CUBIC_FACES_5             0x2cb8
754 #define R200_PP_CUBIC_OFFSET_F1_0         0x2d04
755 #define R200_PP_CUBIC_OFFSET_F2_0         0x2d08
756 #define R200_PP_CUBIC_OFFSET_F3_0         0x2d0c
757 #define R200_PP_CUBIC_OFFSET_F4_0         0x2d10
758 #define R200_PP_CUBIC_OFFSET_F5_0         0x2d14
759 #define R200_PP_CUBIC_OFFSET_F1_1         0x2d1c
760 #define R200_PP_CUBIC_OFFSET_F2_1         0x2d20
761 #define R200_PP_CUBIC_OFFSET_F3_1         0x2d24
762 #define R200_PP_CUBIC_OFFSET_F4_1         0x2d28
763 #define R200_PP_CUBIC_OFFSET_F5_1         0x2d2c
764 #define R200_PP_CUBIC_OFFSET_F1_2         0x2d34
765 #define R200_PP_CUBIC_OFFSET_F2_2         0x2d38
766 #define R200_PP_CUBIC_OFFSET_F3_2         0x2d3c
767 #define R200_PP_CUBIC_OFFSET_F4_2         0x2d40
768 #define R200_PP_CUBIC_OFFSET_F5_2         0x2d44
769 #define R200_PP_CUBIC_OFFSET_F1_3         0x2d4c
770 #define R200_PP_CUBIC_OFFSET_F2_3         0x2d50
771 #define R200_PP_CUBIC_OFFSET_F3_3         0x2d54
772 #define R200_PP_CUBIC_OFFSET_F4_3         0x2d58
773 #define R200_PP_CUBIC_OFFSET_F5_3         0x2d5c
774 #define R200_PP_CUBIC_OFFSET_F1_4         0x2d64
775 #define R200_PP_CUBIC_OFFSET_F2_4         0x2d68
776 #define R200_PP_CUBIC_OFFSET_F3_4         0x2d6c
777 #define R200_PP_CUBIC_OFFSET_F4_4         0x2d70
778 #define R200_PP_CUBIC_OFFSET_F5_4         0x2d74
779 #define R200_PP_CUBIC_OFFSET_F1_5         0x2d7c
780 #define R200_PP_CUBIC_OFFSET_F2_5         0x2d80
781 #define R200_PP_CUBIC_OFFSET_F3_5         0x2d84
782 #define R200_PP_CUBIC_OFFSET_F4_5         0x2d88
783 #define R200_PP_CUBIC_OFFSET_F5_5         0x2d8c
784
785 #define R200_RE_AUX_SCISSOR_CNTL          0x26f0
786 #define R200_SE_VTE_CNTL                  0x20b0
787 #define R200_SE_TCL_OUTPUT_VTX_COMP_SEL   0x2250
788 #define R200_PP_TAM_DEBUG3                0x2d9c
789 #define R200_PP_CNTL_X                    0x2cc4
790 #define R200_SE_VAP_CNTL_STATUS           0x2140
791 #define R200_RE_SCISSOR_TL_0              0x1cd8
792 #define R200_RE_SCISSOR_TL_1              0x1ce0
793 #define R200_RE_SCISSOR_TL_2              0x1ce8
794 #define R200_RB3D_DEPTHXY_OFFSET          0x1d60
795 #define R200_RE_AUX_SCISSOR_CNTL          0x26f0
796 #define R200_SE_VTX_STATE_CNTL            0x2180
797 #define R200_RE_POINTSIZE                 0x2648
798 #define R200_SE_TCL_INPUT_VTX_VECTOR_ADDR_0 0x2254
799
800 #define RADEON_PP_TEX_SIZE_0                0x1d04      /* NPOT */
801 #define RADEON_PP_TEX_SIZE_1                0x1d0c
802 #define RADEON_PP_TEX_SIZE_2                0x1d14
803
804 #define RADEON_PP_CUBIC_FACES_0             0x1d24
805 #define RADEON_PP_CUBIC_FACES_1             0x1d28
806 #define RADEON_PP_CUBIC_FACES_2             0x1d2c
807 #define RADEON_PP_CUBIC_OFFSET_T0_0         0x1dd0      /* bits [31:5] */
808 #define RADEON_PP_CUBIC_OFFSET_T1_0         0x1e00
809 #define RADEON_PP_CUBIC_OFFSET_T2_0         0x1e14
810
811 #define SE_VAP_CNTL__TCL_ENA_MASK                          0x00000001
812 #define SE_VAP_CNTL__FORCE_W_TO_ONE_MASK                   0x00010000
813 #define SE_VAP_CNTL__VF_MAX_VTX_NUM__SHIFT                 0x00000012
814 #define SE_VTE_CNTL__VTX_XY_FMT_MASK                       0x00000100
815 #define SE_VTE_CNTL__VTX_Z_FMT_MASK                        0x00000200
816 #define SE_VTX_FMT_0__VTX_Z0_PRESENT_MASK                  0x00000001
817 #define SE_VTX_FMT_0__VTX_W0_PRESENT_MASK                  0x00000002
818 #define SE_VTX_FMT_0__VTX_COLOR_0_FMT__SHIFT               0x0000000b
819 #define R200_3D_DRAW_IMMD_2      0xC0003500
820 #define R200_SE_VTX_FMT_1                 0x208c
821 #define R200_RE_CNTL                      0x1c50
822
823 #define R200_RB3D_BLENDCOLOR              0x3218
824
825 #define R200_SE_TCL_POINT_SPRITE_CNTL     0x22c4
826
827 #define R200_PP_TRI_PERF                  0x2cf8
828
829 /* MPEG settings from VHA code */
830 #define RADEON_VHA_SETTO16_1                       0x2694
831 #define RADEON_VHA_SETTO16_2                       0x2680
832 #define RADEON_VHA_SETTO0_1                        0x1840
833 #define RADEON_VHA_FB_OFFSET                       0x19e4
834 #define RADEON_VHA_SETTO1AND70S                    0x19d8
835 #define RADEON_VHA_DST_PITCH                       0x1408
836
837 // set as reference header
838 #define RADEON_VHA_BACKFRAME0_OFF_Y              0x1840
839 #define RADEON_VHA_BACKFRAME1_OFF_PITCH_Y        0x1844
840 #define RADEON_VHA_BACKFRAME0_OFF_U              0x1848
841 #define RADEON_VHA_BACKFRAME1_OFF_PITCH_U        0x184c
842 #define RADOEN_VHA_BACKFRAME0_OFF_V              0x1850
843 #define RADEON_VHA_BACKFRAME1_OFF_PITCH_V        0x1854
844 #define RADEON_VHA_FORWFRAME0_OFF_Y              0x1858
845 #define RADEON_VHA_FORWFRAME1_OFF_PITCH_Y        0x185c
846 #define RADEON_VHA_FORWFRAME0_OFF_U              0x1860
847 #define RADEON_VHA_FORWFRAME1_OFF_PITCH_U        0x1864
848 #define RADEON_VHA_FORWFRAME0_OFF_V              0x1868
849 #define RADEON_VHA_FORWFRAME0_OFF_PITCH_V        0x1880
850 #define RADEON_VHA_BACKFRAME0_OFF_Y_2            0x1884
851 #define RADEON_VHA_BACKFRAME1_OFF_PITCH_Y_2      0x1888
852 #define RADEON_VHA_BACKFRAME0_OFF_U_2            0x188c
853 #define RADEON_VHA_BACKFRAME1_OFF_PITCH_U_2      0x1890
854 #define RADEON_VHA_BACKFRAME0_OFF_V_2            0x1894
855 #define RADEON_VHA_BACKFRAME1_OFF_PITCH_V_2      0x1898
856
857
858
859 /* Constants */
860 #define RADEON_MAX_USEC_TIMEOUT         100000  /* 100 ms */
861
862 #define RADEON_LAST_FRAME_REG           RADEON_SCRATCH_REG0
863 #define RADEON_LAST_DISPATCH_REG        RADEON_SCRATCH_REG1
864 #define RADEON_LAST_CLEAR_REG           RADEON_SCRATCH_REG2
865 #define RADEON_LAST_SWI_REG             RADEON_SCRATCH_REG3
866 #define RADEON_LAST_DISPATCH            1
867
868 #define RADEON_MAX_VB_AGE               0x7fffffff
869 #define RADEON_MAX_VB_VERTS             (0xffff)
870
871 #define RADEON_RING_HIGH_MARK           128
872
873 #define RADEON_READ(reg)        DRM_READ32(  dev_priv->mmio, (reg) )
874 #define RADEON_WRITE(reg,val)   DRM_WRITE32( dev_priv->mmio, (reg), (val) )
875 #define RADEON_READ8(reg)       DRM_READ8(  dev_priv->mmio, (reg) )
876 #define RADEON_WRITE8(reg,val)  DRM_WRITE8( dev_priv->mmio, (reg), (val) )
877
878 #define RADEON_WRITE_PLL( addr, val )                                   \
879 do {                                                                    \
880         RADEON_WRITE8( RADEON_CLOCK_CNTL_INDEX,                         \
881                        ((addr) & 0x1f) | RADEON_PLL_WR_EN );            \
882         RADEON_WRITE( RADEON_CLOCK_CNTL_DATA, (val) );                  \
883 } while (0)
884
885 extern int radeon_preinit(struct drm_device *dev, unsigned long flags);
886 extern int radeon_presetup(struct drm_device *dev);
887 extern int radeon_postcleanup(struct drm_device *dev);
888
889 #define CP_PACKET0( reg, n )                                            \
890         (RADEON_CP_PACKET0 | ((n) << 16) | ((reg) >> 2))
891 #define CP_PACKET0_TABLE( reg, n )                                      \
892         (RADEON_CP_PACKET0 | RADEON_ONE_REG_WR | ((n) << 16) | ((reg) >> 2))
893 #define CP_PACKET1( reg0, reg1 )                                        \
894         (RADEON_CP_PACKET1 | (((reg1) >> 2) << 15) | ((reg0) >> 2))
895 #define CP_PACKET2()                                                    \
896         (RADEON_CP_PACKET2)
897 #define CP_PACKET3( pkt, n )                                            \
898         (RADEON_CP_PACKET3 | (pkt) | ((n) << 16))
899
900 /* ================================================================
901  * Engine control helper macros
902  */
903
904 #define RADEON_WAIT_UNTIL_2D_IDLE() do {                                \
905         OUT_RING( CP_PACKET0( RADEON_WAIT_UNTIL, 0 ) );                 \
906         OUT_RING( (RADEON_WAIT_2D_IDLECLEAN |                           \
907                    RADEON_WAIT_HOST_IDLECLEAN) );                       \
908 } while (0)
909
910 #define RADEON_WAIT_UNTIL_3D_IDLE() do {                                \
911         OUT_RING( CP_PACKET0( RADEON_WAIT_UNTIL, 0 ) );                 \
912         OUT_RING( (RADEON_WAIT_3D_IDLECLEAN |                           \
913                    RADEON_WAIT_HOST_IDLECLEAN) );                       \
914 } while (0)
915
916 #define RADEON_WAIT_UNTIL_IDLE() do {                                   \
917         OUT_RING( CP_PACKET0( RADEON_WAIT_UNTIL, 0 ) );                 \
918         OUT_RING( (RADEON_WAIT_2D_IDLECLEAN |                           \
919                    RADEON_WAIT_3D_IDLECLEAN |                           \
920                    RADEON_WAIT_HOST_IDLECLEAN) );                       \
921 } while (0)
922
923 #define RADEON_WAIT_UNTIL_PAGE_FLIPPED() do {                           \
924         OUT_RING( CP_PACKET0( RADEON_WAIT_UNTIL, 0 ) );                 \
925         OUT_RING( RADEON_WAIT_CRTC_PFLIP );                             \
926 } while (0)
927
928 #define RADEON_FLUSH_CACHE() do {                                       \
929         OUT_RING( CP_PACKET0( RADEON_RB2D_DSTCACHE_CTLSTAT, 0 ) );      \
930         OUT_RING( RADEON_RB2D_DC_FLUSH );                               \
931 } while (0)
932
933 #define RADEON_PURGE_CACHE() do {                                       \
934         OUT_RING( CP_PACKET0( RADEON_RB2D_DSTCACHE_CTLSTAT, 0 ) );      \
935         OUT_RING( RADEON_RB2D_DC_FLUSH_ALL );                           \
936 } while (0)
937
938 #define RADEON_FLUSH_ZCACHE() do {                                      \
939         OUT_RING( CP_PACKET0( RADEON_RB3D_ZCACHE_CTLSTAT, 0 ) );        \
940         OUT_RING( RADEON_RB3D_ZC_FLUSH );                               \
941 } while (0)
942
943 #define RADEON_PURGE_ZCACHE() do {                                      \
944         OUT_RING( CP_PACKET0( RADEON_RB3D_ZCACHE_CTLSTAT, 0 ) );        \
945         OUT_RING( RADEON_RB3D_ZC_FLUSH_ALL );                           \
946 } while (0)
947
948 /* ================================================================
949  * Misc helper macros
950  */
951
952 /* Perfbox functionality only.
953  */
954 #define RING_SPACE_TEST_WITH_RETURN( dev_priv )                         \
955 do {                                                                    \
956         if (!(dev_priv->stats.boxes & RADEON_BOX_DMA_IDLE)) {           \
957                 u32 head = GET_RING_HEAD( dev_priv );                   \
958                 if (head == dev_priv->ring.tail)                        \
959                         dev_priv->stats.boxes |= RADEON_BOX_DMA_IDLE;   \
960         }                                                               \
961 } while (0)
962
963 #define VB_AGE_TEST_WITH_RETURN( dev_priv )                             \
964 do {                                                                    \
965         drm_radeon_sarea_t *sarea_priv = dev_priv->sarea_priv;          \
966         if ( sarea_priv->last_dispatch >= RADEON_MAX_VB_AGE ) {         \
967                 int __ret = radeon_do_cp_idle( dev_priv );              \
968                 if ( __ret ) return __ret;                              \
969                 sarea_priv->last_dispatch = 0;                          \
970                 radeon_freelist_reset( dev );                           \
971         }                                                               \
972 } while (0)
973
974 #define RADEON_DISPATCH_AGE( age ) do {                                 \
975         OUT_RING( CP_PACKET0( RADEON_LAST_DISPATCH_REG, 0 ) );          \
976         OUT_RING( age );                                                \
977 } while (0)
978
979 #define RADEON_FRAME_AGE( age ) do {                                    \
980         OUT_RING( CP_PACKET0( RADEON_LAST_FRAME_REG, 0 ) );             \
981         OUT_RING( age );                                                \
982 } while (0)
983
984 #define RADEON_CLEAR_AGE( age ) do {                                    \
985         OUT_RING( CP_PACKET0( RADEON_LAST_CLEAR_REG, 0 ) );             \
986         OUT_RING( age );                                                \
987 } while (0)
988
989 /* ================================================================
990  * Ring control
991  */
992
993 #define RADEON_VERBOSE  0
994
995 #define RING_LOCALS     int write, _nr; unsigned int mask; u32 *ring;
996
997 #define BEGIN_RING( n ) do {                                            \
998         if ( RADEON_VERBOSE ) {                                         \
999                 DRM_INFO( "BEGIN_RING( %d ) in %s\n",                   \
1000                            n, __FUNCTION__ );                           \
1001         }                                                               \
1002         if ( dev_priv->ring.space <= (n) * sizeof(u32) ) {              \
1003                 COMMIT_RING();                                          \
1004                 radeon_wait_ring( dev_priv, (n) * sizeof(u32) );        \
1005         }                                                               \
1006         _nr = n; dev_priv->ring.space -= (n) * sizeof(u32);             \
1007         ring = dev_priv->ring.start;                                    \
1008         write = dev_priv->ring.tail;                                    \
1009         mask = dev_priv->ring.tail_mask;                                \
1010 } while (0)
1011
1012 #define ADVANCE_RING() do {                                             \
1013         if ( RADEON_VERBOSE ) {                                         \
1014                 DRM_INFO( "ADVANCE_RING() wr=0x%06x tail=0x%06x\n",     \
1015                           write, dev_priv->ring.tail );                 \
1016         }                                                               \
1017         if (((dev_priv->ring.tail + _nr) & mask) != write) {            \
1018                 DRM_ERROR(                                              \
1019                         "ADVANCE_RING(): mismatch: nr: %x write: %x line: %d\n",        \
1020                         ((dev_priv->ring.tail + _nr) & mask),           \
1021                         write, __LINE__);                                               \
1022         } else                                                          \
1023                 dev_priv->ring.tail = write;                            \
1024 } while (0)
1025
1026 #define COMMIT_RING() do {                                              \
1027         /* Flush writes to ring */                                      \
1028         DRM_MEMORYBARRIER();                                            \
1029         GET_RING_HEAD( dev_priv );                                      \
1030         RADEON_WRITE( RADEON_CP_RB_WPTR, dev_priv->ring.tail );         \
1031         /* read from PCI bus to ensure correct posting */               \
1032         RADEON_READ( RADEON_CP_RB_RPTR );                               \
1033 } while (0)
1034
1035 #define OUT_RING( x ) do {                                              \
1036         if ( RADEON_VERBOSE ) {                                         \
1037                 DRM_INFO( "   OUT_RING( 0x%08x ) at 0x%x\n",            \
1038                            (unsigned int)(x), write );                  \
1039         }                                                               \
1040         ring[write++] = (x);                                            \
1041         write &= mask;                                                  \
1042 } while (0)
1043
1044 #define OUT_RING_REG( reg, val ) do {                                   \
1045         OUT_RING( CP_PACKET0( reg, 0 ) );                               \
1046         OUT_RING( val );                                                \
1047 } while (0)
1048
1049 #define OUT_RING_TABLE( tab, sz ) do {                          \
1050         int _size = (sz);                                       \
1051         int *_tab = (int *)(tab);                               \
1052                                                                 \
1053         if (write + _size > mask) {                             \
1054                 int _i = (mask+1) - write;                      \
1055                 _size -= _i;                                    \
1056                 while (_i > 0) {                                \
1057                         *(int *)(ring + write) = *_tab++;       \
1058                         write++;                                \
1059                         _i--;                                   \
1060                 }                                               \
1061                 write = 0;                                      \
1062                 _tab += _i;                                     \
1063         }                                                       \
1064         while (_size > 0) {                                     \
1065                 *(ring + write) = *_tab++;                      \
1066                 write++;                                        \
1067                 _size--;                                        \
1068         }                                                       \
1069         write &= mask;                                          \
1070 } while (0)
1071
1072 #endif                          /* __RADEON_DRV_H__ */