cf3084e183cb3801f0c25c19518d8ea053a24cca
[profile/ivi/libdrm.git] / shared-core / radeon_drv.h
1 /* radeon_drv.h -- Private header for radeon driver -*- linux-c -*-
2  *
3  * Copyright 1999 Precision Insight, Inc., Cedar Park, Texas.
4  * Copyright 2000 VA Linux Systems, Inc., Fremont, California.
5  * All rights reserved.
6  *
7  * Permission is hereby granted, free of charge, to any person obtaining a
8  * copy of this software and associated documentation files (the "Software"),
9  * to deal in the Software without restriction, including without limitation
10  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
11  * and/or sell copies of the Software, and to permit persons to whom the
12  * Software is furnished to do so, subject to the following conditions:
13  *
14  * The above copyright notice and this permission notice (including the next
15  * paragraph) shall be included in all copies or substantial portions of the
16  * Software.
17  *
18  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
19  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
20  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
21  * PRECISION INSIGHT AND/OR ITS SUPPLIERS BE LIABLE FOR ANY CLAIM, DAMAGES OR
22  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
23  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER
24  * DEALINGS IN THE SOFTWARE.
25  *
26  * Authors:
27  *    Kevin E. Martin <martin@valinux.com>
28  *    Gareth Hughes <gareth@valinux.com>
29  */
30
31 #ifndef __RADEON_DRV_H__
32 #define __RADEON_DRV_H__
33
34 #include "atom.h"
35 /* General customization:
36  */
37
38 #define DRIVER_AUTHOR           "Gareth Hughes, Keith Whitwell, others."
39
40 #define DRIVER_NAME             "radeon"
41 #define DRIVER_DESC             "ATI Radeon"
42 #define DRIVER_DATE             "20080613"
43
44 /* Interface history:
45  *
46  * 1.1 - ??
47  * 1.2 - Add vertex2 ioctl (keith)
48  *     - Add stencil capability to clear ioctl (gareth, keith)
49  *     - Increase MAX_TEXTURE_LEVELS (brian)
50  * 1.3 - Add cmdbuf ioctl (keith)
51  *     - Add support for new radeon packets (keith)
52  *     - Add getparam ioctl (keith)
53  *     - Add flip-buffers ioctl, deprecate fullscreen foo (keith).
54  * 1.4 - Add scratch registers to get_param ioctl.
55  * 1.5 - Add r200 packets to cmdbuf ioctl
56  *     - Add r200 function to init ioctl
57  *     - Add 'scalar2' instruction to cmdbuf
58  * 1.6 - Add static GART memory manager
59  *       Add irq handler (won't be turned on unless X server knows to)
60  *       Add irq ioctls and irq_active getparam.
61  *       Add wait command for cmdbuf ioctl
62  *       Add GART offset query for getparam
63  * 1.7 - Add support for cube map registers: R200_PP_CUBIC_FACES_[0..5]
64  *       and R200_PP_CUBIC_OFFSET_F1_[0..5].
65  *       Added packets R200_EMIT_PP_CUBIC_FACES_[0..5] and
66  *       R200_EMIT_PP_CUBIC_OFFSETS_[0..5].  (brian)
67  * 1.8 - Remove need to call cleanup ioctls on last client exit (keith)
68  *       Add 'GET' queries for starting additional clients on different VT's.
69  * 1.9 - Add DRM_IOCTL_RADEON_CP_RESUME ioctl.
70  *       Add texture rectangle support for r100.
71  * 1.10- Add SETPARAM ioctl; first parameter to set is FB_LOCATION, which
72  *       clients use to tell the DRM where they think the framebuffer is
73  *       located in the card's address space
74  * 1.11- Add packet R200_EMIT_RB3D_BLENDCOLOR to support GL_EXT_blend_color
75  *       and GL_EXT_blend_[func|equation]_separate on r200
76  * 1.12- Add R300 CP microcode support - this just loads the CP on r300
77  *       (No 3D support yet - just microcode loading).
78  * 1.13- Add packet R200_EMIT_TCL_POINT_SPRITE_CNTL for ARB_point_parameters
79  *     - Add hyperz support, add hyperz flags to clear ioctl.
80  * 1.14- Add support for color tiling
81  *     - Add R100/R200 surface allocation/free support
82  * 1.15- Add support for texture micro tiling
83  *     - Add support for r100 cube maps
84  * 1.16- Add R200_EMIT_PP_TRI_PERF_CNTL packet to support brilinear
85  *       texture filtering on r200
86  * 1.17- Add initial support for R300 (3D).
87  * 1.18- Add support for GL_ATI_fragment_shader, new packets
88  *       R200_EMIT_PP_AFS_0/1, R200_EMIT_PP_TXCTLALL_0-5 (replaces
89  *       R200_EMIT_PP_TXFILTER_0-5, 2 more regs) and R200_EMIT_ATF_TFACTOR
90  *       (replaces R200_EMIT_TFACTOR_0 (8 consts instead of 6)
91  * 1.19- Add support for gart table in FB memory and PCIE r300
92  * 1.20- Add support for r300 texrect
93  * 1.21- Add support for card type getparam
94  * 1.22- Add support for texture cache flushes (R300_TX_CNTL)
95  * 1.23- Add new radeon memory map work from benh
96  * 1.24- Add general-purpose packet for manipulating scratch registers (r300)
97  * 1.25- Add support for r200 vertex programs (R200_EMIT_VAP_PVS_CNTL,
98  *       new packet type)
99  * 1.26- Add support for variable size PCI(E) gart aperture
100  * 1.27- Add support for IGPGART
101  * 1.28- Add support for VBL on CRTC2
102  * 1.29- R500 3D cmd buffer support
103  */
104
105 #define DRIVER_MAJOR            1
106 #define DRIVER_MINOR            30
107 #define DRIVER_PATCHLEVEL       0
108
109 /*
110  * Radeon chip families
111  */
112 enum radeon_family {
113         CHIP_R100,
114         CHIP_RV100,
115         CHIP_RS100,
116         CHIP_RV200,
117         CHIP_RS200,
118         CHIP_R200,
119         CHIP_RV250,
120         CHIP_RS300,
121         CHIP_RV280,
122         CHIP_R300,
123         CHIP_R350,
124         CHIP_RV350,
125         CHIP_RV380,
126         CHIP_R420,
127         CHIP_R423,
128         CHIP_RV410,
129         CHIP_RS400,
130         CHIP_RS480,
131         CHIP_RS600,
132         CHIP_RS690,
133         CHIP_RS740,
134         CHIP_RV515,
135         CHIP_R520,
136         CHIP_RV530,
137         CHIP_RV560,
138         CHIP_RV570,
139         CHIP_R580,
140         CHIP_R600,
141         CHIP_R630,
142         CHIP_RV610,
143         CHIP_RV630,
144         CHIP_RV670,
145         CHIP_RV620,
146         CHIP_RV635,
147         CHIP_RS780,
148         CHIP_RV770,
149         CHIP_LAST,
150 };
151
152 /*
153  * Chip flags
154  */
155 enum radeon_chip_flags {
156         RADEON_FAMILY_MASK = 0x0000ffffUL,
157         RADEON_FLAGS_MASK = 0xffff0000UL,
158         RADEON_IS_MOBILITY = 0x00010000UL,
159         RADEON_IS_IGP = 0x00020000UL,
160         RADEON_SINGLE_CRTC = 0x00040000UL,
161         RADEON_IS_AGP = 0x00080000UL,
162         RADEON_HAS_HIERZ = 0x00100000UL,
163         RADEON_IS_PCIE = 0x00200000UL,
164         RADEON_NEW_MEMMAP = 0x00400000UL,
165         RADEON_IS_PCI = 0x00800000UL,
166         RADEON_IS_IGPGART = 0x01000000UL,
167 };
168
169 /*
170  * Errata workarounds
171  */
172 enum radeon_pll_errata {
173         CHIP_ERRATA_R300_CG             = 0x00000001,
174         CHIP_ERRATA_PLL_DUMMYREADS      = 0x00000002,
175         CHIP_ERRATA_PLL_DELAY           = 0x00000004
176 };
177
178 enum radeon_ext_tmds_chip {
179         RADEON_DVOCHIP_NONE,
180         RADEON_SIL_164,
181         RADEON_SIL_1178
182 };
183
184 #if defined(__powerpc__)
185 enum radeon_mac_model {
186         RADEON_MAC_NONE,
187         RADEON_MAC_IBOOK,
188         RADEON_MAC_POWERBOOK_EXTERNAL,
189         RADEON_MAC_POWERBOOK_INTERNAL,
190         RADEON_MAC_POWERBOOK_VGA,
191         RADEON_MAC_MINI_EXTERNAL,
192         RADEON_MAC_MINI_INTERNAL,
193         RADEON_MAC_IMAC_G5_ISIGHT
194 };
195 #endif
196
197
198 #define GET_RING_HEAD(dev_priv) (dev_priv->writeback_works ? \
199                                  (dev_priv->mm.ring_read.bo ? readl(dev_priv->mm.ring_read.kmap.virtual + 0) : DRM_READ32((dev_priv)->ring_rptr, 0 )) : \
200                                  RADEON_READ(RADEON_CP_RB_RPTR))
201
202 #define SET_RING_HEAD(dev_priv,val) (dev_priv->mm.ring_read.bo ? \
203                                      writel((val), dev_priv->mm.ring_read.kmap.virtual) : \
204                                      DRM_WRITE32((dev_priv)->ring_rptr, 0, (val)))
205
206 typedef struct drm_radeon_freelist {
207         unsigned int age;
208         struct drm_buf *buf;
209         struct drm_radeon_freelist *next;
210         struct drm_radeon_freelist *prev;
211 } drm_radeon_freelist_t;
212
213 typedef struct drm_radeon_ring_buffer {
214         u32 *start;
215         u32 *end;
216         int size; /* Double Words */
217         int size_l2qw; /* log2 Quad Words */
218
219         int rptr_update; /* Double Words */
220         int rptr_update_l2qw; /* log2 Quad Words */
221
222         int fetch_size_l2ow; /* log2 Oct Words */
223
224         u32 tail;
225         u32 tail_mask;
226         int space;
227
228         int high_mark;
229 } drm_radeon_ring_buffer_t;
230
231 typedef struct drm_radeon_depth_clear_t {
232         u32 rb3d_cntl;
233         u32 rb3d_zstencilcntl;
234         u32 se_cntl;
235 } drm_radeon_depth_clear_t;
236
237 struct drm_radeon_driver_file_fields {
238         int64_t radeon_fb_delta;
239 };
240
241 struct mem_block {
242         struct mem_block *next;
243         struct mem_block *prev;
244         int start;
245         int size;
246         struct drm_file *file_priv; /* NULL: free, -1: heap, other: real files */
247 };
248
249 struct radeon_surface {
250         int refcount;
251         u32 lower;
252         u32 upper;
253         u32 flags;
254 };
255
256 struct radeon_virt_surface {
257         int surface_index;
258         u32 lower;
259         u32 upper;
260         u32 flags;
261         struct drm_file *file_priv;
262 };
263
264 struct radeon_mm_obj {
265         struct drm_buffer_object *bo;
266         struct drm_bo_kmap_obj kmap;
267 };
268
269 struct radeon_mm_info {
270         uint64_t vram_offset; // Offset into GPU space
271         uint64_t vram_size;
272         uint64_t vram_visible;
273         
274         uint64_t gart_start;
275         uint64_t gart_size;
276
277         uint64_t gart_useable;
278
279         void *pcie_table_backup;
280         
281         struct radeon_mm_obj pcie_table;
282         struct radeon_mm_obj ring;
283         struct radeon_mm_obj ring_read;
284
285         struct radeon_mm_obj dma_bufs;
286         struct drm_map fake_agp_map;
287 };
288
289 #include "radeon_mode.h"
290
291 struct drm_radeon_master_private {
292         drm_local_map_t *sarea;
293         drm_radeon_sarea_t *sarea_priv;
294 };
295
296 #define RADEON_FLUSH_EMITED     (1 < 0)
297 #define RADEON_PURGE_EMITED     (1 < 1)
298
299 struct drm_radeon_kernel_chunk {
300         uint32_t chunk_id;
301         uint32_t length_dw;
302         uint32_t __user *chunk_data;
303         uint32_t *kdata;
304 };
305
306 struct drm_radeon_cs_parser {
307         struct drm_device *dev;
308         struct drm_file *file_priv;
309         uint32_t num_chunks;
310         struct drm_radeon_kernel_chunk *chunks;
311         int ib_index;
312         int reloc_index;
313         uint32_t card_offset;
314         void *ib;
315 };
316
317 /* command submission struct */
318 struct drm_radeon_cs_priv {
319         uint32_t id_wcnt;
320         uint32_t id_scnt;
321         uint32_t id_last_wcnt;
322         uint32_t id_last_scnt;
323
324         int (*parse)(struct drm_radeon_cs_parser *parser);
325         void (*id_emit)(struct drm_radeon_cs_parser *parser, uint32_t *id);
326         uint32_t (*id_last_get)(struct drm_device *dev);
327         /* this ib handling callback are for hidding memory manager drm
328          * from memory manager less drm, free have to emit ib discard
329          * sequence into the ring */
330         int (*ib_get)(struct drm_radeon_cs_parser *parser);
331         uint32_t (*ib_get_ptr)(struct drm_device *dev, void *ib);
332         void (*ib_free)(struct drm_radeon_cs_parser *parser);
333         /* do a relocation either MM or non-MM */
334         int (*relocate)(struct drm_radeon_cs_parser *parser,
335                         uint32_t *reloc, uint32_t *offset);
336 };
337
338
339
340 struct radeon_pm_regs {
341         uint32_t crtc_ext_cntl;
342         uint32_t bios_scratch[8];
343 };
344
345 typedef struct drm_radeon_private {
346
347         drm_radeon_ring_buffer_t ring;
348
349         bool new_memmap;
350
351         bool user_mm_enable;
352
353         int gart_size;
354         u32 gart_vm_start;
355         unsigned long gart_buffers_offset;
356
357         int cp_mode;
358         int cp_running;
359
360         drm_radeon_freelist_t *head;
361         drm_radeon_freelist_t *tail;
362         int last_buf;
363         volatile u32 *scratch;
364         int writeback_works;
365
366         int usec_timeout;
367
368         struct {
369                 u32 boxes;
370                 int freelist_timeouts;
371                 int freelist_loops;
372                 int requested_bufs;
373                 int last_frame_reads;
374                 int last_clear_reads;
375                 int clears;
376                 int texture_uploads;
377         } stats;
378
379         int do_boxes;
380         int page_flipping;
381
382         u32 color_fmt;
383         unsigned int front_offset;
384         unsigned int front_pitch;
385         unsigned int back_offset;
386         unsigned int back_pitch;
387
388         u32 depth_fmt;
389         unsigned int depth_offset;
390         unsigned int depth_pitch;
391
392         u32 front_pitch_offset;
393         u32 back_pitch_offset;
394         u32 depth_pitch_offset;
395
396         drm_radeon_depth_clear_t depth_clear;
397
398         unsigned long ring_offset;
399         unsigned long ring_rptr_offset;
400         unsigned long buffers_offset;
401         unsigned long gart_textures_offset;
402
403         drm_local_map_t *cp_ring;
404         drm_local_map_t *ring_rptr;
405         drm_local_map_t *gart_textures;
406
407         struct mem_block *gart_heap;
408         struct mem_block *fb_heap;
409
410         /* SW interrupt */
411         int counter;
412         wait_queue_head_t swi_queue;
413         int vblank_crtc;
414         uint32_t irq_enable_reg;
415         int irq_enabled;
416         uint32_t r500_disp_irq_reg;
417
418         struct radeon_surface surfaces[RADEON_MAX_SURFACES];
419         struct radeon_virt_surface virt_surfaces[2 * RADEON_MAX_SURFACES];
420
421         u32 scratch_ages[5];
422
423         unsigned int crtc_last_cnt;
424         unsigned int crtc2_last_cnt;
425
426         /* starting from here on, data is preserved accross an open */
427         uint32_t flags;         /* see radeon_chip_flags */
428         unsigned long fb_aper_offset;
429
430         bool mm_enabled;
431         struct radeon_mm_info mm;
432         drm_local_map_t *mmio;
433
434
435         unsigned long pcigart_offset;
436         unsigned int pcigart_offset_set;
437         struct drm_ati_pcigart_info gart_info;
438
439         struct radeon_mode_info mode_info;
440
441         uint8_t *bios; /* copy of the BIOS image */
442         bool is_atom_bios;
443         uint16_t bios_header_start;
444         u32 fb_location;
445         u32 fb_size;
446         bool is_ddr;
447         u32 ram_width;
448
449         uint32_t mc_fb_location;
450         uint32_t mc_agp_loc_lo;
451         uint32_t mc_agp_loc_hi;
452
453         enum radeon_pll_errata pll_errata;
454         
455         int num_gb_pipes;
456         int track_flush;
457         uint32_t chip_family; /* extract from flags */
458
459         struct radeon_mm_obj **ib_objs;
460         /* ib bitmap */
461         uint64_t ib_alloc_bitmap; // TO DO replace with a real bitmap
462         struct drm_radeon_cs_priv cs;
463
464         struct radeon_pm_regs pmregs;
465         int irq_emitted;
466         atomic_t irq_received;
467
468         uint32_t aper_size;
469         int vram_mtrr;
470 } drm_radeon_private_t;
471
472 typedef struct drm_radeon_buf_priv {
473         u32 age;
474 } drm_radeon_buf_priv_t;
475
476 typedef struct drm_radeon_kcmd_buffer {
477         int bufsz;
478         char *buf;
479         int nbox;
480         struct drm_clip_rect __user *boxes;
481 } drm_radeon_kcmd_buffer_t;
482
483 extern int radeon_no_wb;
484 extern int radeon_dynclks;
485 extern int radeon_r4xx_atom;
486 extern struct drm_ioctl_desc radeon_ioctls[];
487 extern int radeon_max_ioctl;
488 extern int radeon_agpmode;
489 extern int radeon_modeset;
490
491 /* Check whether the given hardware address is inside the framebuffer or the
492  * GART area.
493  */
494 static __inline__ int radeon_check_offset(drm_radeon_private_t *dev_priv,
495                                           u64 off)
496 {
497         u32 fb_start = dev_priv->fb_location;
498         u32 fb_end = fb_start + dev_priv->fb_size - 1;
499         u32 gart_start = dev_priv->gart_vm_start;
500         u32 gart_end = gart_start + dev_priv->gart_size - 1;
501
502         return ((off >= fb_start && off <= fb_end) ||
503                 (off >= gart_start && off <= gart_end));
504 }
505
506                                 /* radeon_cp.c */
507 extern int radeon_cp_init(struct drm_device *dev, void *data, struct drm_file *file_priv);
508 extern int radeon_cp_start(struct drm_device *dev, void *data, struct drm_file *file_priv);
509 extern int radeon_cp_stop(struct drm_device *dev, void *data, struct drm_file *file_priv);
510 extern int radeon_cp_reset(struct drm_device *dev, void *data, struct drm_file *file_priv);
511 extern int radeon_cp_idle(struct drm_device *dev, void *data, struct drm_file *file_priv);
512 extern int radeon_cp_resume(struct drm_device *dev, void *data, struct drm_file *file_priv);
513 extern int radeon_engine_reset(struct drm_device *dev, void *data, struct drm_file *file_priv);
514 extern int radeon_fullscreen(struct drm_device *dev, void *data, struct drm_file *file_priv);
515 extern int radeon_cp_buffers(struct drm_device *dev, void *data, struct drm_file *file_priv);
516 extern u32 radeon_read_fb_location(drm_radeon_private_t *dev_priv);
517
518 extern void radeon_freelist_reset(struct drm_device * dev);
519 extern struct drm_buf *radeon_freelist_get(struct drm_device * dev);
520
521 extern int radeon_wait_ring(drm_radeon_private_t * dev_priv, int n);
522
523 extern int radeon_do_wait_for_idle(drm_radeon_private_t * dev_priv);
524 extern int radeon_do_cp_idle(drm_radeon_private_t * dev_priv);
525
526 extern int radeon_mem_alloc(struct drm_device *dev, void *data, struct drm_file *file_priv);
527 extern int radeon_mem_free(struct drm_device *dev, void *data, struct drm_file *file_priv);
528 extern int radeon_mem_init_heap(struct drm_device *dev, void *data, struct drm_file *file_priv);
529 extern void radeon_mem_takedown(struct mem_block **heap);
530 extern void radeon_mem_release(struct drm_file *file_priv,
531                                struct mem_block *heap);
532
533                                 /* radeon_irq.c */
534 extern void radeon_irq_set_state(struct drm_device *dev, u32 mask, int state);
535 extern int radeon_irq_emit(struct drm_device *dev, void *data, struct drm_file *file_priv);
536 extern int radeon_irq_wait(struct drm_device *dev, void *data, struct drm_file *file_priv);
537
538 extern void radeon_do_release(struct drm_device * dev);
539 extern u32 radeon_get_vblank_counter(struct drm_device *dev, int crtc);
540 extern int radeon_enable_vblank(struct drm_device *dev, int crtc);
541 extern void radeon_disable_vblank(struct drm_device *dev, int crtc);
542 extern irqreturn_t radeon_driver_irq_handler(DRM_IRQ_ARGS);
543 extern void radeon_driver_irq_preinstall(struct drm_device * dev);
544 extern int radeon_driver_irq_postinstall(struct drm_device * dev);
545 extern void radeon_driver_irq_uninstall(struct drm_device * dev);
546 extern int radeon_vblank_crtc_get(struct drm_device *dev);
547 extern int radeon_vblank_crtc_set(struct drm_device *dev, int64_t value);
548
549 extern int radeon_driver_load(struct drm_device *dev, unsigned long flags);
550 extern int radeon_driver_unload(struct drm_device *dev);
551 extern int radeon_driver_firstopen(struct drm_device *dev);
552 extern void radeon_driver_preclose(struct drm_device * dev,
553                                    struct drm_file *file_priv);
554 extern void radeon_driver_postclose(struct drm_device * dev,
555                                     struct drm_file *file_priv);
556 extern void radeon_driver_lastclose(struct drm_device * dev);
557 extern int radeon_driver_open(struct drm_device * dev,
558                               struct drm_file * file_priv);
559 extern long radeon_compat_ioctl(struct file *filp, unsigned int cmd,
560                                          unsigned long arg);
561
562 /* r300_cmdbuf.c */
563 extern void r300_init_reg_flags(struct drm_device *dev);
564
565 extern int r300_do_cp_cmdbuf(struct drm_device *dev,
566                              struct drm_file *file_priv,
567                              drm_radeon_kcmd_buffer_t *cmdbuf);
568
569 extern int radeon_modeset_cp_suspend(struct drm_device *dev);
570 extern int radeon_modeset_cp_resume(struct drm_device *dev);
571 /* radeon_pm.c */
572 int radeon_suspend(struct drm_device *dev, pm_message_t state);
573 int radeon_resume(struct drm_device *dev);
574 /* Flags for stats.boxes
575  */
576 #define RADEON_BOX_DMA_IDLE      0x1
577 #define RADEON_BOX_RING_FULL     0x2
578 #define RADEON_BOX_FLIP          0x4
579 #define RADEON_BOX_WAIT_IDLE     0x8
580 #define RADEON_BOX_TEXTURE_LOAD  0x10
581
582 #define R600_CONFIG_MEMSIZE                                     0x5428
583 #define R600_CONFIG_APER_SIZE                                   0x5430
584 /* Register definitions, register access macros and drmAddMap constants
585  * for Radeon kernel driver.
586  */
587
588 #include "radeon_reg.h"
589
590 #define RADEON_AGP_COMMAND              0x0f60
591 #define RADEON_AGP_COMMAND_PCI_CONFIG   0x0060  /* offset in PCI config */
592 #       define RADEON_AGP_ENABLE            (1<<8)
593 #define RADEON_AUX_SCISSOR_CNTL         0x26f0
594 #       define RADEON_EXCLUSIVE_SCISSOR_0       (1 << 24)
595 #       define RADEON_EXCLUSIVE_SCISSOR_1       (1 << 25)
596 #       define RADEON_EXCLUSIVE_SCISSOR_2       (1 << 26)
597 #       define RADEON_SCISSOR_0_ENABLE          (1 << 28)
598 #       define RADEON_SCISSOR_1_ENABLE          (1 << 29)
599 #       define RADEON_SCISSOR_2_ENABLE          (1 << 30)
600
601 #define RADEON_BUS_CNTL                 0x0030
602 /* r1xx, r2xx, r300, r(v)350, r420/r481, rs400/rs480 */
603 #       define RADEON_BUS_MASTER_DIS            (1 << 6)
604 /* rs600/rs690/rs740 */
605 #       define RS600_BUS_MASTER_DIS             (1 << 14)
606 #       define RS600_MSI_REARM                  (1 << 20)
607
608 #define RADEON_CLOCK_CNTL_DATA          0x000c
609 #       define RADEON_PLL_WR_EN                 (1 << 7)
610 #define RADEON_CLOCK_CNTL_INDEX         0x0008
611 #define RADEON_CONFIG_APER_SIZE         0x0108
612 #define RADEON_CONFIG_MEMSIZE           0x00f8
613 #define RADEON_CRTC_OFFSET              0x0224
614 #define RADEON_CRTC_OFFSET_CNTL         0x0228
615 #       define RADEON_CRTC_TILE_EN              (1 << 15)
616 #       define RADEON_CRTC_OFFSET_FLIP_CNTL     (1 << 16)
617 #define RADEON_CRTC2_OFFSET             0x0324
618 #define RADEON_CRTC2_OFFSET_CNTL        0x0328
619
620 #define RADEON_PCIE_INDEX               0x0030
621 #define RADEON_PCIE_DATA                0x0034
622 #define RADEON_PCIE_TX_GART_CNTL        0x10
623 #       define RADEON_PCIE_TX_GART_EN           (1 << 0)
624 #       define RADEON_PCIE_TX_GART_UNMAPPED_ACCESS_PASS_THRU (0 << 1)
625 #       define RADEON_PCIE_TX_GART_UNMAPPED_ACCESS_CLAMP_LO  (1 << 1)
626 #       define RADEON_PCIE_TX_GART_UNMAPPED_ACCESS_DISCARD   (3 << 1)
627 #       define RADEON_PCIE_TX_GART_MODE_32_128_CACHE    (0 << 3)
628 #       define RADEON_PCIE_TX_GART_MODE_8_4_128_CACHE   (1 << 3)
629 #       define RADEON_PCIE_TX_GART_CHK_RW_VALID_EN      (1 << 5)
630 #       define RADEON_PCIE_TX_GART_INVALIDATE_TLB       (1 << 8)
631 #define RADEON_PCIE_TX_DISCARD_RD_ADDR_LO 0x11
632 #define RADEON_PCIE_TX_DISCARD_RD_ADDR_HI 0x12
633 #define RADEON_PCIE_TX_GART_BASE        0x13
634 #define RADEON_PCIE_TX_GART_START_LO    0x14
635 #define RADEON_PCIE_TX_GART_START_HI    0x15
636 #define RADEON_PCIE_TX_GART_END_LO      0x16
637 #define RADEON_PCIE_TX_GART_END_HI      0x17
638
639 #define RS480_NB_MC_INDEX               0x168
640 #       define RS480_NB_MC_IND_WR_EN    (1 << 8)
641 #define RS480_NB_MC_DATA                0x16c
642
643 #define RS690_MC_INDEX                  0x78
644 #   define RS690_MC_INDEX_MASK          0x1ff
645 #   define RS690_MC_INDEX_WR_EN         (1 << 9)
646 #   define RS690_MC_INDEX_WR_ACK        0x7f
647 #define RS690_MC_DATA                   0x7c
648
649 /* MC indirect registers */
650 #define RS480_MC_MISC_CNTL              0x18
651 #       define RS480_DISABLE_GTW        (1 << 1)
652 /* switch between MCIND GART and MM GART registers. 0 = mmgart, 1 = mcind gart */
653 #       define RS480_GART_INDEX_REG_EN  (1 << 12)
654 #       define RS690_BLOCK_GFX_D3_EN    (1 << 14)
655 #define RS480_K8_FB_LOCATION            0x1e
656 #define RS480_GART_FEATURE_ID           0x2b
657 #       define RS480_HANG_EN            (1 << 11)
658 #       define RS480_TLB_ENABLE         (1 << 18)
659 #       define RS480_P2P_ENABLE         (1 << 19)
660 #       define RS480_GTW_LAC_EN         (1 << 25)
661 #       define RS480_2LEVEL_GART        (0 << 30)
662 #       define RS480_1LEVEL_GART        (1 << 30)
663 #       define RS480_PDC_EN             (1 << 31)
664 #define RS480_GART_BASE                 0x2c
665 #define RS480_GART_CACHE_CNTRL          0x2e
666 #       define RS480_GART_CACHE_INVALIDATE (1 << 0) /* wait for it to clear */
667 #define RS480_AGP_ADDRESS_SPACE_SIZE    0x38
668 #       define RS480_GART_EN            (1 << 0)
669 #       define RS480_VA_SIZE_32MB       (0 << 1)
670 #       define RS480_VA_SIZE_64MB       (1 << 1)
671 #       define RS480_VA_SIZE_128MB      (2 << 1)
672 #       define RS480_VA_SIZE_256MB      (3 << 1)
673 #       define RS480_VA_SIZE_512MB      (4 << 1)
674 #       define RS480_VA_SIZE_1GB        (5 << 1)
675 #       define RS480_VA_SIZE_2GB        (6 << 1)
676 #define RS480_AGP_MODE_CNTL             0x39
677 #       define RS480_POST_GART_Q_SIZE   (1 << 18)
678 #       define RS480_NONGART_SNOOP      (1 << 19)
679 #       define RS480_AGP_RD_BUF_SIZE    (1 << 20)
680 #       define RS480_REQ_TYPE_SNOOP_SHIFT 22
681 #       define RS480_REQ_TYPE_SNOOP_MASK  0x3
682 #       define RS480_REQ_TYPE_SNOOP_DIS (1 << 24)
683 #define RS480_MC_MISC_UMA_CNTL          0x5f
684 #define RS480_MC_MCLK_CNTL              0x7a
685 #define RS480_MC_UMA_DUALCH_CNTL        0x86
686
687 #define RS690_MC_FB_LOCATION            0x100
688 #define RS690_MC_AGP_LOCATION           0x101
689 #define RS690_MC_AGP_BASE               0x102
690 #define RS690_MC_AGP_BASE_2             0x103
691
692 #define R520_MC_IND_INDEX 0x70
693 #define R520_MC_IND_WR_EN (1 << 24)
694 #define R520_MC_IND_DATA  0x74
695
696 #define RADEON_MPP_TB_CONFIG            0x01c0
697 #define RADEON_MEM_CNTL                 0x0140
698 #define RADEON_MEM_SDRAM_MODE_REG       0x0158
699 #define RADEON_AGP_BASE_2               0x015c /* r200+ only */
700 #define RS480_AGP_BASE_2                0x0164
701 #define RADEON_AGP_BASE                 0x0170
702
703 /* pipe config regs */
704 #define R400_GB_PIPE_SELECT             0x402c
705 #define R500_DYN_SCLK_PWMEM_PIPE        0x000d /* PLL */
706 #define R500_SU_REG_DEST                0x42c8
707 #define R300_GB_TILE_CONFIG             0x4018
708 #       define R300_ENABLE_TILING       (1 << 0)
709 #       define R300_PIPE_COUNT_RV350    (0 << 1)
710 #       define R300_PIPE_COUNT_R300     (3 << 1)
711 #       define R300_PIPE_COUNT_R420_3P  (6 << 1)
712 #       define R300_PIPE_COUNT_R420     (7 << 1)
713 #       define R300_TILE_SIZE_8         (0 << 4)
714 #       define R300_TILE_SIZE_16        (1 << 4)
715 #       define R300_TILE_SIZE_32        (2 << 4)
716 #       define R300_SUBPIXEL_1_12       (0 << 16)
717 #       define R300_SUBPIXEL_1_16       (1 << 16)
718 #define R300_DST_PIPE_CONFIG            0x170c
719 #       define R300_PIPE_AUTO_CONFIG    (1 << 31)
720 #define R300_RB2D_DSTCACHE_MODE         0x3428
721 #       define R300_DC_AUTOFLUSH_ENABLE (1 << 8)
722 #       define R300_DC_DC_DISABLE_IGNORE_PE (1 << 17)
723
724 #define RADEON_RB3D_COLOROFFSET         0x1c40
725 #define RADEON_RB3D_COLORPITCH          0x1c48
726
727 #define RADEON_SRC_X_Y                  0x1590
728
729 #define RADEON_DP_GUI_MASTER_CNTL       0x146c
730 #       define RADEON_GMC_SRC_PITCH_OFFSET_CNTL (1 << 0)
731 #       define RADEON_GMC_DST_PITCH_OFFSET_CNTL (1 << 1)
732 #       define RADEON_GMC_BRUSH_SOLID_COLOR     (13 << 4)
733 #       define RADEON_GMC_BRUSH_NONE            (15 << 4)
734 #       define RADEON_GMC_DST_16BPP             (4 << 8)
735 #       define RADEON_GMC_DST_24BPP             (5 << 8)
736 #       define RADEON_GMC_DST_32BPP             (6 << 8)
737 #       define RADEON_GMC_DST_DATATYPE_SHIFT    8
738 #       define RADEON_GMC_SRC_DATATYPE_COLOR    (3 << 12)
739 #       define RADEON_DP_SRC_SOURCE_MEMORY      (2 << 24)
740 #       define RADEON_DP_SRC_SOURCE_HOST_DATA   (3 << 24)
741 #       define RADEON_GMC_CLR_CMP_CNTL_DIS      (1 << 28)
742 #       define RADEON_GMC_WR_MSK_DIS            (1 << 30)
743 #       define RADEON_ROP3_S                    0x00cc0000
744 #       define RADEON_ROP3_P                    0x00f00000
745 #define RADEON_DP_WRITE_MASK            0x16cc
746 #define RADEON_SRC_PITCH_OFFSET         0x1428
747 #define RADEON_DST_PITCH_OFFSET         0x142c
748 #define RADEON_DST_PITCH_OFFSET_C       0x1c80
749 #       define RADEON_DST_TILE_LINEAR           (0 << 30)
750 #       define RADEON_DST_TILE_MACRO            (1 << 30)
751 #       define RADEON_DST_TILE_MICRO            (2 << 30)
752 #       define RADEON_DST_TILE_BOTH             (3 << 30)
753
754 #define RADEON_SCRATCH_REG0             0x15e0
755 #define RADEON_SCRATCH_REG1             0x15e4
756 #define RADEON_SCRATCH_REG2             0x15e8
757 #define RADEON_SCRATCH_REG3             0x15ec
758 #define RADEON_SCRATCH_REG4             0x15f0
759 #define RADEON_SCRATCH_REG5             0x15f4
760 #define RADEON_SCRATCH_REG6             0x15f8
761 #define RADEON_SCRATCH_UMSK             0x0770
762 #define RADEON_SCRATCH_ADDR             0x0774
763
764 #define RADEON_SCRATCHOFF( x )          (RADEON_SCRATCH_REG_OFFSET + 4*(x))
765
766 #define GET_SCRATCH( x ) (dev_priv->writeback_works ?                   \
767                          (dev_priv->mm.ring_read.bo ? \
768                           readl(dev_priv->mm.ring_read.kmap.virtual + RADEON_SCRATCHOFF(x)) : \
769                           DRM_READ32(dev_priv->ring_rptr, RADEON_SCRATCHOFF(x))) : \
770                          RADEON_READ( RADEON_SCRATCH_REG0 + 4*(x)))
771
772 #define RADEON_CRTC_CRNT_FRAME 0x0214
773 #define RADEON_CRTC2_CRNT_FRAME 0x0314
774
775 #define RADEON_CRTC_STATUS              0x005c
776 #define RADEON_CRTC2_STATUS             0x03fc
777
778 #define RADEON_GEN_INT_CNTL             0x0040
779 #       define RADEON_CRTC_VBLANK_MASK          (1 << 0)
780 #       define RADEON_CRTC2_VBLANK_MASK         (1 << 9)
781 #       define RADEON_GUI_IDLE_INT_ENABLE       (1 << 19)
782 #       define RADEON_SW_INT_ENABLE             (1 << 25)
783
784 #define RADEON_GEN_INT_STATUS           0x0044
785 #       define RADEON_CRTC_VBLANK_STAT          (1 << 0)
786 #       define RADEON_CRTC_VBLANK_STAT_ACK      (1 << 0)
787 #       define RADEON_CRTC2_VBLANK_STAT         (1 << 9)
788 #       define RADEON_CRTC2_VBLANK_STAT_ACK     (1 << 9)
789 #       define RADEON_GUI_IDLE_INT_TEST_ACK     (1 << 19)
790 #       define RADEON_SW_INT_TEST               (1 << 25)
791 #       define RADEON_SW_INT_TEST_ACK           (1 << 25)
792 #       define RADEON_SW_INT_FIRE               (1 << 26)
793 #       define R500_DISPLAY_INT_STATUS          (1 << 0)
794
795 #define RADEON_HOST_PATH_CNTL               0x0130
796 #       define RADEON_HDP_APER_CNTL         (1 << 23)
797 #       define RADEON_HP_LIN_RD_CACHE_DIS   (1 << 24)
798 #       define RADEON_HDP_SOFT_RESET        (1 << 26)
799 #       define RADEON_HDP_READ_BUFFER_INVALIDATED (1 << 27)
800
801 #define RADEON_NB_TOM                       0x15c
802
803 #define RADEON_ISYNC_CNTL               0x1724
804 #       define RADEON_ISYNC_ANY2D_IDLE3D        (1 << 0)
805 #       define RADEON_ISYNC_ANY3D_IDLE2D        (1 << 1)
806 #       define RADEON_ISYNC_TRIG2D_IDLE3D       (1 << 2)
807 #       define RADEON_ISYNC_TRIG3D_IDLE2D       (1 << 3)
808 #       define RADEON_ISYNC_WAIT_IDLEGUI        (1 << 4)
809 #       define RADEON_ISYNC_CPSCRATCH_IDLEGUI   (1 << 5)
810
811 #define RADEON_RBBM_GUICNTL             0x172c
812 #       define RADEON_HOST_DATA_SWAP_NONE       (0 << 0)
813 #       define RADEON_HOST_DATA_SWAP_16BIT      (1 << 0)
814 #       define RADEON_HOST_DATA_SWAP_32BIT      (2 << 0)
815 #       define RADEON_HOST_DATA_SWAP_HDW        (3 << 0)
816
817 #define RADEON_MC_AGP_LOCATION          0x014c
818 #define RADEON_MC_FB_LOCATION           0x0148
819 #define RADEON_MCLK_CNTL                0x0012
820 #       define RADEON_FORCEON_MCLKA             (1 << 16)
821 #       define RADEON_FORCEON_MCLKB             (1 << 17)
822 #       define RADEON_FORCEON_YCLKA             (1 << 18)
823 #       define RADEON_FORCEON_YCLKB             (1 << 19)
824 #       define RADEON_FORCEON_MC                (1 << 20)
825 #       define RADEON_FORCEON_AIC               (1 << 21)
826
827 #define RADEON_PP_BORDER_COLOR_0        0x1d40
828 #define RADEON_PP_BORDER_COLOR_1        0x1d44
829 #define RADEON_PP_BORDER_COLOR_2        0x1d48
830 #define RADEON_PP_CNTL                  0x1c38
831 #       define RADEON_SCISSOR_ENABLE            (1 <<  1)
832 #define RADEON_PP_LUM_MATRIX            0x1d00
833 #define RADEON_PP_MISC                  0x1c14
834 #define RADEON_PP_ROT_MATRIX_0          0x1d58
835 #define RADEON_PP_TXFILTER_0            0x1c54
836 #define RADEON_PP_TXOFFSET_0            0x1c5c
837 #define RADEON_PP_TXFILTER_1            0x1c6c
838 #define RADEON_PP_TXFILTER_2            0x1c84
839
840 #define RADEON_RB3D_CNTL                0x1c3c
841 #       define RADEON_ALPHA_BLEND_ENABLE        (1 << 0)
842 #       define RADEON_PLANE_MASK_ENABLE         (1 << 1)
843 #       define RADEON_DITHER_ENABLE             (1 << 2)
844 #       define RADEON_ROUND_ENABLE              (1 << 3)
845 #       define RADEON_SCALE_DITHER_ENABLE       (1 << 4)
846 #       define RADEON_DITHER_INIT               (1 << 5)
847 #       define RADEON_ROP_ENABLE                (1 << 6)
848 #       define RADEON_STENCIL_ENABLE            (1 << 7)
849 #       define RADEON_Z_ENABLE                  (1 << 8)
850 #       define RADEON_ZBLOCK16                  (1 << 15)
851 #define RADEON_RB3D_DEPTHOFFSET         0x1c24
852 #define RADEON_RB3D_DEPTHCLEARVALUE     0x3230
853 #define RADEON_RB3D_DEPTHPITCH          0x1c28
854 #define RADEON_RB3D_PLANEMASK           0x1d84
855 #define RADEON_RB3D_STENCILREFMASK      0x1d7c
856 #define RADEON_RB3D_ZCACHE_MODE         0x3250
857 #define RADEON_RB3D_ZCACHE_CTLSTAT      0x3254
858 #       define RADEON_RB3D_ZC_FLUSH             (1 << 0)
859 #       define RADEON_RB3D_ZC_FREE              (1 << 2)
860 #       define RADEON_RB3D_ZC_FLUSH_ALL         0x5
861 #       define RADEON_RB3D_ZC_BUSY              (1 << 31)
862 #define R300_ZB_ZCACHE_CTLSTAT                  0x4f18
863 #       define R300_ZC_FLUSH                    (1 << 0)
864 #       define R300_ZC_FREE                     (1 << 1)
865 #       define R300_ZC_BUSY                     (1 << 31)
866 #define R300_RB3D_DSTCACHE_CTLSTAT              0x4e4c
867 #       define R300_RB3D_DC_FLUSH               (2 << 0)
868 #       define R300_RB3D_DC_FREE                (2 << 2)
869 #       define R300_RB3D_DC_FINISH              (1 << 4)
870 #define RADEON_RB3D_ZSTENCILCNTL        0x1c2c
871 #       define RADEON_Z_TEST_MASK               (7 << 4)
872 #       define RADEON_Z_TEST_ALWAYS             (7 << 4)
873 #       define RADEON_Z_HIERARCHY_ENABLE        (1 << 8)
874 #       define RADEON_STENCIL_TEST_ALWAYS       (7 << 12)
875 #       define RADEON_STENCIL_S_FAIL_REPLACE    (2 << 16)
876 #       define RADEON_STENCIL_ZPASS_REPLACE     (2 << 20)
877 #       define RADEON_STENCIL_ZFAIL_REPLACE     (2 << 24)
878 #       define RADEON_Z_COMPRESSION_ENABLE      (1 << 28)
879 #       define RADEON_FORCE_Z_DIRTY             (1 << 29)
880 #       define RADEON_Z_WRITE_ENABLE            (1 << 30)
881 #       define RADEON_Z_DECOMPRESSION_ENABLE    (1 << 31)
882 #define RADEON_RBBM_SOFT_RESET          0x00f0
883 #       define RADEON_SOFT_RESET_CP             (1 <<  0)
884 #       define RADEON_SOFT_RESET_HI             (1 <<  1)
885 #       define RADEON_SOFT_RESET_SE             (1 <<  2)
886 #       define RADEON_SOFT_RESET_RE             (1 <<  3)
887 #       define RADEON_SOFT_RESET_PP             (1 <<  4)
888 #       define RADEON_SOFT_RESET_E2             (1 <<  5)
889 #       define RADEON_SOFT_RESET_RB             (1 <<  6)
890 #       define RADEON_SOFT_RESET_HDP            (1 <<  7)
891 /*
892  *   6:0  Available slots in the FIFO
893  *   8    Host Interface active
894  *   9    CP request active
895  *   10   FIFO request active
896  *   11   Host Interface retry active
897  *   12   CP retry active
898  *   13   FIFO retry active
899  *   14   FIFO pipeline busy
900  *   15   Event engine busy
901  *   16   CP command stream busy
902  *   17   2D engine busy
903  *   18   2D portion of render backend busy
904  *   20   3D setup engine busy
905  *   26   GA engine busy
906  *   27   CBA 2D engine busy
907  *   31   2D engine busy or 3D engine busy or FIFO not empty or CP busy or
908  *           command stream queue not empty or Ring Buffer not empty
909  */
910 #define RADEON_RBBM_STATUS              0x0e40
911 /* Same as the previous RADEON_RBBM_STATUS; this is a mirror of that register.  */
912 /* #define RADEON_RBBM_STATUS           0x1740 */
913 /* bits 6:0 are dword slots available in the cmd fifo */
914 #       define RADEON_RBBM_FIFOCNT_MASK         0x007f
915 #       define RADEON_HIRQ_ON_RBB       (1 <<  8)
916 #       define RADEON_CPRQ_ON_RBB       (1 <<  9)
917 #       define RADEON_CFRQ_ON_RBB       (1 << 10)
918 #       define RADEON_HIRQ_IN_RTBUF     (1 << 11)
919 #       define RADEON_CPRQ_IN_RTBUF     (1 << 12)
920 #       define RADEON_CFRQ_IN_RTBUF     (1 << 13)
921 #       define RADEON_PIPE_BUSY         (1 << 14)
922 #       define RADEON_ENG_EV_BUSY       (1 << 15)
923 #       define RADEON_CP_CMDSTRM_BUSY   (1 << 16)
924 #       define RADEON_E2_BUSY           (1 << 17)
925 #       define RADEON_RB2D_BUSY         (1 << 18)
926 #       define RADEON_RB3D_BUSY         (1 << 19) /* not used on r300 */
927 #       define RADEON_VAP_BUSY          (1 << 20)
928 #       define RADEON_RE_BUSY           (1 << 21) /* not used on r300 */
929 #       define RADEON_TAM_BUSY          (1 << 22) /* not used on r300 */
930 #       define RADEON_TDM_BUSY          (1 << 23) /* not used on r300 */
931 #       define RADEON_PB_BUSY           (1 << 24) /* not used on r300 */
932 #       define RADEON_TIM_BUSY          (1 << 25) /* not used on r300 */
933 #       define RADEON_GA_BUSY           (1 << 26)
934 #       define RADEON_CBA2D_BUSY        (1 << 27)
935 #       define RADEON_RBBM_ACTIVE       (1 << 31)
936 #define RADEON_RE_LINE_PATTERN          0x1cd0
937 #define RADEON_RE_MISC                  0x26c4
938 #define RADEON_RE_TOP_LEFT              0x26c0
939 #define RADEON_RE_WIDTH_HEIGHT          0x1c44
940 #define RADEON_RE_STIPPLE_ADDR          0x1cc8
941 #define RADEON_RE_STIPPLE_DATA          0x1ccc
942
943 #define RADEON_SCISSOR_TL_0             0x1cd8
944 #define RADEON_SCISSOR_BR_0             0x1cdc
945 #define RADEON_SCISSOR_TL_1             0x1ce0
946 #define RADEON_SCISSOR_BR_1             0x1ce4
947 #define RADEON_SCISSOR_TL_2             0x1ce8
948 #define RADEON_SCISSOR_BR_2             0x1cec
949 #define RADEON_SE_COORD_FMT             0x1c50
950 #define RADEON_SE_CNTL                  0x1c4c
951 #       define RADEON_FFACE_CULL_CW             (0 << 0)
952 #       define RADEON_BFACE_SOLID               (3 << 1)
953 #       define RADEON_FFACE_SOLID               (3 << 3)
954 #       define RADEON_FLAT_SHADE_VTX_LAST       (3 << 6)
955 #       define RADEON_DIFFUSE_SHADE_FLAT        (1 << 8)
956 #       define RADEON_DIFFUSE_SHADE_GOURAUD     (2 << 8)
957 #       define RADEON_ALPHA_SHADE_FLAT          (1 << 10)
958 #       define RADEON_ALPHA_SHADE_GOURAUD       (2 << 10)
959 #       define RADEON_SPECULAR_SHADE_FLAT       (1 << 12)
960 #       define RADEON_SPECULAR_SHADE_GOURAUD    (2 << 12)
961 #       define RADEON_FOG_SHADE_FLAT            (1 << 14)
962 #       define RADEON_FOG_SHADE_GOURAUD         (2 << 14)
963 #       define RADEON_VPORT_XY_XFORM_ENABLE     (1 << 24)
964 #       define RADEON_VPORT_Z_XFORM_ENABLE      (1 << 25)
965 #       define RADEON_VTX_PIX_CENTER_OGL        (1 << 27)
966 #       define RADEON_ROUND_MODE_TRUNC          (0 << 28)
967 #       define RADEON_ROUND_PREC_8TH_PIX        (1 << 30)
968 #define RADEON_SE_CNTL_STATUS           0x2140
969 #define RADEON_SE_LINE_WIDTH            0x1db8
970 #define RADEON_SE_VPORT_XSCALE          0x1d98
971 #define RADEON_SE_ZBIAS_FACTOR          0x1db0
972 #define RADEON_SE_TCL_MATERIAL_EMMISSIVE_RED 0x2210
973 #define RADEON_SE_TCL_OUTPUT_VTX_FMT         0x2254
974 #define RADEON_SE_TCL_VECTOR_INDX_REG        0x2200
975 #       define RADEON_VEC_INDX_OCTWORD_STRIDE_SHIFT  16
976 #       define RADEON_VEC_INDX_DWORD_COUNT_SHIFT     28
977 #define RADEON_SE_TCL_VECTOR_DATA_REG       0x2204
978 #define RADEON_SE_TCL_SCALAR_INDX_REG       0x2208
979 #       define RADEON_SCAL_INDX_DWORD_STRIDE_SHIFT  16
980 #define RADEON_SE_TCL_SCALAR_DATA_REG       0x220C
981 #define RADEON_SURFACE_ACCESS_FLAGS     0x0bf8
982 #define RADEON_SURFACE_ACCESS_CLR       0x0bfc
983 #define RADEON_SURFACE_CNTL             0x0b00
984 #       define RADEON_SURF_TRANSLATION_DIS      (1 << 8)
985 #       define RADEON_NONSURF_AP0_SWP_MASK      (3 << 20)
986 #       define RADEON_NONSURF_AP0_SWP_LITTLE    (0 << 20)
987 #       define RADEON_NONSURF_AP0_SWP_BIG16     (1 << 20)
988 #       define RADEON_NONSURF_AP0_SWP_BIG32     (2 << 20)
989 #       define RADEON_NONSURF_AP1_SWP_MASK      (3 << 22)
990 #       define RADEON_NONSURF_AP1_SWP_LITTLE    (0 << 22)
991 #       define RADEON_NONSURF_AP1_SWP_BIG16     (1 << 22)
992 #       define RADEON_NONSURF_AP1_SWP_BIG32     (2 << 22)
993 #define RADEON_SURFACE0_INFO            0x0b0c
994 #       define RADEON_SURF_PITCHSEL_MASK        (0x1ff << 0)
995 #       define RADEON_SURF_TILE_MODE_MASK       (3 << 16)
996 #       define RADEON_SURF_TILE_MODE_MACRO      (0 << 16)
997 #       define RADEON_SURF_TILE_MODE_MICRO      (1 << 16)
998 #       define RADEON_SURF_TILE_MODE_32BIT_Z    (2 << 16)
999 #       define RADEON_SURF_TILE_MODE_16BIT_Z    (3 << 16)
1000 #define RADEON_SURFACE0_LOWER_BOUND     0x0b04
1001 #define RADEON_SURFACE0_UPPER_BOUND     0x0b08
1002 #       define RADEON_SURF_ADDRESS_FIXED_MASK   (0x3ff << 0)
1003 #define RADEON_SURFACE1_INFO            0x0b1c
1004 #define RADEON_SURFACE1_LOWER_BOUND     0x0b14
1005 #define RADEON_SURFACE1_UPPER_BOUND     0x0b18
1006 #define RADEON_SURFACE2_INFO            0x0b2c
1007 #define RADEON_SURFACE2_LOWER_BOUND     0x0b24
1008 #define RADEON_SURFACE2_UPPER_BOUND     0x0b28
1009 #define RADEON_SURFACE3_INFO            0x0b3c
1010 #define RADEON_SURFACE3_LOWER_BOUND     0x0b34
1011 #define RADEON_SURFACE3_UPPER_BOUND     0x0b38
1012 #define RADEON_SURFACE4_INFO            0x0b4c
1013 #define RADEON_SURFACE4_LOWER_BOUND     0x0b44
1014 #define RADEON_SURFACE4_UPPER_BOUND     0x0b48
1015 #define RADEON_SURFACE5_INFO            0x0b5c
1016 #define RADEON_SURFACE5_LOWER_BOUND     0x0b54
1017 #define RADEON_SURFACE5_UPPER_BOUND     0x0b58
1018 #define RADEON_SURFACE6_INFO            0x0b6c
1019 #define RADEON_SURFACE6_LOWER_BOUND     0x0b64
1020 #define RADEON_SURFACE6_UPPER_BOUND     0x0b68
1021 #define RADEON_SURFACE7_INFO            0x0b7c
1022 #define RADEON_SURFACE7_LOWER_BOUND     0x0b74
1023 #define RADEON_SURFACE7_UPPER_BOUND     0x0b78
1024 #define RADEON_SW_SEMAPHORE             0x013c
1025
1026 #define RADEON_WAIT_UNTIL               0x1720
1027 #       define RADEON_WAIT_CRTC_PFLIP           (1 << 0)
1028 #       define RADEON_WAIT_2D_IDLE              (1 << 14)
1029 #       define RADEON_WAIT_3D_IDLE              (1 << 15)
1030 #       define RADEON_WAIT_2D_IDLECLEAN         (1 << 16)
1031 #       define RADEON_WAIT_3D_IDLECLEAN         (1 << 17)
1032 #       define RADEON_WAIT_HOST_IDLECLEAN       (1 << 18)
1033
1034 #define RADEON_RB3D_ZMASKOFFSET         0x3234
1035 #define RADEON_RB3D_ZSTENCILCNTL        0x1c2c
1036 #       define RADEON_DEPTH_FORMAT_16BIT_INT_Z  (0 << 0)
1037 #       define RADEON_DEPTH_FORMAT_24BIT_INT_Z  (2 << 0)
1038
1039 /* CP registers */
1040 #define RADEON_CP_ME_RAM_ADDR           0x07d4
1041 #define RADEON_CP_ME_RAM_RADDR          0x07d8
1042 #define RADEON_CP_ME_RAM_DATAH          0x07dc
1043 #define RADEON_CP_ME_RAM_DATAL          0x07e0
1044
1045 #define RADEON_CP_RB_BASE               0x0700
1046 #define RADEON_CP_RB_CNTL               0x0704
1047 #       define RADEON_BUF_SWAP_32BIT            (2 << 16)
1048 #       define RADEON_RB_NO_UPDATE              (1 << 27)
1049 #define RADEON_CP_RB_RPTR_ADDR          0x070c
1050 #define RADEON_CP_RB_RPTR               0x0710
1051 #define RADEON_CP_RB_WPTR               0x0714
1052
1053 #define RADEON_CP_RB_WPTR_DELAY         0x0718
1054 #       define RADEON_PRE_WRITE_TIMER_SHIFT     0
1055 #       define RADEON_PRE_WRITE_LIMIT_SHIFT     23
1056
1057 #define RADEON_CP_IB_BASE               0x0738
1058
1059 #define RADEON_CP_CSQ_CNTL              0x0740
1060 #       define RADEON_CSQ_CNT_PRIMARY_MASK      (0xff << 0)
1061 #       define RADEON_CSQ_PRIDIS_INDDIS         (0 << 28)
1062 #       define RADEON_CSQ_PRIPIO_INDDIS         (1 << 28)
1063 #       define RADEON_CSQ_PRIBM_INDDIS          (2 << 28)
1064 #       define RADEON_CSQ_PRIPIO_INDBM          (3 << 28)
1065 #       define RADEON_CSQ_PRIBM_INDBM           (4 << 28)
1066 #       define RADEON_CSQ_PRIPIO_INDPIO         (15 << 28)
1067
1068 #define RADEON_AIC_CNTL                 0x01d0
1069 #       define RADEON_PCIGART_TRANSLATE_EN      (1 << 0)
1070 #       define RS400_MSI_REARM                  (1 << 3)
1071 #define RADEON_AIC_STAT                 0x01d4
1072 #define RADEON_AIC_PT_BASE              0x01d8
1073 #define RADEON_AIC_LO_ADDR              0x01dc
1074 #define RADEON_AIC_HI_ADDR              0x01e0
1075 #define RADEON_AIC_TLB_ADDR             0x01e4
1076 #define RADEON_AIC_TLB_DATA             0x01e8
1077
1078 /* CP command packets */
1079 #define RADEON_CP_PACKET0               0x00000000
1080 #       define RADEON_ONE_REG_WR                (1 << 15)
1081 #define RADEON_CP_PACKET1               0x40000000
1082 #define RADEON_CP_PACKET2               0x80000000
1083 #define RADEON_CP_PACKET3               0xC0000000
1084 #       define RADEON_CP_NOP                    0x00001000
1085 #       define RADEON_CP_NEXT_CHAR              0x00001900
1086 #       define RADEON_CP_PLY_NEXTSCAN           0x00001D00
1087 #       define RADEON_CP_SET_SCISSORS           0x00001E00
1088              /* GEN_INDX_PRIM is unsupported starting with R300 */
1089 #       define RADEON_3D_RNDR_GEN_INDX_PRIM     0x00002300
1090 #       define RADEON_WAIT_FOR_IDLE             0x00002600
1091 #       define RADEON_3D_DRAW_VBUF              0x00002800
1092 #       define RADEON_3D_DRAW_IMMD              0x00002900
1093 #       define RADEON_3D_DRAW_INDX              0x00002A00
1094 #       define RADEON_CP_LOAD_PALETTE           0x00002C00
1095 #       define RADEON_3D_LOAD_VBPNTR            0x00002F00
1096 #       define RADEON_MPEG_IDCT_MACROBLOCK      0x00003000
1097 #       define RADEON_MPEG_IDCT_MACROBLOCK_REV  0x00003100
1098 #       define RADEON_3D_CLEAR_ZMASK            0x00003200
1099 #       define RADEON_CP_INDX_BUFFER            0x00003300
1100 #       define RADEON_CP_3D_DRAW_VBUF_2         0x00003400
1101 #       define RADEON_CP_3D_DRAW_IMMD_2         0x00003500
1102 #       define RADEON_CP_3D_DRAW_INDX_2         0x00003600
1103 #       define RADEON_3D_CLEAR_HIZ              0x00003700
1104 #       define RADEON_CP_3D_CLEAR_CMASK         0x00003802
1105 #       define RADEON_CNTL_HOSTDATA_BLT         0x00009400
1106 #       define RADEON_CNTL_PAINT_MULTI          0x00009A00
1107 #       define RADEON_CNTL_BITBLT_MULTI         0x00009B00
1108 #       define RADEON_CNTL_SET_SCISSORS         0xC0001E00
1109
1110 #define RADEON_CP_PACKET_MASK           0xC0000000
1111 #define RADEON_CP_PACKET_COUNT_MASK     0x3fff0000
1112 #define RADEON_CP_PACKET0_REG_MASK      0x000007ff
1113 #define RADEON_CP_PACKET1_REG0_MASK     0x000007ff
1114 #define RADEON_CP_PACKET1_REG1_MASK     0x003ff800
1115
1116 #define RADEON_VTX_Z_PRESENT                    (1 << 31)
1117 #define RADEON_VTX_PKCOLOR_PRESENT              (1 << 3)
1118
1119 #define RADEON_PRIM_TYPE_NONE                   (0 << 0)
1120 #define RADEON_PRIM_TYPE_POINT                  (1 << 0)
1121 #define RADEON_PRIM_TYPE_LINE                   (2 << 0)
1122 #define RADEON_PRIM_TYPE_LINE_STRIP             (3 << 0)
1123 #define RADEON_PRIM_TYPE_TRI_LIST               (4 << 0)
1124 #define RADEON_PRIM_TYPE_TRI_FAN                (5 << 0)
1125 #define RADEON_PRIM_TYPE_TRI_STRIP              (6 << 0)
1126 #define RADEON_PRIM_TYPE_TRI_TYPE2              (7 << 0)
1127 #define RADEON_PRIM_TYPE_RECT_LIST              (8 << 0)
1128 #define RADEON_PRIM_TYPE_3VRT_POINT_LIST        (9 << 0)
1129 #define RADEON_PRIM_TYPE_3VRT_LINE_LIST         (10 << 0)
1130 #define RADEON_PRIM_TYPE_MASK                   0xf
1131 #define RADEON_PRIM_WALK_IND                    (1 << 4)
1132 #define RADEON_PRIM_WALK_LIST                   (2 << 4)
1133 #define RADEON_PRIM_WALK_RING                   (3 << 4)
1134 #define RADEON_COLOR_ORDER_BGRA                 (0 << 6)
1135 #define RADEON_COLOR_ORDER_RGBA                 (1 << 6)
1136 #define RADEON_MAOS_ENABLE                      (1 << 7)
1137 #define RADEON_VTX_FMT_R128_MODE                (0 << 8)
1138 #define RADEON_VTX_FMT_RADEON_MODE              (1 << 8)
1139 #define RADEON_NUM_VERTICES_SHIFT               16
1140
1141 #define RADEON_COLOR_FORMAT_CI8         2
1142
1143 #define R200_PP_TXCBLEND_0                0x2f00
1144 #define R200_PP_TXCBLEND_1                0x2f10
1145 #define R200_PP_TXCBLEND_2                0x2f20
1146 #define R200_PP_TXCBLEND_3                0x2f30
1147 #define R200_PP_TXCBLEND_4                0x2f40
1148 #define R200_PP_TXCBLEND_5                0x2f50
1149 #define R200_PP_TXCBLEND_6                0x2f60
1150 #define R200_PP_TXCBLEND_7                0x2f70
1151 #define R200_SE_TCL_LIGHT_MODEL_CTL_0     0x2268
1152 #define R200_PP_TFACTOR_0                 0x2ee0
1153 #define R200_SE_VTX_FMT_0                 0x2088
1154 #define R200_SE_VAP_CNTL                  0x2080
1155 #define R200_SE_TCL_MATRIX_SEL_0          0x2230
1156 #define R200_SE_TCL_TEX_PROC_CTL_2        0x22a8
1157 #define R200_SE_TCL_UCP_VERT_BLEND_CTL    0x22c0
1158 #define R200_PP_TXFILTER_5                0x2ca0
1159 #define R200_PP_TXFILTER_4                0x2c80
1160 #define R200_PP_TXFILTER_3                0x2c60
1161 #define R200_PP_TXFILTER_2                0x2c40
1162 #define R200_PP_TXFILTER_1                0x2c20
1163 #define R200_PP_TXFILTER_0                0x2c00
1164 #define R200_PP_TXOFFSET_5                0x2d78
1165 #define R200_PP_TXOFFSET_4                0x2d60
1166 #define R200_PP_TXOFFSET_3                0x2d48
1167 #define R200_PP_TXOFFSET_2                0x2d30
1168 #define R200_PP_TXOFFSET_1                0x2d18
1169 #define R200_PP_TXOFFSET_0                0x2d00
1170
1171 #define R200_PP_CUBIC_FACES_0             0x2c18
1172 #define R200_PP_CUBIC_FACES_1             0x2c38
1173 #define R200_PP_CUBIC_FACES_2             0x2c58
1174 #define R200_PP_CUBIC_FACES_3             0x2c78
1175 #define R200_PP_CUBIC_FACES_4             0x2c98
1176 #define R200_PP_CUBIC_FACES_5             0x2cb8
1177 #define R200_PP_CUBIC_OFFSET_F1_0         0x2d04
1178 #define R200_PP_CUBIC_OFFSET_F2_0         0x2d08
1179 #define R200_PP_CUBIC_OFFSET_F3_0         0x2d0c
1180 #define R200_PP_CUBIC_OFFSET_F4_0         0x2d10
1181 #define R200_PP_CUBIC_OFFSET_F5_0         0x2d14
1182 #define R200_PP_CUBIC_OFFSET_F1_1         0x2d1c
1183 #define R200_PP_CUBIC_OFFSET_F2_1         0x2d20
1184 #define R200_PP_CUBIC_OFFSET_F3_1         0x2d24
1185 #define R200_PP_CUBIC_OFFSET_F4_1         0x2d28
1186 #define R200_PP_CUBIC_OFFSET_F5_1         0x2d2c
1187 #define R200_PP_CUBIC_OFFSET_F1_2         0x2d34
1188 #define R200_PP_CUBIC_OFFSET_F2_2         0x2d38
1189 #define R200_PP_CUBIC_OFFSET_F3_2         0x2d3c
1190 #define R200_PP_CUBIC_OFFSET_F4_2         0x2d40
1191 #define R200_PP_CUBIC_OFFSET_F5_2         0x2d44
1192 #define R200_PP_CUBIC_OFFSET_F1_3         0x2d4c
1193 #define R200_PP_CUBIC_OFFSET_F2_3         0x2d50
1194 #define R200_PP_CUBIC_OFFSET_F3_3         0x2d54
1195 #define R200_PP_CUBIC_OFFSET_F4_3         0x2d58
1196 #define R200_PP_CUBIC_OFFSET_F5_3         0x2d5c
1197 #define R200_PP_CUBIC_OFFSET_F1_4         0x2d64
1198 #define R200_PP_CUBIC_OFFSET_F2_4         0x2d68
1199 #define R200_PP_CUBIC_OFFSET_F3_4         0x2d6c
1200 #define R200_PP_CUBIC_OFFSET_F4_4         0x2d70
1201 #define R200_PP_CUBIC_OFFSET_F5_4         0x2d74
1202 #define R200_PP_CUBIC_OFFSET_F1_5         0x2d7c
1203 #define R200_PP_CUBIC_OFFSET_F2_5         0x2d80
1204 #define R200_PP_CUBIC_OFFSET_F3_5         0x2d84
1205 #define R200_PP_CUBIC_OFFSET_F4_5         0x2d88
1206 #define R200_PP_CUBIC_OFFSET_F5_5         0x2d8c
1207
1208 #define R200_RE_AUX_SCISSOR_CNTL          0x26f0
1209 #define R200_SE_VTE_CNTL                  0x20b0
1210 #define R200_SE_TCL_OUTPUT_VTX_COMP_SEL   0x2250
1211 #define R200_PP_TAM_DEBUG3                0x2d9c
1212 #define R200_PP_CNTL_X                    0x2cc4
1213 #define R200_SE_VAP_CNTL_STATUS           0x2140
1214 #define R200_RE_SCISSOR_TL_0              0x1cd8
1215 #define R200_RE_SCISSOR_TL_1              0x1ce0
1216 #define R200_RE_SCISSOR_TL_2              0x1ce8
1217 #define R200_RB3D_DEPTHXY_OFFSET          0x1d60
1218 #define R200_RE_AUX_SCISSOR_CNTL          0x26f0
1219 #define R200_SE_VTX_STATE_CNTL            0x2180
1220 #define R200_RE_POINTSIZE                 0x2648
1221 #define R200_SE_TCL_INPUT_VTX_VECTOR_ADDR_0 0x2254
1222
1223 #define RADEON_PP_TEX_SIZE_0                0x1d04      /* NPOT */
1224 #define RADEON_PP_TEX_SIZE_1                0x1d0c
1225 #define RADEON_PP_TEX_SIZE_2                0x1d14
1226
1227 #define RADEON_PP_CUBIC_FACES_0             0x1d24
1228 #define RADEON_PP_CUBIC_FACES_1             0x1d28
1229 #define RADEON_PP_CUBIC_FACES_2             0x1d2c
1230 #define RADEON_PP_CUBIC_OFFSET_T0_0         0x1dd0      /* bits [31:5] */
1231 #define RADEON_PP_CUBIC_OFFSET_T1_0         0x1e00
1232 #define RADEON_PP_CUBIC_OFFSET_T2_0         0x1e14
1233
1234 #define RADEON_SE_TCL_STATE_FLUSH           0x2284
1235
1236 #define SE_VAP_CNTL__TCL_ENA_MASK                          0x00000001
1237 #define SE_VAP_CNTL__FORCE_W_TO_ONE_MASK                   0x00010000
1238 #define SE_VAP_CNTL__VF_MAX_VTX_NUM__SHIFT                 0x00000012
1239 #define SE_VTE_CNTL__VTX_XY_FMT_MASK                       0x00000100
1240 #define SE_VTE_CNTL__VTX_Z_FMT_MASK                        0x00000200
1241 #define SE_VTX_FMT_0__VTX_Z0_PRESENT_MASK                  0x00000001
1242 #define SE_VTX_FMT_0__VTX_W0_PRESENT_MASK                  0x00000002
1243 #define SE_VTX_FMT_0__VTX_COLOR_0_FMT__SHIFT               0x0000000b
1244 #define R200_3D_DRAW_IMMD_2      0xC0003500
1245 #define R200_SE_VTX_FMT_1                 0x208c
1246 #define R200_RE_CNTL                      0x1c50
1247
1248 #define R200_RB3D_BLENDCOLOR              0x3218
1249
1250 #define R200_SE_TCL_POINT_SPRITE_CNTL     0x22c4
1251
1252 #define R200_PP_TRI_PERF                  0x2cf8
1253
1254 #define R200_PP_AFS_0                     0x2f80
1255 #define R200_PP_AFS_1                     0x2f00 /* same as txcblend_0 */
1256
1257 #define R200_VAP_PVS_CNTL_1               0x22D0
1258
1259 /* MPEG settings from VHA code */
1260 #define RADEON_VHA_SETTO16_1                       0x2694
1261 #define RADEON_VHA_SETTO16_2                       0x2680
1262 #define RADEON_VHA_SETTO0_1                        0x1840
1263 #define RADEON_VHA_FB_OFFSET                       0x19e4
1264 #define RADEON_VHA_SETTO1AND70S                    0x19d8
1265 #define RADEON_VHA_DST_PITCH                       0x1408
1266
1267 // set as reference header
1268 #define RADEON_VHA_BACKFRAME0_OFF_Y              0x1840
1269 #define RADEON_VHA_BACKFRAME1_OFF_PITCH_Y        0x1844
1270 #define RADEON_VHA_BACKFRAME0_OFF_U              0x1848
1271 #define RADEON_VHA_BACKFRAME1_OFF_PITCH_U        0x184c
1272 #define RADOEN_VHA_BACKFRAME0_OFF_V              0x1850
1273 #define RADEON_VHA_BACKFRAME1_OFF_PITCH_V        0x1854
1274 #define RADEON_VHA_FORWFRAME0_OFF_Y              0x1858
1275 #define RADEON_VHA_FORWFRAME1_OFF_PITCH_Y        0x185c
1276 #define RADEON_VHA_FORWFRAME0_OFF_U              0x1860
1277 #define RADEON_VHA_FORWFRAME1_OFF_PITCH_U        0x1864
1278 #define RADEON_VHA_FORWFRAME0_OFF_V              0x1868
1279 #define RADEON_VHA_FORWFRAME0_OFF_PITCH_V        0x1880
1280 #define RADEON_VHA_BACKFRAME0_OFF_Y_2            0x1884
1281 #define RADEON_VHA_BACKFRAME1_OFF_PITCH_Y_2      0x1888
1282 #define RADEON_VHA_BACKFRAME0_OFF_U_2            0x188c
1283 #define RADEON_VHA_BACKFRAME1_OFF_PITCH_U_2      0x1890
1284 #define RADEON_VHA_BACKFRAME0_OFF_V_2            0x1894
1285 #define RADEON_VHA_BACKFRAME1_OFF_PITCH_V_2      0x1898
1286
1287 #define R500_D1CRTC_STATUS 0x609c
1288 #define R500_D2CRTC_STATUS 0x689c
1289 #define R500_CRTC_V_BLANK (1<<0)
1290
1291 #define R500_D1CRTC_FRAME_COUNT 0x60a4
1292 #define R500_D2CRTC_FRAME_COUNT 0x68a4
1293
1294 #define R500_D1MODE_V_COUNTER 0x6530
1295 #define R500_D2MODE_V_COUNTER 0x6d30
1296
1297 #define R500_D1MODE_VBLANK_STATUS 0x6534
1298 #define R500_D2MODE_VBLANK_STATUS 0x6d34
1299 #define R500_VBLANK_OCCURED (1<<0)
1300 #define R500_VBLANK_ACK     (1<<4)
1301 #define R500_VBLANK_STAT    (1<<12)
1302 #define R500_VBLANK_INT     (1<<16)
1303
1304 #define R500_DxMODE_INT_MASK 0x6540
1305 #define R500_D1MODE_INT_MASK (1<<0)
1306 #define R500_D2MODE_INT_MASK (1<<8)
1307
1308 #define R500_DISP_INTERRUPT_STATUS 0x7edc
1309 #define R500_D1_VBLANK_INTERRUPT (1 << 4)
1310 #define R500_D2_VBLANK_INTERRUPT (1 << 5)
1311
1312 /* Constants */
1313 #define RADEON_MAX_USEC_TIMEOUT         100000  /* 100 ms */
1314
1315 #define RADEON_LAST_FRAME_REG           RADEON_SCRATCH_REG0
1316 #define RADEON_LAST_DISPATCH_REG        RADEON_SCRATCH_REG1
1317 #define RADEON_LAST_CLEAR_REG           RADEON_SCRATCH_REG2
1318 #define RADEON_LAST_SWI_REG             RADEON_SCRATCH_REG3
1319 #define RADEON_LAST_DISPATCH            1
1320
1321 #define RADEON_MAX_VB_AGE               0x7fffffff
1322 #define RADEON_MAX_VB_VERTS             (0xffff)
1323
1324 #define RADEON_RING_HIGH_MARK           128
1325
1326 #define RADEON_PCIGART_TABLE_SIZE      (32*1024)
1327 #define RADEON_DEFAULT_RING_SIZE       (1024*1024)
1328 #define RADEON_DEFAULT_CP_TIMEOUT     100000  /* usecs */
1329
1330 #define RADEON_READ(reg)    DRM_READ32(  dev_priv->mmio, (reg) )
1331 #define RADEON_WRITE(reg,val)  DRM_WRITE32( dev_priv->mmio, (reg), (val) )
1332 #define RADEON_READ8(reg)       DRM_READ8(  dev_priv->mmio, (reg) )
1333 #define RADEON_WRITE8(reg,val)  DRM_WRITE8( dev_priv->mmio, (reg), (val) )
1334
1335 extern u32 RADEON_READ_PLL(struct drm_radeon_private *dev_priv, int addr);
1336 extern void RADEON_WRITE_PLL(struct drm_radeon_private *dev_priv, int addr, uint32_t data);
1337 extern u32 RADEON_READ_PCIE(drm_radeon_private_t *dev_priv, int addr);
1338
1339 #define RADEON_WRITE_P(reg, val, mask)          \
1340 do {                                            \
1341         uint32_t tmp = RADEON_READ(reg);        \
1342         tmp &= (mask);                          \
1343         tmp |= ((val) & ~(mask));               \
1344         RADEON_WRITE(reg, tmp);                 \
1345 } while(0)
1346
1347 #define RADEON_WRITE_PLL_P(dev_priv, addr, val, mask)           \
1348 do {                                                            \
1349         uint32_t tmp_ = RADEON_READ_PLL(dev_priv, addr);        \
1350         tmp_ &= (mask);                                         \
1351         tmp_ |= ((val) & ~(mask));                              \
1352         RADEON_WRITE_PLL(dev_priv, addr, tmp_);                 \
1353 } while (0)
1354
1355
1356
1357 #define RADEON_WRITE_PCIE(addr, val)                                    \
1358 do {                                                                    \
1359         RADEON_WRITE8(RADEON_PCIE_INDEX,                                \
1360                         ((addr) & 0xff));                               \
1361         RADEON_WRITE(RADEON_PCIE_DATA, (val));                  \
1362 } while (0)
1363
1364 #define R500_WRITE_MCIND(addr, val)                                     \
1365 do {                                                            \
1366         RADEON_WRITE(R520_MC_IND_INDEX, 0xff0000 | ((addr) & 0xff));    \
1367         RADEON_WRITE(R520_MC_IND_DATA, (val));                  \
1368         RADEON_WRITE(R520_MC_IND_INDEX, 0);     \
1369 } while (0)
1370
1371 #define RS480_WRITE_MCIND(addr, val)                            \
1372 do {                                                                    \
1373         RADEON_WRITE(RS480_NB_MC_INDEX,                         \
1374                         ((addr) & 0xff) | RS480_NB_MC_IND_WR_EN);       \
1375         RADEON_WRITE(RS480_NB_MC_DATA, (val));                  \
1376         RADEON_WRITE(RS480_NB_MC_INDEX, 0xff);                  \
1377 } while (0)
1378
1379 #define RS690_WRITE_MCIND(addr, val)                                    \
1380 do {                                                            \
1381         RADEON_WRITE(RS690_MC_INDEX, RS690_MC_INDEX_WR_EN | ((addr) & RS690_MC_INDEX_MASK));    \
1382         RADEON_WRITE(RS690_MC_DATA, val);                       \
1383         RADEON_WRITE(RS690_MC_INDEX, RS690_MC_INDEX_WR_ACK);    \
1384 } while (0)
1385
1386 #define IGP_WRITE_MCIND(addr, val)                              \
1387 do {                                                                    \
1388         if ((dev_priv->flags & RADEON_FAMILY_MASK) == CHIP_RS690)       \
1389                 RS690_WRITE_MCIND(addr, val);                           \
1390         else                                                            \
1391                 RS480_WRITE_MCIND(addr, val);                           \
1392 } while (0)
1393
1394 #define CP_PACKET0( reg, n )                                            \
1395         (RADEON_CP_PACKET0 | ((n) << 16) | ((reg) >> 2))
1396 #define CP_PACKET0_TABLE( reg, n )                                      \
1397         (RADEON_CP_PACKET0 | RADEON_ONE_REG_WR | ((n) << 16) | ((reg) >> 2))
1398 #define CP_PACKET1( reg0, reg1 )                                        \
1399         (RADEON_CP_PACKET1 | (((reg1) >> 2) << 15) | ((reg0) >> 2))
1400 #define CP_PACKET2()                                                    \
1401         (RADEON_CP_PACKET2)
1402 #define CP_PACKET3( pkt, n )                                            \
1403         (RADEON_CP_PACKET3 | (pkt) | ((n) << 16))
1404
1405 /* ================================================================
1406  * Engine control helper macros
1407  */
1408
1409 #define RADEON_WAIT_UNTIL_2D_IDLE() do {                                \
1410         OUT_RING( CP_PACKET0( RADEON_WAIT_UNTIL, 0 ) );                 \
1411         OUT_RING( (RADEON_WAIT_2D_IDLECLEAN |                           \
1412                    RADEON_WAIT_HOST_IDLECLEAN) );                       \
1413 } while (0)
1414
1415 #define RADEON_WAIT_UNTIL_3D_IDLE() do {                                \
1416         OUT_RING( CP_PACKET0( RADEON_WAIT_UNTIL, 0 ) );                 \
1417         OUT_RING( (RADEON_WAIT_3D_IDLECLEAN |                           \
1418                    RADEON_WAIT_HOST_IDLECLEAN) );                       \
1419 } while (0)
1420
1421 #define RADEON_WAIT_UNTIL_IDLE() do {                                   \
1422         OUT_RING( CP_PACKET0( RADEON_WAIT_UNTIL, 0 ) );                 \
1423         OUT_RING( (RADEON_WAIT_2D_IDLECLEAN |                           \
1424                    RADEON_WAIT_3D_IDLECLEAN |                           \
1425                    RADEON_WAIT_HOST_IDLECLEAN) );                       \
1426 } while (0)
1427
1428 #define RADEON_WAIT_UNTIL_PAGE_FLIPPED() do {                           \
1429         OUT_RING( CP_PACKET0( RADEON_WAIT_UNTIL, 0 ) );                 \
1430         OUT_RING( RADEON_WAIT_CRTC_PFLIP );                             \
1431 } while (0)
1432
1433 #define RADEON_FLUSH_CACHE() do {                                       \
1434         if ((dev_priv->flags & RADEON_FAMILY_MASK) <= CHIP_RV280) {     \
1435                 OUT_RING(CP_PACKET0(RADEON_RB3D_DSTCACHE_CTLSTAT, 0));  \
1436                 OUT_RING(RADEON_RB3D_DC_FLUSH);                         \
1437         } else {                                                        \
1438                 OUT_RING(CP_PACKET0(R300_RB3D_DSTCACHE_CTLSTAT, 0));    \
1439                 OUT_RING(RADEON_RB3D_DC_FLUSH);                         \
1440         }                                                               \
1441 } while (0)
1442
1443 #define RADEON_PURGE_CACHE() do {                                       \
1444         if ((dev_priv->flags & RADEON_FAMILY_MASK) <= CHIP_RV280) {     \
1445                 OUT_RING(CP_PACKET0(RADEON_RB3D_DSTCACHE_CTLSTAT, 0));  \
1446                 OUT_RING(RADEON_RB3D_DC_FLUSH | RADEON_RB3D_DC_FREE);   \
1447         } else {                                                        \
1448                 OUT_RING(CP_PACKET0(R300_RB3D_DSTCACHE_CTLSTAT, 0));    \
1449                 OUT_RING(R300_RB3D_DC_FLUSH | R300_RB3D_DC_FREE );      \
1450         }                                                               \
1451 } while (0)
1452
1453 #define RADEON_FLUSH_ZCACHE() do {                                      \
1454         if ((dev_priv->flags & RADEON_FAMILY_MASK) <= CHIP_RV280) {     \
1455                 OUT_RING(CP_PACKET0(RADEON_RB3D_ZCACHE_CTLSTAT, 0));    \
1456                 OUT_RING(RADEON_RB3D_ZC_FLUSH);                         \
1457         } else {                                                        \
1458                 OUT_RING(CP_PACKET0(R300_ZB_ZCACHE_CTLSTAT, 0));        \
1459                 OUT_RING(R300_ZC_FLUSH);                                \
1460         }                                                               \
1461 } while (0)
1462
1463 #define RADEON_PURGE_ZCACHE() do {                                      \
1464         if ((dev_priv->flags & RADEON_FAMILY_MASK) <= CHIP_RV280) {     \
1465                 OUT_RING(CP_PACKET0(RADEON_RB3D_ZCACHE_CTLSTAT, 0));    \
1466                 OUT_RING(RADEON_RB3D_ZC_FLUSH | RADEON_RB3D_ZC_FREE);   \
1467         } else {                                                        \
1468                 OUT_RING(CP_PACKET0(R300_ZB_ZCACHE_CTLSTAT, 0));        \
1469                 OUT_RING(R300_ZC_FLUSH | R300_ZC_FREE);                 \
1470         }                                                               \
1471 } while (0)
1472
1473 /* ================================================================
1474  * Misc helper macros
1475  */
1476
1477 /* Perfbox functionality only.
1478  */
1479 #define RING_SPACE_TEST_WITH_RETURN( dev_priv )                         \
1480 do {                                                                    \
1481         if (!(dev_priv->stats.boxes & RADEON_BOX_DMA_IDLE)) {           \
1482                 u32 head = GET_RING_HEAD( dev_priv );                   \
1483                 if (head == dev_priv->ring.tail)                        \
1484                         dev_priv->stats.boxes |= RADEON_BOX_DMA_IDLE;   \
1485         }                                                               \
1486 } while (0)
1487
1488 #define VB_AGE_TEST_WITH_RETURN( dev_priv )                             \
1489 do {                                                                    \
1490         struct drm_radeon_master_private *master_priv = file_priv->master->driver_priv;         \
1491         drm_radeon_sarea_t *sarea_priv = master_priv->sarea_priv;       \
1492         if ( sarea_priv->last_dispatch >= RADEON_MAX_VB_AGE ) {         \
1493                 int __ret = radeon_do_cp_idle( dev_priv );              \
1494                 if ( __ret ) return __ret;                              \
1495                 sarea_priv->last_dispatch = 0;                          \
1496                 radeon_freelist_reset( dev );                           \
1497         }                                                               \
1498 } while (0)
1499
1500 #define RADEON_DISPATCH_AGE( age ) do {                                 \
1501         OUT_RING( CP_PACKET0( RADEON_LAST_DISPATCH_REG, 0 ) );          \
1502         OUT_RING( age );                                                \
1503 } while (0)
1504
1505 #define RADEON_FRAME_AGE( age ) do {                                    \
1506         OUT_RING( CP_PACKET0( RADEON_LAST_FRAME_REG, 0 ) );             \
1507         OUT_RING( age );                                                \
1508 } while (0)
1509
1510 #define RADEON_CLEAR_AGE( age ) do {                                    \
1511         OUT_RING( CP_PACKET0( RADEON_LAST_CLEAR_REG, 0 ) );             \
1512         OUT_RING( age );                                                \
1513 } while (0)
1514
1515 /* ================================================================
1516  * Ring control
1517  */
1518
1519 #define RADEON_VERBOSE  0
1520
1521 #define RING_LOCALS     int write, _nr, _align_nr; unsigned int mask; u32 *ring;
1522
1523 #define BEGIN_RING( n ) do {                                            \
1524         if ( RADEON_VERBOSE ) {                                         \
1525                 DRM_INFO( "BEGIN_RING( %d )\n", (n));                   \
1526         }                                                               \
1527         _align_nr = (n + 0xf) & ~0xf;                                   \
1528         if (dev_priv->ring.space <= (_align_nr * sizeof(u32))) {        \
1529                 COMMIT_RING();                                          \
1530                 radeon_wait_ring(dev_priv, _align_nr * sizeof(u32));    \
1531         }                                                               \
1532         _nr = n; dev_priv->ring.space -= (n) * sizeof(u32);             \
1533         ring = dev_priv->ring.start;                                    \
1534         write = dev_priv->ring.tail;                                    \
1535         mask = dev_priv->ring.tail_mask;                                \
1536 } while (0)
1537
1538 #define ADVANCE_RING() do {                                             \
1539         if ( RADEON_VERBOSE ) {                                         \
1540                 DRM_INFO( "ADVANCE_RING() wr=0x%06x tail=0x%06x\n",     \
1541                           write, dev_priv->ring.tail );                 \
1542         }                                                               \
1543         if (((dev_priv->ring.tail + _nr) & mask) != write) {            \
1544                 DRM_ERROR(                                              \
1545                         "ADVANCE_RING(): mismatch: nr: %x write: %x line: %d\n",        \
1546                         ((dev_priv->ring.tail + _nr) & mask),           \
1547                         write, __LINE__);                               \
1548         } else                                                          \
1549                 dev_priv->ring.tail = write;                            \
1550 } while (0)
1551
1552 #define COMMIT_RING() do {                                              \
1553                 radeon_commit_ring(dev_priv);                           \
1554         } while(0)
1555
1556 #define OUT_RING( x ) do {                                              \
1557         if ( RADEON_VERBOSE ) {                                         \
1558                 DRM_INFO( "   OUT_RING( 0x%08x ) at 0x%x\n",            \
1559                            (unsigned int)(x), write );                  \
1560         }                                                               \
1561         ring[write++] = (x);                                            \
1562         write &= mask;                                                  \
1563 } while (0)
1564
1565 #define OUT_RING_REG( reg, val ) do {                                   \
1566         OUT_RING( CP_PACKET0( reg, 0 ) );                               \
1567         OUT_RING( val );                                                \
1568 } while (0)
1569
1570 #define OUT_RING_TABLE( tab, sz ) do {                          \
1571         int _size = (sz);                                       \
1572         int *_tab = (int *)(tab);                               \
1573                                                                 \
1574         if (write + _size > mask) {                             \
1575                 int _i = (mask+1) - write;                      \
1576                 _size -= _i;                                    \
1577                 while (_i > 0) {                                \
1578                         *(int *)(ring + write) = *_tab++;       \
1579                         write++;                                \
1580                         _i--;                                   \
1581                 }                                               \
1582                 write = 0;                                      \
1583                 _tab += _i;                                     \
1584         }                                                       \
1585         while (_size > 0) {                                     \
1586                 *(ring + write) = *_tab++;                      \
1587                 write++;                                        \
1588                 _size--;                                        \
1589         }                                                       \
1590         write &= mask;                                          \
1591 } while (0)
1592
1593 /* radeon GEM->TTM munger */
1594 struct drm_radeon_gem_object {
1595         /* wrap a TTM bo */
1596         struct drm_buffer_object *bo;
1597         struct drm_fence_object *fence;
1598         struct drm_gem_object *obj;
1599         
1600 };
1601
1602 extern int radeon_gem_info_ioctl(struct drm_device *dev, void *data,
1603                                  struct drm_file *file_priv);
1604
1605 extern int radeon_gem_create_ioctl(struct drm_device *dev, void *data,
1606                                    struct drm_file *file_priv);
1607
1608 extern int radeon_gem_pwrite_ioctl(struct drm_device *dev, void *data,
1609                                    struct drm_file *file_priv);
1610
1611 extern int radeon_gem_mmap_ioctl(struct drm_device *dev, void *data,
1612                                  struct drm_file *file_priv);
1613 extern int radeon_gem_pread_ioctl(struct drm_device *dev, void *data,
1614                                    struct drm_file *file_priv);
1615
1616 extern void radeon_fence_handler(struct drm_device *dev);
1617 extern int radeon_fence_emit_sequence(struct drm_device *dev, uint32_t class,
1618                                       uint32_t flags, uint32_t *sequence, 
1619                                     uint32_t *native_type);
1620 extern void radeon_poke_flush(struct drm_device *dev, uint32_t class);
1621 extern int radeon_fence_has_irq(struct drm_device *dev, uint32_t class, uint32_t flags);
1622
1623 /* radeon_buffer.c */
1624 extern struct drm_ttm_backend *radeon_create_ttm_backend_entry(struct drm_device *dev);
1625 extern int radeon_fence_types(struct drm_buffer_object *bo, uint32_t *class, uint32_t *type);
1626 extern int radeon_invalidate_caches(struct drm_device *dev, uint64_t buffer_flags);
1627 extern int radeon_init_mem_type(struct drm_device * dev, uint32_t type,
1628                                 struct drm_mem_type_manager * man);
1629 extern int radeon_move(struct drm_buffer_object * bo,
1630                        int evict, int no_wait, struct drm_bo_mem_reg * new_mem);
1631
1632 extern void radeon_gart_flush(struct drm_device *dev);
1633 extern uint64_t radeon_evict_flags(struct drm_buffer_object *bo);
1634
1635 #define BREADCRUMB_BITS 31
1636 #define BREADCRUMB_MASK ((1U << BREADCRUMB_BITS) - 1)
1637
1638 /* Breadcrumb - swi irq */
1639 #define READ_BREADCRUMB(dev_priv) GET_SCRATCH(3)
1640
1641 static inline int radeon_update_breadcrumb(struct drm_device *dev)
1642 {
1643         struct drm_radeon_private *dev_priv = dev->dev_private;
1644         struct drm_radeon_master_private *master_priv;
1645
1646         ++dev_priv->counter;
1647         if (dev_priv->counter > BREADCRUMB_MASK)
1648                 dev_priv->counter = 1;
1649
1650         if (dev->primary->master) {
1651                 master_priv = dev->primary->master->driver_priv;
1652                        
1653                 if (master_priv->sarea_priv)
1654                         master_priv->sarea_priv->last_fence = dev_priv->counter;
1655         }
1656         return dev_priv->counter;
1657 }
1658
1659 #define radeon_is_avivo(dev_priv) ((dev_priv->chip_family >= CHIP_RS600))
1660
1661 #define radeon_is_dce3(dev_priv) ((dev_priv->chip_family >= CHIP_RV620))
1662
1663 #define radeon_is_rv100(dev_priv) ((dev_priv->chip_family == CHIP_RV100) || \
1664                                    (dev_priv->chip_family == CHIP_RV200) || \
1665                                    (dev_priv->chip_family == CHIP_RS100) || \
1666                                    (dev_priv->chip_family == CHIP_RS200) || \
1667                                    (dev_priv->chip_family == CHIP_RV250) || \
1668                                    (dev_priv->chip_family == CHIP_RV280) || \
1669                                    (dev_priv->chip_family == CHIP_RS300))
1670
1671 #define radeon_is_r300(dev_priv) ((dev_priv->chip_family == CHIP_R300)  || \
1672                                   (dev_priv->chip_family == CHIP_RV350) || \
1673                                   (dev_priv->chip_family == CHIP_R350)  || \
1674                                   (dev_priv->chip_family == CHIP_RV380) || \
1675                                   (dev_priv->chip_family == CHIP_R420)  || \
1676                                   (dev_priv->chip_family == CHIP_R423)  || \
1677                                   (dev_priv->chip_family == CHIP_RV410) || \
1678                                   (dev_priv->chip_family == CHIP_RS400) || \
1679                                   (dev_priv->chip_family == CHIP_RS480))
1680
1681 #define radeon_bios8(dev_priv, v) (dev_priv->bios[v])
1682 #define radeon_bios16(dev_priv, v) (dev_priv->bios[v] | (dev_priv->bios[(v) + 1] << 8))
1683 #define radeon_bios32(dev_priv, v) ((dev_priv->bios[v]) | \
1684                                     (dev_priv->bios[(v) + 1] << 8) | \
1685                                     (dev_priv->bios[(v) + 2] << 16) | \
1686                                     (dev_priv->bios[(v) + 3] << 24))
1687
1688 extern void radeon_pll_errata_after_index(struct drm_radeon_private *dev_priv);
1689 extern int radeon_emit_irq(struct drm_device * dev);
1690
1691 extern void radeon_gem_free_object(struct drm_gem_object *obj);
1692 extern int radeon_gem_init_object(struct drm_gem_object *obj);
1693 extern int radeon_gem_mm_init(struct drm_device *dev);
1694 extern void radeon_gem_mm_fini(struct drm_device *dev);
1695 extern int radeon_gem_pin_ioctl(struct drm_device *dev, void *data,
1696                                 struct drm_file *file_priv);
1697 extern int radeon_gem_unpin_ioctl(struct drm_device *dev, void *data,
1698                                   struct drm_file *file_priv);
1699 int radeon_gem_object_pin(struct drm_gem_object *obj,
1700                           uint32_t alignment, uint32_t pin_domain);
1701 int radeon_gem_object_unpin(struct drm_gem_object *obj);
1702 int radeon_gem_set_domain_ioctl(struct drm_device *dev, void *data,
1703                                 struct drm_file *file_priv);
1704 int radeon_gem_wait_rendering(struct drm_device *dev, void *data,
1705                               struct drm_file *file_priv);
1706 struct drm_gem_object *radeon_gem_object_alloc(struct drm_device *dev, int size, int alignment,
1707                                                int initial_domain, bool discardable);
1708 int radeon_modeset_init(struct drm_device *dev);
1709 void radeon_modeset_cleanup(struct drm_device *dev);
1710 extern u32 radeon_read_mc_reg(drm_radeon_private_t *dev_priv, int addr);
1711 extern void radeon_write_mc_reg(drm_radeon_private_t *dev_priv, u32 addr, u32 val);
1712 void radeon_read_agp_location(drm_radeon_private_t *dev_priv, u32 *agp_lo, u32 *agp_hi);
1713 void radeon_write_fb_location(drm_radeon_private_t *dev_priv, u32 fb_loc);
1714 extern void radeon_set_pcigart(drm_radeon_private_t * dev_priv, int on);
1715 #define RADEONFB_CONN_LIMIT 4
1716
1717 extern int radeon_master_create(struct drm_device *dev, struct drm_master *master);
1718 extern void radeon_master_destroy(struct drm_device *dev, struct drm_master *master);
1719 extern void radeon_cp_dispatch_flip(struct drm_device * dev, struct drm_master *master);
1720 extern int radeon_cs_ioctl(struct drm_device *dev, void *data, struct drm_file *fpriv);
1721 extern int radeon_cs2_ioctl(struct drm_device *dev, void *data, struct drm_file *fpriv);
1722 extern int radeon_cs_init(struct drm_device *dev);
1723 void radeon_gem_update_offsets(struct drm_device *dev, struct drm_master *master);
1724 void radeon_init_memory_map(struct drm_device *dev);
1725 void radeon_enable_bm(struct drm_radeon_private *dev_priv);
1726
1727 extern int radeon_gem_proc_init(struct drm_minor *minor);
1728 extern void radeon_gem_proc_cleanup(struct drm_minor *minor);
1729 #define MARK_SAFE               1
1730 #define MARK_CHECK_OFFSET       2
1731 #define MARK_CHECK_SCISSOR      3
1732
1733 extern void radeon_commit_ring(drm_radeon_private_t *dev_priv);
1734
1735 extern int r300_check_range(unsigned reg, int count);
1736 extern int r300_get_reg_flags(unsigned reg);
1737 #endif                          /* __RADEON_DRV_H__ */