Mark some radeon init variables deprecated. These used to be passed in but
[platform/upstream/libdrm.git] / shared-core / drm.h
1 /**
2  * \file drm.h
3  * Header for the Direct Rendering Manager
4  *
5  * \author Rickard E. (Rik) Faith <faith@valinux.com>
6  *
7  * \par Acknowledgments:
8  * Dec 1999, Richard Henderson <rth@twiddle.net>, move to generic \c cmpxchg.
9  */
10
11 /*
12  * Copyright 1999 Precision Insight, Inc., Cedar Park, Texas.
13  * Copyright 2000 VA Linux Systems, Inc., Sunnyvale, California.
14  * All rights reserved.
15  *
16  * Permission is hereby granted, free of charge, to any person obtaining a
17  * copy of this software and associated documentation files (the "Software"),
18  * to deal in the Software without restriction, including without limitation
19  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
20  * and/or sell copies of the Software, and to permit persons to whom the
21  * Software is furnished to do so, subject to the following conditions:
22  *
23  * The above copyright notice and this permission notice (including the next
24  * paragraph) shall be included in all copies or substantial portions of the
25  * Software.
26  *
27  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
28  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
29  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
30  * VA LINUX SYSTEMS AND/OR ITS SUPPLIERS BE LIABLE FOR ANY CLAIM, DAMAGES OR
31  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
32  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
33  * OTHER DEALINGS IN THE SOFTWARE.
34  */
35
36 /**
37  * \mainpage
38  *
39  * The Direct Rendering Manager (DRM) is a device-independent kernel-level
40  * device driver that provides support for the XFree86 Direct Rendering
41  * Infrastructure (DRI).
42  *
43  * The DRM supports the Direct Rendering Infrastructure (DRI) in four major
44  * ways:
45  *     -# The DRM provides synchronized access to the graphics hardware via
46  *        the use of an optimized two-tiered lock.
47  *     -# The DRM enforces the DRI security policy for access to the graphics
48  *        hardware by only allowing authenticated X11 clients access to
49  *        restricted regions of memory.
50  *     -# The DRM provides a generic DMA engine, complete with multiple
51  *        queues and the ability to detect the need for an OpenGL context
52  *        switch.
53  *     -# The DRM is extensible via the use of small device-specific modules
54  *        that rely extensively on the API exported by the DRM module.
55  *
56  */
57
58 #ifndef _DRM_H_
59 #define _DRM_H_
60
61 #ifndef __user
62 #define __user
63 #endif
64
65 #ifdef __GNUC__
66 # define DEPRECATED  __attribute__ ((deprecated))
67 #else
68 # define DEPRECATED
69 #endif
70
71 #if defined(__linux__)
72 #if defined(__KERNEL__)
73 #include <linux/config.h>
74 #endif
75 #include <asm/ioctl.h>          /* For _IO* macros */
76 #define DRM_IOCTL_NR(n)         _IOC_NR(n)
77 #define DRM_IOC_VOID            _IOC_NONE
78 #define DRM_IOC_READ            _IOC_READ
79 #define DRM_IOC_WRITE           _IOC_WRITE
80 #define DRM_IOC_READWRITE       _IOC_READ|_IOC_WRITE
81 #define DRM_IOC(dir, group, nr, size) _IOC(dir, group, nr, size)
82 #elif defined(__FreeBSD__) || defined(__NetBSD__) || defined(__OpenBSD__) || defined(__DragonFly__)
83 #if defined(__FreeBSD__) && defined(IN_MODULE)
84 /* Prevent name collision when including sys/ioccom.h */
85 #undef ioctl
86 #include <sys/ioccom.h>
87 #define ioctl(a,b,c)            xf86ioctl(a,b,c)
88 #else
89 #include <sys/ioccom.h>
90 #endif                          /* __FreeBSD__ && xf86ioctl */
91 #define DRM_IOCTL_NR(n)         ((n) & 0xff)
92 #define DRM_IOC_VOID            IOC_VOID
93 #define DRM_IOC_READ            IOC_OUT
94 #define DRM_IOC_WRITE           IOC_IN
95 #define DRM_IOC_READWRITE       IOC_INOUT
96 #define DRM_IOC(dir, group, nr, size) _IOC(dir, group, nr, size)
97 #endif
98
99 #define XFREE86_VERSION(major,minor,patch,snap) \
100                 ((major << 16) | (minor << 8) | patch)
101
102 #ifndef CONFIG_XFREE86_VERSION
103 #define CONFIG_XFREE86_VERSION XFREE86_VERSION(4,1,0,0)
104 #endif
105
106 #if CONFIG_XFREE86_VERSION < XFREE86_VERSION(4,1,0,0)
107 #define DRM_PROC_DEVICES "/proc/devices"
108 #define DRM_PROC_MISC    "/proc/misc"
109 #define DRM_PROC_DRM     "/proc/drm"
110 #define DRM_DEV_DRM      "/dev/drm"
111 #define DRM_DEV_MODE     (S_IRUSR|S_IWUSR|S_IRGRP|S_IWGRP)
112 #define DRM_DEV_UID      0
113 #define DRM_DEV_GID      0
114 #endif
115
116 #if CONFIG_XFREE86_VERSION >= XFREE86_VERSION(4,1,0,0)
117 #ifdef __OpenBSD__
118 #define DRM_MAJOR       81
119 #endif
120 #if defined(__linux__) || defined(__NetBSD__)
121 #define DRM_MAJOR       226
122 #endif
123 #define DRM_MAX_MINOR   255
124 #endif
125 #define DRM_NAME        "drm"     /**< Name in kernel, /dev, and /proc */
126 #define DRM_MIN_ORDER   5         /**< At least 2^5 bytes = 32 bytes */
127 #define DRM_MAX_ORDER   22        /**< Up to 2^22 bytes = 4MB */
128 #define DRM_RAM_PERCENT 10        /**< How much system ram can we lock? */
129
130 #define _DRM_LOCK_HELD  0x80000000U /**< Hardware lock is held */
131 #define _DRM_LOCK_CONT  0x40000000U /**< Hardware lock is contended */
132 #define _DRM_LOCK_IS_HELD(lock)    ((lock) & _DRM_LOCK_HELD)
133 #define _DRM_LOCK_IS_CONT(lock)    ((lock) & _DRM_LOCK_CONT)
134 #define _DRM_LOCKING_CONTEXT(lock) ((lock) & ~(_DRM_LOCK_HELD|_DRM_LOCK_CONT))
135
136 typedef unsigned long drm_handle_t;     /**< To mapped regions */
137 typedef unsigned int drm_context_t;     /**< GLXContext handle */
138 typedef unsigned int drm_drawable_t;
139 typedef unsigned int drm_magic_t;       /**< Magic for authentication */
140
141 /**
142  * Cliprect.
143  *
144  * \warning If you change this structure, make sure you change
145  * XF86DRIClipRectRec in the server as well
146  *
147  * \note KW: Actually it's illegal to change either for
148  * backwards-compatibility reasons.
149  */
150 typedef struct drm_clip_rect {
151         unsigned short x1;
152         unsigned short y1;
153         unsigned short x2;
154         unsigned short y2;
155 } drm_clip_rect_t;
156
157 /**
158  * Texture region,
159  */
160 typedef struct drm_tex_region {
161         unsigned char next;
162         unsigned char prev;
163         unsigned char in_use;
164         unsigned char padding;
165         unsigned int age;
166 } drm_tex_region_t;
167
168 /**
169  * Hardware lock.
170  *
171  * The lock structure is a simple cache-line aligned integer.  To avoid
172  * processor bus contention on a multiprocessor system, there should not be any
173  * other data stored in the same cache line.
174  */
175 typedef struct drm_hw_lock {
176         __volatile__ unsigned int lock;         /**< lock variable */
177         char padding[60];                       /**< Pad to cache line */
178 } drm_hw_lock_t;
179
180 /* This is beyond ugly, and only works on GCC.  However, it allows me to use
181  * drm.h in places (i.e., in the X-server) where I can't use size_t.  The real
182  * fix is to use uint32_t instead of size_t, but that fix will break existing
183  * LP64 (i.e., PowerPC64, SPARC64, IA-64, Alpha, etc.) systems.  That *will*
184  * eventually happen, though.  I chose 'unsigned long' to be the fallback type
185  * because that works on all the platforms I know about.  Hopefully, the
186  * real fix will happen before that bites us.
187  */
188
189 #ifdef __SIZE_TYPE__
190 # define DRM_SIZE_T __SIZE_TYPE__
191 #else
192 # warning "__SIZE_TYPE__ not defined.  Assuming sizeof(size_t) == sizeof(unsigned long)!"
193 # define DRM_SIZE_T unsigned long
194 #endif
195
196 /**
197  * DRM_IOCTL_VERSION ioctl argument type.
198  *
199  * \sa drmGetVersion().
200  */
201 typedef struct drm_version {
202         int version_major;        /**< Major version */
203         int version_minor;        /**< Minor version */
204         int version_patchlevel;   /**< Patch level */
205         DRM_SIZE_T name_len;      /**< Length of name buffer */
206         char __user *name;                /**< Name of driver */
207         DRM_SIZE_T date_len;      /**< Length of date buffer */
208         char __user *date;                /**< User-space buffer to hold date */
209         DRM_SIZE_T desc_len;      /**< Length of desc buffer */
210         char __user *desc;                /**< User-space buffer to hold desc */
211 } drm_version_t;
212
213 /**
214  * DRM_IOCTL_GET_UNIQUE ioctl argument type.
215  *
216  * \sa drmGetBusid() and drmSetBusId().
217  */
218 typedef struct drm_unique {
219         DRM_SIZE_T unique_len;    /**< Length of unique */
220         char __user *unique;              /**< Unique name for driver instantiation */
221 } drm_unique_t;
222
223 #undef DRM_SIZE_T
224
225 typedef struct drm_list {
226         int count;                /**< Length of user-space structures */
227         drm_version_t __user *version;
228 } drm_list_t;
229
230 typedef struct drm_block {
231         int unused;
232 } drm_block_t;
233
234 /**
235  * DRM_IOCTL_CONTROL ioctl argument type.
236  *
237  * \sa drmCtlInstHandler() and drmCtlUninstHandler().
238  */
239 typedef struct drm_control {
240         enum {
241                 DRM_ADD_COMMAND,
242                 DRM_RM_COMMAND,
243                 DRM_INST_HANDLER,
244                 DRM_UNINST_HANDLER
245         } func;
246         int irq;
247 } drm_control_t;
248
249 /**
250  * Type of memory to map.
251  */
252 typedef enum drm_map_type {
253         _DRM_FRAME_BUFFER = 0,    /**< WC (no caching), no core dump */
254         _DRM_REGISTERS = 1,       /**< no caching, no core dump */
255         _DRM_SHM = 2,             /**< shared, cached */
256         _DRM_AGP = 3,             /**< AGP/GART */
257         _DRM_SCATTER_GATHER = 4,  /**< Scatter/gather memory for PCI DMA */
258         _DRM_CONSISTENT = 5       /**< Consistent memory for PCI DMA */
259 } drm_map_type_t;
260
261 /**
262  * Memory mapping flags.
263  */
264 typedef enum drm_map_flags {
265         _DRM_RESTRICTED = 0x01,      /**< Cannot be mapped to user-virtual */
266         _DRM_READ_ONLY = 0x02,
267         _DRM_LOCKED = 0x04,          /**< shared, cached, locked */
268         _DRM_KERNEL = 0x08,          /**< kernel requires access */
269         _DRM_WRITE_COMBINING = 0x10, /**< use write-combining if available */
270         _DRM_CONTAINS_LOCK = 0x20,   /**< SHM page that contains lock */
271         _DRM_REMOVABLE = 0x40        /**< Removable mapping */
272 } drm_map_flags_t;
273
274 typedef struct drm_ctx_priv_map {
275         unsigned int ctx_id;     /**< Context requesting private mapping */
276         void *handle;            /**< Handle of map */
277 } drm_ctx_priv_map_t;
278
279 /**
280  * DRM_IOCTL_GET_MAP, DRM_IOCTL_ADD_MAP and DRM_IOCTL_RM_MAP ioctls
281  * argument type.
282  *
283  * \sa drmAddMap().
284  */
285 typedef struct drm_map {
286         unsigned long offset;    /**< Requested physical address (0 for SAREA)*/
287         unsigned long size;      /**< Requested physical size (bytes) */
288         drm_map_type_t type;     /**< Type of memory to map */
289         drm_map_flags_t flags;   /**< Flags */
290         void *handle;            /**< User-space: "Handle" to pass to mmap() */
291                                  /**< Kernel-space: kernel-virtual address */
292         int mtrr;                /**< MTRR slot used */
293         /*   Private data */
294 } drm_map_t;
295
296 /**
297  * DRM_IOCTL_GET_CLIENT ioctl argument type.
298  */
299 typedef struct drm_client {
300         int idx;                /**< Which client desired? */
301         int auth;               /**< Is client authenticated? */
302         unsigned long pid;      /**< Process ID */
303         unsigned long uid;      /**< User ID */
304         unsigned long magic;    /**< Magic */
305         unsigned long iocs;     /**< Ioctl count */
306 } drm_client_t;
307
308 typedef enum {
309         _DRM_STAT_LOCK,
310         _DRM_STAT_OPENS,
311         _DRM_STAT_CLOSES,
312         _DRM_STAT_IOCTLS,
313         _DRM_STAT_LOCKS,
314         _DRM_STAT_UNLOCKS,
315         _DRM_STAT_VALUE,        /**< Generic value */
316         _DRM_STAT_BYTE,         /**< Generic byte counter (1024bytes/K) */
317         _DRM_STAT_COUNT,        /**< Generic non-byte counter (1000/k) */
318
319         _DRM_STAT_IRQ,          /**< IRQ */
320         _DRM_STAT_PRIMARY,      /**< Primary DMA bytes */
321         _DRM_STAT_SECONDARY,    /**< Secondary DMA bytes */
322         _DRM_STAT_DMA,          /**< DMA */
323         _DRM_STAT_SPECIAL,      /**< Special DMA (e.g., priority or polled) */
324         _DRM_STAT_MISSED        /**< Missed DMA opportunity */
325             /* Add to the *END* of the list */
326 } drm_stat_type_t;
327
328 /**
329  * DRM_IOCTL_GET_STATS ioctl argument type.
330  */
331 typedef struct drm_stats {
332         unsigned long count;
333         struct {
334                 unsigned long value;
335                 drm_stat_type_t type;
336         } data[15];
337 } drm_stats_t;
338
339 /**
340  * Hardware locking flags.
341  */
342 typedef enum drm_lock_flags {
343         _DRM_LOCK_READY = 0x01,      /**< Wait until hardware is ready for DMA */
344         _DRM_LOCK_QUIESCENT = 0x02,  /**< Wait until hardware quiescent */
345         _DRM_LOCK_FLUSH = 0x04,      /**< Flush this context's DMA queue first */
346         _DRM_LOCK_FLUSH_ALL = 0x08,  /**< Flush all DMA queues first */
347         /* These *HALT* flags aren't supported yet
348            -- they will be used to support the
349            full-screen DGA-like mode. */
350         _DRM_HALT_ALL_QUEUES = 0x10, /**< Halt all current and future queues */
351         _DRM_HALT_CUR_QUEUES = 0x20  /**< Halt all current queues */
352 } drm_lock_flags_t;
353
354 /**
355  * DRM_IOCTL_LOCK, DRM_IOCTL_UNLOCK and DRM_IOCTL_FINISH ioctl argument type.
356  *
357  * \sa drmGetLock() and drmUnlock().
358  */
359 typedef struct drm_lock {
360         int context;
361         drm_lock_flags_t flags;
362 } drm_lock_t;
363
364 /**
365  * DMA flags
366  *
367  * \warning
368  * These values \e must match xf86drm.h.
369  *
370  * \sa drm_dma.
371  */
372 typedef enum drm_dma_flags {
373         /* Flags for DMA buffer dispatch */
374         _DRM_DMA_BLOCK = 0x01,        /**<
375                                        * Block until buffer dispatched.
376                                        *
377                                        * \note The buffer may not yet have
378                                        * been processed by the hardware --
379                                        * getting a hardware lock with the
380                                        * hardware quiescent will ensure
381                                        * that the buffer has been
382                                        * processed.
383                                        */
384         _DRM_DMA_WHILE_LOCKED = 0x02, /**< Dispatch while lock held */
385         _DRM_DMA_PRIORITY = 0x04,     /**< High priority dispatch */
386
387         /* Flags for DMA buffer request */
388         _DRM_DMA_WAIT = 0x10,         /**< Wait for free buffers */
389         _DRM_DMA_SMALLER_OK = 0x20,   /**< Smaller-than-requested buffers OK */
390         _DRM_DMA_LARGER_OK = 0x40     /**< Larger-than-requested buffers OK */
391 } drm_dma_flags_t;
392
393 /**
394  * DRM_IOCTL_ADD_BUFS and DRM_IOCTL_MARK_BUFS ioctl argument type.
395  *
396  * \sa drmAddBufs().
397  */
398 typedef struct drm_buf_desc {
399         int count;               /**< Number of buffers of this size */
400         int size;                /**< Size in bytes */
401         int low_mark;            /**< Low water mark */
402         int high_mark;           /**< High water mark */
403         enum {
404                 _DRM_PAGE_ALIGN = 0x01, /**< Align on page boundaries for DMA */
405                 _DRM_AGP_BUFFER = 0x02, /**< Buffer is in AGP space */
406                 _DRM_SG_BUFFER  = 0x04, /**< Scatter/gather memory buffer */
407                 _DRM_FB_BUFFER  = 0x08  /**< Buffer is in frame buffer */
408         } flags;
409         unsigned long agp_start; /**<
410                                   * Start address of where the AGP buffers are
411                                   * in the AGP aperture
412                                   */
413 } drm_buf_desc_t;
414
415 /**
416  * DRM_IOCTL_INFO_BUFS ioctl argument type.
417  */
418 typedef struct drm_buf_info {
419         int count;                /**< Number of buffers described in list */
420         drm_buf_desc_t __user *list;      /**< List of buffer descriptions */
421 } drm_buf_info_t;
422
423 /**
424  * DRM_IOCTL_FREE_BUFS ioctl argument type.
425  */
426 typedef struct drm_buf_free {
427         int count;
428         int __user *list;
429 } drm_buf_free_t;
430
431 /**
432  * Buffer information
433  *
434  * \sa drm_buf_map.
435  */
436 typedef struct drm_buf_pub {
437         int idx;                       /**< Index into the master buffer list */
438         int total;                     /**< Buffer size */
439         int used;                      /**< Amount of buffer in use (for DMA) */
440         void __user *address;          /**< Address of buffer */
441 } drm_buf_pub_t;
442
443 /**
444  * DRM_IOCTL_MAP_BUFS ioctl argument type.
445  */
446 typedef struct drm_buf_map {
447         int count;              /**< Length of the buffer list */
448 #if defined(__cplusplus)
449         void __user *c_virtual;
450 #else
451         void __user *virtual;           /**< Mmap'd area in user-virtual */
452 #endif
453         drm_buf_pub_t __user *list;     /**< Buffer information */
454 } drm_buf_map_t;
455
456 /**
457  * DRM_IOCTL_DMA ioctl argument type.
458  *
459  * Indices here refer to the offset into the buffer list in drm_buf_get.
460  *
461  * \sa drmDMA().
462  */
463 typedef struct drm_dma {
464         int context;                      /**< Context handle */
465         int send_count;                   /**< Number of buffers to send */
466         int __user *send_indices;         /**< List of handles to buffers */
467         int __user *send_sizes;           /**< Lengths of data to send */
468         drm_dma_flags_t flags;            /**< Flags */
469         int request_count;                /**< Number of buffers requested */
470         int request_size;                 /**< Desired size for buffers */
471         int __user *request_indices;     /**< Buffer information */
472         int __user *request_sizes;
473         int granted_count;                /**< Number of buffers granted */
474 } drm_dma_t;
475
476 typedef enum {
477         _DRM_CONTEXT_PRESERVED = 0x01,
478         _DRM_CONTEXT_2DONLY = 0x02
479 } drm_ctx_flags_t;
480
481 /**
482  * DRM_IOCTL_ADD_CTX ioctl argument type.
483  *
484  * \sa drmCreateContext() and drmDestroyContext().
485  */
486 typedef struct drm_ctx {
487         drm_context_t handle;
488         drm_ctx_flags_t flags;
489 } drm_ctx_t;
490
491 /**
492  * DRM_IOCTL_RES_CTX ioctl argument type.
493  */
494 typedef struct drm_ctx_res {
495         int count;
496         drm_ctx_t __user *contexts;
497 } drm_ctx_res_t;
498
499 /**
500  * DRM_IOCTL_ADD_DRAW and DRM_IOCTL_RM_DRAW ioctl argument type.
501  */
502 typedef struct drm_draw {
503         drm_drawable_t handle;
504 } drm_draw_t;
505
506 /**
507  * DRM_IOCTL_GET_MAGIC and DRM_IOCTL_AUTH_MAGIC ioctl argument type.
508  */
509 typedef struct drm_auth {
510         drm_magic_t magic;
511 } drm_auth_t;
512
513 /**
514  * DRM_IOCTL_IRQ_BUSID ioctl argument type.
515  *
516  * \sa drmGetInterruptFromBusID().
517  */
518 typedef struct drm_irq_busid {
519         int irq;        /**< IRQ number */
520         int busnum;     /**< bus number */
521         int devnum;     /**< device number */
522         int funcnum;    /**< function number */
523 } drm_irq_busid_t;
524
525 typedef enum {
526         _DRM_VBLANK_ABSOLUTE = 0x0,     /**< Wait for specific vblank sequence number */
527         _DRM_VBLANK_RELATIVE = 0x1,     /**< Wait for given number of vblanks */
528         _DRM_VBLANK_SIGNAL = 0x40000000 /**< Send signal instead of blocking */
529 } drm_vblank_seq_type_t;
530
531 #define _DRM_VBLANK_FLAGS_MASK _DRM_VBLANK_SIGNAL
532
533 struct drm_wait_vblank_request {
534         drm_vblank_seq_type_t type;
535         unsigned int sequence;
536         unsigned long signal;
537 };
538
539 struct drm_wait_vblank_reply {
540         drm_vblank_seq_type_t type;
541         unsigned int sequence;
542         long tval_sec;
543         long tval_usec;
544 };
545
546 /**
547  * DRM_IOCTL_WAIT_VBLANK ioctl argument type.
548  *
549  * \sa drmWaitVBlank().
550  */
551 typedef union drm_wait_vblank {
552         struct drm_wait_vblank_request request;
553         struct drm_wait_vblank_reply reply;
554 } drm_wait_vblank_t;
555
556 /**
557  * DRM_IOCTL_AGP_ENABLE ioctl argument type.
558  *
559  * \sa drmAgpEnable().
560  */
561 typedef struct drm_agp_mode {
562         unsigned long mode;     /**< AGP mode */
563 } drm_agp_mode_t;
564
565 /**
566  * DRM_IOCTL_AGP_ALLOC and DRM_IOCTL_AGP_FREE ioctls argument type.
567  *
568  * \sa drmAgpAlloc() and drmAgpFree().
569  */
570 typedef struct drm_agp_buffer {
571         unsigned long size;     /**< In bytes -- will round to page boundary */
572         unsigned long handle;   /**< Used for binding / unbinding */
573         unsigned long type;     /**< Type of memory to allocate */
574         unsigned long physical; /**< Physical used by i810 */
575 } drm_agp_buffer_t;
576
577 /**
578  * DRM_IOCTL_AGP_BIND and DRM_IOCTL_AGP_UNBIND ioctls argument type.
579  *
580  * \sa drmAgpBind() and drmAgpUnbind().
581  */
582 typedef struct drm_agp_binding {
583         unsigned long handle;   /**< From drm_agp_buffer */
584         unsigned long offset;   /**< In bytes -- will round to page boundary */
585 } drm_agp_binding_t;
586
587 /**
588  * DRM_IOCTL_AGP_INFO ioctl argument type.
589  *
590  * \sa drmAgpVersionMajor(), drmAgpVersionMinor(), drmAgpGetMode(),
591  * drmAgpBase(), drmAgpSize(), drmAgpMemoryUsed(), drmAgpMemoryAvail(),
592  * drmAgpVendorId() and drmAgpDeviceId().
593  */
594 typedef struct drm_agp_info {
595         int agp_version_major;
596         int agp_version_minor;
597         unsigned long mode;
598         unsigned long aperture_base;   /**< physical address */
599         unsigned long aperture_size;   /**< bytes */
600         unsigned long memory_allowed;  /**< bytes */
601         unsigned long memory_used;
602
603         /** \name PCI information */
604         /*@{ */
605         unsigned short id_vendor;
606         unsigned short id_device;
607         /*@} */
608 } drm_agp_info_t;
609
610 /**
611  * DRM_IOCTL_SG_ALLOC ioctl argument type.
612  */
613 typedef struct drm_scatter_gather {
614         unsigned long size;     /**< In bytes -- will round to page boundary */
615         unsigned long handle;   /**< Used for mapping / unmapping */
616 } drm_scatter_gather_t;
617
618 /**
619  * DRM_IOCTL_SET_VERSION ioctl argument type.
620  */
621 typedef struct drm_set_version {
622         int drm_di_major;
623         int drm_di_minor;
624         int drm_dd_major;
625         int drm_dd_minor;
626 } drm_set_version_t;
627
628 /**
629  * \name Ioctls Definitions
630  */
631 /*@{*/
632
633 #define DRM_IOCTL_BASE                  'd'
634 #define DRM_IO(nr)                      _IO(DRM_IOCTL_BASE,nr)
635 #define DRM_IOR(nr,type)                _IOR(DRM_IOCTL_BASE,nr,type)
636 #define DRM_IOW(nr,type)                _IOW(DRM_IOCTL_BASE,nr,type)
637 #define DRM_IOWR(nr,type)               _IOWR(DRM_IOCTL_BASE,nr,type)
638
639 #define DRM_IOCTL_VERSION               DRM_IOWR(0x00, drm_version_t)
640 #define DRM_IOCTL_GET_UNIQUE            DRM_IOWR(0x01, drm_unique_t)
641 #define DRM_IOCTL_GET_MAGIC             DRM_IOR( 0x02, drm_auth_t)
642 #define DRM_IOCTL_IRQ_BUSID             DRM_IOWR(0x03, drm_irq_busid_t)
643 #define DRM_IOCTL_GET_MAP               DRM_IOWR(0x04, drm_map_t)
644 #define DRM_IOCTL_GET_CLIENT            DRM_IOWR(0x05, drm_client_t)
645 #define DRM_IOCTL_GET_STATS             DRM_IOR( 0x06, drm_stats_t)
646 #define DRM_IOCTL_SET_VERSION           DRM_IOWR(0x07, drm_set_version_t)
647
648 #define DRM_IOCTL_SET_UNIQUE            DRM_IOW( 0x10, drm_unique_t)
649 #define DRM_IOCTL_AUTH_MAGIC            DRM_IOW( 0x11, drm_auth_t)
650 #define DRM_IOCTL_BLOCK                 DRM_IOWR(0x12, drm_block_t)
651 #define DRM_IOCTL_UNBLOCK               DRM_IOWR(0x13, drm_block_t)
652 #define DRM_IOCTL_CONTROL               DRM_IOW( 0x14, drm_control_t)
653 #define DRM_IOCTL_ADD_MAP               DRM_IOWR(0x15, drm_map_t)
654 #define DRM_IOCTL_ADD_BUFS              DRM_IOWR(0x16, drm_buf_desc_t)
655 #define DRM_IOCTL_MARK_BUFS             DRM_IOW( 0x17, drm_buf_desc_t)
656 #define DRM_IOCTL_INFO_BUFS             DRM_IOWR(0x18, drm_buf_info_t)
657 #define DRM_IOCTL_MAP_BUFS              DRM_IOWR(0x19, drm_buf_map_t)
658 #define DRM_IOCTL_FREE_BUFS             DRM_IOW( 0x1a, drm_buf_free_t)
659
660 #define DRM_IOCTL_RM_MAP                DRM_IOW( 0x1b, drm_map_t)
661
662 #define DRM_IOCTL_SET_SAREA_CTX         DRM_IOW( 0x1c, drm_ctx_priv_map_t)
663 #define DRM_IOCTL_GET_SAREA_CTX         DRM_IOWR(0x1d, drm_ctx_priv_map_t)
664
665 #define DRM_IOCTL_ADD_CTX               DRM_IOWR(0x20, drm_ctx_t)
666 #define DRM_IOCTL_RM_CTX                DRM_IOWR(0x21, drm_ctx_t)
667 #define DRM_IOCTL_MOD_CTX               DRM_IOW( 0x22, drm_ctx_t)
668 #define DRM_IOCTL_GET_CTX               DRM_IOWR(0x23, drm_ctx_t)
669 #define DRM_IOCTL_SWITCH_CTX            DRM_IOW( 0x24, drm_ctx_t)
670 #define DRM_IOCTL_NEW_CTX               DRM_IOW( 0x25, drm_ctx_t)
671 #define DRM_IOCTL_RES_CTX               DRM_IOWR(0x26, drm_ctx_res_t)
672 #define DRM_IOCTL_ADD_DRAW              DRM_IOWR(0x27, drm_draw_t)
673 #define DRM_IOCTL_RM_DRAW               DRM_IOWR(0x28, drm_draw_t)
674 #define DRM_IOCTL_DMA                   DRM_IOWR(0x29, drm_dma_t)
675 #define DRM_IOCTL_LOCK                  DRM_IOW( 0x2a, drm_lock_t)
676 #define DRM_IOCTL_UNLOCK                DRM_IOW( 0x2b, drm_lock_t)
677 #define DRM_IOCTL_FINISH                DRM_IOW( 0x2c, drm_lock_t)
678
679 #define DRM_IOCTL_AGP_ACQUIRE           DRM_IO(  0x30)
680 #define DRM_IOCTL_AGP_RELEASE           DRM_IO(  0x31)
681 #define DRM_IOCTL_AGP_ENABLE            DRM_IOW( 0x32, drm_agp_mode_t)
682 #define DRM_IOCTL_AGP_INFO              DRM_IOR( 0x33, drm_agp_info_t)
683 #define DRM_IOCTL_AGP_ALLOC             DRM_IOWR(0x34, drm_agp_buffer_t)
684 #define DRM_IOCTL_AGP_FREE              DRM_IOW( 0x35, drm_agp_buffer_t)
685 #define DRM_IOCTL_AGP_BIND              DRM_IOW( 0x36, drm_agp_binding_t)
686 #define DRM_IOCTL_AGP_UNBIND            DRM_IOW( 0x37, drm_agp_binding_t)
687
688 #define DRM_IOCTL_SG_ALLOC              DRM_IOW( 0x38, drm_scatter_gather_t)
689 #define DRM_IOCTL_SG_FREE               DRM_IOW( 0x39, drm_scatter_gather_t)
690
691 #define DRM_IOCTL_WAIT_VBLANK           DRM_IOWR(0x3a, drm_wait_vblank_t)
692
693 /*@}*/
694
695 /**
696  * Device specific ioctls should only be in their respective headers
697  * The device specific ioctl range is from 0x40 to 0x79.
698  *
699  * \sa drmCommandNone(), drmCommandRead(), drmCommandWrite(), and
700  * drmCommandReadWrite().
701  */
702 #define DRM_COMMAND_BASE                0x40
703
704 #endif