Lindent of core build. Drivers checked for no binary diffs. A few files
[platform/upstream/libdrm.git] / shared-core / drm.h
1 /**
2  * \file drm.h
3  * Header for the Direct Rendering Manager
4  *
5  * \author Rickard E. (Rik) Faith <faith@valinux.com>
6  *
7  * \par Acknowledgments:
8  * Dec 1999, Richard Henderson <rth@twiddle.net>, move to generic \c cmpxchg.
9  */
10
11 /*
12  * Copyright 1999 Precision Insight, Inc., Cedar Park, Texas.
13  * Copyright 2000 VA Linux Systems, Inc., Sunnyvale, California.
14  * All rights reserved.
15  *
16  * Permission is hereby granted, free of charge, to any person obtaining a
17  * copy of this software and associated documentation files (the "Software"),
18  * to deal in the Software without restriction, including without limitation
19  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
20  * and/or sell copies of the Software, and to permit persons to whom the
21  * Software is furnished to do so, subject to the following conditions:
22  *
23  * The above copyright notice and this permission notice (including the next
24  * paragraph) shall be included in all copies or substantial portions of the
25  * Software.
26  *
27  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
28  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
29  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
30  * VA LINUX SYSTEMS AND/OR ITS SUPPLIERS BE LIABLE FOR ANY CLAIM, DAMAGES OR
31  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
32  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
33  * OTHER DEALINGS IN THE SOFTWARE.
34  */
35
36 /**
37  * \mainpage
38  *
39  * The Direct Rendering Manager (DRM) is a device-independent kernel-level
40  * device driver that provides support for the XFree86 Direct Rendering
41  * Infrastructure (DRI).
42  *
43  * The DRM supports the Direct Rendering Infrastructure (DRI) in four major
44  * ways:
45  *     -# The DRM provides synchronized access to the graphics hardware via
46  *        the use of an optimized two-tiered lock.
47  *     -# The DRM enforces the DRI security policy for access to the graphics
48  *        hardware by only allowing authenticated X11 clients access to
49  *        restricted regions of memory.
50  *     -# The DRM provides a generic DMA engine, complete with multiple
51  *        queues and the ability to detect the need for an OpenGL context
52  *        switch.
53  *     -# The DRM is extensible via the use of small device-specific modules
54  *        that rely extensively on the API exported by the DRM module.
55  *
56  */
57
58 #ifndef _DRM_H_
59 #define _DRM_H_
60
61 #ifndef __user
62 #define __user
63 #endif
64
65 #if defined(__linux__)
66 #include <linux/config.h>
67 #include <asm/ioctl.h>          /* For _IO* macros */
68 #define DRM_IOCTL_NR(n)         _IOC_NR(n)
69 #define DRM_IOC_VOID            _IOC_NONE
70 #define DRM_IOC_READ            _IOC_READ
71 #define DRM_IOC_WRITE           _IOC_WRITE
72 #define DRM_IOC_READWRITE       _IOC_READ|_IOC_WRITE
73 #define DRM_IOC(dir, group, nr, size) _IOC(dir, group, nr, size)
74 #elif defined(__FreeBSD__) || defined(__NetBSD__) || defined(__OpenBSD__)
75 #if defined(__FreeBSD__) && defined(IN_MODULE)
76 /* Prevent name collision when including sys/ioccom.h */
77 #undef ioctl
78 #include <sys/ioccom.h>
79 #define ioctl(a,b,c)            xf86ioctl(a,b,c)
80 #else
81 #include <sys/ioccom.h>
82 #endif                          /* __FreeBSD__ && xf86ioctl */
83 #define DRM_IOCTL_NR(n)         ((n) & 0xff)
84 #define DRM_IOC_VOID            IOC_VOID
85 #define DRM_IOC_READ            IOC_OUT
86 #define DRM_IOC_WRITE           IOC_IN
87 #define DRM_IOC_READWRITE       IOC_INOUT
88 #define DRM_IOC(dir, group, nr, size) _IOC(dir, group, nr, size)
89 #endif
90
91 #define XFREE86_VERSION(major,minor,patch,snap) \
92                 ((major << 16) | (minor << 8) | patch)
93
94 #ifndef CONFIG_XFREE86_VERSION
95 #define CONFIG_XFREE86_VERSION XFREE86_VERSION(4,1,0,0)
96 #endif
97
98 #if CONFIG_XFREE86_VERSION < XFREE86_VERSION(4,1,0,0)
99 #define DRM_PROC_DEVICES "/proc/devices"
100 #define DRM_PROC_MISC    "/proc/misc"
101 #define DRM_PROC_DRM     "/proc/drm"
102 #define DRM_DEV_DRM      "/dev/drm"
103 #define DRM_DEV_MODE     (S_IRUSR|S_IWUSR|S_IRGRP|S_IWGRP)
104 #define DRM_DEV_UID      0
105 #define DRM_DEV_GID      0
106 #endif
107
108 #if CONFIG_XFREE86_VERSION >= XFREE86_VERSION(4,1,0,0)
109 #ifdef __OpenBSD__
110 #define DRM_MAJOR       81
111 #endif
112 #if defined(__linux__) || defined(__NetBSD__)
113 #define DRM_MAJOR       226
114 #endif
115 #define DRM_MAX_MINOR   255
116 #endif
117 #define DRM_NAME        "drm"     /**< Name in kernel, /dev, and /proc */
118 #define DRM_MIN_ORDER   5         /**< At least 2^5 bytes = 32 bytes */
119 #define DRM_MAX_ORDER   22        /**< Up to 2^22 bytes = 4MB */
120 #define DRM_RAM_PERCENT 10        /**< How much system ram can we lock? */
121
122 #define _DRM_LOCK_HELD  0x80000000U /**< Hardware lock is held */
123 #define _DRM_LOCK_CONT  0x40000000U /**< Hardware lock is contended */
124 #define _DRM_LOCK_IS_HELD(lock)    ((lock) & _DRM_LOCK_HELD)
125 #define _DRM_LOCK_IS_CONT(lock)    ((lock) & _DRM_LOCK_CONT)
126 #define _DRM_LOCKING_CONTEXT(lock) ((lock) & ~(_DRM_LOCK_HELD|_DRM_LOCK_CONT))
127
128 typedef unsigned long drm_handle_t;     /**< To mapped regions */
129 typedef unsigned int drm_context_t;     /**< GLXContext handle */
130 typedef unsigned int drm_drawable_t;
131 typedef unsigned int drm_magic_t;       /**< Magic for authentication */
132
133 /**
134  * Cliprect.
135  *
136  * \warning If you change this structure, make sure you change
137  * XF86DRIClipRectRec in the server as well
138  *
139  * \note KW: Actually it's illegal to change either for
140  * backwards-compatibility reasons.
141  */
142 typedef struct drm_clip_rect {
143         unsigned short x1;
144         unsigned short y1;
145         unsigned short x2;
146         unsigned short y2;
147 } drm_clip_rect_t;
148
149 /**
150  * Texture region,
151  */
152 typedef struct drm_tex_region {
153         unsigned char next;
154         unsigned char prev;
155         unsigned char in_use;
156         unsigned char padding;
157         unsigned int age;
158 } drm_tex_region_t;
159
160 /**
161  * Hardware lock.
162  *
163  * The lock structure is a simple cache-line aligned integer.  To avoid
164  * processor bus contention on a multiprocessor system, there should not be any
165  * other data stored in the same cache line.
166  */
167 typedef struct drm_hw_lock {
168         __volatile__ unsigned int lock;         /**< lock variable */
169         char padding[60];                       /**< Pad to cache line */
170 } drm_hw_lock_t;
171
172 /* This is beyond ugly, and only works on GCC.  However, it allows me to use
173  * drm.h in places (i.e., in the X-server) where I can't use size_t.  The real
174  * fix is to use uint32_t instead of size_t, but that fix will break existing
175  * LP64 (i.e., PowerPC64, SPARC64, IA-64, Alpha, etc.) systems.  That *will*
176  * eventually happen, though.  I chose 'unsigned long' to be the fallback type
177  * because that works on all the platforms I know about.  Hopefully, the
178  * real fix will happen before that bites us.
179  */
180
181 #ifdef __SIZE_TYPE__
182 # define DRM_SIZE_T __SIZE_TYPE__
183 #else
184 # warning "__SIZE_TYPE__ not defined.  Assuming sizeof(size_t) == sizeof(unsigned long)!"
185 # define DRM_SIZE_T unsigned long
186 #endif
187
188 /**
189  * DRM_IOCTL_VERSION ioctl argument type.
190  *
191  * \sa drmGetVersion().
192  */
193 typedef struct drm_version {
194         int version_major;        /**< Major version */
195         int version_minor;        /**< Minor version */
196         int version_patchlevel;   /**< Patch level */
197         DRM_SIZE_T name_len;      /**< Length of name buffer */
198         char __user *name;                /**< Name of driver */
199         DRM_SIZE_T date_len;      /**< Length of date buffer */
200         char __user *date;                /**< User-space buffer to hold date */
201         DRM_SIZE_T desc_len;      /**< Length of desc buffer */
202         char __user *desc;                /**< User-space buffer to hold desc */
203 } drm_version_t;
204
205 /**
206  * DRM_IOCTL_GET_UNIQUE ioctl argument type.
207  *
208  * \sa drmGetBusid() and drmSetBusId().
209  */
210 typedef struct drm_unique {
211         DRM_SIZE_T unique_len;    /**< Length of unique */
212         char __user *unique;              /**< Unique name for driver instantiation */
213 } drm_unique_t;
214
215 #undef DRM_SIZE_T
216
217 typedef struct drm_list {
218         int count;                /**< Length of user-space structures */
219         drm_version_t __user *version;
220 } drm_list_t;
221
222 typedef struct drm_block {
223         int unused;
224 } drm_block_t;
225
226 /**
227  * DRM_IOCTL_CONTROL ioctl argument type.
228  *
229  * \sa drmCtlInstHandler() and drmCtlUninstHandler().
230  */
231 typedef struct drm_control {
232         enum {
233                 DRM_ADD_COMMAND,
234                 DRM_RM_COMMAND,
235                 DRM_INST_HANDLER,
236                 DRM_UNINST_HANDLER
237         } func;
238         int irq;
239 } drm_control_t;
240
241 /**
242  * Type of memory to map.
243  */
244 typedef enum drm_map_type {
245         _DRM_FRAME_BUFFER = 0,    /**< WC (no caching), no core dump */
246         _DRM_REGISTERS = 1,       /**< no caching, no core dump */
247         _DRM_SHM = 2,             /**< shared, cached */
248         _DRM_AGP = 3,             /**< AGP/GART */
249         _DRM_SCATTER_GATHER = 4   /**< Scatter/gather memory for PCI DMA */
250 } drm_map_type_t;
251
252 /**
253  * Memory mapping flags.
254  */
255 typedef enum drm_map_flags {
256         _DRM_RESTRICTED = 0x01,      /**< Cannot be mapped to user-virtual */
257         _DRM_READ_ONLY = 0x02,
258         _DRM_LOCKED = 0x04,          /**< shared, cached, locked */
259         _DRM_KERNEL = 0x08,          /**< kernel requires access */
260         _DRM_WRITE_COMBINING = 0x10, /**< use write-combining if available */
261         _DRM_CONTAINS_LOCK = 0x20,   /**< SHM page that contains lock */
262         _DRM_REMOVABLE = 0x40        /**< Removable mapping */
263 } drm_map_flags_t;
264
265 typedef struct drm_ctx_priv_map {
266         unsigned int ctx_id;     /**< Context requesting private mapping */
267         void *handle;            /**< Handle of map */
268 } drm_ctx_priv_map_t;
269
270 /**
271  * DRM_IOCTL_GET_MAP, DRM_IOCTL_ADD_MAP and DRM_IOCTL_RM_MAP ioctls
272  * argument type.
273  *
274  * \sa drmAddMap().
275  */
276 typedef struct drm_map {
277         unsigned long offset;    /**< Requested physical address (0 for SAREA)*/
278         unsigned long size;      /**< Requested physical size (bytes) */
279         drm_map_type_t type;     /**< Type of memory to map */
280         drm_map_flags_t flags;   /**< Flags */
281         void *handle;            /**< User-space: "Handle" to pass to mmap() */
282                                  /**< Kernel-space: kernel-virtual address */
283         int mtrr;                /**< MTRR slot used */
284         /*   Private data */
285 } drm_map_t;
286
287 /**
288  * DRM_IOCTL_GET_CLIENT ioctl argument type.
289  */
290 typedef struct drm_client {
291         int idx;                /**< Which client desired? */
292         int auth;               /**< Is client authenticated? */
293         unsigned long pid;      /**< Process ID */
294         unsigned long uid;      /**< User ID */
295         unsigned long magic;    /**< Magic */
296         unsigned long iocs;     /**< Ioctl count */
297 } drm_client_t;
298
299 typedef enum {
300         _DRM_STAT_LOCK,
301         _DRM_STAT_OPENS,
302         _DRM_STAT_CLOSES,
303         _DRM_STAT_IOCTLS,
304         _DRM_STAT_LOCKS,
305         _DRM_STAT_UNLOCKS,
306         _DRM_STAT_VALUE,        /**< Generic value */
307         _DRM_STAT_BYTE,         /**< Generic byte counter (1024bytes/K) */
308         _DRM_STAT_COUNT,        /**< Generic non-byte counter (1000/k) */
309
310         _DRM_STAT_IRQ,          /**< IRQ */
311         _DRM_STAT_PRIMARY,      /**< Primary DMA bytes */
312         _DRM_STAT_SECONDARY,    /**< Secondary DMA bytes */
313         _DRM_STAT_DMA,          /**< DMA */
314         _DRM_STAT_SPECIAL,      /**< Special DMA (e.g., priority or polled) */
315         _DRM_STAT_MISSED        /**< Missed DMA opportunity */
316             /* Add to the *END* of the list */
317 } drm_stat_type_t;
318
319 /**
320  * DRM_IOCTL_GET_STATS ioctl argument type.
321  */
322 typedef struct drm_stats {
323         unsigned long count;
324         struct {
325                 unsigned long value;
326                 drm_stat_type_t type;
327         } data[15];
328 } drm_stats_t;
329
330 /**
331  * Hardware locking flags.
332  */
333 typedef enum drm_lock_flags {
334         _DRM_LOCK_READY = 0x01,      /**< Wait until hardware is ready for DMA */
335         _DRM_LOCK_QUIESCENT = 0x02,  /**< Wait until hardware quiescent */
336         _DRM_LOCK_FLUSH = 0x04,      /**< Flush this context's DMA queue first */
337         _DRM_LOCK_FLUSH_ALL = 0x08,  /**< Flush all DMA queues first */
338         /* These *HALT* flags aren't supported yet
339            -- they will be used to support the
340            full-screen DGA-like mode. */
341         _DRM_HALT_ALL_QUEUES = 0x10, /**< Halt all current and future queues */
342         _DRM_HALT_CUR_QUEUES = 0x20  /**< Halt all current queues */
343 } drm_lock_flags_t;
344
345 /**
346  * DRM_IOCTL_LOCK, DRM_IOCTL_UNLOCK and DRM_IOCTL_FINISH ioctl argument type.
347  *
348  * \sa drmGetLock() and drmUnlock().
349  */
350 typedef struct drm_lock {
351         int context;
352         drm_lock_flags_t flags;
353 } drm_lock_t;
354
355 /**
356  * DMA flags
357  *
358  * \warning
359  * These values \e must match xf86drm.h.
360  *
361  * \sa drm_dma.
362  */
363 typedef enum drm_dma_flags {
364         /* Flags for DMA buffer dispatch */
365         _DRM_DMA_BLOCK = 0x01,        /**<
366                                        * Block until buffer dispatched.
367                                        *
368                                        * \note The buffer may not yet have
369                                        * been processed by the hardware --
370                                        * getting a hardware lock with the
371                                        * hardware quiescent will ensure
372                                        * that the buffer has been
373                                        * processed.
374                                        */
375         _DRM_DMA_WHILE_LOCKED = 0x02, /**< Dispatch while lock held */
376         _DRM_DMA_PRIORITY = 0x04,     /**< High priority dispatch */
377
378         /* Flags for DMA buffer request */
379         _DRM_DMA_WAIT = 0x10,         /**< Wait for free buffers */
380         _DRM_DMA_SMALLER_OK = 0x20,   /**< Smaller-than-requested buffers OK */
381         _DRM_DMA_LARGER_OK = 0x40     /**< Larger-than-requested buffers OK */
382 } drm_dma_flags_t;
383
384 /**
385  * DRM_IOCTL_ADD_BUFS and DRM_IOCTL_MARK_BUFS ioctl argument type.
386  *
387  * \sa drmAddBufs().
388  */
389 typedef struct drm_buf_desc {
390         int count;               /**< Number of buffers of this size */
391         int size;                /**< Size in bytes */
392         int low_mark;            /**< Low water mark */
393         int high_mark;           /**< High water mark */
394         enum {
395                 _DRM_PAGE_ALIGN = 0x01, /**< Align on page boundaries for DMA */
396                 _DRM_AGP_BUFFER = 0x02, /**< Buffer is in AGP space */
397                 _DRM_SG_BUFFER = 0x04   /**< Scatter/gather memory buffer */
398         } flags;
399         unsigned long agp_start; /**<
400                                   * Start address of where the AGP buffers are
401                                   * in the AGP aperture
402                                   */
403 } drm_buf_desc_t;
404
405 /**
406  * DRM_IOCTL_INFO_BUFS ioctl argument type.
407  */
408 typedef struct drm_buf_info {
409         int count;                /**< Number of buffers described in list */
410         drm_buf_desc_t __user *list;      /**< List of buffer descriptions */
411 } drm_buf_info_t;
412
413 /**
414  * DRM_IOCTL_FREE_BUFS ioctl argument type.
415  */
416 typedef struct drm_buf_free {
417         int count;
418         int __user *list;
419 } drm_buf_free_t;
420
421 /**
422  * Buffer information
423  *
424  * \sa drm_buf_map.
425  */
426 typedef struct drm_buf_pub {
427         int idx;                       /**< Index into the master buffer list */
428         int total;                     /**< Buffer size */
429         int used;                      /**< Amount of buffer in use (for DMA) */
430         void __user *address;          /**< Address of buffer */
431 } drm_buf_pub_t;
432
433 /**
434  * DRM_IOCTL_MAP_BUFS ioctl argument type.
435  */
436 typedef struct drm_buf_map {
437         int count;              /**< Length of the buffer list */
438         void __user *virtual;           /**< Mmap'd area in user-virtual */
439         drm_buf_pub_t __user *list;     /**< Buffer information */
440 } drm_buf_map_t;
441
442 /**
443  * DRM_IOCTL_DMA ioctl argument type.
444  *
445  * Indices here refer to the offset into the buffer list in drm_buf_get.
446  *
447  * \sa drmDMA().
448  */
449 typedef struct drm_dma {
450         int context;                      /**< Context handle */
451         int send_count;                   /**< Number of buffers to send */
452         int __user *send_indices;         /**< List of handles to buffers */
453         int __user *send_sizes;           /**< Lengths of data to send */
454         drm_dma_flags_t flags;            /**< Flags */
455         int request_count;                /**< Number of buffers requested */
456         int request_size;                 /**< Desired size for buffers */
457         int __user *request_indices;     /**< Buffer information */
458         int __user *request_sizes;
459         int granted_count;                /**< Number of buffers granted */
460 } drm_dma_t;
461
462 typedef enum {
463         _DRM_CONTEXT_PRESERVED = 0x01,
464         _DRM_CONTEXT_2DONLY = 0x02
465 } drm_ctx_flags_t;
466
467 /**
468  * DRM_IOCTL_ADD_CTX ioctl argument type.
469  *
470  * \sa drmCreateContext() and drmDestroyContext().
471  */
472 typedef struct drm_ctx {
473         drm_context_t handle;
474         drm_ctx_flags_t flags;
475 } drm_ctx_t;
476
477 /**
478  * DRM_IOCTL_RES_CTX ioctl argument type.
479  */
480 typedef struct drm_ctx_res {
481         int count;
482         drm_ctx_t __user *contexts;
483 } drm_ctx_res_t;
484
485 /**
486  * DRM_IOCTL_ADD_DRAW and DRM_IOCTL_RM_DRAW ioctl argument type.
487  */
488 typedef struct drm_draw {
489         drm_drawable_t handle;
490 } drm_draw_t;
491
492 /**
493  * DRM_IOCTL_GET_MAGIC and DRM_IOCTL_AUTH_MAGIC ioctl argument type.
494  */
495 typedef struct drm_auth {
496         drm_magic_t magic;
497 } drm_auth_t;
498
499 /**
500  * DRM_IOCTL_IRQ_BUSID ioctl argument type.
501  *
502  * \sa drmGetInterruptFromBusID().
503  */
504 typedef struct drm_irq_busid {
505         int irq;        /**< IRQ number */
506         int busnum;     /**< bus number */
507         int devnum;     /**< device number */
508         int funcnum;    /**< function number */
509 } drm_irq_busid_t;
510
511 typedef enum {
512         _DRM_VBLANK_ABSOLUTE = 0x0,     /**< Wait for specific vblank sequence number */
513         _DRM_VBLANK_RELATIVE = 0x1,     /**< Wait for given number of vblanks */
514         _DRM_VBLANK_SIGNAL = 0x40000000 /**< Send signal instead of blocking */
515 } drm_vblank_seq_type_t;
516
517 #define _DRM_VBLANK_FLAGS_MASK _DRM_VBLANK_SIGNAL
518
519 struct drm_wait_vblank_request {
520         drm_vblank_seq_type_t type;
521         unsigned int sequence;
522         unsigned long signal;
523 };
524
525 struct drm_wait_vblank_reply {
526         drm_vblank_seq_type_t type;
527         unsigned int sequence;
528         long tval_sec;
529         long tval_usec;
530 };
531
532 /**
533  * DRM_IOCTL_WAIT_VBLANK ioctl argument type.
534  *
535  * \sa drmWaitVBlank().
536  */
537 typedef union drm_wait_vblank {
538         struct drm_wait_vblank_request request;
539         struct drm_wait_vblank_reply reply;
540 } drm_wait_vblank_t;
541
542 /**
543  * DRM_IOCTL_AGP_ENABLE ioctl argument type.
544  *
545  * \sa drmAgpEnable().
546  */
547 typedef struct drm_agp_mode {
548         unsigned long mode;     /**< AGP mode */
549 } drm_agp_mode_t;
550
551 /**
552  * DRM_IOCTL_AGP_ALLOC and DRM_IOCTL_AGP_FREE ioctls argument type.
553  *
554  * \sa drmAgpAlloc() and drmAgpFree().
555  */
556 typedef struct drm_agp_buffer {
557         unsigned long size;     /**< In bytes -- will round to page boundary */
558         unsigned long handle;   /**< Used for binding / unbinding */
559         unsigned long type;     /**< Type of memory to allocate */
560         unsigned long physical; /**< Physical used by i810 */
561 } drm_agp_buffer_t;
562
563 /**
564  * DRM_IOCTL_AGP_BIND and DRM_IOCTL_AGP_UNBIND ioctls argument type.
565  *
566  * \sa drmAgpBind() and drmAgpUnbind().
567  */
568 typedef struct drm_agp_binding {
569         unsigned long handle;   /**< From drm_agp_buffer */
570         unsigned long offset;   /**< In bytes -- will round to page boundary */
571 } drm_agp_binding_t;
572
573 /**
574  * DRM_IOCTL_AGP_INFO ioctl argument type.
575  *
576  * \sa drmAgpVersionMajor(), drmAgpVersionMinor(), drmAgpGetMode(),
577  * drmAgpBase(), drmAgpSize(), drmAgpMemoryUsed(), drmAgpMemoryAvail(),
578  * drmAgpVendorId() and drmAgpDeviceId().
579  */
580 typedef struct drm_agp_info {
581         int agp_version_major;
582         int agp_version_minor;
583         unsigned long mode;
584         unsigned long aperture_base;   /**< physical address */
585         unsigned long aperture_size;   /**< bytes */
586         unsigned long memory_allowed;  /**< bytes */
587         unsigned long memory_used;
588
589         /** \name PCI information */
590         /*@{ */
591         unsigned short id_vendor;
592         unsigned short id_device;
593         /*@} */
594 } drm_agp_info_t;
595
596 /**
597  * DRM_IOCTL_SG_ALLOC ioctl argument type.
598  */
599 typedef struct drm_scatter_gather {
600         unsigned long size;     /**< In bytes -- will round to page boundary */
601         unsigned long handle;   /**< Used for mapping / unmapping */
602 } drm_scatter_gather_t;
603
604 /**
605  * DRM_IOCTL_SET_VERSION ioctl argument type.
606  */
607 typedef struct drm_set_version {
608         int drm_di_major;
609         int drm_di_minor;
610         int drm_dd_major;
611         int drm_dd_minor;
612 } drm_set_version_t;
613
614 /**
615  * \name Ioctls Definitions
616  */
617 /*@{*/
618
619 #define DRM_IOCTL_BASE                  'd'
620 #define DRM_IO(nr)                      _IO(DRM_IOCTL_BASE,nr)
621 #define DRM_IOR(nr,type)                _IOR(DRM_IOCTL_BASE,nr,type)
622 #define DRM_IOW(nr,type)                _IOW(DRM_IOCTL_BASE,nr,type)
623 #define DRM_IOWR(nr,type)               _IOWR(DRM_IOCTL_BASE,nr,type)
624
625 #define DRM_IOCTL_VERSION               DRM_IOWR(0x00, drm_version_t)
626 #define DRM_IOCTL_GET_UNIQUE            DRM_IOWR(0x01, drm_unique_t)
627 #define DRM_IOCTL_GET_MAGIC             DRM_IOR( 0x02, drm_auth_t)
628 #define DRM_IOCTL_IRQ_BUSID             DRM_IOWR(0x03, drm_irq_busid_t)
629 #define DRM_IOCTL_GET_MAP               DRM_IOWR(0x04, drm_map_t)
630 #define DRM_IOCTL_GET_CLIENT            DRM_IOWR(0x05, drm_client_t)
631 #define DRM_IOCTL_GET_STATS             DRM_IOR( 0x06, drm_stats_t)
632 #define DRM_IOCTL_SET_VERSION           DRM_IOWR(0x07, drm_set_version_t)
633
634 #define DRM_IOCTL_SET_UNIQUE            DRM_IOW( 0x10, drm_unique_t)
635 #define DRM_IOCTL_AUTH_MAGIC            DRM_IOW( 0x11, drm_auth_t)
636 #define DRM_IOCTL_BLOCK                 DRM_IOWR(0x12, drm_block_t)
637 #define DRM_IOCTL_UNBLOCK               DRM_IOWR(0x13, drm_block_t)
638 #define DRM_IOCTL_CONTROL               DRM_IOW( 0x14, drm_control_t)
639 #define DRM_IOCTL_ADD_MAP               DRM_IOWR(0x15, drm_map_t)
640 #define DRM_IOCTL_ADD_BUFS              DRM_IOWR(0x16, drm_buf_desc_t)
641 #define DRM_IOCTL_MARK_BUFS             DRM_IOW( 0x17, drm_buf_desc_t)
642 #define DRM_IOCTL_INFO_BUFS             DRM_IOWR(0x18, drm_buf_info_t)
643 #define DRM_IOCTL_MAP_BUFS              DRM_IOWR(0x19, drm_buf_map_t)
644 #define DRM_IOCTL_FREE_BUFS             DRM_IOW( 0x1a, drm_buf_free_t)
645
646 #define DRM_IOCTL_RM_MAP                DRM_IOW( 0x1b, drm_map_t)
647
648 #define DRM_IOCTL_SET_SAREA_CTX         DRM_IOW( 0x1c, drm_ctx_priv_map_t)
649 #define DRM_IOCTL_GET_SAREA_CTX         DRM_IOWR(0x1d, drm_ctx_priv_map_t)
650
651 #define DRM_IOCTL_ADD_CTX               DRM_IOWR(0x20, drm_ctx_t)
652 #define DRM_IOCTL_RM_CTX                DRM_IOWR(0x21, drm_ctx_t)
653 #define DRM_IOCTL_MOD_CTX               DRM_IOW( 0x22, drm_ctx_t)
654 #define DRM_IOCTL_GET_CTX               DRM_IOWR(0x23, drm_ctx_t)
655 #define DRM_IOCTL_SWITCH_CTX            DRM_IOW( 0x24, drm_ctx_t)
656 #define DRM_IOCTL_NEW_CTX               DRM_IOW( 0x25, drm_ctx_t)
657 #define DRM_IOCTL_RES_CTX               DRM_IOWR(0x26, drm_ctx_res_t)
658 #define DRM_IOCTL_ADD_DRAW              DRM_IOWR(0x27, drm_draw_t)
659 #define DRM_IOCTL_RM_DRAW               DRM_IOWR(0x28, drm_draw_t)
660 #define DRM_IOCTL_DMA                   DRM_IOWR(0x29, drm_dma_t)
661 #define DRM_IOCTL_LOCK                  DRM_IOW( 0x2a, drm_lock_t)
662 #define DRM_IOCTL_UNLOCK                DRM_IOW( 0x2b, drm_lock_t)
663 #define DRM_IOCTL_FINISH                DRM_IOW( 0x2c, drm_lock_t)
664
665 #define DRM_IOCTL_AGP_ACQUIRE           DRM_IO(  0x30)
666 #define DRM_IOCTL_AGP_RELEASE           DRM_IO(  0x31)
667 #define DRM_IOCTL_AGP_ENABLE            DRM_IOW( 0x32, drm_agp_mode_t)
668 #define DRM_IOCTL_AGP_INFO              DRM_IOR( 0x33, drm_agp_info_t)
669 #define DRM_IOCTL_AGP_ALLOC             DRM_IOWR(0x34, drm_agp_buffer_t)
670 #define DRM_IOCTL_AGP_FREE              DRM_IOW( 0x35, drm_agp_buffer_t)
671 #define DRM_IOCTL_AGP_BIND              DRM_IOW( 0x36, drm_agp_binding_t)
672 #define DRM_IOCTL_AGP_UNBIND            DRM_IOW( 0x37, drm_agp_binding_t)
673
674 #define DRM_IOCTL_SG_ALLOC              DRM_IOW( 0x38, drm_scatter_gather_t)
675 #define DRM_IOCTL_SG_FREE               DRM_IOW( 0x39, drm_scatter_gather_t)
676
677 #define DRM_IOCTL_WAIT_VBLANK           DRM_IOWR(0x3a, drm_wait_vblank_t)
678
679 /*@}*/
680
681 /**
682  * Device specific ioctls should only be in their respective headers
683  * The device specific ioctl range is from 0x40 to 0x79.
684  *
685  * \sa drmCommandNone(), drmCommandRead(), drmCommandWrite(), and
686  * drmCommandReadWrite().
687  */
688 #define DRM_COMMAND_BASE                0x40
689
690 #endif