drm: remove unnecessary NULL checks, and fix some indents..
[profile/ivi/libdrm.git] / shared-core / drm.h
1 /**
2  * \file drm.h
3  * Header for the Direct Rendering Manager
4  *
5  * \author Rickard E. (Rik) Faith <faith@valinux.com>
6  *
7  * \par Acknowledgments:
8  * Dec 1999, Richard Henderson <rth@twiddle.net>, move to generic \c cmpxchg.
9  */
10
11 /*
12  * Copyright 1999 Precision Insight, Inc., Cedar Park, Texas.
13  * Copyright 2000 VA Linux Systems, Inc., Sunnyvale, California.
14  * All rights reserved.
15  *
16  * Permission is hereby granted, free of charge, to any person obtaining a
17  * copy of this software and associated documentation files (the "Software"),
18  * to deal in the Software without restriction, including without limitation
19  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
20  * and/or sell copies of the Software, and to permit persons to whom the
21  * Software is furnished to do so, subject to the following conditions:
22  *
23  * The above copyright notice and this permission notice (including the next
24  * paragraph) shall be included in all copies or substantial portions of the
25  * Software.
26  *
27  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
28  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
29  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
30  * VA LINUX SYSTEMS AND/OR ITS SUPPLIERS BE LIABLE FOR ANY CLAIM, DAMAGES OR
31  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
32  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
33  * OTHER DEALINGS IN THE SOFTWARE.
34  */
35
36 /**
37  * \mainpage
38  *
39  * The Direct Rendering Manager (DRM) is a device-independent kernel-level
40  * device driver that provides support for the XFree86 Direct Rendering
41  * Infrastructure (DRI).
42  *
43  * The DRM supports the Direct Rendering Infrastructure (DRI) in four major
44  * ways:
45  *     -# The DRM provides synchronized access to the graphics hardware via
46  *        the use of an optimized two-tiered lock.
47  *     -# The DRM enforces the DRI security policy for access to the graphics
48  *        hardware by only allowing authenticated X11 clients access to
49  *        restricted regions of memory.
50  *     -# The DRM provides a generic DMA engine, complete with multiple
51  *        queues and the ability to detect the need for an OpenGL context
52  *        switch.
53  *     -# The DRM is extensible via the use of small device-specific modules
54  *        that rely extensively on the API exported by the DRM module.
55  *
56  */
57
58 #ifndef _DRM_H_
59 #define _DRM_H_
60
61 #ifndef __user
62 #define __user
63 #endif
64 #ifndef __iomem
65 #define __iomem
66 #endif
67
68 #ifdef __GNUC__
69 # define DEPRECATED  __attribute__ ((deprecated))
70 #else
71 # define DEPRECATED
72 #endif
73
74 #if defined(__linux__)
75 #include <asm/ioctl.h>          /* For _IO* macros */
76 #define DRM_IOCTL_NR(n)         _IOC_NR(n)
77 #define DRM_IOC_VOID            _IOC_NONE
78 #define DRM_IOC_READ            _IOC_READ
79 #define DRM_IOC_WRITE           _IOC_WRITE
80 #define DRM_IOC_READWRITE       _IOC_READ|_IOC_WRITE
81 #define DRM_IOC(dir, group, nr, size) _IOC(dir, group, nr, size)
82 #elif defined(__FreeBSD__) || defined(__FreeBSD_kernel__) || defined(__NetBSD__) || defined(__OpenBSD__) || defined(__DragonFly__)
83 #if (defined(__FreeBSD__) || defined(__FreeBSD_kernel__)) && defined(IN_MODULE)
84 /* Prevent name collision when including sys/ioccom.h */
85 #undef ioctl
86 #include <sys/ioccom.h>
87 #define ioctl(a,b,c)            xf86ioctl(a,b,c)
88 #else
89 #include <sys/ioccom.h>
90 #endif                          /* __FreeBSD__ && xf86ioctl */
91 #define DRM_IOCTL_NR(n)         ((n) & 0xff)
92 #define DRM_IOC_VOID            IOC_VOID
93 #define DRM_IOC_READ            IOC_OUT
94 #define DRM_IOC_WRITE           IOC_IN
95 #define DRM_IOC_READWRITE       IOC_INOUT
96 #define DRM_IOC(dir, group, nr, size) _IOC(dir, group, nr, size)
97 #endif
98
99 #define XFREE86_VERSION(major,minor,patch,snap) \
100                 ((major << 16) | (minor << 8) | patch)
101
102 #ifndef CONFIG_XFREE86_VERSION
103 #define CONFIG_XFREE86_VERSION XFREE86_VERSION(4,1,0,0)
104 #endif
105
106 #if CONFIG_XFREE86_VERSION < XFREE86_VERSION(4,1,0,0)
107 #define DRM_PROC_DEVICES "/proc/devices"
108 #define DRM_PROC_MISC    "/proc/misc"
109 #define DRM_PROC_DRM     "/proc/drm"
110 #define DRM_DEV_DRM      "/dev/drm"
111 #define DRM_DEV_MODE     (S_IRUSR|S_IWUSR|S_IRGRP|S_IWGRP)
112 #define DRM_DEV_UID      0
113 #define DRM_DEV_GID      0
114 #endif
115
116 #if CONFIG_XFREE86_VERSION >= XFREE86_VERSION(4,1,0,0)
117 #ifdef __OpenBSD__
118 #define DRM_MAJOR       81
119 #endif
120 #if defined(__linux__) || defined(__NetBSD__)
121 #define DRM_MAJOR       226
122 #endif
123 #define DRM_MAX_MINOR   15
124 #endif
125 #define DRM_NAME        "drm"     /**< Name in kernel, /dev, and /proc */
126 #define DRM_MIN_ORDER   5         /**< At least 2^5 bytes = 32 bytes */
127 #define DRM_MAX_ORDER   22        /**< Up to 2^22 bytes = 4MB */
128 #define DRM_RAM_PERCENT 10        /**< How much system ram can we lock? */
129
130 #define _DRM_LOCK_HELD  0x80000000U /**< Hardware lock is held */
131 #define _DRM_LOCK_CONT  0x40000000U /**< Hardware lock is contended */
132 #define _DRM_LOCK_IS_HELD(lock)    ((lock) & _DRM_LOCK_HELD)
133 #define _DRM_LOCK_IS_CONT(lock)    ((lock) & _DRM_LOCK_CONT)
134 #define _DRM_LOCKING_CONTEXT(lock) ((lock) & ~(_DRM_LOCK_HELD|_DRM_LOCK_CONT))
135
136 #if defined(__linux__)
137 #if defined(__KERNEL__)
138 typedef __u64 drm_u64_t;
139 #else
140 typedef unsigned long long drm_u64_t;
141 #endif
142
143 typedef unsigned int drm_handle_t;
144 #else
145 #include <sys/types.h>
146 typedef u_int64_t drm_u64_t;
147 typedef unsigned long drm_handle_t;     /**< To mapped regions */
148 #endif
149 typedef unsigned int drm_context_t;     /**< GLXContext handle */
150 typedef unsigned int drm_drawable_t;
151 typedef unsigned int drm_magic_t;       /**< Magic for authentication */
152
153 /**
154  * Cliprect.
155  *
156  * \warning If you change this structure, make sure you change
157  * XF86DRIClipRectRec in the server as well
158  *
159  * \note KW: Actually it's illegal to change either for
160  * backwards-compatibility reasons.
161  */
162 typedef struct drm_clip_rect {
163         unsigned short x1;
164         unsigned short y1;
165         unsigned short x2;
166         unsigned short y2;
167 } drm_clip_rect_t;
168
169 /**
170  * Drawable information.
171  */
172 typedef struct drm_drawable_info {
173         unsigned int num_rects;
174         drm_clip_rect_t *rects;
175 } drm_drawable_info_t;
176
177 /**
178  * Texture region,
179  */
180 typedef struct drm_tex_region {
181         unsigned char next;
182         unsigned char prev;
183         unsigned char in_use;
184         unsigned char padding;
185         unsigned int age;
186 } drm_tex_region_t;
187
188 /**
189  * Hardware lock.
190  *
191  * The lock structure is a simple cache-line aligned integer.  To avoid
192  * processor bus contention on a multiprocessor system, there should not be any
193  * other data stored in the same cache line.
194  */
195 typedef struct drm_hw_lock {
196         __volatile__ unsigned int lock;         /**< lock variable */
197         char padding[60];                       /**< Pad to cache line */
198 } drm_hw_lock_t;
199
200 /* This is beyond ugly, and only works on GCC.  However, it allows me to use
201  * drm.h in places (i.e., in the X-server) where I can't use size_t.  The real
202  * fix is to use uint32_t instead of size_t, but that fix will break existing
203  * LP64 (i.e., PowerPC64, SPARC64, IA-64, Alpha, etc.) systems.  That *will*
204  * eventually happen, though.  I chose 'unsigned long' to be the fallback type
205  * because that works on all the platforms I know about.  Hopefully, the
206  * real fix will happen before that bites us.
207  */
208
209 #ifdef __SIZE_TYPE__
210 # define DRM_SIZE_T __SIZE_TYPE__
211 #else
212 # warning "__SIZE_TYPE__ not defined.  Assuming sizeof(size_t) == sizeof(unsigned long)!"
213 # define DRM_SIZE_T unsigned long
214 #endif
215
216 /**
217  * DRM_IOCTL_VERSION ioctl argument type.
218  *
219  * \sa drmGetVersion().
220  */
221 typedef struct drm_version {
222         int version_major;        /**< Major version */
223         int version_minor;        /**< Minor version */
224         int version_patchlevel;   /**< Patch level */
225         DRM_SIZE_T name_len;      /**< Length of name buffer */
226         char __user *name;                /**< Name of driver */
227         DRM_SIZE_T date_len;      /**< Length of date buffer */
228         char __user *date;                /**< User-space buffer to hold date */
229         DRM_SIZE_T desc_len;      /**< Length of desc buffer */
230         char __user *desc;                /**< User-space buffer to hold desc */
231 } drm_version_t;
232
233 /**
234  * DRM_IOCTL_GET_UNIQUE ioctl argument type.
235  *
236  * \sa drmGetBusid() and drmSetBusId().
237  */
238 typedef struct drm_unique {
239         DRM_SIZE_T unique_len;    /**< Length of unique */
240         char __user *unique;              /**< Unique name for driver instantiation */
241 } drm_unique_t;
242
243 #undef DRM_SIZE_T
244
245 typedef struct drm_list {
246         int count;                /**< Length of user-space structures */
247         drm_version_t __user *version;
248 } drm_list_t;
249
250 typedef struct drm_block {
251         int unused;
252 } drm_block_t;
253
254 /**
255  * DRM_IOCTL_CONTROL ioctl argument type.
256  *
257  * \sa drmCtlInstHandler() and drmCtlUninstHandler().
258  */
259 typedef struct drm_control {
260         enum {
261                 DRM_ADD_COMMAND,
262                 DRM_RM_COMMAND,
263                 DRM_INST_HANDLER,
264                 DRM_UNINST_HANDLER
265         } func;
266         int irq;
267 } drm_control_t;
268
269 /**
270  * Type of memory to map.
271  */
272 typedef enum drm_map_type {
273         _DRM_FRAME_BUFFER = 0,    /**< WC (no caching), no core dump */
274         _DRM_REGISTERS = 1,       /**< no caching, no core dump */
275         _DRM_SHM = 2,             /**< shared, cached */
276         _DRM_AGP = 3,             /**< AGP/GART */
277         _DRM_SCATTER_GATHER = 4,  /**< Scatter/gather memory for PCI DMA */
278         _DRM_CONSISTENT = 5,      /**< Consistent memory for PCI DMA */
279         _DRM_TTM = 6
280 } drm_map_type_t;
281
282 /**
283  * Memory mapping flags.
284  */
285 typedef enum drm_map_flags {
286         _DRM_RESTRICTED = 0x01,      /**< Cannot be mapped to user-virtual */
287         _DRM_READ_ONLY = 0x02,
288         _DRM_LOCKED = 0x04,          /**< shared, cached, locked */
289         _DRM_KERNEL = 0x08,          /**< kernel requires access */
290         _DRM_WRITE_COMBINING = 0x10, /**< use write-combining if available */
291         _DRM_CONTAINS_LOCK = 0x20,   /**< SHM page that contains lock */
292         _DRM_REMOVABLE = 0x40        /**< Removable mapping */
293 } drm_map_flags_t;
294
295 typedef struct drm_ctx_priv_map {
296         unsigned int ctx_id;     /**< Context requesting private mapping */
297         void *handle;            /**< Handle of map */
298 } drm_ctx_priv_map_t;
299
300 /**
301  * DRM_IOCTL_GET_MAP, DRM_IOCTL_ADD_MAP and DRM_IOCTL_RM_MAP ioctls
302  * argument type.
303  *
304  * \sa drmAddMap().
305  */
306 typedef struct drm_map {
307         unsigned long offset;    /**< Requested physical address (0 for SAREA)*/
308         unsigned long size;      /**< Requested physical size (bytes) */
309         drm_map_type_t type;     /**< Type of memory to map */
310         drm_map_flags_t flags;   /**< Flags */
311         void *handle;            /**< User-space: "Handle" to pass to mmap() */
312                                  /**< Kernel-space: kernel-virtual address */
313         int mtrr;                /**< MTRR slot used */
314         /*   Private data */
315 } drm_map_t;
316
317 /**
318  * DRM_IOCTL_GET_CLIENT ioctl argument type.
319  */
320 typedef struct drm_client {
321         int idx;                /**< Which client desired? */
322         int auth;               /**< Is client authenticated? */
323         unsigned long pid;      /**< Process ID */
324         unsigned long uid;      /**< User ID */
325         unsigned long magic;    /**< Magic */
326         unsigned long iocs;     /**< Ioctl count */
327 } drm_client_t;
328
329 typedef enum {
330         _DRM_STAT_LOCK,
331         _DRM_STAT_OPENS,
332         _DRM_STAT_CLOSES,
333         _DRM_STAT_IOCTLS,
334         _DRM_STAT_LOCKS,
335         _DRM_STAT_UNLOCKS,
336         _DRM_STAT_VALUE,        /**< Generic value */
337         _DRM_STAT_BYTE,         /**< Generic byte counter (1024bytes/K) */
338         _DRM_STAT_COUNT,        /**< Generic non-byte counter (1000/k) */
339
340         _DRM_STAT_IRQ,          /**< IRQ */
341         _DRM_STAT_PRIMARY,      /**< Primary DMA bytes */
342         _DRM_STAT_SECONDARY,    /**< Secondary DMA bytes */
343         _DRM_STAT_DMA,          /**< DMA */
344         _DRM_STAT_SPECIAL,      /**< Special DMA (e.g., priority or polled) */
345         _DRM_STAT_MISSED        /**< Missed DMA opportunity */
346             /* Add to the *END* of the list */
347 } drm_stat_type_t;
348
349 /**
350  * DRM_IOCTL_GET_STATS ioctl argument type.
351  */
352 typedef struct drm_stats {
353         unsigned long count;
354         struct {
355                 unsigned long value;
356                 drm_stat_type_t type;
357         } data[15];
358 } drm_stats_t;
359
360 /**
361  * Hardware locking flags.
362  */
363 typedef enum drm_lock_flags {
364         _DRM_LOCK_READY = 0x01,      /**< Wait until hardware is ready for DMA */
365         _DRM_LOCK_QUIESCENT = 0x02,  /**< Wait until hardware quiescent */
366         _DRM_LOCK_FLUSH = 0x04,      /**< Flush this context's DMA queue first */
367         _DRM_LOCK_FLUSH_ALL = 0x08,  /**< Flush all DMA queues first */
368         /* These *HALT* flags aren't supported yet
369            -- they will be used to support the
370            full-screen DGA-like mode. */
371         _DRM_HALT_ALL_QUEUES = 0x10, /**< Halt all current and future queues */
372         _DRM_HALT_CUR_QUEUES = 0x20  /**< Halt all current queues */
373 } drm_lock_flags_t;
374
375 /**
376  * DRM_IOCTL_LOCK, DRM_IOCTL_UNLOCK and DRM_IOCTL_FINISH ioctl argument type.
377  *
378  * \sa drmGetLock() and drmUnlock().
379  */
380 typedef struct drm_lock {
381         int context;
382         drm_lock_flags_t flags;
383 } drm_lock_t;
384
385 /**
386  * DMA flags
387  *
388  * \warning
389  * These values \e must match xf86drm.h.
390  *
391  * \sa drm_dma.
392  */
393 typedef enum drm_dma_flags {
394         /* Flags for DMA buffer dispatch */
395         _DRM_DMA_BLOCK = 0x01,        /**<
396                                        * Block until buffer dispatched.
397                                        *
398                                        * \note The buffer may not yet have
399                                        * been processed by the hardware --
400                                        * getting a hardware lock with the
401                                        * hardware quiescent will ensure
402                                        * that the buffer has been
403                                        * processed.
404                                        */
405         _DRM_DMA_WHILE_LOCKED = 0x02, /**< Dispatch while lock held */
406         _DRM_DMA_PRIORITY = 0x04,     /**< High priority dispatch */
407
408         /* Flags for DMA buffer request */
409         _DRM_DMA_WAIT = 0x10,         /**< Wait for free buffers */
410         _DRM_DMA_SMALLER_OK = 0x20,   /**< Smaller-than-requested buffers OK */
411         _DRM_DMA_LARGER_OK = 0x40     /**< Larger-than-requested buffers OK */
412 } drm_dma_flags_t;
413
414 /**
415  * DRM_IOCTL_ADD_BUFS and DRM_IOCTL_MARK_BUFS ioctl argument type.
416  *
417  * \sa drmAddBufs().
418  */
419 typedef struct drm_buf_desc {
420         int count;               /**< Number of buffers of this size */
421         int size;                /**< Size in bytes */
422         int low_mark;            /**< Low water mark */
423         int high_mark;           /**< High water mark */
424         enum {
425                 _DRM_PAGE_ALIGN = 0x01, /**< Align on page boundaries for DMA */
426                 _DRM_AGP_BUFFER = 0x02, /**< Buffer is in AGP space */
427                 _DRM_SG_BUFFER  = 0x04, /**< Scatter/gather memory buffer */
428                 _DRM_FB_BUFFER  = 0x08, /**< Buffer is in frame buffer */
429                 _DRM_PCI_BUFFER_RO = 0x10 /**< Map PCI DMA buffer read-only */
430         } flags;
431         unsigned long agp_start; /**<
432                                   * Start address of where the AGP buffers are
433                                   * in the AGP aperture
434                                   */
435 } drm_buf_desc_t;
436
437 /**
438  * DRM_IOCTL_INFO_BUFS ioctl argument type.
439  */
440 typedef struct drm_buf_info {
441         int count;                /**< Number of buffers described in list */
442         drm_buf_desc_t __user *list;      /**< List of buffer descriptions */
443 } drm_buf_info_t;
444
445 /**
446  * DRM_IOCTL_FREE_BUFS ioctl argument type.
447  */
448 typedef struct drm_buf_free {
449         int count;
450         int __user *list;
451 } drm_buf_free_t;
452
453 /**
454  * Buffer information
455  *
456  * \sa drm_buf_map.
457  */
458 typedef struct drm_buf_pub {
459         int idx;                       /**< Index into the master buffer list */
460         int total;                     /**< Buffer size */
461         int used;                      /**< Amount of buffer in use (for DMA) */
462         void __user *address;          /**< Address of buffer */
463 } drm_buf_pub_t;
464
465 /**
466  * DRM_IOCTL_MAP_BUFS ioctl argument type.
467  */
468 typedef struct drm_buf_map {
469         int count;              /**< Length of the buffer list */
470 #if defined(__cplusplus)
471         void __user *c_virtual;
472 #else
473         void __user *virtual;           /**< Mmap'd area in user-virtual */
474 #endif
475         drm_buf_pub_t __user *list;     /**< Buffer information */
476 } drm_buf_map_t;
477
478 /**
479  * DRM_IOCTL_DMA ioctl argument type.
480  *
481  * Indices here refer to the offset into the buffer list in drm_buf_get.
482  *
483  * \sa drmDMA().
484  */
485 typedef struct drm_dma {
486         int context;                      /**< Context handle */
487         int send_count;                   /**< Number of buffers to send */
488         int __user *send_indices;         /**< List of handles to buffers */
489         int __user *send_sizes;           /**< Lengths of data to send */
490         drm_dma_flags_t flags;            /**< Flags */
491         int request_count;                /**< Number of buffers requested */
492         int request_size;                 /**< Desired size for buffers */
493         int __user *request_indices;     /**< Buffer information */
494         int __user *request_sizes;
495         int granted_count;                /**< Number of buffers granted */
496 } drm_dma_t;
497
498 typedef enum {
499         _DRM_CONTEXT_PRESERVED = 0x01,
500         _DRM_CONTEXT_2DONLY = 0x02
501 } drm_ctx_flags_t;
502
503 /**
504  * DRM_IOCTL_ADD_CTX ioctl argument type.
505  *
506  * \sa drmCreateContext() and drmDestroyContext().
507  */
508 typedef struct drm_ctx {
509         drm_context_t handle;
510         drm_ctx_flags_t flags;
511 } drm_ctx_t;
512
513 /**
514  * DRM_IOCTL_RES_CTX ioctl argument type.
515  */
516 typedef struct drm_ctx_res {
517         int count;
518         drm_ctx_t __user *contexts;
519 } drm_ctx_res_t;
520
521 /**
522  * DRM_IOCTL_ADD_DRAW and DRM_IOCTL_RM_DRAW ioctl argument type.
523  */
524 typedef struct drm_draw {
525         drm_drawable_t handle;
526 } drm_draw_t;
527
528 /**
529  * DRM_IOCTL_UPDATE_DRAW ioctl argument type.
530  */
531 typedef enum {
532         DRM_DRAWABLE_CLIPRECTS,
533 } drm_drawable_info_type_t;
534
535 typedef struct drm_update_draw {
536         drm_drawable_t handle;
537         unsigned int type;
538         unsigned int num;
539         unsigned long long data;
540 } drm_update_draw_t;
541
542 /**
543  * DRM_IOCTL_GET_MAGIC and DRM_IOCTL_AUTH_MAGIC ioctl argument type.
544  */
545 typedef struct drm_auth {
546         drm_magic_t magic;
547 } drm_auth_t;
548
549 /**
550  * DRM_IOCTL_IRQ_BUSID ioctl argument type.
551  *
552  * \sa drmGetInterruptFromBusID().
553  */
554 typedef struct drm_irq_busid {
555         int irq;        /**< IRQ number */
556         int busnum;     /**< bus number */
557         int devnum;     /**< device number */
558         int funcnum;    /**< function number */
559 } drm_irq_busid_t;
560
561 typedef enum {
562         _DRM_VBLANK_ABSOLUTE = 0x0,     /**< Wait for specific vblank sequence number */
563         _DRM_VBLANK_RELATIVE = 0x1,     /**< Wait for given number of vblanks */
564         _DRM_VBLANK_NEXTONMISS = 0x10000000,    /**< If missed, wait for next vblank */
565         _DRM_VBLANK_SECONDARY = 0x20000000,     /**< Secondary display controller */
566         _DRM_VBLANK_SIGNAL = 0x40000000 /**< Send signal instead of blocking */
567 } drm_vblank_seq_type_t;
568
569 #define _DRM_VBLANK_TYPES_MASK (_DRM_VBLANK_ABSOLUTE | _DRM_VBLANK_RELATIVE)
570 #define _DRM_VBLANK_FLAGS_MASK (_DRM_VBLANK_SIGNAL | _DRM_VBLANK_SECONDARY | \
571                                 _DRM_VBLANK_NEXTONMISS)
572
573 struct drm_wait_vblank_request {
574         drm_vblank_seq_type_t type;
575         unsigned int sequence;
576         unsigned long signal;
577 };
578
579 struct drm_wait_vblank_reply {
580         drm_vblank_seq_type_t type;
581         unsigned int sequence;
582         long tval_sec;
583         long tval_usec;
584 };
585
586 /**
587  * DRM_IOCTL_WAIT_VBLANK ioctl argument type.
588  *
589  * \sa drmWaitVBlank().
590  */
591 typedef union drm_wait_vblank {
592         struct drm_wait_vblank_request request;
593         struct drm_wait_vblank_reply reply;
594 } drm_wait_vblank_t;
595
596 /**
597  * DRM_IOCTL_AGP_ENABLE ioctl argument type.
598  *
599  * \sa drmAgpEnable().
600  */
601 typedef struct drm_agp_mode {
602         unsigned long mode;     /**< AGP mode */
603 } drm_agp_mode_t;
604
605 /**
606  * DRM_IOCTL_AGP_ALLOC and DRM_IOCTL_AGP_FREE ioctls argument type.
607  *
608  * \sa drmAgpAlloc() and drmAgpFree().
609  */
610 typedef struct drm_agp_buffer {
611         unsigned long size;     /**< In bytes -- will round to page boundary */
612         unsigned long handle;   /**< Used for binding / unbinding */
613         unsigned long type;     /**< Type of memory to allocate */
614         unsigned long physical; /**< Physical used by i810 */
615 } drm_agp_buffer_t;
616
617 /**
618  * DRM_IOCTL_AGP_BIND and DRM_IOCTL_AGP_UNBIND ioctls argument type.
619  *
620  * \sa drmAgpBind() and drmAgpUnbind().
621  */
622 typedef struct drm_agp_binding {
623         unsigned long handle;   /**< From drm_agp_buffer */
624         unsigned long offset;   /**< In bytes -- will round to page boundary */
625 } drm_agp_binding_t;
626
627 /**
628  * DRM_IOCTL_AGP_INFO ioctl argument type.
629  *
630  * \sa drmAgpVersionMajor(), drmAgpVersionMinor(), drmAgpGetMode(),
631  * drmAgpBase(), drmAgpSize(), drmAgpMemoryUsed(), drmAgpMemoryAvail(),
632  * drmAgpVendorId() and drmAgpDeviceId().
633  */
634 typedef struct drm_agp_info {
635         int agp_version_major;
636         int agp_version_minor;
637         unsigned long mode;
638         unsigned long aperture_base;   /**< physical address */
639         unsigned long aperture_size;   /**< bytes */
640         unsigned long memory_allowed;  /**< bytes */
641         unsigned long memory_used;
642
643         /** \name PCI information */
644         /*@{ */
645         unsigned short id_vendor;
646         unsigned short id_device;
647         /*@} */
648 } drm_agp_info_t;
649
650 /**
651  * DRM_IOCTL_SG_ALLOC ioctl argument type.
652  */
653 typedef struct drm_scatter_gather {
654         unsigned long size;     /**< In bytes -- will round to page boundary */
655         unsigned long handle;   /**< Used for mapping / unmapping */
656 } drm_scatter_gather_t;
657
658 /**
659  * DRM_IOCTL_SET_VERSION ioctl argument type.
660  */
661 typedef struct drm_set_version {
662         int drm_di_major;
663         int drm_di_minor;
664         int drm_dd_major;
665         int drm_dd_minor;
666 } drm_set_version_t;
667
668
669 #define DRM_FENCE_FLAG_EMIT                0x00000001
670 #define DRM_FENCE_FLAG_SHAREABLE           0x00000002
671 #define DRM_FENCE_FLAG_WAIT_LAZY           0x00000004
672 #define DRM_FENCE_FLAG_WAIT_IGNORE_SIGNALS 0x00000008
673
674 /* Reserved for driver use */
675 #define DRM_FENCE_MASK_DRIVER              0xFF000000
676
677 #define DRM_FENCE_TYPE_EXE                 0x00000001
678
679 typedef struct drm_fence_arg {
680         unsigned handle;
681         int class;
682         unsigned type;
683         unsigned flags;
684         unsigned signaled;
685         unsigned expand_pad[4]; /*Future expansion */
686         enum {
687                 drm_fence_create,
688                 drm_fence_destroy,
689                 drm_fence_reference,
690                 drm_fence_unreference,
691                 drm_fence_signaled,
692                 drm_fence_flush,
693                 drm_fence_wait,
694                 drm_fence_emit,
695                 drm_fence_buffers
696         } op;
697 } drm_fence_arg_t;
698
699 /* Buffer permissions, referring to how the GPU uses the buffers.
700  * these translate to fence types used for the buffers.
701  * Typically a texture buffer is read, A destination buffer is write and
702  *  a command (batch-) buffer is exe. Can be or-ed together.
703  */
704
705 #define DRM_BO_FLAG_READ        0x00000001
706 #define DRM_BO_FLAG_WRITE       0x00000002
707 #define DRM_BO_FLAG_EXE         0x00000004
708
709 /*
710  * Status flags. Can be read to determine the actual state of a buffer.
711  * Can also be set in the buffer mask before validation.
712  */
713
714 /*
715  * Mask: Never evict this buffer. Not even with force. This type of buffer is only
716  * available to root and must be manually removed before buffer manager shutdown
717  * or lock.
718  * Flags: Acknowledge
719  */
720 #define DRM_BO_FLAG_NO_EVICT    0x00000010
721
722 /*
723  * Mask: Require that the buffer is placed in mappable memory when validated.
724  *       If not set the buffer may or may not be in mappable memory when validated.
725  * Flags: If set, the buffer is in mappable memory.
726  */
727 #define DRM_BO_FLAG_MAPPABLE 0x00000020
728
729 /* Mask: The buffer should be shareable with other processes.
730  * Flags: The buffer is shareable with other processes.
731  */
732 #define DRM_BO_FLAG_SHAREABLE   0x00000040
733
734 /* Mask: If set, place the buffer in cache-coherent memory if available.
735  *       If clear, never place the buffer in cache coherent memory if validated.
736  * Flags: The buffer is currently in cache-coherent memory.
737  */
738 #define DRM_BO_FLAG_CACHED      0x00000080
739
740 /* Mask: Make sure that every time this buffer is validated,
741  *       it ends up on the same location provided that the memory mask is the same.
742  *       The buffer will also not be evicted when claiming space for
743  *       other buffers. Basically a pinned buffer but it may be thrown out as
744  *       part of buffer manager shutdown or locking.
745  * Flags: Acknowledge.
746  */
747 #define DRM_BO_FLAG_NO_MOVE     0x00000100
748
749 /* Mask: Make sure the buffer is in cached memory when mapped for reading.
750  * Flags: Acknowledge.
751  */
752 #define DRM_BO_FLAG_READ_CACHED    0x00080000
753
754 /* Mask: Force DRM_BO_FLAG_CACHED flag strictly also if it is set.
755  * Flags: Acknowledge.
756  */
757 #define DRM_BO_FLAG_FORCE_CACHING  0x00002000
758
759 /*
760  * Mask: Force DRM_BO_FLAG_MAPPABLE flag strictly also if it is clear.
761  * Flags: Acknowledge.
762  */
763 #define DRM_BO_FLAG_FORCE_MAPPABLE 0x00004000
764
765 /*
766  * Memory type flags that can be or'ed together in the mask, but only
767  * one appears in flags.
768  */
769
770 /* System memory */
771 #define DRM_BO_FLAG_MEM_LOCAL  0x01000000
772 /* Translation table memory */
773 #define DRM_BO_FLAG_MEM_TT     0x02000000
774 /* Vram memory */
775 #define DRM_BO_FLAG_MEM_VRAM   0x04000000
776 /* Up to the driver to define. */
777 #define DRM_BO_FLAG_MEM_PRIV0  0x08000000
778 #define DRM_BO_FLAG_MEM_PRIV1  0x10000000
779 #define DRM_BO_FLAG_MEM_PRIV2  0x20000000
780 #define DRM_BO_FLAG_MEM_PRIV3  0x40000000
781 #define DRM_BO_FLAG_MEM_PRIV4  0x80000000
782
783 /* Memory flag mask */
784 #define DRM_BO_MASK_MEM         0xFF000000
785 #define DRM_BO_MASK_MEMTYPE     0xFF0000A0
786
787 /* Don't block on validate and map */
788 #define DRM_BO_HINT_DONT_BLOCK  0x00000002
789 /* Don't place this buffer on the unfenced list.*/
790 #define DRM_BO_HINT_DONT_FENCE  0x00000004
791 #define DRM_BO_HINT_WAIT_LAZY   0x00000008
792 #define DRM_BO_HINT_ALLOW_UNFENCED_MAP 0x00000010
793
794
795 typedef enum {
796         drm_bo_type_dc,
797         drm_bo_type_user,
798         drm_bo_type_fake
799 }drm_bo_type_t;
800         
801
802 typedef struct drm_bo_arg_request {
803         unsigned handle; /* User space handle */
804         unsigned mask;
805         unsigned hint;
806         drm_u64_t size;
807         drm_bo_type_t type;
808         unsigned arg_handle;
809         drm_u64_t buffer_start;
810         unsigned page_alignment;
811         unsigned expand_pad[4]; /*Future expansion */
812         enum {
813                 drm_bo_create,
814                 drm_bo_validate,
815                 drm_bo_map,
816                 drm_bo_unmap,
817                 drm_bo_fence,
818                 drm_bo_destroy,
819                 drm_bo_reference,
820                 drm_bo_unreference,
821                 drm_bo_info,
822                 drm_bo_wait_idle,
823                 drm_bo_ref_fence
824         } op;
825 } drm_bo_arg_request_t;
826
827
828 /*
829  * Reply flags
830  */
831
832 #define DRM_BO_REP_BUSY 0x00000001
833
834 typedef struct drm_bo_arg_reply {
835         int ret;
836         unsigned handle;
837         unsigned flags;
838         drm_u64_t size;
839         drm_u64_t offset;
840         drm_u64_t arg_handle;
841         unsigned mask;
842         drm_u64_t buffer_start;
843         unsigned fence_flags;
844         unsigned rep_flags;
845         unsigned page_alignment;
846         unsigned expand_pad[4]; /*Future expansion */
847 }drm_bo_arg_reply_t;
848         
849
850 typedef struct drm_bo_arg{
851         int handled;
852         drm_u64_t next;
853         union {
854                 drm_bo_arg_request_t req;
855                 drm_bo_arg_reply_t rep;
856         } d;
857 } drm_bo_arg_t;
858
859 #define DRM_BO_MEM_LOCAL 0
860 #define DRM_BO_MEM_TT 1
861 #define DRM_BO_MEM_VRAM 2
862 #define DRM_BO_MEM_PRIV0 3
863 #define DRM_BO_MEM_PRIV1 4
864 #define DRM_BO_MEM_PRIV2 5
865 #define DRM_BO_MEM_PRIV3 6
866 #define DRM_BO_MEM_PRIV4 7
867
868 #define DRM_BO_MEM_TYPES 8 /* For now. */
869
870 typedef union drm_mm_init_arg{
871         struct {
872                 enum {
873                         mm_init,
874                         mm_takedown,
875                         mm_query,
876                         mm_lock,
877                         mm_unlock
878                 } op;
879                 drm_u64_t p_offset;
880                 drm_u64_t p_size;
881                 unsigned mem_type;
882                 unsigned expand_pad[8]; /*Future expansion */
883         } req;
884         struct {
885                 drm_handle_t mm_sarea;
886                 unsigned expand_pad[8]; /*Future expansion */
887         } rep;
888 } drm_mm_init_arg_t;
889
890 /**
891  * \name Ioctls Definitions
892  */
893 /*@{*/
894
895 #define DRM_IOCTL_BASE                  'd'
896 #define DRM_IO(nr)                      _IO(DRM_IOCTL_BASE,nr)
897 #define DRM_IOR(nr,type)                _IOR(DRM_IOCTL_BASE,nr,type)
898 #define DRM_IOW(nr,type)                _IOW(DRM_IOCTL_BASE,nr,type)
899 #define DRM_IOWR(nr,type)               _IOWR(DRM_IOCTL_BASE,nr,type)
900
901 #define DRM_IOCTL_VERSION               DRM_IOWR(0x00, drm_version_t)
902 #define DRM_IOCTL_GET_UNIQUE            DRM_IOWR(0x01, drm_unique_t)
903 #define DRM_IOCTL_GET_MAGIC             DRM_IOR( 0x02, drm_auth_t)
904 #define DRM_IOCTL_IRQ_BUSID             DRM_IOWR(0x03, drm_irq_busid_t)
905 #define DRM_IOCTL_GET_MAP               DRM_IOWR(0x04, drm_map_t)
906 #define DRM_IOCTL_GET_CLIENT            DRM_IOWR(0x05, drm_client_t)
907 #define DRM_IOCTL_GET_STATS             DRM_IOR( 0x06, drm_stats_t)
908 #define DRM_IOCTL_SET_VERSION           DRM_IOWR(0x07, drm_set_version_t)
909
910 #define DRM_IOCTL_SET_UNIQUE            DRM_IOW( 0x10, drm_unique_t)
911 #define DRM_IOCTL_AUTH_MAGIC            DRM_IOW( 0x11, drm_auth_t)
912 #define DRM_IOCTL_BLOCK                 DRM_IOWR(0x12, drm_block_t)
913 #define DRM_IOCTL_UNBLOCK               DRM_IOWR(0x13, drm_block_t)
914 #define DRM_IOCTL_CONTROL               DRM_IOW( 0x14, drm_control_t)
915 #define DRM_IOCTL_ADD_MAP               DRM_IOWR(0x15, drm_map_t)
916 #define DRM_IOCTL_ADD_BUFS              DRM_IOWR(0x16, drm_buf_desc_t)
917 #define DRM_IOCTL_MARK_BUFS             DRM_IOW( 0x17, drm_buf_desc_t)
918 #define DRM_IOCTL_INFO_BUFS             DRM_IOWR(0x18, drm_buf_info_t)
919 #define DRM_IOCTL_MAP_BUFS              DRM_IOWR(0x19, drm_buf_map_t)
920 #define DRM_IOCTL_FREE_BUFS             DRM_IOW( 0x1a, drm_buf_free_t)
921
922 #define DRM_IOCTL_RM_MAP                DRM_IOW( 0x1b, drm_map_t)
923
924 #define DRM_IOCTL_SET_SAREA_CTX         DRM_IOW( 0x1c, drm_ctx_priv_map_t)
925 #define DRM_IOCTL_GET_SAREA_CTX         DRM_IOWR(0x1d, drm_ctx_priv_map_t)
926
927 #define DRM_IOCTL_ADD_CTX               DRM_IOWR(0x20, drm_ctx_t)
928 #define DRM_IOCTL_RM_CTX                DRM_IOWR(0x21, drm_ctx_t)
929 #define DRM_IOCTL_MOD_CTX               DRM_IOW( 0x22, drm_ctx_t)
930 #define DRM_IOCTL_GET_CTX               DRM_IOWR(0x23, drm_ctx_t)
931 #define DRM_IOCTL_SWITCH_CTX            DRM_IOW( 0x24, drm_ctx_t)
932 #define DRM_IOCTL_NEW_CTX               DRM_IOW( 0x25, drm_ctx_t)
933 #define DRM_IOCTL_RES_CTX               DRM_IOWR(0x26, drm_ctx_res_t)
934 #define DRM_IOCTL_ADD_DRAW              DRM_IOWR(0x27, drm_draw_t)
935 #define DRM_IOCTL_RM_DRAW               DRM_IOWR(0x28, drm_draw_t)
936 #define DRM_IOCTL_DMA                   DRM_IOWR(0x29, drm_dma_t)
937 #define DRM_IOCTL_LOCK                  DRM_IOW( 0x2a, drm_lock_t)
938 #define DRM_IOCTL_UNLOCK                DRM_IOW( 0x2b, drm_lock_t)
939 #define DRM_IOCTL_FINISH                DRM_IOW( 0x2c, drm_lock_t)
940
941 #define DRM_IOCTL_AGP_ACQUIRE           DRM_IO(  0x30)
942 #define DRM_IOCTL_AGP_RELEASE           DRM_IO(  0x31)
943 #define DRM_IOCTL_AGP_ENABLE            DRM_IOW( 0x32, drm_agp_mode_t)
944 #define DRM_IOCTL_AGP_INFO              DRM_IOR( 0x33, drm_agp_info_t)
945 #define DRM_IOCTL_AGP_ALLOC             DRM_IOWR(0x34, drm_agp_buffer_t)
946 #define DRM_IOCTL_AGP_FREE              DRM_IOW( 0x35, drm_agp_buffer_t)
947 #define DRM_IOCTL_AGP_BIND              DRM_IOW( 0x36, drm_agp_binding_t)
948 #define DRM_IOCTL_AGP_UNBIND            DRM_IOW( 0x37, drm_agp_binding_t)
949
950 #define DRM_IOCTL_SG_ALLOC              DRM_IOW( 0x38, drm_scatter_gather_t)
951 #define DRM_IOCTL_SG_FREE               DRM_IOW( 0x39, drm_scatter_gather_t)
952
953 #define DRM_IOCTL_WAIT_VBLANK           DRM_IOWR(0x3a, drm_wait_vblank_t)
954
955 #define DRM_IOCTL_FENCE                 DRM_IOWR(0x3b, drm_fence_arg_t)
956 #define DRM_IOCTL_BUFOBJ                DRM_IOWR(0x3d, drm_bo_arg_t)
957 #define DRM_IOCTL_MM_INIT               DRM_IOWR(0x3e, drm_mm_init_arg_t)
958
959 #define DRM_IOCTL_UPDATE_DRAW           DRM_IOW(0x3f, drm_update_draw_t)
960
961 /*@}*/
962
963 /**
964  * Device specific ioctls should only be in their respective headers
965  * The device specific ioctl range is from 0x40 to 0x99.
966  * Generic IOCTLS restart at 0xA0.
967  *
968  * \sa drmCommandNone(), drmCommandRead(), drmCommandWrite(), and
969  * drmCommandReadWrite().
970  */
971 #define DRM_COMMAND_BASE                0x40
972 #define DRM_COMMAND_END                 0xA0
973
974 #endif