resolve merge conflicts
[platform/upstream/libdrm.git] / shared-core / drm.h
1 /**
2  * \file drm.h 
3  * Header for the Direct Rendering Manager
4  * 
5  * \author Rickard E. (Rik) Faith <faith@valinux.com>
6  *
7  * \par Acknowledgments:
8  * Dec 1999, Richard Henderson <rth@twiddle.net>, move to generic \c cmpxchg.
9  */
10
11 /*
12  * Copyright 1999 Precision Insight, Inc., Cedar Park, Texas.
13  * Copyright 2000 VA Linux Systems, Inc., Sunnyvale, California.
14  * All rights reserved.
15  *
16  * Permission is hereby granted, free of charge, to any person obtaining a
17  * copy of this software and associated documentation files (the "Software"),
18  * to deal in the Software without restriction, including without limitation
19  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
20  * and/or sell copies of the Software, and to permit persons to whom the
21  * Software is furnished to do so, subject to the following conditions:
22  *
23  * The above copyright notice and this permission notice (including the next
24  * paragraph) shall be included in all copies or substantial portions of the
25  * Software.
26  *
27  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
28  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
29  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
30  * VA LINUX SYSTEMS AND/OR ITS SUPPLIERS BE LIABLE FOR ANY CLAIM, DAMAGES OR
31  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
32  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
33  * OTHER DEALINGS IN THE SOFTWARE.
34  */
35
36
37 #ifndef _DRM_H_
38 #define _DRM_H_
39
40 #if defined(__linux__)
41 #include <linux/config.h>
42 #include <asm/ioctl.h>          /* For _IO* macros */
43 #define DRM_IOCTL_NR(n)         _IOC_NR(n)
44 #define DRM_IOC_VOID            _IOC_NONE
45 #define DRM_IOC_READ            _IOC_READ
46 #define DRM_IOC_WRITE           _IOC_WRITE
47 #define DRM_IOC_READWRITE       _IOC_READ|_IOC_WRITE
48 #define DRM_IOC(dir, group, nr, size) _IOC(dir, group, nr, size)
49 #elif defined(__FreeBSD__) || defined(__NetBSD__) || defined(__OpenBSD__)
50 #if defined(__FreeBSD__) && defined(IN_MODULE)
51 /* Prevent name collision when including sys/ioccom.h */
52 #undef ioctl
53 #include <sys/ioccom.h>
54 #define ioctl(a,b,c)            xf86ioctl(a,b,c)
55 #else
56 #include <sys/ioccom.h>
57 #endif /* __FreeBSD__ && xf86ioctl */
58 #define DRM_IOCTL_NR(n)         ((n) & 0xff)
59 #define DRM_IOC_VOID            IOC_VOID
60 #define DRM_IOC_READ            IOC_OUT
61 #define DRM_IOC_WRITE           IOC_IN
62 #define DRM_IOC_READWRITE       IOC_INOUT
63 #define DRM_IOC(dir, group, nr, size) _IOC(dir, group, nr, size)
64 #endif
65
66 #define XFREE86_VERSION(major,minor,patch,snap) \
67                 ((major << 16) | (minor << 8) | patch)
68
69 #ifndef CONFIG_XFREE86_VERSION
70 #define CONFIG_XFREE86_VERSION XFREE86_VERSION(4,1,0,0)
71 #endif
72
73 #if CONFIG_XFREE86_VERSION < XFREE86_VERSION(4,1,0,0)
74 #define DRM_PROC_DEVICES "/proc/devices"
75 #define DRM_PROC_MISC    "/proc/misc"
76 #define DRM_PROC_DRM     "/proc/drm"
77 #define DRM_DEV_DRM      "/dev/drm"
78 #define DRM_DEV_MODE     (S_IRUSR|S_IWUSR|S_IRGRP|S_IWGRP)
79 #define DRM_DEV_UID      0
80 #define DRM_DEV_GID      0
81 #endif
82
83 #if CONFIG_XFREE86_VERSION >= XFREE86_VERSION(4,1,0,0)
84 #ifdef __OpenBSD__
85 #define DRM_MAJOR       81
86 #else
87 #define DRM_MAJOR       226
88 #endif
89 #define DRM_MAX_MINOR   15
90 #endif
91 #define DRM_NAME        "drm"     /**< Name in kernel, /dev, and /proc */
92 #define DRM_MIN_ORDER   5         /**< At least 2^5 bytes = 32 bytes */
93 #define DRM_MAX_ORDER   22        /**< Up to 2^22 bytes = 4MB */
94 #define DRM_RAM_PERCENT 10        /**< How much system ram can we lock? */
95
96 #define _DRM_LOCK_HELD  0x80000000 /**< Hardware lock is held */
97 #define _DRM_LOCK_CONT  0x40000000 /**< Hardware lock is contended */
98 #define _DRM_LOCK_IS_HELD(lock)    ((lock) & _DRM_LOCK_HELD)
99 #define _DRM_LOCK_IS_CONT(lock)    ((lock) & _DRM_LOCK_CONT)
100 #define _DRM_LOCKING_CONTEXT(lock) ((lock) & ~(_DRM_LOCK_HELD|_DRM_LOCK_CONT))
101
102
103 typedef unsigned long drm_handle_t;
104 typedef unsigned int  drm_context_t;
105 typedef unsigned int  drm_drawable_t;
106 typedef unsigned int  drm_magic_t;
107
108
109 /**
110  * Cliprect.
111  * 
112  * \warning: If you change this structure, make sure you change
113  * XF86DRIClipRectRec in the server as well
114  *
115  * \note KW: Actually it's illegal to change either for
116  * backwards-compatibility reasons.
117  */
118 typedef struct drm_clip_rect {
119         unsigned short  x1;
120         unsigned short  y1;
121         unsigned short  x2;
122         unsigned short  y2;
123 } drm_clip_rect_t;
124
125
126 /**
127  * Texture region,
128  */
129 typedef struct drm_tex_region {
130         unsigned char   next;
131         unsigned char   prev;
132         unsigned char   in_use;
133         unsigned char   padding;
134         unsigned int    age;
135 } drm_tex_region_t;
136
137
138 /**
139  * DRM_IOCTL_VERSION ioctl argument type.
140  * 
141  * \sa drmGetVersion().
142  */
143 typedef struct drm_version {
144         int    version_major;     /**< Major version */
145         int    version_minor;     /**< Minor version */
146         int    version_patchlevel;/**< Patch level */
147         size_t name_len;          /**< Length of name buffer */
148         char   *name;             /**< Name of driver */
149         size_t date_len;          /**< Length of date buffer */
150         char   *date;             /**< User-space buffer to hold date */
151         size_t desc_len;          /**< Length of desc buffer */
152         char   *desc;             /**< User-space buffer to hold desc */
153 } drm_version_t;
154
155
156 /**
157  * DRM_IOCTL_GET_UNIQUE ioctl argument type.
158  *
159  * \sa drmGetBusid() and drmSetBusId().
160  */
161 typedef struct drm_unique {
162         size_t unique_len;        /**< Length of unique */
163         char   *unique;           /**< Unique name for driver instantiation */
164 } drm_unique_t;
165
166
167 typedef struct drm_list {
168         int              count;   /**< Length of user-space structures */
169         drm_version_t    *version;
170 } drm_list_t;
171
172
173 typedef struct drm_block {
174         int              unused;
175 } drm_block_t;
176
177
178 /**
179  * DRM_IOCTL_CONTROL ioctl argument type.
180  *
181  * \sa drmCtlInstHandler() and drmCtlUninstHandler().
182  */
183 typedef struct drm_control {
184         enum {
185                 DRM_ADD_COMMAND,
186                 DRM_RM_COMMAND,
187                 DRM_INST_HANDLER,
188                 DRM_UNINST_HANDLER
189         }                func;
190         int              irq;
191 } drm_control_t;
192
193
194 /**
195  * Type of memory to map.
196  */
197 typedef enum drm_map_type {
198         _DRM_FRAME_BUFFER   = 0,  /**< WC (no caching), no core dump */
199         _DRM_REGISTERS      = 1,  /**< no caching, no core dump */
200         _DRM_SHM            = 2,  /**< shared, cached */
201         _DRM_AGP            = 3,  /**< AGP/GART */
202         _DRM_SCATTER_GATHER = 4   /**< Scatter/gather memory for PCI DMA */
203 } drm_map_type_t;
204
205
206 /**
207  * Memory mapping flags.
208  */
209 typedef enum drm_map_flags {
210         _DRM_RESTRICTED      = 0x01, /**< Cannot be mapped to user-virtual */
211         _DRM_READ_ONLY       = 0x02,
212         _DRM_LOCKED          = 0x04, /**< shared, cached, locked */
213         _DRM_KERNEL          = 0x08, /**< kernel requires access */
214         _DRM_WRITE_COMBINING = 0x10, /**< use write-combining if available */
215         _DRM_CONTAINS_LOCK   = 0x20, /**< SHM page that contains lock */
216         _DRM_REMOVABLE       = 0x40  /**< Removable mapping */
217 } drm_map_flags_t;
218
219
220 typedef struct drm_ctx_priv_map {
221         unsigned int    ctx_id;  /**< Context requesting private mapping */
222         void            *handle; /**< Handle of map */
223 } drm_ctx_priv_map_t;
224
225
226 /**
227  * DRM_IOCTL_GET_MAP, DRM_IOCTL_ADD_MAP and DRM_IOCTL_RM_MAP ioctls
228  * argument type.
229  *
230  * \sa drmAddMap().
231  */
232 typedef struct drm_map {
233         unsigned long   offset;  /**< Requested physical address (0 for SAREA)*/
234         unsigned long   size;    /**< Requested physical size (bytes) */
235         drm_map_type_t  type;    /**< Type of memory to map */
236         drm_map_flags_t flags;   /**< Flags */
237         void            *handle; /**< User-space: "Handle" to pass to mmap() */
238                                  /**< Kernel-space: kernel-virtual address */
239         int             mtrr;    /**< MTRR slot used */
240                                  /*   Private data */
241 } drm_map_t;
242
243
244 /**
245  * DRM_IOCTL_GET_CLIENT ioctl argument type.
246  */
247 typedef struct drm_client {
248         int             idx;    /**< Which client desired? */
249         int             auth;   /**< Is client authenticated? */
250         unsigned long   pid;    /**< Process ID */
251         unsigned long   uid;    /**< User ID */
252         unsigned long   magic;  /**< Magic */
253         unsigned long   iocs;   /**< Ioctl count */
254 } drm_client_t;
255
256
257 typedef enum {
258         _DRM_STAT_LOCK,
259         _DRM_STAT_OPENS,
260         _DRM_STAT_CLOSES,
261         _DRM_STAT_IOCTLS,
262         _DRM_STAT_LOCKS,
263         _DRM_STAT_UNLOCKS,
264         _DRM_STAT_VALUE,        /**< Generic value */
265         _DRM_STAT_BYTE,         /**< Generic byte counter (1024bytes/K) */
266         _DRM_STAT_COUNT,        /**< Generic non-byte counter (1000/k) */
267
268         _DRM_STAT_IRQ,          /**< IRQ */
269         _DRM_STAT_PRIMARY,      /**< Primary DMA bytes */
270         _DRM_STAT_SECONDARY,    /**< Secondary DMA bytes */
271         _DRM_STAT_DMA,          /**< DMA */
272         _DRM_STAT_SPECIAL,      /**< Special DMA (e.g., priority or polled) */
273         _DRM_STAT_MISSED        /**< Missed DMA opportunity */
274
275                                 /* Add to the *END* of the list */
276 } drm_stat_type_t;
277
278
279 /**
280  * DRM_IOCTL_GET_STATS ioctl argument type.
281  */
282 typedef struct drm_stats {
283         unsigned long count;
284         struct {
285                 unsigned long   value;
286                 drm_stat_type_t type;
287         } data[15];
288 } drm_stats_t;
289
290
291 /**
292  * Hardware locking flags.
293  */
294 typedef enum drm_lock_flags {
295         _DRM_LOCK_READY      = 0x01, /**< Wait until hardware is ready for DMA */
296         _DRM_LOCK_QUIESCENT  = 0x02, /**< Wait until hardware quiescent */
297         _DRM_LOCK_FLUSH      = 0x04, /**< Flush this context's DMA queue first */
298         _DRM_LOCK_FLUSH_ALL  = 0x08, /**< Flush all DMA queues first */
299                                 /* These *HALT* flags aren't supported yet
300                                    -- they will be used to support the
301                                    full-screen DGA-like mode. */
302         _DRM_HALT_ALL_QUEUES = 0x10, /**< Halt all current and future queues */
303         _DRM_HALT_CUR_QUEUES = 0x20  /**< Halt all current queues */
304 } drm_lock_flags_t;
305
306
307 /**
308  * DRM_IOCTL_LOCK, DRM_IOCTL_UNLOCK and DRM_IOCTL_FINISH ioctl argument type.
309  * 
310  * \sa drmGetLock() and drmUnlock().
311  */
312 typedef struct drm_lock {
313         int              context;
314         drm_lock_flags_t flags;
315 } drm_lock_t;
316
317
318 /**
319  * DMA flags
320  *
321  * \warning 
322  * These values \e must match xf86drm.h.
323  *
324  * \sa drm_dma.
325  */
326 typedef enum drm_dma_flags {          
327                                       /* Flags for DMA buffer dispatch */
328         _DRM_DMA_BLOCK        = 0x01, /**<
329                                        * Block until buffer dispatched.
330                                        * 
331                                        * \note The buffer may not yet have
332                                        * been processed by the hardware --
333                                        * getting a hardware lock with the
334                                        * hardware quiescent will ensure
335                                        * that the buffer has been
336                                        * processed.
337                                        */
338         _DRM_DMA_WHILE_LOCKED = 0x02, /**< Dispatch while lock held */
339         _DRM_DMA_PRIORITY     = 0x04, /**< High priority dispatch */
340
341                                       /* Flags for DMA buffer request */
342         _DRM_DMA_WAIT         = 0x10, /**< Wait for free buffers */
343         _DRM_DMA_SMALLER_OK   = 0x20, /**< Smaller-than-requested buffers OK */
344         _DRM_DMA_LARGER_OK    = 0x40  /**< Larger-than-requested buffers OK */
345 } drm_dma_flags_t;
346
347
348 /**
349  * DRM_IOCTL_ADD_BUFS and DRM_IOCTL_MARK_BUFS ioctl argument type.
350  *
351  * \sa drmAddBufs().
352  */
353 typedef struct drm_buf_desc {
354         int           count;     /**< Number of buffers of this size */
355         int           size;      /**< Size in bytes */
356         int           low_mark;  /**< Low water mark */
357         int           high_mark; /**< High water mark */
358         enum {
359                 _DRM_PAGE_ALIGN = 0x01, /**< Align on page boundaries for DMA */
360                 _DRM_AGP_BUFFER = 0x02, /**< Buffer is in AGP space */
361                 _DRM_SG_BUFFER  = 0x04  /**< Scatter/gather memory buffer */
362         }             flags;
363         unsigned long agp_start; /**< 
364                                   * Start address of where the AGP buffers are
365                                   * in the AGP aperture
366                                   */
367 } drm_buf_desc_t;
368
369
370 /**
371  * DRM_IOCTL_INFO_BUFS ioctl argument type.
372  */
373 typedef struct drm_buf_info {
374         int            count;   /**< Entries in list */
375         drm_buf_desc_t *list;
376 } drm_buf_info_t;
377
378
379 /**
380  * DRM_IOCTL_FREE_BUFS ioctl argument type.
381  */
382 typedef struct drm_buf_free {
383         int            count;
384         int            *list;
385 } drm_buf_free_t;
386
387
388 /**
389  * Buffer information
390  *
391  * \sa drm_buf_map.
392  */
393 typedef struct drm_buf_pub {
394         int               idx;         /**< Index into the master buffer list */
395         int               total;       /**< Buffer size */
396         int               used;        /**< Amount of buffer in use (for DMA) */
397         void              *address;    /**< Address of buffer */
398 } drm_buf_pub_t;
399
400
401 /**
402  * DRM_IOCTL_MAP_BUFS ioctl argument type.
403  */
404 typedef struct drm_buf_map {
405         int           count;    /**< Length of the buffer list */
406         void          *virtual; /**< Mmap'd area in user-virtual */
407         drm_buf_pub_t *list;    /**< Buffer information */
408 } drm_buf_map_t;
409
410
411 /**
412  * DRM_IOCTL_DMA ioctl argument type.
413  *
414  * Indices here refer to the offset into the buffer list in drm_buf_get.
415  *
416  * \sa drmDMA().
417  */
418 typedef struct drm_dma {
419         int             context;          /**< Context handle */
420         int             send_count;       /**< Number of buffers to send */
421         int             *send_indices;    /**< List of handles to buffers */
422         int             *send_sizes;      /**< Lengths of data to send */
423         drm_dma_flags_t flags;            /**< Flags */
424         int             request_count;    /**< Number of buffers requested */
425         int             request_size;     /**< Desired size for buffers */
426         int             *request_indices; /**< Buffer information */
427         int             *request_sizes;
428         int             granted_count;    /**< Number of buffers granted */
429 } drm_dma_t;
430
431
432 typedef enum {
433         _DRM_CONTEXT_PRESERVED = 0x01,
434         _DRM_CONTEXT_2DONLY    = 0x02
435 } drm_ctx_flags_t;
436
437
438 /**
439  * DRM_IOCTL_ADD_CTX ioctl argument type.
440  *
441  * \sa drmCreateContext() and drmDestroyContext().
442  */
443 typedef struct drm_ctx {
444         drm_context_t   handle;
445         drm_ctx_flags_t flags;
446 } drm_ctx_t;
447
448
449 /**
450  * DRM_IOCTL_RES_CTX ioctl argument type.
451  */
452 typedef struct drm_ctx_res {
453         int             count;
454         drm_ctx_t       *contexts;
455 } drm_ctx_res_t;
456
457
458 /**
459  * DRM_IOCTL_ADD_DRAW and DRM_IOCTL_RM_DRAW ioctl argument type.
460  */
461 typedef struct drm_draw {
462         drm_drawable_t  handle;
463 } drm_draw_t;
464
465
466 /**
467  * DRM_IOCTL_GET_MAGIC and DRM_IOCTL_AUTH_MAGIC ioctl argument type.
468  */
469 typedef struct drm_auth {
470         drm_magic_t     magic;
471 } drm_auth_t;
472
473
474 /**
475  * DRM_IOCTL_IRQ_BUSID ioctl argument type.
476  *
477  * \sa drmGetInterruptFromBusID().
478  */
479 typedef struct drm_irq_busid {
480         int irq;        /**< IRQ number */
481         int busnum;     /**< bus number */
482         int devnum;     /**< device number */
483         int funcnum;    /**< function number */
484 } drm_irq_busid_t;
485
486
487 typedef enum {
488     _DRM_VBLANK_ABSOLUTE = 0x0,         /**< Wait for specific vblank sequence number */
489     _DRM_VBLANK_RELATIVE = 0x1,         /**< Wait for given number of vblanks */
490     _DRM_VBLANK_SIGNAL   = 0x40000000   /**< Send signal instead of blocking */
491 } drm_vblank_seq_type_t;
492
493
494 #define _DRM_VBLANK_FLAGS_MASK _DRM_VBLANK_SIGNAL
495
496
497 struct drm_wait_vblank_request {
498         drm_vblank_seq_type_t type;
499         unsigned int sequence;
500         unsigned long signal;
501 };
502
503
504 struct drm_wait_vblank_reply {
505         drm_vblank_seq_type_t type;
506         unsigned int sequence;
507         long tval_sec;
508         long tval_usec;
509 };
510
511
512 /**
513  * DRM_IOCTL_WAIT_VBLANK ioctl argument type.
514  *
515  * \sa drmWaitVBlank().
516  */
517 typedef union drm_wait_vblank {
518         struct drm_wait_vblank_request request;
519         struct drm_wait_vblank_reply reply;
520 } drm_wait_vblank_t;
521
522
523 /**
524  * DRM_IOCTL_AGP_ENABLE ioctl argument type.
525  *
526  * \sa drmAgpEnable().
527  */
528 typedef struct drm_agp_mode {
529         unsigned long mode;     /**< AGP mode */
530 } drm_agp_mode_t;
531
532
533 /**
534  * DRM_IOCTL_AGP_ALLOC and DRM_IOCTL_AGP_FREE ioctls argument type.
535  *
536  * \sa drmAgpAlloc() and drmAgpFree().
537  */
538 typedef struct drm_agp_buffer {
539         unsigned long size;     /**< In bytes -- will round to page boundary */
540         unsigned long handle;   /**< Used for binding / unbinding */
541         unsigned long type;     /**< Type of memory to allocate */
542         unsigned long physical; /**< Physical used by i810 */
543 } drm_agp_buffer_t;
544
545
546 /**
547  * DRM_IOCTL_AGP_BIND and DRM_IOCTL_AGP_UNBIND ioctls argument type.
548  *
549  * \sa drmAgpBind() and drmAgpUnbind().
550  */
551 typedef struct drm_agp_binding {
552         unsigned long handle;   /**< From drm_agp_buffer */
553         unsigned long offset;   /**< In bytes -- will round to page boundary */
554 } drm_agp_binding_t;
555
556
557 /**
558  * DRM_IOCTL_AGP_INFO ioctl argument type.
559  *
560  * \sa drmAgpVersionMajor(), drmAgpVersionMinor(), drmAgpGetMode(),
561  * drmAgpBase(), drmAgpSize(), drmAgpMemoryUsed(), drmAgpMemoryAvail(),
562  * drmAgpVendorId() and drmAgpDeviceId().
563  */
564 typedef struct drm_agp_info {
565         int            agp_version_major;
566         int            agp_version_minor;
567         unsigned long  mode;
568         unsigned long  aperture_base;  /* physical address */
569         unsigned long  aperture_size;  /* bytes */
570         unsigned long  memory_allowed; /* bytes */
571         unsigned long  memory_used;
572
573                                 /* PCI information */
574         unsigned short id_vendor;
575         unsigned short id_device;
576 } drm_agp_info_t;
577
578
579 /**
580  * DRM_IOCTL_SG_ALLOC ioctl argument type.
581  */
582 typedef struct drm_scatter_gather {
583         unsigned long size;     /**< In bytes -- will round to page boundary */
584         unsigned long handle;   /**< Used for mapping / unmapping */
585 } drm_scatter_gather_t;
586
587
588 #define DRM_IOCTL_BASE                  'd'
589 #define DRM_IO(nr)                      _IO(DRM_IOCTL_BASE,nr)
590 #define DRM_IOR(nr,type)                _IOR(DRM_IOCTL_BASE,nr,type)
591 #define DRM_IOW(nr,type)                _IOW(DRM_IOCTL_BASE,nr,type)
592 #define DRM_IOWR(nr,type)               _IOWR(DRM_IOCTL_BASE,nr,type)
593
594 #define DRM_IOCTL_VERSION               DRM_IOWR(0x00, drm_version_t)
595 #define DRM_IOCTL_GET_UNIQUE            DRM_IOWR(0x01, drm_unique_t)
596 #define DRM_IOCTL_GET_MAGIC             DRM_IOR( 0x02, drm_auth_t)
597 #define DRM_IOCTL_IRQ_BUSID             DRM_IOWR(0x03, drm_irq_busid_t)
598 #define DRM_IOCTL_GET_MAP               DRM_IOWR(0x04, drm_map_t)
599 #define DRM_IOCTL_GET_CLIENT            DRM_IOWR(0x05, drm_client_t)
600 #define DRM_IOCTL_GET_STATS             DRM_IOR( 0x06, drm_stats_t)
601
602 #define DRM_IOCTL_SET_UNIQUE            DRM_IOW( 0x10, drm_unique_t)
603 #define DRM_IOCTL_AUTH_MAGIC            DRM_IOW( 0x11, drm_auth_t)
604 #define DRM_IOCTL_BLOCK                 DRM_IOWR(0x12, drm_block_t)
605 #define DRM_IOCTL_UNBLOCK               DRM_IOWR(0x13, drm_block_t)
606 #define DRM_IOCTL_CONTROL               DRM_IOW( 0x14, drm_control_t)
607 #define DRM_IOCTL_ADD_MAP               DRM_IOWR(0x15, drm_map_t)
608 #define DRM_IOCTL_ADD_BUFS              DRM_IOWR(0x16, drm_buf_desc_t)
609 #define DRM_IOCTL_MARK_BUFS             DRM_IOW( 0x17, drm_buf_desc_t)
610 #define DRM_IOCTL_INFO_BUFS             DRM_IOWR(0x18, drm_buf_info_t)
611 #define DRM_IOCTL_MAP_BUFS              DRM_IOWR(0x19, drm_buf_map_t)
612 #define DRM_IOCTL_FREE_BUFS             DRM_IOW( 0x1a, drm_buf_free_t)
613
614 #define DRM_IOCTL_RM_MAP                DRM_IOW( 0x1b, drm_map_t)
615
616 #define DRM_IOCTL_SET_SAREA_CTX         DRM_IOW( 0x1c, drm_ctx_priv_map_t)
617 #define DRM_IOCTL_GET_SAREA_CTX         DRM_IOWR(0x1d, drm_ctx_priv_map_t)
618
619 #define DRM_IOCTL_ADD_CTX               DRM_IOWR(0x20, drm_ctx_t)
620 #define DRM_IOCTL_RM_CTX                DRM_IOWR(0x21, drm_ctx_t)
621 #define DRM_IOCTL_MOD_CTX               DRM_IOW( 0x22, drm_ctx_t)
622 #define DRM_IOCTL_GET_CTX               DRM_IOWR(0x23, drm_ctx_t)
623 #define DRM_IOCTL_SWITCH_CTX            DRM_IOW( 0x24, drm_ctx_t)
624 #define DRM_IOCTL_NEW_CTX               DRM_IOW( 0x25, drm_ctx_t)
625 #define DRM_IOCTL_RES_CTX               DRM_IOWR(0x26, drm_ctx_res_t)
626 #define DRM_IOCTL_ADD_DRAW              DRM_IOWR(0x27, drm_draw_t)
627 #define DRM_IOCTL_RM_DRAW               DRM_IOWR(0x28, drm_draw_t)
628 #define DRM_IOCTL_DMA                   DRM_IOWR(0x29, drm_dma_t)
629 #define DRM_IOCTL_LOCK                  DRM_IOW( 0x2a, drm_lock_t)
630 #define DRM_IOCTL_UNLOCK                DRM_IOW( 0x2b, drm_lock_t)
631 #define DRM_IOCTL_FINISH                DRM_IOW( 0x2c, drm_lock_t)
632
633 #define DRM_IOCTL_AGP_ACQUIRE           DRM_IO(  0x30)
634 #define DRM_IOCTL_AGP_RELEASE           DRM_IO(  0x31)
635 #define DRM_IOCTL_AGP_ENABLE            DRM_IOW( 0x32, drm_agp_mode_t)
636 #define DRM_IOCTL_AGP_INFO              DRM_IOR( 0x33, drm_agp_info_t)
637 #define DRM_IOCTL_AGP_ALLOC             DRM_IOWR(0x34, drm_agp_buffer_t)
638 #define DRM_IOCTL_AGP_FREE              DRM_IOW( 0x35, drm_agp_buffer_t)
639 #define DRM_IOCTL_AGP_BIND              DRM_IOW( 0x36, drm_agp_binding_t)
640 #define DRM_IOCTL_AGP_UNBIND            DRM_IOW( 0x37, drm_agp_binding_t)
641
642 #define DRM_IOCTL_SG_ALLOC              DRM_IOW( 0x38, drm_scatter_gather_t)
643 #define DRM_IOCTL_SG_FREE               DRM_IOW( 0x39, drm_scatter_gather_t)
644
645 #define DRM_IOCTL_WAIT_VBLANK           DRM_IOWR(0x3a, drm_wait_vblank_t)
646
647 /**
648  * Device specific ioctls should only be in their respective headers
649  * The device specific ioctl range is from 0x40 to 0x79.
650  *
651  * \sa drmCommandNone(), drmCommandRead(), drmCommandWrite(), and
652  * drmCommandReadWrite().
653  */
654 #define DRM_COMMAND_BASE                0x40
655
656 #endif