First pass merge of XFree86 4.2.0 import.
[platform/upstream/libdrm.git] / shared-core / drm.h
1 /* drm.h -- Header for Direct Rendering Manager -*- linux-c -*-
2  * Created: Mon Jan  4 10:05:05 1999 by faith@precisioninsight.com
3  *
4  * Copyright 1999 Precision Insight, Inc., Cedar Park, Texas.
5  * Copyright 2000 VA Linux Systems, Inc., Sunnyvale, California.
6  * All rights reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the "Software"),
10  * to deal in the Software without restriction, including without limitation
11  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
12  * and/or sell copies of the Software, and to permit persons to whom the
13  * Software is furnished to do so, subject to the following conditions:
14  *
15  * The above copyright notice and this permission notice (including the next
16  * paragraph) shall be included in all copies or substantial portions of the
17  * Software.
18  *
19  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
20  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
21  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
22  * VA LINUX SYSTEMS AND/OR ITS SUPPLIERS BE LIABLE FOR ANY CLAIM, DAMAGES OR
23  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
24  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
25  * OTHER DEALINGS IN THE SOFTWARE.
26  *
27  * Authors:
28  *    Rickard E. (Rik) Faith <faith@valinux.com>
29  *
30  * Acknowledgements:
31  * Dec 1999, Richard Henderson <rth@twiddle.net>, move to generic cmpxchg.
32  *
33  */
34
35 #ifndef _DRM_H_
36 #define _DRM_H_
37
38 #if defined(__linux__)
39 #include <linux/config.h>
40 #include <asm/ioctl.h>          /* For _IO* macros */
41 #define DRM_IOCTL_NR(n)      _IOC_NR(n)
42 #elif defined(__FreeBSD__)
43 #include <sys/ioccom.h>
44 #define DRM_IOCTL_NR(n)      ((n) & 0xff)
45 #endif
46
47 #define XFREE86_VERSION(major,minor,patch,snap) \
48                 ((major << 16) | (minor << 8) | patch)
49
50 #ifndef CONFIG_XFREE86_VERSION
51 #define CONFIG_XFREE86_VERSION XFREE86_VERSION(4,1,0,0)
52 #endif
53
54 #if CONFIG_XFREE86_VERSION < XFREE86_VERSION(4,1,0,0)
55 #define DRM_PROC_DEVICES "/proc/devices"
56 #define DRM_PROC_MISC    "/proc/misc"
57 #define DRM_PROC_DRM     "/proc/drm"
58 #define DRM_DEV_DRM      "/dev/drm"
59 #define DRM_DEV_MODE     (S_IRUSR|S_IWUSR|S_IRGRP|S_IWGRP)
60 #define DRM_DEV_UID      0
61 #define DRM_DEV_GID      0
62 #endif
63
64 #if CONFIG_XFREE86_VERSION >= XFREE86_VERSION(4,1,0,0)
65 #define DRM_MAJOR       226
66 #define DRM_MAX_MINOR   15
67 #endif
68 #define DRM_NAME        "drm"     /* Name in kernel, /dev, and /proc        */
69 #define DRM_MIN_ORDER   5         /* At least 2^5 bytes = 32 bytes          */
70 #define DRM_MAX_ORDER   22        /* Up to 2^22 bytes = 4MB                 */
71 #define DRM_RAM_PERCENT 10        /* How much system ram can we lock?       */
72
73 #define _DRM_LOCK_HELD  0x80000000 /* Hardware lock is held                 */
74 #define _DRM_LOCK_CONT  0x40000000 /* Hardware lock is contended            */
75 #define _DRM_LOCK_IS_HELD(lock)    ((lock) & _DRM_LOCK_HELD)
76 #define _DRM_LOCK_IS_CONT(lock)    ((lock) & _DRM_LOCK_CONT)
77 #define _DRM_LOCKING_CONTEXT(lock) ((lock) & ~(_DRM_LOCK_HELD|_DRM_LOCK_CONT))
78
79 typedef unsigned long drm_handle_t;
80 typedef unsigned int  drm_context_t;
81 typedef unsigned int  drm_drawable_t;
82 typedef unsigned int  drm_magic_t;
83
84 /* Warning: If you change this structure, make sure you change
85  * XF86DRIClipRectRec in the server as well */
86
87 typedef struct drm_clip_rect {
88         unsigned short  x1;
89         unsigned short  y1;
90         unsigned short  x2;
91         unsigned short  y2;
92 } drm_clip_rect_t;
93
94 typedef struct drm_tex_region {
95         unsigned char   next;
96         unsigned char   prev;
97         unsigned char   in_use;
98         unsigned char   padding;
99         unsigned int    age;
100 } drm_tex_region_t;
101
102 /* Seperate include files for the i810/mga/r128 specific structures */
103 #include "mga_drm.h"
104 #include "i810_drm.h"
105 #include "r128_drm.h"
106 #include "radeon_drm.h"
107 #include "sis_drm.h"
108 #include "i830_drm.h"
109
110 typedef struct drm_version {
111         int    version_major;     /* Major version                          */
112         int    version_minor;     /* Minor version                          */
113         int    version_patchlevel;/* Patch level                            */
114         size_t name_len;          /* Length of name buffer                  */
115         char   *name;             /* Name of driver                         */
116         size_t date_len;          /* Length of date buffer                  */
117         char   *date;             /* User-space buffer to hold date         */
118         size_t desc_len;          /* Length of desc buffer                  */
119         char   *desc;             /* User-space buffer to hold desc         */
120 } drm_version_t;
121
122 typedef struct drm_unique {
123         size_t unique_len;        /* Length of unique                       */
124         char   *unique;           /* Unique name for driver instantiation   */
125 } drm_unique_t;
126
127 typedef struct drm_list {
128         int              count;   /* Length of user-space structures        */
129         drm_version_t    *version;
130 } drm_list_t;
131
132 typedef struct drm_block {
133         int              unused;
134 } drm_block_t;
135
136 typedef struct drm_control {
137         enum {
138                 DRM_ADD_COMMAND,
139                 DRM_RM_COMMAND,
140                 DRM_INST_HANDLER,
141                 DRM_UNINST_HANDLER
142         }                func;
143         int              irq;
144 } drm_control_t;
145
146 typedef enum drm_map_type {
147         _DRM_FRAME_BUFFER   = 0,  /* WC (no caching), no core dump          */
148         _DRM_REGISTERS      = 1,  /* no caching, no core dump               */
149         _DRM_SHM            = 2,  /* shared, cached                         */
150         _DRM_AGP            = 3,  /* AGP/GART                               */
151         _DRM_SCATTER_GATHER = 4   /* Scatter/gather memory for PCI DMA      */
152 } drm_map_type_t;
153
154 typedef enum drm_map_flags {
155         _DRM_RESTRICTED      = 0x01, /* Cannot be mapped to user-virtual    */
156         _DRM_READ_ONLY       = 0x02,
157         _DRM_LOCKED          = 0x04, /* shared, cached, locked              */
158         _DRM_KERNEL          = 0x08, /* kernel requires access              */
159         _DRM_WRITE_COMBINING = 0x10, /* use write-combining if available    */
160         _DRM_CONTAINS_LOCK   = 0x20, /* SHM page that contains lock         */
161         _DRM_REMOVABLE       = 0x40  /* Removable mapping                   */
162 } drm_map_flags_t;
163
164 typedef struct drm_ctx_priv_map {
165         unsigned int    ctx_id;  /* Context requesting private mapping */
166         void            *handle; /* Handle of map */
167 } drm_ctx_priv_map_t;
168
169 typedef struct drm_map {
170         unsigned long   offset;  /* Requested physical address (0 for SAREA)*/
171         unsigned long   size;    /* Requested physical size (bytes)         */
172         drm_map_type_t  type;    /* Type of memory to map                   */
173         drm_map_flags_t flags;   /* Flags                                   */
174         void            *handle; /* User-space: "Handle" to pass to mmap    */
175                                  /* Kernel-space: kernel-virtual address    */
176         int             mtrr;    /* MTRR slot used                          */
177                                  /* Private data                            */
178 } drm_map_t;
179
180 typedef struct drm_client {
181         int             idx;    /* Which client desired?                    */
182         int             auth;   /* Is client authenticated?                 */
183         unsigned long   pid;    /* Process id                               */
184         unsigned long   uid;    /* User id                                  */
185         unsigned long   magic;  /* Magic                                    */
186         unsigned long   iocs;   /* Ioctl count                              */
187 } drm_client_t;
188
189 typedef enum {
190         _DRM_STAT_LOCK,
191         _DRM_STAT_OPENS,
192         _DRM_STAT_CLOSES,
193         _DRM_STAT_IOCTLS,
194         _DRM_STAT_LOCKS,
195         _DRM_STAT_UNLOCKS,
196         _DRM_STAT_VALUE,        /* Generic value                      */
197         _DRM_STAT_BYTE,         /* Generic byte counter (1024bytes/K) */
198         _DRM_STAT_COUNT,        /* Generic non-byte counter (1000/k)  */
199
200         _DRM_STAT_IRQ,          /* IRQ */
201         _DRM_STAT_PRIMARY,      /* Primary DMA bytes */
202         _DRM_STAT_SECONDARY,    /* Secondary DMA bytes */
203         _DRM_STAT_DMA,          /* DMA */
204         _DRM_STAT_SPECIAL,      /* Special DMA (e.g., priority or polled) */
205         _DRM_STAT_MISSED        /* Missed DMA opportunity */
206
207                                 /* Add to the *END* of the list */
208 } drm_stat_type_t;
209
210 typedef struct drm_stats {
211         unsigned long count;
212         struct {
213                 unsigned long   value;
214                 drm_stat_type_t type;
215         } data[15];
216 } drm_stats_t;
217
218 typedef enum drm_lock_flags {
219         _DRM_LOCK_READY      = 0x01, /* Wait until hardware is ready for DMA */
220         _DRM_LOCK_QUIESCENT  = 0x02, /* Wait until hardware quiescent        */
221         _DRM_LOCK_FLUSH      = 0x04, /* Flush this context's DMA queue first */
222         _DRM_LOCK_FLUSH_ALL  = 0x08, /* Flush all DMA queues first           */
223                                 /* These *HALT* flags aren't supported yet
224                                    -- they will be used to support the
225                                    full-screen DGA-like mode. */
226         _DRM_HALT_ALL_QUEUES = 0x10, /* Halt all current and future queues   */
227         _DRM_HALT_CUR_QUEUES = 0x20  /* Halt all current queues              */
228 } drm_lock_flags_t;
229
230 typedef struct drm_lock {
231         int              context;
232         drm_lock_flags_t flags;
233 } drm_lock_t;
234
235 typedef enum drm_dma_flags {          /* These values *MUST* match xf86drm.h */
236                                       /* Flags for DMA buffer dispatch       */
237         _DRM_DMA_BLOCK        = 0x01, /* Block until buffer dispatched.
238                                          Note, the buffer may not yet have
239                                          been processed by the hardware --
240                                          getting a hardware lock with the
241                                          hardware quiescent will ensure
242                                          that the buffer has been
243                                          processed.                          */
244         _DRM_DMA_WHILE_LOCKED = 0x02, /* Dispatch while lock held            */
245         _DRM_DMA_PRIORITY     = 0x04, /* High priority dispatch              */
246
247                                       /* Flags for DMA buffer request        */
248         _DRM_DMA_WAIT         = 0x10, /* Wait for free buffers               */
249         _DRM_DMA_SMALLER_OK   = 0x20, /* Smaller-than-requested buffers ok   */
250         _DRM_DMA_LARGER_OK    = 0x40  /* Larger-than-requested buffers ok    */
251 } drm_dma_flags_t;
252
253 typedef struct drm_buf_desc {
254         int           count;     /* Number of buffers of this size           */
255         int           size;      /* Size in bytes                            */
256         int           low_mark;  /* Low water mark                           */
257         int           high_mark; /* High water mark                          */
258         enum {
259                 _DRM_PAGE_ALIGN = 0x01, /* Align on page boundaries for DMA  */
260                 _DRM_AGP_BUFFER = 0x02, /* Buffer is in agp space            */
261                 _DRM_SG_BUFFER  = 0x04  /* Scatter/gather memory buffer      */
262         }             flags;
263         unsigned long agp_start; /* Start address of where the agp buffers
264                                   * are in the agp aperture */
265 } drm_buf_desc_t;
266
267 typedef struct drm_buf_info {
268         int            count;   /* Entries in list                           */
269         drm_buf_desc_t *list;
270 } drm_buf_info_t;
271
272 typedef struct drm_buf_free {
273         int            count;
274         int            *list;
275 } drm_buf_free_t;
276
277 typedef struct drm_buf_pub {
278         int               idx;         /* Index into master buflist          */
279         int               total;       /* Buffer size                        */
280         int               used;        /* Amount of buffer in use (for DMA)  */
281         void              *address;    /* Address of buffer                  */
282 } drm_buf_pub_t;
283
284 typedef struct drm_buf_map {
285         int           count;    /* Length of buflist                        */
286         void          *virtual; /* Mmaped area in user-virtual              */
287         drm_buf_pub_t *list;    /* Buffer information                       */
288 } drm_buf_map_t;
289
290 typedef struct drm_dma {
291                                 /* Indices here refer to the offset into
292                                    buflist in drm_buf_get_t.  */
293         int             context;          /* Context handle                 */
294         int             send_count;       /* Number of buffers to send      */
295         int             *send_indices;    /* List of handles to buffers     */
296         int             *send_sizes;      /* Lengths of data to send        */
297         drm_dma_flags_t flags;            /* Flags                          */
298         int             request_count;    /* Number of buffers requested    */
299         int             request_size;     /* Desired size for buffers       */
300         int             *request_indices; /* Buffer information             */
301         int             *request_sizes;
302         int             granted_count;    /* Number of buffers granted      */
303 } drm_dma_t;
304
305 typedef enum {
306         _DRM_CONTEXT_PRESERVED = 0x01,
307         _DRM_CONTEXT_2DONLY    = 0x02
308 } drm_ctx_flags_t;
309
310 typedef struct drm_ctx {
311         drm_context_t   handle;
312         drm_ctx_flags_t flags;
313 } drm_ctx_t;
314
315 typedef struct drm_ctx_res {
316         int             count;
317         drm_ctx_t       *contexts;
318 } drm_ctx_res_t;
319
320 typedef struct drm_draw {
321         drm_drawable_t  handle;
322 } drm_draw_t;
323
324 typedef struct drm_auth {
325         drm_magic_t     magic;
326 } drm_auth_t;
327
328 typedef struct drm_irq_busid {
329         int irq;
330         int busnum;
331         int devnum;
332         int funcnum;
333 } drm_irq_busid_t;
334
335 typedef struct drm_agp_mode {
336         unsigned long mode;
337 } drm_agp_mode_t;
338
339                                 /* For drm_agp_alloc -- allocated a buffer */
340 typedef struct drm_agp_buffer {
341         unsigned long size;     /* In bytes -- will round to page boundary */
342         unsigned long handle;   /* Used for BIND/UNBIND ioctls */
343         unsigned long type;     /* Type of memory to allocate  */
344         unsigned long physical; /* Physical used by i810       */
345 } drm_agp_buffer_t;
346
347                                 /* For drm_agp_bind */
348 typedef struct drm_agp_binding {
349         unsigned long handle;   /* From drm_agp_buffer */
350         unsigned long offset;   /* In bytes -- will round to page boundary */
351 } drm_agp_binding_t;
352
353 typedef struct drm_agp_info {
354         int            agp_version_major;
355         int            agp_version_minor;
356         unsigned long  mode;
357         unsigned long  aperture_base;  /* physical address */
358         unsigned long  aperture_size;  /* bytes */
359         unsigned long  memory_allowed; /* bytes */
360         unsigned long  memory_used;
361
362                                 /* PCI information */
363         unsigned short id_vendor;
364         unsigned short id_device;
365 } drm_agp_info_t;
366
367 typedef struct drm_scatter_gather {
368         unsigned long size;     /* In bytes -- will round to page boundary */
369         unsigned long handle;   /* Used for mapping / unmapping */
370 } drm_scatter_gather_t;
371
372 #define DRM_IOCTL_BASE                  'd'
373 #define DRM_IO(nr)                      _IO(DRM_IOCTL_BASE,nr)
374 #define DRM_IOR(nr,size)                _IOR(DRM_IOCTL_BASE,nr,size)
375 #define DRM_IOW(nr,size)                _IOW(DRM_IOCTL_BASE,nr,size)
376 #define DRM_IOWR(nr,size)               _IOWR(DRM_IOCTL_BASE,nr,size)
377
378
379 #define DRM_IOCTL_VERSION               DRM_IOWR(0x00, drm_version_t)
380 #define DRM_IOCTL_GET_UNIQUE            DRM_IOWR(0x01, drm_unique_t)
381 #define DRM_IOCTL_GET_MAGIC             DRM_IOR( 0x02, drm_auth_t)
382 #define DRM_IOCTL_IRQ_BUSID             DRM_IOWR(0x03, drm_irq_busid_t)
383 #define DRM_IOCTL_GET_MAP               DRM_IOWR(0x04, drm_map_t)
384 #define DRM_IOCTL_GET_CLIENT            DRM_IOWR(0x05, drm_client_t)
385 #define DRM_IOCTL_GET_STATS             DRM_IOR( 0x06, drm_stats_t)
386
387 #define DRM_IOCTL_SET_UNIQUE            DRM_IOW( 0x10, drm_unique_t)
388 #define DRM_IOCTL_AUTH_MAGIC            DRM_IOW( 0x11, drm_auth_t)
389 #define DRM_IOCTL_BLOCK                 DRM_IOWR(0x12, drm_block_t)
390 #define DRM_IOCTL_UNBLOCK               DRM_IOWR(0x13, drm_block_t)
391 #define DRM_IOCTL_CONTROL               DRM_IOW( 0x14, drm_control_t)
392 #define DRM_IOCTL_ADD_MAP               DRM_IOWR(0x15, drm_map_t)
393 #define DRM_IOCTL_ADD_BUFS              DRM_IOWR(0x16, drm_buf_desc_t)
394 #define DRM_IOCTL_MARK_BUFS             DRM_IOW( 0x17, drm_buf_desc_t)
395 #define DRM_IOCTL_INFO_BUFS             DRM_IOWR(0x18, drm_buf_info_t)
396 #define DRM_IOCTL_MAP_BUFS              DRM_IOWR(0x19, drm_buf_map_t)
397 #define DRM_IOCTL_FREE_BUFS             DRM_IOW( 0x1a, drm_buf_free_t)
398
399 #define DRM_IOCTL_RM_MAP                DRM_IOW( 0x1b, drm_map_t)
400
401 #define DRM_IOCTL_SET_SAREA_CTX         DRM_IOW( 0x1c, drm_ctx_priv_map_t)
402 #define DRM_IOCTL_GET_SAREA_CTX         DRM_IOWR(0x1d, drm_ctx_priv_map_t)
403
404 #define DRM_IOCTL_ADD_CTX               DRM_IOWR(0x20, drm_ctx_t)
405 #define DRM_IOCTL_RM_CTX                DRM_IOWR(0x21, drm_ctx_t)
406 #define DRM_IOCTL_MOD_CTX               DRM_IOW( 0x22, drm_ctx_t)
407 #define DRM_IOCTL_GET_CTX               DRM_IOWR(0x23, drm_ctx_t)
408 #define DRM_IOCTL_SWITCH_CTX            DRM_IOW( 0x24, drm_ctx_t)
409 #define DRM_IOCTL_NEW_CTX               DRM_IOW( 0x25, drm_ctx_t)
410 #define DRM_IOCTL_RES_CTX               DRM_IOWR(0x26, drm_ctx_res_t)
411 #define DRM_IOCTL_ADD_DRAW              DRM_IOWR(0x27, drm_draw_t)
412 #define DRM_IOCTL_RM_DRAW               DRM_IOWR(0x28, drm_draw_t)
413 #define DRM_IOCTL_DMA                   DRM_IOWR(0x29, drm_dma_t)
414 #define DRM_IOCTL_LOCK                  DRM_IOW( 0x2a, drm_lock_t)
415 #define DRM_IOCTL_UNLOCK                DRM_IOW( 0x2b, drm_lock_t)
416 #define DRM_IOCTL_FINISH                DRM_IOW( 0x2c, drm_lock_t)
417
418 #define DRM_IOCTL_AGP_ACQUIRE           DRM_IO(  0x30)
419 #define DRM_IOCTL_AGP_RELEASE           DRM_IO(  0x31)
420 #define DRM_IOCTL_AGP_ENABLE            DRM_IOW( 0x32, drm_agp_mode_t)
421 #define DRM_IOCTL_AGP_INFO              DRM_IOR( 0x33, drm_agp_info_t)
422 #define DRM_IOCTL_AGP_ALLOC             DRM_IOWR(0x34, drm_agp_buffer_t)
423 #define DRM_IOCTL_AGP_FREE              DRM_IOW( 0x35, drm_agp_buffer_t)
424 #define DRM_IOCTL_AGP_BIND              DRM_IOW( 0x36, drm_agp_binding_t)
425 #define DRM_IOCTL_AGP_UNBIND            DRM_IOW( 0x37, drm_agp_binding_t)
426
427 #define DRM_IOCTL_SG_ALLOC              DRM_IOW( 0x38, drm_scatter_gather_t)
428 #define DRM_IOCTL_SG_FREE               DRM_IOW( 0x39, drm_scatter_gather_t)
429
430 /* MGA specific ioctls */
431 #define DRM_IOCTL_MGA_INIT              DRM_IOW( 0x40, drm_mga_init_t)
432 #define DRM_IOCTL_MGA_FLUSH             DRM_IOW( 0x41, drm_lock_t)
433 #define DRM_IOCTL_MGA_RESET             DRM_IO(  0x42)
434 #define DRM_IOCTL_MGA_SWAP              DRM_IO(  0x43)
435 #define DRM_IOCTL_MGA_CLEAR             DRM_IOW( 0x44, drm_mga_clear_t)
436 #define DRM_IOCTL_MGA_VERTEX            DRM_IOW( 0x45, drm_mga_vertex_t)
437 #define DRM_IOCTL_MGA_INDICES           DRM_IOW( 0x46, drm_mga_indices_t)
438 #define DRM_IOCTL_MGA_ILOAD             DRM_IOW( 0x47, drm_mga_iload_t)
439 #define DRM_IOCTL_MGA_BLIT              DRM_IOW( 0x48, drm_mga_blit_t)
440
441 /* i810 specific ioctls */
442 #define DRM_IOCTL_I810_INIT             DRM_IOW( 0x40, drm_i810_init_t)
443 #define DRM_IOCTL_I810_VERTEX           DRM_IOW( 0x41, drm_i810_vertex_t)
444 #define DRM_IOCTL_I810_CLEAR            DRM_IOW( 0x42, drm_i810_clear_t)
445 #define DRM_IOCTL_I810_FLUSH            DRM_IO(  0x43)
446 #define DRM_IOCTL_I810_GETAGE           DRM_IO(  0x44)
447 #define DRM_IOCTL_I810_GETBUF           DRM_IOWR(0x45, drm_i810_dma_t)
448 #define DRM_IOCTL_I810_SWAP             DRM_IO(  0x46)
449 #define DRM_IOCTL_I810_COPY             DRM_IOW( 0x47, drm_i810_copy_t)
450 #define DRM_IOCTL_I810_DOCOPY           DRM_IO(  0x48)
451 #define DRM_IOCTL_I810_OV0INFO          DRM_IOR( 0x49, drm_i810_overlay_t)
452 #define DRM_IOCTL_I810_FSTATUS          DRM_IO ( 0x4a)
453 #define DRM_IOCTL_I810_OV0FLIP          DRM_IO ( 0x4b)
454 #define DRM_IOCTL_I810_MC               DRM_IOW( 0x4c, drm_i810_mc_t)
455 #define DRM_IOCTL_I810_RSTATUS          DRM_IO ( 0x4d )
456
457
458 /* Rage 128 specific ioctls */
459 #define DRM_IOCTL_R128_INIT             DRM_IOW( 0x40, drm_r128_init_t)
460 #define DRM_IOCTL_R128_CCE_START        DRM_IO(  0x41)
461 #define DRM_IOCTL_R128_CCE_STOP         DRM_IOW( 0x42, drm_r128_cce_stop_t)
462 #define DRM_IOCTL_R128_CCE_RESET        DRM_IO(  0x43)
463 #define DRM_IOCTL_R128_CCE_IDLE         DRM_IO(  0x44)
464 #define DRM_IOCTL_R128_RESET            DRM_IO(  0x46)
465 #define DRM_IOCTL_R128_SWAP             DRM_IO(  0x47)
466 #define DRM_IOCTL_R128_CLEAR            DRM_IOW( 0x48, drm_r128_clear_t)
467 #define DRM_IOCTL_R128_VERTEX           DRM_IOW( 0x49, drm_r128_vertex_t)
468 #define DRM_IOCTL_R128_INDICES          DRM_IOW( 0x4a, drm_r128_indices_t)
469 #define DRM_IOCTL_R128_BLIT             DRM_IOW( 0x4b, drm_r128_blit_t)
470 #define DRM_IOCTL_R128_DEPTH            DRM_IOW( 0x4c, drm_r128_depth_t)
471 #define DRM_IOCTL_R128_STIPPLE          DRM_IOW( 0x4d, drm_r128_stipple_t)
472 #define DRM_IOCTL_R128_INDIRECT         DRM_IOWR(0x4f, drm_r128_indirect_t)
473 #define DRM_IOCTL_R128_FULLSCREEN       DRM_IOW( 0x50, drm_r128_fullscreen_t)
474
475 /* Radeon specific ioctls */
476 #define DRM_IOCTL_RADEON_CP_INIT        DRM_IOW( 0x40, drm_radeon_init_t)
477 #define DRM_IOCTL_RADEON_CP_START       DRM_IO(  0x41)
478 #define DRM_IOCTL_RADEON_CP_STOP        DRM_IOW( 0x42, drm_radeon_cp_stop_t)
479 #define DRM_IOCTL_RADEON_CP_RESET       DRM_IO(  0x43)
480 #define DRM_IOCTL_RADEON_CP_IDLE        DRM_IO(  0x44)
481 #define DRM_IOCTL_RADEON_RESET          DRM_IO(  0x45)
482 #define DRM_IOCTL_RADEON_FULLSCREEN     DRM_IOW( 0x46, drm_radeon_fullscreen_t)
483 #define DRM_IOCTL_RADEON_SWAP           DRM_IO(  0x47)
484 #define DRM_IOCTL_RADEON_CLEAR          DRM_IOW( 0x48, drm_radeon_clear_t)
485 #define DRM_IOCTL_RADEON_VERTEX         DRM_IOW( 0x49, drm_radeon_vertex_t)
486 #define DRM_IOCTL_RADEON_INDICES        DRM_IOW( 0x4a, drm_radeon_indices_t)
487 #define DRM_IOCTL_RADEON_STIPPLE        DRM_IOW( 0x4c, drm_radeon_stipple_t)
488 #define DRM_IOCTL_RADEON_INDIRECT       DRM_IOWR(0x4d, drm_radeon_indirect_t)
489 #define DRM_IOCTL_RADEON_TEXTURE        DRM_IOWR(0x4e, drm_radeon_texture_t)
490
491 /* SiS specific ioctls */
492 #define SIS_IOCTL_FB_ALLOC              DRM_IOWR(0x44, drm_sis_mem_t)
493 #define SIS_IOCTL_FB_FREE               DRM_IOW( 0x45, drm_sis_mem_t)
494 #define SIS_IOCTL_AGP_INIT              DRM_IOWR(0x53, drm_sis_agp_t)
495 #define SIS_IOCTL_AGP_ALLOC             DRM_IOWR(0x54, drm_sis_mem_t)
496 #define SIS_IOCTL_AGP_FREE              DRM_IOW( 0x55, drm_sis_mem_t)
497 #define SIS_IOCTL_FLIP                  DRM_IOW( 0x48, drm_sis_flip_t)
498 #define SIS_IOCTL_FLIP_INIT             DRM_IO(  0x49)
499 #define SIS_IOCTL_FLIP_FINAL            DRM_IO(  0x50)
500
501 /* I830 specific ioctls */
502 #define DRM_IOCTL_I830_INIT             DRM_IOW( 0x40, drm_i830_init_t)
503 #define DRM_IOCTL_I830_VERTEX           DRM_IOW( 0x41, drm_i830_vertex_t)
504 #define DRM_IOCTL_I830_CLEAR            DRM_IOW( 0x42, drm_i830_clear_t)
505 #define DRM_IOCTL_I830_FLUSH            DRM_IO ( 0x43)
506 #define DRM_IOCTL_I830_GETAGE           DRM_IO ( 0x44)
507 #define DRM_IOCTL_I830_GETBUF           DRM_IOWR(0x45, drm_i830_dma_t)
508 #define DRM_IOCTL_I830_SWAP             DRM_IO ( 0x46)
509 #define DRM_IOCTL_I830_COPY             DRM_IOW( 0x47, drm_i830_copy_t)
510 #define DRM_IOCTL_I830_DOCOPY           DRM_IO ( 0x48)
511
512 #endif