2002-12-04 Aldy Hernandez <aldyh@redhat.com>
[platform/upstream/binutils.git] / opcodes / ppc-opc.c
1 /* ppc-opc.c -- PowerPC opcode list
2    Copyright 1994, 1995, 1996, 1997, 1998, 2000, 2001, 2002
3    Free Software Foundation, Inc.
4    Written by Ian Lance Taylor, Cygnus Support
5
6 This file is part of GDB, GAS, and the GNU binutils.
7
8 GDB, GAS, and the GNU binutils are free software; you can redistribute
9 them and/or modify them under the terms of the GNU General Public
10 License as published by the Free Software Foundation; either version
11 2, or (at your option) any later version.
12
13 GDB, GAS, and the GNU binutils are distributed in the hope that they
14 will be useful, but WITHOUT ANY WARRANTY; without even the implied
15 warranty of MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See
16 the GNU General Public License for more details.
17
18 You should have received a copy of the GNU General Public License
19 along with this file; see the file COPYING.  If not, write to the Free
20 Software Foundation, 59 Temple Place - Suite 330, Boston, MA
21 02111-1307, USA.  */
22
23 #include <stdio.h>
24 #include "sysdep.h"
25 #include "opcode/ppc.h"
26 #include "opintl.h"
27
28 /* This file holds the PowerPC opcode table.  The opcode table
29    includes almost all of the extended instruction mnemonics.  This
30    permits the disassembler to use them, and simplifies the assembler
31    logic, at the cost of increasing the table size.  The table is
32    strictly constant data, so the compiler should be able to put it in
33    the .text section.
34
35    This file also holds the operand table.  All knowledge about
36    inserting operands into instructions and vice-versa is kept in this
37    file.  */
38 \f
39 /* Local insertion and extraction functions.  */
40
41 static unsigned long insert_bat
42   PARAMS ((unsigned long, long, int, const char **));
43 static long extract_bat
44   PARAMS ((unsigned long, int, int *));
45 static unsigned long insert_bba
46   PARAMS ((unsigned long, long, int, const char **));
47 static long extract_bba
48   PARAMS ((unsigned long, int, int *));
49 static unsigned long insert_bd
50   PARAMS ((unsigned long, long, int, const char **));
51 static long extract_bd
52   PARAMS ((unsigned long, int, int *));
53 static unsigned long insert_bdm
54   PARAMS ((unsigned long, long, int, const char **));
55 static long extract_bdm
56   PARAMS ((unsigned long, int, int *));
57 static unsigned long insert_bdp
58   PARAMS ((unsigned long, long, int, const char **));
59 static long extract_bdp
60   PARAMS ((unsigned long, int, int *));
61 static int valid_bo
62   PARAMS ((long, int));
63 static unsigned long insert_bo
64   PARAMS ((unsigned long, long, int, const char **));
65 static long extract_bo
66   PARAMS ((unsigned long, int, int *));
67 static unsigned long insert_boe
68   PARAMS ((unsigned long, long, int, const char **));
69 static long extract_boe
70   PARAMS ((unsigned long, int, int *));
71 static unsigned long insert_ds
72   PARAMS ((unsigned long, long, int, const char **));
73 static long extract_ds
74   PARAMS ((unsigned long, int, int *));
75 static unsigned long insert_de
76   PARAMS ((unsigned long, long, int, const char **));
77 static long extract_de
78   PARAMS ((unsigned long, int, int *));
79 static unsigned long insert_des
80   PARAMS ((unsigned long, long, int, const char **));
81 static long extract_des
82   PARAMS ((unsigned long, int, int *));
83 static unsigned long insert_li
84   PARAMS ((unsigned long, long, int, const char **));
85 static long extract_li
86   PARAMS ((unsigned long, int, int *));
87 static unsigned long insert_mbe
88   PARAMS ((unsigned long, long, int, const char **));
89 static long extract_mbe
90   PARAMS ((unsigned long, int, int *));
91 static unsigned long insert_mb6
92   PARAMS ((unsigned long, long, int, const char **));
93 static long extract_mb6
94   PARAMS ((unsigned long, int, int *));
95 static unsigned long insert_nb
96   PARAMS ((unsigned long, long, int, const char **));
97 static long extract_nb
98   PARAMS ((unsigned long, int, int *));
99 static unsigned long insert_nsi
100   PARAMS ((unsigned long, long, int, const char **));
101 static long extract_nsi
102   PARAMS ((unsigned long, int, int *));
103 static unsigned long insert_ral
104   PARAMS ((unsigned long, long, int, const char **));
105 static unsigned long insert_ram
106   PARAMS ((unsigned long, long, int, const char **));
107 static unsigned long insert_ras
108   PARAMS ((unsigned long, long, int, const char **));
109 static unsigned long insert_rbs
110   PARAMS ((unsigned long, long, int, const char **));
111 static long extract_rbs
112   PARAMS ((unsigned long, int, int *));
113 static unsigned long insert_sh6
114   PARAMS ((unsigned long, long, int, const char **));
115 static long extract_sh6
116   PARAMS ((unsigned long, int, int *));
117 static unsigned long insert_spr
118   PARAMS ((unsigned long, long, int, const char **));
119 static long extract_spr
120   PARAMS ((unsigned long, int, int *));
121 static unsigned long insert_tbr
122   PARAMS ((unsigned long, long, int, const char **));
123 static long extract_tbr
124   PARAMS ((unsigned long, int, int *));
125 static unsigned long insert_ev2
126   PARAMS ((unsigned long, long, int, const char **));
127 static long extract_ev2
128   PARAMS ((unsigned long, int, int *));
129 static unsigned long insert_ev4
130   PARAMS ((unsigned long, long, int, const char **));
131 static long extract_ev4
132   PARAMS ((unsigned long, int, int *));
133 static unsigned long insert_ev8
134   PARAMS ((unsigned long, long, int, const char **));
135 static long extract_ev8
136   PARAMS ((unsigned long, int, int *));
137 \f
138 /* The operands table.
139
140    The fields are bits, shift, insert, extract, flags.
141
142    We used to put parens around the various additions, like the one
143    for BA just below.  However, that caused trouble with feeble
144    compilers with a limit on depth of a parenthesized expression, like
145    (reportedly) the compiler in Microsoft Developer Studio 5.  So we
146    omit the parens, since the macros are never used in a context where
147    the addition will be ambiguous.  */
148
149 const struct powerpc_operand powerpc_operands[] =
150 {
151   /* The zero index is used to indicate the end of the list of
152      operands.  */
153 #define UNUSED 0
154   { 0, 0, 0, 0, 0 },
155
156   /* The BA field in an XL form instruction.  */
157 #define BA UNUSED + 1
158 #define BA_MASK (0x1f << 16)
159   { 5, 16, 0, 0, PPC_OPERAND_CR },
160
161   /* The BA field in an XL form instruction when it must be the same
162      as the BT field in the same instruction.  */
163 #define BAT BA + 1
164   { 5, 16, insert_bat, extract_bat, PPC_OPERAND_FAKE },
165
166   /* The BB field in an XL form instruction.  */
167 #define BB BAT + 1
168 #define BB_MASK (0x1f << 11)
169   { 5, 11, 0, 0, PPC_OPERAND_CR },
170
171   /* The BB field in an XL form instruction when it must be the same
172      as the BA field in the same instruction.  */
173 #define BBA BB + 1
174   { 5, 11, insert_bba, extract_bba, PPC_OPERAND_FAKE },
175
176   /* The BD field in a B form instruction.  The lower two bits are
177      forced to zero.  */
178 #define BD BBA + 1
179   { 16, 0, insert_bd, extract_bd, PPC_OPERAND_RELATIVE | PPC_OPERAND_SIGNED },
180
181   /* The BD field in a B form instruction when absolute addressing is
182      used.  */
183 #define BDA BD + 1
184   { 16, 0, insert_bd, extract_bd, PPC_OPERAND_ABSOLUTE | PPC_OPERAND_SIGNED },
185
186   /* The BD field in a B form instruction when the - modifier is used.
187      This sets the y bit of the BO field appropriately.  */
188 #define BDM BDA + 1
189   { 16, 0, insert_bdm, extract_bdm,
190       PPC_OPERAND_RELATIVE | PPC_OPERAND_SIGNED },
191
192   /* The BD field in a B form instruction when the - modifier is used
193      and absolute address is used.  */
194 #define BDMA BDM + 1
195   { 16, 0, insert_bdm, extract_bdm,
196       PPC_OPERAND_ABSOLUTE | PPC_OPERAND_SIGNED },
197
198   /* The BD field in a B form instruction when the + modifier is used.
199      This sets the y bit of the BO field appropriately.  */
200 #define BDP BDMA + 1
201   { 16, 0, insert_bdp, extract_bdp,
202       PPC_OPERAND_RELATIVE | PPC_OPERAND_SIGNED },
203
204   /* The BD field in a B form instruction when the + modifier is used
205      and absolute addressing is used.  */
206 #define BDPA BDP + 1
207   { 16, 0, insert_bdp, extract_bdp,
208       PPC_OPERAND_ABSOLUTE | PPC_OPERAND_SIGNED },
209
210   /* The BF field in an X or XL form instruction.  */
211 #define BF BDPA + 1
212   { 3, 23, 0, 0, PPC_OPERAND_CR },
213
214   /* An optional BF field.  This is used for comparison instructions,
215      in which an omitted BF field is taken as zero.  */
216 #define OBF BF + 1
217   { 3, 23, 0, 0, PPC_OPERAND_CR | PPC_OPERAND_OPTIONAL },
218
219   /* The BFA field in an X or XL form instruction.  */
220 #define BFA OBF + 1
221   { 3, 18, 0, 0, PPC_OPERAND_CR },
222
223   /* The BI field in a B form or XL form instruction.  */
224 #define BI BFA + 1
225 #define BI_MASK (0x1f << 16)
226   { 5, 16, 0, 0, PPC_OPERAND_CR },
227
228   /* The BO field in a B form instruction.  Certain values are
229      illegal.  */
230 #define BO BI + 1
231 #define BO_MASK (0x1f << 21)
232   { 5, 21, insert_bo, extract_bo, 0 },
233
234   /* The BO field in a B form instruction when the + or - modifier is
235      used.  This is like the BO field, but it must be even.  */
236 #define BOE BO + 1
237   { 5, 21, insert_boe, extract_boe, 0 },
238
239   /* The BT field in an X or XL form instruction.  */
240 #define BT BOE + 1
241   { 5, 21, 0, 0, PPC_OPERAND_CR },
242
243   /* The condition register number portion of the BI field in a B form
244      or XL form instruction.  This is used for the extended
245      conditional branch mnemonics, which set the lower two bits of the
246      BI field.  This field is optional.  */
247 #define CR BT + 1
248   { 3, 18, 0, 0, PPC_OPERAND_CR | PPC_OPERAND_OPTIONAL },
249
250   /* The CRB field in an X form instruction.  */
251 #define CRB CR + 1
252   { 5, 6, 0, 0, 0 },
253
254   /* The CRFD field in an X form instruction.  */
255 #define CRFD CRB + 1
256   { 3, 23, 0, 0, PPC_OPERAND_CR },
257
258   /* The CRFS field in an X form instruction.  */
259 #define CRFS CRFD + 1
260   { 3, 0, 0, 0, PPC_OPERAND_CR },
261
262   /* The CT field in an X form instruction.  */
263 #define CT CRFS + 1
264   { 5, 21, 0, 0, PPC_OPERAND_OPTIONAL },
265
266   /* The D field in a D form instruction.  This is a displacement off
267      a register, and implies that the next operand is a register in
268      parentheses.  */
269 #define D CT + 1
270   { 16, 0, 0, 0, PPC_OPERAND_PARENS | PPC_OPERAND_SIGNED },
271
272   /* The DE field in a DE form instruction.  This is like D, but is 12
273      bits only.  */
274 #define DE D + 1
275   { 14, 0, insert_de, extract_de, PPC_OPERAND_PARENS },
276
277   /* The DES field in a DES form instruction.  This is like DS, but is 14
278      bits only (12 stored.)  */
279 #define DES DE + 1
280   { 14, 0, insert_des, extract_des, PPC_OPERAND_PARENS | PPC_OPERAND_SIGNED },
281
282   /* The DS field in a DS form instruction.  This is like D, but the
283      lower two bits are forced to zero.  */
284 #define DS DES + 1
285   { 16, 0, insert_ds, extract_ds,
286       PPC_OPERAND_PARENS | PPC_OPERAND_SIGNED | PPC_OPERAND_DS },
287
288   /* The E field in a wrteei instruction.  */
289 #define E DS + 1
290   { 1, 15, 0, 0, 0 },
291
292   /* The FL1 field in a POWER SC form instruction.  */
293 #define FL1 E + 1
294   { 4, 12, 0, 0, 0 },
295
296   /* The FL2 field in a POWER SC form instruction.  */
297 #define FL2 FL1 + 1
298   { 3, 2, 0, 0, 0 },
299
300   /* The FLM field in an XFL form instruction.  */
301 #define FLM FL2 + 1
302   { 8, 17, 0, 0, 0 },
303
304   /* The FRA field in an X or A form instruction.  */
305 #define FRA FLM + 1
306 #define FRA_MASK (0x1f << 16)
307   { 5, 16, 0, 0, PPC_OPERAND_FPR },
308
309   /* The FRB field in an X or A form instruction.  */
310 #define FRB FRA + 1
311 #define FRB_MASK (0x1f << 11)
312   { 5, 11, 0, 0, PPC_OPERAND_FPR },
313
314   /* The FRC field in an A form instruction.  */
315 #define FRC FRB + 1
316 #define FRC_MASK (0x1f << 6)
317   { 5, 6, 0, 0, PPC_OPERAND_FPR },
318
319   /* The FRS field in an X form instruction or the FRT field in a D, X
320      or A form instruction.  */
321 #define FRS FRC + 1
322 #define FRT FRS
323   { 5, 21, 0, 0, PPC_OPERAND_FPR },
324
325   /* The FXM field in an XFX instruction.  */
326 #define FXM FRS + 1
327 #define FXM_MASK (0xff << 12)
328   { 8, 12, 0, 0, 0 },
329
330   /* The L field in a D or X form instruction.  */
331 #define L FXM + 1
332   { 1, 21, 0, 0, PPC_OPERAND_OPTIONAL },
333
334   /* The LEV field in a POWER SC form instruction.  */
335 #define LEV L + 1
336   { 7, 5, 0, 0, 0 },
337
338   /* The LI field in an I form instruction.  The lower two bits are
339      forced to zero.  */
340 #define LI LEV + 1
341   { 26, 0, insert_li, extract_li, PPC_OPERAND_RELATIVE | PPC_OPERAND_SIGNED },
342
343   /* The LI field in an I form instruction when used as an absolute
344      address.  */
345 #define LIA LI + 1
346   { 26, 0, insert_li, extract_li, PPC_OPERAND_ABSOLUTE | PPC_OPERAND_SIGNED },
347
348   /* The LS field in an X (sync) form instruction.  */
349 #define LS LIA + 1
350   { 2, 21, 0, 0, PPC_OPERAND_OPTIONAL },
351
352   /* The MB field in an M form instruction.  */
353 #define MB LS + 1
354 #define MB_MASK (0x1f << 6)
355   { 5, 6, 0, 0, 0 },
356
357   /* The ME field in an M form instruction.  */
358 #define ME MB + 1
359 #define ME_MASK (0x1f << 1)
360   { 5, 1, 0, 0, 0 },
361
362   /* The MB and ME fields in an M form instruction expressed a single
363      operand which is a bitmask indicating which bits to select.  This
364      is a two operand form using PPC_OPERAND_NEXT.  See the
365      description in opcode/ppc.h for what this means.  */
366 #define MBE ME + 1
367   { 5, 6, 0, 0, PPC_OPERAND_OPTIONAL | PPC_OPERAND_NEXT },
368   { 32, 0, insert_mbe, extract_mbe, 0 },
369
370   /* The MB or ME field in an MD or MDS form instruction.  The high
371      bit is wrapped to the low end.  */
372 #define MB6 MBE + 2
373 #define ME6 MB6
374 #define MB6_MASK (0x3f << 5)
375   { 6, 5, insert_mb6, extract_mb6, 0 },
376
377   /* The MO field in an mbar instruction.  */
378 #define MO MB6 + 1
379   { 5, 21, 0, 0, 0 },
380
381   /* The NB field in an X form instruction.  The value 32 is stored as
382      0.  */
383 #define NB MO + 1
384   { 6, 11, insert_nb, extract_nb, 0 },
385
386   /* The NSI field in a D form instruction.  This is the same as the
387      SI field, only negated.  */
388 #define NSI NB + 1
389   { 16, 0, insert_nsi, extract_nsi,
390       PPC_OPERAND_NEGATIVE | PPC_OPERAND_SIGNED },
391
392   /* The RA field in an D, DS, X, XO, M, or MDS form instruction.  */
393 #define RA NSI + 1
394 #define RA_MASK (0x1f << 16)
395   { 5, 16, 0, 0, PPC_OPERAND_GPR },
396
397   /* The RA field in a D or X form instruction which is an updating
398      load, which means that the RA field may not be zero and may not
399      equal the RT field.  */
400 #define RAL RA + 1
401   { 5, 16, insert_ral, 0, PPC_OPERAND_GPR },
402
403   /* The RA field in an lmw instruction, which has special value
404      restrictions.  */
405 #define RAM RAL + 1
406   { 5, 16, insert_ram, 0, PPC_OPERAND_GPR },
407
408   /* The RA field in a D or X form instruction which is an updating
409      store or an updating floating point load, which means that the RA
410      field may not be zero.  */
411 #define RAS RAM + 1
412   { 5, 16, insert_ras, 0, PPC_OPERAND_GPR },
413
414   /* The RB field in an X, XO, M, or MDS form instruction.  */
415 #define RB RAS + 1
416 #define RB_MASK (0x1f << 11)
417   { 5, 11, 0, 0, PPC_OPERAND_GPR },
418
419   /* The RB field in an X form instruction when it must be the same as
420      the RS field in the instruction.  This is used for extended
421      mnemonics like mr.  */
422 #define RBS RB + 1
423   { 5, 1, insert_rbs, extract_rbs, PPC_OPERAND_FAKE },
424
425   /* The RS field in a D, DS, X, XFX, XS, M, MD or MDS form
426      instruction or the RT field in a D, DS, X, XFX or XO form
427      instruction.  */
428 #define RS RBS + 1
429 #define RT RS
430 #define RT_MASK (0x1f << 21)
431   { 5, 21, 0, 0, PPC_OPERAND_GPR },
432
433   /* The SH field in an X or M form instruction.  */
434 #define SH RS + 1
435 #define SH_MASK (0x1f << 11)
436   { 5, 11, 0, 0, 0 },
437
438   /* The SH field in an MD form instruction.  This is split.  */
439 #define SH6 SH + 1
440 #define SH6_MASK ((0x1f << 11) | (1 << 1))
441   { 6, 1, insert_sh6, extract_sh6, 0 },
442
443   /* The SI field in a D form instruction.  */
444 #define SI SH6 + 1
445   { 16, 0, 0, 0, PPC_OPERAND_SIGNED },
446
447   /* The SI field in a D form instruction when we accept a wide range
448      of positive values.  */
449 #define SISIGNOPT SI + 1
450   { 16, 0, 0, 0, PPC_OPERAND_SIGNED | PPC_OPERAND_SIGNOPT },
451
452   /* The SPR field in an XFX form instruction.  This is flipped--the
453      lower 5 bits are stored in the upper 5 and vice- versa.  */
454 #define SPR SISIGNOPT + 1
455 #define PMR SPR
456 #define SPR_MASK (0x3ff << 11)
457   { 10, 11, insert_spr, extract_spr, 0 },
458
459   /* The BAT index number in an XFX form m[ft]ibat[lu] instruction.  */
460 #define SPRBAT SPR + 1
461 #define SPRBAT_MASK (0x3 << 17)
462   { 2, 17, 0, 0, 0 },
463
464   /* The SPRG register number in an XFX form m[ft]sprg instruction.  */
465 #define SPRG SPRBAT + 1
466 #define SPRG_MASK (0x3 << 16)
467   { 2, 16, 0, 0, 0 },
468
469   /* The SR field in an X form instruction.  */
470 #define SR SPRG + 1
471   { 4, 16, 0, 0, 0 },
472
473   /* The STRM field in an X AltiVec form instruction.  */
474 #define STRM SR + 1
475 #define STRM_MASK (0x3 << 21)
476   { 2, 21, 0, 0, 0 },
477
478   /* The SV field in a POWER SC form instruction.  */
479 #define SV STRM + 1
480   { 14, 2, 0, 0, 0 },
481
482   /* The TBR field in an XFX form instruction.  This is like the SPR
483      field, but it is optional.  */
484 #define TBR SV + 1
485   { 10, 11, insert_tbr, extract_tbr, PPC_OPERAND_OPTIONAL },
486
487   /* The TO field in a D or X form instruction.  */
488 #define TO TBR + 1
489 #define TO_MASK (0x1f << 21)
490   { 5, 21, 0, 0, 0 },
491
492   /* The U field in an X form instruction.  */
493 #define U TO + 1
494   { 4, 12, 0, 0, 0 },
495
496   /* The UI field in a D form instruction.  */
497 #define UI U + 1
498   { 16, 0, 0, 0, 0 },
499
500   /* The VA field in a VA, VX or VXR form instruction. */
501 #define VA UI + 1
502 #define VA_MASK (0x1f << 16)
503   { 5, 16, 0, 0, PPC_OPERAND_VR },
504
505   /* The VB field in a VA, VX or VXR form instruction. */
506 #define VB VA + 1
507 #define VB_MASK (0x1f << 11)
508   { 5, 11, 0, 0, PPC_OPERAND_VR },
509
510   /* The VC field in a VA form instruction. */
511 #define VC VB + 1
512 #define VC_MASK (0x1f << 6)
513   { 5, 6, 0, 0, PPC_OPERAND_VR },
514
515   /* The VD or VS field in a VA, VX, VXR or X form instruction. */
516 #define VD VC + 1
517 #define VS VD
518 #define VD_MASK (0x1f << 21)
519   { 5, 21, 0, 0, PPC_OPERAND_VR },
520
521   /* The SIMM field in a VX form instruction. */
522 #define SIMM VD + 1
523   { 5, 16, 0, 0, PPC_OPERAND_SIGNED},
524
525   /* The UIMM field in a VX form instruction. */
526 #define UIMM SIMM + 1
527   { 5, 16, 0, 0, 0 },
528
529   /* The SHB field in a VA form instruction. */
530 #define SHB UIMM + 1
531   { 4, 6, 0, 0, 0 },
532
533   /* The other UIMM field in a EVX form instruction. */
534 #define EVUIMM SHB + 1
535   { 5, 11, 0, 0, 0 },
536
537   /* The other UIMM field in a half word EVX form instruction. */
538 #define EVUIMM_2 EVUIMM + 1
539   { 32, 11, insert_ev2, extract_ev2, PPC_OPERAND_PARENS },
540
541   /* The other UIMM field in a word EVX form instruction. */
542 #define EVUIMM_4 EVUIMM_2 + 1
543   { 32, 11, insert_ev4, extract_ev4, PPC_OPERAND_PARENS },
544
545   /* The other UIMM field in a double EVX form instruction. */
546 #define EVUIMM_8 EVUIMM_4 + 1
547   { 32, 11, insert_ev8, extract_ev8, PPC_OPERAND_PARENS },
548
549   /* The WS field.  */
550 #define WS EVUIMM_8 + 1
551 #define WS_MASK (0x7 << 11)
552   { 3, 11, 0, 0, 0 },
553
554   /* The L field in an mtmsrd instruction */
555 #define MTMSRD_L WS + 1
556   { 1, 16, 0, 0, PPC_OPERAND_OPTIONAL },
557
558 };
559
560 /* The functions used to insert and extract complicated operands.  */
561
562 /* The BA field in an XL form instruction when it must be the same as
563    the BT field in the same instruction.  This operand is marked FAKE.
564    The insertion function just copies the BT field into the BA field,
565    and the extraction function just checks that the fields are the
566    same.  */
567
568 /*ARGSUSED*/
569 static unsigned long
570 insert_bat (insn, value, dialect, errmsg)
571      unsigned long insn;
572      long value ATTRIBUTE_UNUSED;
573      int dialect ATTRIBUTE_UNUSED;
574      const char **errmsg ATTRIBUTE_UNUSED;
575 {
576   return insn | (((insn >> 21) & 0x1f) << 16);
577 }
578
579 static long
580 extract_bat (insn, dialect, invalid)
581      unsigned long insn;
582      int dialect ATTRIBUTE_UNUSED;
583      int *invalid;
584 {
585   if (invalid != (int *) NULL
586       && ((insn >> 21) & 0x1f) != ((insn >> 16) & 0x1f))
587     *invalid = 1;
588   return 0;
589 }
590
591 /* The BB field in an XL form instruction when it must be the same as
592    the BA field in the same instruction.  This operand is marked FAKE.
593    The insertion function just copies the BA field into the BB field,
594    and the extraction function just checks that the fields are the
595    same.  */
596
597 /*ARGSUSED*/
598 static unsigned long
599 insert_bba (insn, value, dialect, errmsg)
600      unsigned long insn;
601      long value ATTRIBUTE_UNUSED;
602      int dialect ATTRIBUTE_UNUSED;
603      const char **errmsg ATTRIBUTE_UNUSED;
604 {
605   return insn | (((insn >> 16) & 0x1f) << 11);
606 }
607
608 static long
609 extract_bba (insn, dialect, invalid)
610      unsigned long insn;
611      int dialect ATTRIBUTE_UNUSED;
612      int *invalid;
613 {
614   if (invalid != (int *) NULL
615       && ((insn >> 16) & 0x1f) != ((insn >> 11) & 0x1f))
616     *invalid = 1;
617   return 0;
618 }
619
620 /* The BD field in a B form instruction.  The lower two bits are
621    forced to zero.  */
622
623 /*ARGSUSED*/
624 static unsigned long
625 insert_bd (insn, value, dialect, errmsg)
626      unsigned long insn;
627      long value;
628      int dialect ATTRIBUTE_UNUSED;
629      const char **errmsg ATTRIBUTE_UNUSED;
630 {
631   return insn | (value & 0xfffc);
632 }
633
634 /*ARGSUSED*/
635 static long
636 extract_bd (insn, dialect, invalid)
637      unsigned long insn;
638      int dialect ATTRIBUTE_UNUSED;
639      int *invalid ATTRIBUTE_UNUSED;
640 {
641   return ((insn & 0xfffc) ^ 0x8000) - 0x8000;
642 }
643
644 /* The BD field in a B form instruction when the - modifier is used.
645    This modifier means that the branch is not expected to be taken.
646    For chips built to versions of the architecture prior to version 2
647    (ie. not Power4 compatible), we set the y bit of the BO field to 1
648    if the offset is negative.  When extracting, we require that the y
649    bit be 1 and that the offset be positive, since if the y bit is 0
650    we just want to print the normal form of the instruction.
651    Power4 compatible targets use two bits, "a", and "t", instead of
652    the "y" bit.  "at" == 00 => no hint, "at" == 01 => unpredictable,
653    "at" == 10 => not taken, "at" == 11 => taken.  The "t" bit is 00001
654    in BO field, the "a" bit is 00010 for branch on CR(BI) and 01000
655    for branch on CTR.  We only handle the taken/not-taken hint here.  */
656
657 /*ARGSUSED*/
658 static unsigned long
659 insert_bdm (insn, value, dialect, errmsg)
660      unsigned long insn;
661      long value;
662      int dialect;
663      const char **errmsg ATTRIBUTE_UNUSED;
664 {
665   if ((dialect & PPC_OPCODE_POWER4) == 0)
666     {
667       if ((value & 0x8000) != 0)
668         insn |= 1 << 21;
669     }
670   else
671     {
672       if ((insn & (0x14 << 21)) == (0x04 << 21))
673         insn |= 0x02 << 21;
674       else if ((insn & (0x14 << 21)) == (0x10 << 21))
675         insn |= 0x08 << 21;
676     }
677   return insn | (value & 0xfffc);
678 }
679
680 static long
681 extract_bdm (insn, dialect, invalid)
682      unsigned long insn;
683      int dialect;
684      int *invalid;
685 {
686   if (invalid != (int *) NULL)
687     {
688       if ((dialect & PPC_OPCODE_POWER4) == 0)
689         {
690           if (((insn & (1 << 21)) == 0) != ((insn & (1 << 15)) == 0))
691             *invalid = 1;
692         }
693       else
694         {
695           if ((insn & (0x17 << 21)) != (0x06 << 21)
696               && (insn & (0x1d << 21)) != (0x18 << 21))
697             *invalid = 1;
698         }
699     }
700   return ((insn & 0xfffc) ^ 0x8000) - 0x8000;
701 }
702
703 /* The BD field in a B form instruction when the + modifier is used.
704    This is like BDM, above, except that the branch is expected to be
705    taken.  */
706
707 /*ARGSUSED*/
708 static unsigned long
709 insert_bdp (insn, value, dialect, errmsg)
710      unsigned long insn;
711      long value;
712      int dialect;
713      const char **errmsg ATTRIBUTE_UNUSED;
714 {
715   if ((dialect & PPC_OPCODE_POWER4) == 0)
716     {
717       if ((value & 0x8000) == 0)
718         insn |= 1 << 21;
719     }
720   else
721     {
722       if ((insn & (0x14 << 21)) == (0x04 << 21))
723         insn |= 0x03 << 21;
724       else if ((insn & (0x14 << 21)) == (0x10 << 21))
725         insn |= 0x09 << 21;
726     }
727   return insn | (value & 0xfffc);
728 }
729
730 static long
731 extract_bdp (insn, dialect, invalid)
732      unsigned long insn;
733      int dialect;
734      int *invalid;
735 {
736   if (invalid != (int *) NULL)
737     {
738       if ((dialect & PPC_OPCODE_POWER4) == 0)
739         {
740           if (((insn & (1 << 21)) == 0) == ((insn & (1 << 15)) == 0))
741             *invalid = 1;
742         }
743       else
744         {
745           if ((insn & (0x17 << 21)) != (0x07 << 21)
746               && (insn & (0x1d << 21)) != (0x19 << 21))
747             *invalid = 1;
748         }
749     }
750   return ((insn & 0xfffc) ^ 0x8000) - 0x8000;
751 }
752
753 /* Check for legal values of a BO field.  */
754
755 static int
756 valid_bo (value, dialect)
757      long value;
758      int dialect;
759 {
760   if ((dialect & PPC_OPCODE_POWER4) == 0)
761     {
762       /* Certain encodings have bits that are required to be zero.
763          These are (z must be zero, y may be anything):
764              001zy
765              011zy
766              1z00y
767              1z01y
768              1z1zz
769       */
770       switch (value & 0x14)
771         {
772         default:
773         case 0:
774           return 1;
775         case 0x4:
776           return (value & 0x2) == 0;
777         case 0x10:
778           return (value & 0x8) == 0;
779         case 0x14:
780           return value == 0x14;
781         }
782     }
783   else
784     {
785       /* Certain encodings have bits that are required to be zero.
786          These are (z must be zero, a & t may be anything):
787              0000z
788              0001z
789              0100z
790              0101z
791              001at
792              011at
793              1a00t
794              1a01t
795              1z1zz
796       */
797       if ((value & 0x14) == 0)
798         return (value & 0x1) == 0;
799       else if ((value & 0x14) == 0x14)
800         return value == 0x14;
801       else
802         return 1;
803     }
804 }
805
806 /* The BO field in a B form instruction.  Warn about attempts to set
807    the field to an illegal value.  */
808
809 static unsigned long
810 insert_bo (insn, value, dialect, errmsg)
811      unsigned long insn;
812      long value;
813      int dialect;
814      const char **errmsg;
815 {
816   if (errmsg != (const char **) NULL
817       && ! valid_bo (value, dialect))
818     *errmsg = _("invalid conditional option");
819   return insn | ((value & 0x1f) << 21);
820 }
821
822 static long
823 extract_bo (insn, dialect, invalid)
824      unsigned long insn;
825      int dialect;
826      int *invalid;
827 {
828   long value;
829
830   value = (insn >> 21) & 0x1f;
831   if (invalid != (int *) NULL
832       && ! valid_bo (value, dialect))
833     *invalid = 1;
834   return value;
835 }
836
837 /* The BO field in a B form instruction when the + or - modifier is
838    used.  This is like the BO field, but it must be even.  When
839    extracting it, we force it to be even.  */
840
841 static unsigned long
842 insert_boe (insn, value, dialect, errmsg)
843      unsigned long insn;
844      long value;
845      int dialect;
846      const char **errmsg;
847 {
848   if (errmsg != (const char **) NULL)
849     {
850       if (! valid_bo (value, dialect))
851         *errmsg = _("invalid conditional option");
852       else if ((value & 1) != 0)
853         *errmsg = _("attempt to set y bit when using + or - modifier");
854     }
855   return insn | ((value & 0x1f) << 21);
856 }
857
858 static long
859 extract_boe (insn, dialect, invalid)
860      unsigned long insn;
861      int dialect;
862      int *invalid;
863 {
864   long value;
865
866   value = (insn >> 21) & 0x1f;
867   if (invalid != (int *) NULL
868       && ! valid_bo (value, dialect))
869     *invalid = 1;
870   return value & 0x1e;
871 }
872
873 static unsigned long
874 insert_ev2 (insn, value, dialect, errmsg)
875      unsigned long insn;
876      long value;
877      int dialect ATTRIBUTE_UNUSED;
878      const char ** errmsg ATTRIBUTE_UNUSED;
879 {
880   if ((value & 1) != 0 && errmsg != NULL)
881     *errmsg = _("offset not a multiple of 2");
882   if ((value > 62) != 0 && errmsg != NULL)
883     *errmsg = _("offset greater than 62");
884   return insn | ((value & 0x3e) << 10);
885 }
886
887 static long
888 extract_ev2 (insn, dialect, invalid)
889      unsigned long insn;
890      int dialect ATTRIBUTE_UNUSED;
891      int * invalid ATTRIBUTE_UNUSED;
892 {
893   return (insn >> 10) & 0x3e;
894 }
895
896 static unsigned long
897 insert_ev4 (insn, value, dialect, errmsg)
898      unsigned long insn;
899      long value;
900      int dialect ATTRIBUTE_UNUSED;
901      const char ** errmsg ATTRIBUTE_UNUSED;
902 {
903   if ((value & 3) != 0 && errmsg != NULL)
904     *errmsg = _("offset not a multiple of 4");
905   if ((value > 124) != 0 && errmsg != NULL)
906     *errmsg = _("offset greater than 124");
907   return insn | ((value & 0x7c) << 9);
908 }
909
910 static long
911 extract_ev4 (insn, dialect, invalid)
912      unsigned long insn;
913      int dialect ATTRIBUTE_UNUSED;
914      int * invalid ATTRIBUTE_UNUSED;
915 {
916   return (insn >> 9) & 0x7c;
917 }
918
919 static unsigned long
920 insert_ev8 (insn, value, dialect, errmsg)
921      unsigned long insn;
922      long value;
923      int dialect ATTRIBUTE_UNUSED;
924      const char ** errmsg ATTRIBUTE_UNUSED;
925 {
926   if ((value & 7) != 0 && errmsg != NULL)
927     *errmsg = _("offset not a multiple of 8");
928   if ((value > 248) != 0 && errmsg != NULL)
929     *errmsg = _("offset greater than 248");
930   return insn | ((value & 0xf8) << 8);
931 }
932
933 static long
934 extract_ev8 (insn, dialect, invalid)
935      unsigned long insn;
936      int dialect ATTRIBUTE_UNUSED;
937      int * invalid ATTRIBUTE_UNUSED;
938 {
939   return (insn >> 8) & 0xf8;
940 }
941
942 /* The DS field in a DS form instruction.  This is like D, but the
943    lower two bits are forced to zero.  */
944
945 /*ARGSUSED*/
946 static unsigned long
947 insert_ds (insn, value, dialect, errmsg)
948      unsigned long insn;
949      long value;
950      int dialect ATTRIBUTE_UNUSED;
951      const char **errmsg;
952 {
953   if ((value & 3) != 0 && errmsg != NULL)
954     *errmsg = _("offset not a multiple of 4");
955   return insn | (value & 0xfffc);
956 }
957
958 /*ARGSUSED*/
959 static long
960 extract_ds (insn, dialect, invalid)
961      unsigned long insn;
962      int dialect ATTRIBUTE_UNUSED;
963      int *invalid ATTRIBUTE_UNUSED;
964 {
965   return ((insn & 0xfffc) ^ 0x8000) - 0x8000;
966 }
967
968 /* The DE field in a DE form instruction.  */
969
970 /*ARGSUSED*/
971 static unsigned long
972 insert_de (insn, value, dialect, errmsg)
973      unsigned long insn;
974      long value;
975      int dialect ATTRIBUTE_UNUSED;
976      const char **errmsg;
977 {
978   if ((value > 2047 || value < -2048) && errmsg != NULL)
979     *errmsg = _("offset not between -2048 and 2047");
980   return insn | ((value << 4) & 0xfff0);
981 }
982
983 /*ARGSUSED*/
984 static long
985 extract_de (insn, dialect, invalid)
986      unsigned long insn;
987      int dialect ATTRIBUTE_UNUSED;
988      int *invalid ATTRIBUTE_UNUSED;
989 {
990   return (insn & 0xfff0) >> 4;
991 }
992
993 /* The DES field in a DES form instruction.  */
994
995 /*ARGSUSED*/
996 static unsigned long
997 insert_des (insn, value, dialect, errmsg)
998      unsigned long insn;
999      long value;
1000      int dialect ATTRIBUTE_UNUSED;
1001      const char **errmsg;
1002 {
1003   if ((value > 8191 || value < -8192) && errmsg != NULL)
1004     *errmsg = _("offset not between -8192 and 8191");
1005   else if ((value & 3) != 0 && errmsg != NULL)
1006     *errmsg = _("offset not a multiple of 4");
1007   return insn | ((value << 2) & 0xfff0);
1008 }
1009
1010 /*ARGSUSED*/
1011 static long
1012 extract_des (insn, dialect, invalid)
1013      unsigned long insn;
1014      int dialect ATTRIBUTE_UNUSED;
1015      int *invalid ATTRIBUTE_UNUSED;
1016 {
1017   return (((insn >> 2) & 0x3ffc) ^ 0x2000) - 0x2000;
1018 }
1019
1020 /* The LI field in an I form instruction.  The lower two bits are
1021    forced to zero.  */
1022
1023 /*ARGSUSED*/
1024 static unsigned long
1025 insert_li (insn, value, dialect, errmsg)
1026      unsigned long insn;
1027      long value;
1028      int dialect ATTRIBUTE_UNUSED;
1029      const char **errmsg;
1030 {
1031   if ((value & 3) != 0 && errmsg != (const char **) NULL)
1032     *errmsg = _("ignoring least significant bits in branch offset");
1033   return insn | (value & 0x3fffffc);
1034 }
1035
1036 /*ARGSUSED*/
1037 static long
1038 extract_li (insn, dialect, invalid)
1039      unsigned long insn;
1040      int dialect ATTRIBUTE_UNUSED;
1041      int *invalid ATTRIBUTE_UNUSED;
1042 {
1043   return ((insn & 0x3fffffc) ^ 0x2000000) - 0x2000000;
1044 }
1045
1046 /* The MB and ME fields in an M form instruction expressed as a single
1047    operand which is itself a bitmask.  The extraction function always
1048    marks it as invalid, since we never want to recognize an
1049    instruction which uses a field of this type.  */
1050
1051 static unsigned long
1052 insert_mbe (insn, value, dialect, errmsg)
1053      unsigned long insn;
1054      long value;
1055      int dialect ATTRIBUTE_UNUSED;
1056      const char **errmsg;
1057 {
1058   unsigned long uval, mask;
1059   int mb, me, mx, count, last;
1060
1061   uval = value;
1062
1063   if (uval == 0)
1064     {
1065       if (errmsg != (const char **) NULL)
1066         *errmsg = _("illegal bitmask");
1067       return insn;
1068     }
1069
1070   mb = 0;
1071   me = 32;
1072   if ((uval & 1) != 0)
1073     last = 1;
1074   else
1075     last = 0;
1076   count = 0;
1077
1078   /* mb: location of last 0->1 transition */
1079   /* me: location of last 1->0 transition */
1080   /* count: # transitions */
1081
1082   for (mx = 0, mask = (long) 1 << 31; mx < 32; ++mx, mask >>= 1)
1083     {
1084       if ((uval & mask) && !last)
1085         {
1086           ++count;
1087           mb = mx;
1088           last = 1;
1089         }
1090       else if (!(uval & mask) && last)
1091         {
1092           ++count;
1093           me = mx;
1094           last = 0;
1095         }
1096     }
1097   if (me == 0)
1098     me = 32;
1099
1100   if (count != 2 && (count != 0 || ! last))
1101     {
1102       if (errmsg != (const char **) NULL)
1103         *errmsg = _("illegal bitmask");
1104     }
1105
1106   return insn | (mb << 6) | ((me - 1) << 1);
1107 }
1108
1109 static long
1110 extract_mbe (insn, dialect, invalid)
1111      unsigned long insn;
1112      int dialect ATTRIBUTE_UNUSED;
1113      int *invalid;
1114 {
1115   long ret;
1116   int mb, me;
1117   int i;
1118
1119   if (invalid != (int *) NULL)
1120     *invalid = 1;
1121
1122   mb = (insn >> 6) & 0x1f;
1123   me = (insn >> 1) & 0x1f;
1124   if (mb < me + 1)
1125     {
1126       ret = 0;
1127       for (i = mb; i <= me; i++)
1128         ret |= (long) 1 << (31 - i);
1129     }
1130   else if (mb == me + 1)
1131     ret = ~0;
1132   else /* (mb > me + 1) */
1133     {
1134       ret = ~ (long) 0;
1135       for (i = me + 1; i < mb; i++)
1136         ret &= ~ ((long) 1 << (31 - i));
1137     }
1138   return ret;
1139 }
1140
1141 /* The MB or ME field in an MD or MDS form instruction.  The high bit
1142    is wrapped to the low end.  */
1143
1144 /*ARGSUSED*/
1145 static unsigned long
1146 insert_mb6 (insn, value, dialect, errmsg)
1147      unsigned long insn;
1148      long value;
1149      int dialect ATTRIBUTE_UNUSED;
1150      const char **errmsg ATTRIBUTE_UNUSED;
1151 {
1152   return insn | ((value & 0x1f) << 6) | (value & 0x20);
1153 }
1154
1155 /*ARGSUSED*/
1156 static long
1157 extract_mb6 (insn, dialect, invalid)
1158      unsigned long insn;
1159      int dialect ATTRIBUTE_UNUSED;
1160      int *invalid ATTRIBUTE_UNUSED;
1161 {
1162   return ((insn >> 6) & 0x1f) | (insn & 0x20);
1163 }
1164
1165 /* The NB field in an X form instruction.  The value 32 is stored as
1166    0.  */
1167
1168 static unsigned long
1169 insert_nb (insn, value, dialect, errmsg)
1170      unsigned long insn;
1171      long value;
1172      int dialect ATTRIBUTE_UNUSED;
1173      const char **errmsg;
1174 {
1175   if (value < 0 || value > 32)
1176     *errmsg = _("value out of range");
1177   if (value == 32)
1178     value = 0;
1179   return insn | ((value & 0x1f) << 11);
1180 }
1181
1182 /*ARGSUSED*/
1183 static long
1184 extract_nb (insn, dialect, invalid)
1185      unsigned long insn;
1186      int dialect ATTRIBUTE_UNUSED;
1187      int *invalid ATTRIBUTE_UNUSED;
1188 {
1189   long ret;
1190
1191   ret = (insn >> 11) & 0x1f;
1192   if (ret == 0)
1193     ret = 32;
1194   return ret;
1195 }
1196
1197 /* The NSI field in a D form instruction.  This is the same as the SI
1198    field, only negated.  The extraction function always marks it as
1199    invalid, since we never want to recognize an instruction which uses
1200    a field of this type.  */
1201
1202 /*ARGSUSED*/
1203 static unsigned long
1204 insert_nsi (insn, value, dialect, errmsg)
1205      unsigned long insn;
1206      long value;
1207      int dialect ATTRIBUTE_UNUSED;
1208      const char **errmsg ATTRIBUTE_UNUSED;
1209 {
1210   return insn | ((- value) & 0xffff);
1211 }
1212
1213 static long
1214 extract_nsi (insn, dialect, invalid)
1215      unsigned long insn;
1216      int dialect ATTRIBUTE_UNUSED;
1217      int *invalid;
1218 {
1219   if (invalid != (int *) NULL)
1220     *invalid = 1;
1221   return - (((insn & 0xffff) ^ 0x8000) - 0x8000);
1222 }
1223
1224 /* The RA field in a D or X form instruction which is an updating
1225    load, which means that the RA field may not be zero and may not
1226    equal the RT field.  */
1227
1228 static unsigned long
1229 insert_ral (insn, value, dialect, errmsg)
1230      unsigned long insn;
1231      long value;
1232      int dialect ATTRIBUTE_UNUSED;
1233      const char **errmsg;
1234 {
1235   if (value == 0
1236       || (unsigned long) value == ((insn >> 21) & 0x1f))
1237     *errmsg = "invalid register operand when updating";
1238   return insn | ((value & 0x1f) << 16);
1239 }
1240
1241 /* The RA field in an lmw instruction, which has special value
1242    restrictions.  */
1243
1244 static unsigned long
1245 insert_ram (insn, value, dialect, errmsg)
1246      unsigned long insn;
1247      long value;
1248      int dialect ATTRIBUTE_UNUSED;
1249      const char **errmsg;
1250 {
1251   if ((unsigned long) value >= ((insn >> 21) & 0x1f))
1252     *errmsg = _("index register in load range");
1253   return insn | ((value & 0x1f) << 16);
1254 }
1255
1256 /* The RA field in a D or X form instruction which is an updating
1257    store or an updating floating point load, which means that the RA
1258    field may not be zero.  */
1259
1260 static unsigned long
1261 insert_ras (insn, value, dialect, errmsg)
1262      unsigned long insn;
1263      long value;
1264      int dialect ATTRIBUTE_UNUSED;
1265      const char **errmsg;
1266 {
1267   if (value == 0)
1268     *errmsg = _("invalid register operand when updating");
1269   return insn | ((value & 0x1f) << 16);
1270 }
1271
1272 /* The RB field in an X form instruction when it must be the same as
1273    the RS field in the instruction.  This is used for extended
1274    mnemonics like mr.  This operand is marked FAKE.  The insertion
1275    function just copies the BT field into the BA field, and the
1276    extraction function just checks that the fields are the same.  */
1277
1278 /*ARGSUSED*/
1279 static unsigned long
1280 insert_rbs (insn, value, dialect, errmsg)
1281      unsigned long insn;
1282      long value ATTRIBUTE_UNUSED;
1283      int dialect ATTRIBUTE_UNUSED;
1284      const char **errmsg ATTRIBUTE_UNUSED;
1285 {
1286   return insn | (((insn >> 21) & 0x1f) << 11);
1287 }
1288
1289 static long
1290 extract_rbs (insn, dialect, invalid)
1291      unsigned long insn;
1292      int dialect ATTRIBUTE_UNUSED;
1293      int *invalid;
1294 {
1295   if (invalid != (int *) NULL
1296       && ((insn >> 21) & 0x1f) != ((insn >> 11) & 0x1f))
1297     *invalid = 1;
1298   return 0;
1299 }
1300
1301 /* The SH field in an MD form instruction.  This is split.  */
1302
1303 /*ARGSUSED*/
1304 static unsigned long
1305 insert_sh6 (insn, value, dialect, errmsg)
1306      unsigned long insn;
1307      long value;
1308      int dialect ATTRIBUTE_UNUSED;
1309      const char **errmsg ATTRIBUTE_UNUSED;
1310 {
1311   return insn | ((value & 0x1f) << 11) | ((value & 0x20) >> 4);
1312 }
1313
1314 /*ARGSUSED*/
1315 static long
1316 extract_sh6 (insn, dialect, invalid)
1317      unsigned long insn;
1318      int dialect ATTRIBUTE_UNUSED;
1319      int *invalid ATTRIBUTE_UNUSED;
1320 {
1321   return ((insn >> 11) & 0x1f) | ((insn << 4) & 0x20);
1322 }
1323
1324 /* The SPR field in an XFX form instruction.  This is flipped--the
1325    lower 5 bits are stored in the upper 5 and vice- versa.  */
1326
1327 static unsigned long
1328 insert_spr (insn, value, dialect, errmsg)
1329      unsigned long insn;
1330      long value;
1331      int dialect ATTRIBUTE_UNUSED;
1332      const char **errmsg ATTRIBUTE_UNUSED;
1333 {
1334   return insn | ((value & 0x1f) << 16) | ((value & 0x3e0) << 6);
1335 }
1336
1337 static long
1338 extract_spr (insn, dialect, invalid)
1339      unsigned long insn;
1340      int dialect ATTRIBUTE_UNUSED;
1341      int *invalid ATTRIBUTE_UNUSED;
1342 {
1343   return ((insn >> 16) & 0x1f) | ((insn >> 6) & 0x3e0);
1344 }
1345
1346 /* The TBR field in an XFX instruction.  This is just like SPR, but it
1347    is optional.  When TBR is omitted, it must be inserted as 268 (the
1348    magic number of the TB register).  These functions treat 0
1349    (indicating an omitted optional operand) as 268.  This means that
1350    ``mftb 4,0'' is not handled correctly.  This does not matter very
1351    much, since the architecture manual does not define mftb as
1352    accepting any values other than 268 or 269.  */
1353
1354 #define TB (268)
1355
1356 static unsigned long
1357 insert_tbr (insn, value, dialect, errmsg)
1358      unsigned long insn;
1359      long value;
1360      int dialect ATTRIBUTE_UNUSED;
1361      const char **errmsg ATTRIBUTE_UNUSED;
1362 {
1363   if (value == 0)
1364     value = TB;
1365   return insn | ((value & 0x1f) << 16) | ((value & 0x3e0) << 6);
1366 }
1367
1368 static long
1369 extract_tbr (insn, dialect, invalid)
1370      unsigned long insn;
1371      int dialect ATTRIBUTE_UNUSED;
1372      int *invalid ATTRIBUTE_UNUSED;
1373 {
1374   long ret;
1375
1376   ret = ((insn >> 16) & 0x1f) | ((insn >> 6) & 0x3e0);
1377   if (ret == TB)
1378     ret = 0;
1379   return ret;
1380 }
1381 \f
1382 /* Macros used to form opcodes.  */
1383
1384 /* The main opcode.  */
1385 #define OP(x) ((((unsigned long)(x)) & 0x3f) << 26)
1386 #define OP_MASK OP (0x3f)
1387
1388 /* The main opcode combined with a trap code in the TO field of a D
1389    form instruction.  Used for extended mnemonics for the trap
1390    instructions.  */
1391 #define OPTO(x,to) (OP (x) | ((((unsigned long)(to)) & 0x1f) << 21))
1392 #define OPTO_MASK (OP_MASK | TO_MASK)
1393
1394 /* The main opcode combined with a comparison size bit in the L field
1395    of a D form or X form instruction.  Used for extended mnemonics for
1396    the comparison instructions.  */
1397 #define OPL(x,l) (OP (x) | ((((unsigned long)(l)) & 1) << 21))
1398 #define OPL_MASK OPL (0x3f,1)
1399
1400 /* An A form instruction.  */
1401 #define A(op, xop, rc) (OP (op) | ((((unsigned long)(xop)) & 0x1f) << 1) | (((unsigned long)(rc)) & 1))
1402 #define A_MASK A (0x3f, 0x1f, 1)
1403
1404 /* An A_MASK with the FRB field fixed.  */
1405 #define AFRB_MASK (A_MASK | FRB_MASK)
1406
1407 /* An A_MASK with the FRC field fixed.  */
1408 #define AFRC_MASK (A_MASK | FRC_MASK)
1409
1410 /* An A_MASK with the FRA and FRC fields fixed.  */
1411 #define AFRAFRC_MASK (A_MASK | FRA_MASK | FRC_MASK)
1412
1413 /* A B form instruction.  */
1414 #define B(op, aa, lk) (OP (op) | ((((unsigned long)(aa)) & 1) << 1) | ((lk) & 1))
1415 #define B_MASK B (0x3f, 1, 1)
1416
1417 /* A B form instruction setting the BO field.  */
1418 #define BBO(op, bo, aa, lk) (B ((op), (aa), (lk)) | ((((unsigned long)(bo)) & 0x1f) << 21))
1419 #define BBO_MASK BBO (0x3f, 0x1f, 1, 1)
1420
1421 /* A BBO_MASK with the y bit of the BO field removed.  This permits
1422    matching a conditional branch regardless of the setting of the y
1423    bit.  Similarly for the 'at' bits used for power4 branch hints.  */
1424 #define Y_MASK   (((unsigned long) 1) << 21)
1425 #define AT1_MASK (((unsigned long) 3) << 21)
1426 #define AT2_MASK (((unsigned long) 9) << 21)
1427 #define BBOY_MASK  (BBO_MASK &~ Y_MASK)
1428 #define BBOAT_MASK (BBO_MASK &~ AT1_MASK)
1429
1430 /* A B form instruction setting the BO field and the condition bits of
1431    the BI field.  */
1432 #define BBOCB(op, bo, cb, aa, lk) \
1433   (BBO ((op), (bo), (aa), (lk)) | ((((unsigned long)(cb)) & 0x3) << 16))
1434 #define BBOCB_MASK BBOCB (0x3f, 0x1f, 0x3, 1, 1)
1435
1436 /* A BBOCB_MASK with the y bit of the BO field removed.  */
1437 #define BBOYCB_MASK (BBOCB_MASK &~ Y_MASK)
1438 #define BBOATCB_MASK (BBOCB_MASK &~ AT1_MASK)
1439 #define BBOAT2CB_MASK (BBOCB_MASK &~ AT2_MASK)
1440
1441 /* A BBOYCB_MASK in which the BI field is fixed.  */
1442 #define BBOYBI_MASK (BBOYCB_MASK | BI_MASK)
1443 #define BBOATBI_MASK (BBOAT2CB_MASK | BI_MASK)
1444
1445 /* An Context form instruction.  */
1446 #define CTX(op, xop)   (OP (op) | (((unsigned long)(xop)) & 0x7))
1447 #define CTX_MASK       CTX(0x3f, 0x7)
1448
1449 /* An User Context form instruction.  */
1450 #define UCTX(op, xop)  (OP (op) | (((unsigned long)(xop)) & 0x1f))
1451 #define UCTX_MASK      UCTX(0x3f, 0x1f)
1452
1453 /* The main opcode mask with the RA field clear.  */
1454 #define DRA_MASK (OP_MASK | RA_MASK)
1455
1456 /* A DS form instruction.  */
1457 #define DSO(op, xop) (OP (op) | ((xop) & 0x3))
1458 #define DS_MASK DSO (0x3f, 3)
1459
1460 /* A DE form instruction.  */
1461 #define DEO(op, xop) (OP (op) | ((xop) & 0xf))
1462 #define DE_MASK DEO (0x3e, 0xf)
1463
1464 /* An EVSEL form instruction.  */
1465 #define EVSEL(op, xop) (OP (op) | (((unsigned long)(xop)) & 0xff) << 3)
1466 #define EVSEL_MASK EVSEL(0x3f, 0xff)
1467
1468 /* An M form instruction.  */
1469 #define M(op, rc) (OP (op) | ((rc) & 1))
1470 #define M_MASK M (0x3f, 1)
1471
1472 /* An M form instruction with the ME field specified.  */
1473 #define MME(op, me, rc) (M ((op), (rc)) | ((((unsigned long)(me)) & 0x1f) << 1))
1474
1475 /* An M_MASK with the MB and ME fields fixed.  */
1476 #define MMBME_MASK (M_MASK | MB_MASK | ME_MASK)
1477
1478 /* An M_MASK with the SH and ME fields fixed.  */
1479 #define MSHME_MASK (M_MASK | SH_MASK | ME_MASK)
1480
1481 /* An MD form instruction.  */
1482 #define MD(op, xop, rc) (OP (op) | ((((unsigned long)(xop)) & 0x7) << 2) | ((rc) & 1))
1483 #define MD_MASK MD (0x3f, 0x7, 1)
1484
1485 /* An MD_MASK with the MB field fixed.  */
1486 #define MDMB_MASK (MD_MASK | MB6_MASK)
1487
1488 /* An MD_MASK with the SH field fixed.  */
1489 #define MDSH_MASK (MD_MASK | SH6_MASK)
1490
1491 /* An MDS form instruction.  */
1492 #define MDS(op, xop, rc) (OP (op) | ((((unsigned long)(xop)) & 0xf) << 1) | ((rc) & 1))
1493 #define MDS_MASK MDS (0x3f, 0xf, 1)
1494
1495 /* An MDS_MASK with the MB field fixed.  */
1496 #define MDSMB_MASK (MDS_MASK | MB6_MASK)
1497
1498 /* An SC form instruction.  */
1499 #define SC(op, sa, lk) (OP (op) | ((((unsigned long)(sa)) & 1) << 1) | ((lk) & 1))
1500 #define SC_MASK (OP_MASK | (((unsigned long)0x3ff) << 16) | (((unsigned long)1) << 1) | 1)
1501
1502 /* An VX form instruction. */
1503 #define VX(op, xop) (OP (op) | (((unsigned long)(xop)) & 0x7ff))
1504
1505 /* The mask for an VX form instruction. */
1506 #define VX_MASK VX(0x3f, 0x7ff)
1507
1508 /* An VA form instruction. */
1509 #define VXA(op, xop) (OP (op) | (((unsigned long)(xop)) & 0x03f))
1510
1511 /* The mask for an VA form instruction. */
1512 #define VXA_MASK VXA(0x3f, 0x3f)
1513
1514 /* An VXR form instruction. */
1515 #define VXR(op, xop, rc) (OP (op) | (((rc) & 1) << 10) | (((unsigned long)(xop)) & 0x3ff))
1516
1517 /* The mask for a VXR form instruction. */
1518 #define VXR_MASK VXR(0x3f, 0x3ff, 1)
1519
1520 /* An X form instruction.  */
1521 #define X(op, xop) (OP (op) | ((((unsigned long)(xop)) & 0x3ff) << 1))
1522
1523 /* An X form instruction with the RC bit specified.  */
1524 #define XRC(op, xop, rc) (X ((op), (xop)) | ((rc) & 1))
1525
1526 /* The mask for an X form instruction.  */
1527 #define X_MASK XRC (0x3f, 0x3ff, 1)
1528
1529 /* An X_MASK with the RA field fixed.  */
1530 #define XRA_MASK (X_MASK | RA_MASK)
1531
1532 /* An X_MASK with the RB field fixed.  */
1533 #define XRB_MASK (X_MASK | RB_MASK)
1534
1535 /* An X_MASK with the RT field fixed.  */
1536 #define XRT_MASK (X_MASK | RT_MASK)
1537
1538 /* An X_MASK with the RA and RB fields fixed.  */
1539 #define XRARB_MASK (X_MASK | RA_MASK | RB_MASK)
1540
1541 /* An XRARB_MASK, but with the L bit clear. */
1542 #define XRLARB_MASK (XRARB_MASK & ~((unsigned long) 1 << 16))
1543
1544 /* An X_MASK with the RT and RA fields fixed.  */
1545 #define XRTRA_MASK (X_MASK | RT_MASK | RA_MASK)
1546
1547 /* An XRTRA_MASK, but with L bit clear.  */
1548 #define XRTLRA_MASK (XRTRA_MASK & ~((unsigned long) 1 << 21))
1549
1550 /* An X form comparison instruction.  */
1551 #define XCMPL(op, xop, l) (X ((op), (xop)) | ((((unsigned long)(l)) & 1) << 21))
1552
1553 /* The mask for an X form comparison instruction.  */
1554 #define XCMP_MASK (X_MASK | (((unsigned long)1) << 22))
1555
1556 /* The mask for an X form comparison instruction with the L field
1557    fixed.  */
1558 #define XCMPL_MASK (XCMP_MASK | (((unsigned long)1) << 21))
1559
1560 /* An X form trap instruction with the TO field specified.  */
1561 #define XTO(op, xop, to) (X ((op), (xop)) | ((((unsigned long)(to)) & 0x1f) << 21))
1562 #define XTO_MASK (X_MASK | TO_MASK)
1563
1564 /* An X form tlb instruction with the SH field specified.  */
1565 #define XTLB(op, xop, sh) (X ((op), (xop)) | ((((unsigned long)(sh)) & 0x1f) << 11))
1566 #define XTLB_MASK (X_MASK | SH_MASK)
1567
1568 /* An X form sync instruction.  */
1569 #define XSYNC(op, xop, l) (X ((op), (xop)) | ((((unsigned long)(l)) & 3) << 21))
1570
1571 /* An X form sync instruction with everything filled in except the LS field.  */
1572 #define XSYNC_MASK (0xff9fffff)
1573
1574 /* An X form AltiVec dss instruction.  */
1575 #define XDSS(op, xop, a) (X ((op), (xop)) | ((((unsigned long)(a)) & 1) << 25))
1576 #define XDSS_MASK XDSS(0x3f, 0x3ff, 1)
1577
1578 /* An XFL form instruction.  */
1579 #define XFL(op, xop, rc) (OP (op) | ((((unsigned long)(xop)) & 0x3ff) << 1) | (((unsigned long)(rc)) & 1))
1580 #define XFL_MASK (XFL (0x3f, 0x3ff, 1) | (((unsigned long)1) << 25) | (((unsigned long)1) << 16))
1581
1582 /* An X form isel instruction.  */
1583 #define XISEL(op, xop)  (OP (op) | ((((unsigned long)(xop)) & 0x1f) << 1))
1584 #define XISEL_MASK      XISEL(0x3f, 0x1f)
1585
1586 /* An XL form instruction with the LK field set to 0.  */
1587 #define XL(op, xop) (OP (op) | ((((unsigned long)(xop)) & 0x3ff) << 1))
1588
1589 /* An XL form instruction which uses the LK field.  */
1590 #define XLLK(op, xop, lk) (XL ((op), (xop)) | ((lk) & 1))
1591
1592 /* The mask for an XL form instruction.  */
1593 #define XL_MASK XLLK (0x3f, 0x3ff, 1)
1594
1595 /* An XL form instruction which explicitly sets the BO field.  */
1596 #define XLO(op, bo, xop, lk) \
1597   (XLLK ((op), (xop), (lk)) | ((((unsigned long)(bo)) & 0x1f) << 21))
1598 #define XLO_MASK (XL_MASK | BO_MASK)
1599
1600 /* An XL form instruction which explicitly sets the y bit of the BO
1601    field.  */
1602 #define XLYLK(op, xop, y, lk) (XLLK ((op), (xop), (lk)) | ((((unsigned long)(y)) & 1) << 21))
1603 #define XLYLK_MASK (XL_MASK | Y_MASK)
1604
1605 /* An XL form instruction which sets the BO field and the condition
1606    bits of the BI field.  */
1607 #define XLOCB(op, bo, cb, xop, lk) \
1608   (XLO ((op), (bo), (xop), (lk)) | ((((unsigned long)(cb)) & 3) << 16))
1609 #define XLOCB_MASK XLOCB (0x3f, 0x1f, 0x3, 0x3ff, 1)
1610
1611 /* An XL_MASK or XLYLK_MASK or XLOCB_MASK with the BB field fixed.  */
1612 #define XLBB_MASK (XL_MASK | BB_MASK)
1613 #define XLYBB_MASK (XLYLK_MASK | BB_MASK)
1614 #define XLBOCBBB_MASK (XLOCB_MASK | BB_MASK)
1615
1616 /* An XL_MASK with the BO and BB fields fixed.  */
1617 #define XLBOBB_MASK (XL_MASK | BO_MASK | BB_MASK)
1618
1619 /* An XL_MASK with the BO, BI and BB fields fixed.  */
1620 #define XLBOBIBB_MASK (XL_MASK | BO_MASK | BI_MASK | BB_MASK)
1621
1622 /* An XO form instruction.  */
1623 #define XO(op, xop, oe, rc) \
1624   (OP (op) | ((((unsigned long)(xop)) & 0x1ff) << 1) | ((((unsigned long)(oe)) & 1) << 10) | (((unsigned long)(rc)) & 1))
1625 #define XO_MASK XO (0x3f, 0x1ff, 1, 1)
1626
1627 /* An XO_MASK with the RB field fixed.  */
1628 #define XORB_MASK (XO_MASK | RB_MASK)
1629
1630 /* An XS form instruction.  */
1631 #define XS(op, xop, rc) (OP (op) | ((((unsigned long)(xop)) & 0x1ff) << 2) | (((unsigned long)(rc)) & 1))
1632 #define XS_MASK XS (0x3f, 0x1ff, 1)
1633
1634 /* A mask for the FXM version of an XFX form instruction.  */
1635 #define XFXFXM_MASK (X_MASK | (((unsigned long)1) << 20) | (((unsigned long)1) << 11))
1636
1637 /* An XFX form instruction with the FXM field filled in.  */
1638 #define XFXM(op, xop, fxm) \
1639   (X ((op), (xop)) | ((((unsigned long)(fxm)) & 0xff) << 12))
1640
1641 /* An XFX form instruction with the SPR field filled in.  */
1642 #define XSPR(op, xop, spr) \
1643   (X ((op), (xop)) | ((((unsigned long)(spr)) & 0x1f) << 16) | ((((unsigned long)(spr)) & 0x3e0) << 6))
1644 #define XSPR_MASK (X_MASK | SPR_MASK)
1645
1646 /* An XFX form instruction with the SPR field filled in except for the
1647    SPRBAT field.  */
1648 #define XSPRBAT_MASK (XSPR_MASK &~ SPRBAT_MASK)
1649
1650 /* An XFX form instruction with the SPR field filled in except for the
1651    SPRG field.  */
1652 #define XSPRG_MASK (XSPR_MASK &~ SPRG_MASK)
1653
1654 /* An X form instruction with everything filled in except the E field.  */
1655 #define XE_MASK (0xffff7fff)
1656
1657 /* An X form user context instruction.  */
1658 #define XUC(op, xop)  (OP (op) | (((unsigned long)(xop)) & 0x1f))
1659 #define XUC_MASK      XUC(0x3f, 0x1f)
1660
1661 /* The BO encodings used in extended conditional branch mnemonics.  */
1662 #define BODNZF  (0x0)
1663 #define BODNZFP (0x1)
1664 #define BODZF   (0x2)
1665 #define BODZFP  (0x3)
1666 #define BODNZT  (0x8)
1667 #define BODNZTP (0x9)
1668 #define BODZT   (0xa)
1669 #define BODZTP  (0xb)
1670
1671 #define BOF     (0x4)
1672 #define BOFP    (0x5)
1673 #define BOFM4   (0x6)
1674 #define BOFP4   (0x7)
1675 #define BOT     (0xc)
1676 #define BOTP    (0xd)
1677 #define BOTM4   (0xe)
1678 #define BOTP4   (0xf)
1679
1680 #define BODNZ   (0x10)
1681 #define BODNZP  (0x11)
1682 #define BODZ    (0x12)
1683 #define BODZP   (0x13)
1684 #define BODNZM4 (0x18)
1685 #define BODNZP4 (0x19)
1686 #define BODZM4  (0x1a)
1687 #define BODZP4  (0x1b)
1688
1689 #define BOU     (0x14)
1690
1691 /* The BI condition bit encodings used in extended conditional branch
1692    mnemonics.  */
1693 #define CBLT    (0)
1694 #define CBGT    (1)
1695 #define CBEQ    (2)
1696 #define CBSO    (3)
1697
1698 /* The TO encodings used in extended trap mnemonics.  */
1699 #define TOLGT   (0x1)
1700 #define TOLLT   (0x2)
1701 #define TOEQ    (0x4)
1702 #define TOLGE   (0x5)
1703 #define TOLNL   (0x5)
1704 #define TOLLE   (0x6)
1705 #define TOLNG   (0x6)
1706 #define TOGT    (0x8)
1707 #define TOGE    (0xc)
1708 #define TONL    (0xc)
1709 #define TOLT    (0x10)
1710 #define TOLE    (0x14)
1711 #define TONG    (0x14)
1712 #define TONE    (0x18)
1713 #define TOU     (0x1f)
1714 \f
1715 /* Smaller names for the flags so each entry in the opcodes table will
1716    fit on a single line.  */
1717 #undef  PPC
1718 #define PPC     PPC_OPCODE_PPC | PPC_OPCODE_ANY
1719 #define PPCCOM  PPC_OPCODE_PPC | PPC_OPCODE_COMMON | PPC_OPCODE_ANY
1720 #define NOPOWER4 PPC_OPCODE_NOPOWER4 | PPCCOM
1721 #define POWER4  PPC_OPCODE_POWER4 | PPCCOM
1722 #define PPC32   PPC_OPCODE_32 | PPC_OPCODE_PPC | PPC_OPCODE_ANY
1723 #define PPC64   PPC_OPCODE_64 | PPC_OPCODE_PPC | PPC_OPCODE_ANY
1724 #define PPCONLY PPC_OPCODE_PPC
1725 #define PPC403  PPC_OPCODE_403
1726 #define PPC405  PPC403
1727 #define PPC750  PPC
1728 #define PPC860  PPC
1729 #define PPCVEC  PPC_OPCODE_ALTIVEC | PPC_OPCODE_ANY | PPC_OPCODE_PPC
1730 #define POWER   PPC_OPCODE_POWER | PPC_OPCODE_ANY
1731 #define POWER2  PPC_OPCODE_POWER | PPC_OPCODE_POWER2 | PPC_OPCODE_ANY
1732 #define PPCPWR2 PPC_OPCODE_PPC | PPC_OPCODE_POWER | PPC_OPCODE_POWER2 | PPC_OPCODE_ANY
1733 #define POWER32 PPC_OPCODE_POWER | PPC_OPCODE_ANY | PPC_OPCODE_32
1734 #define COM     PPC_OPCODE_POWER | PPC_OPCODE_PPC | PPC_OPCODE_COMMON | PPC_OPCODE_ANY
1735 #define COM32   PPC_OPCODE_POWER | PPC_OPCODE_PPC | PPC_OPCODE_COMMON | PPC_OPCODE_ANY | PPC_OPCODE_32
1736 #define M601    PPC_OPCODE_POWER | PPC_OPCODE_601 | PPC_OPCODE_ANY
1737 #define PWRCOM  PPC_OPCODE_POWER | PPC_OPCODE_601 | PPC_OPCODE_COMMON | PPC_OPCODE_ANY
1738 #define MFDEC1  PPC_OPCODE_POWER
1739 #define MFDEC2  PPC_OPCODE_PPC | PPC_OPCODE_601 | PPC_OPCODE_BOOKE
1740 #define BOOKE   PPC_OPCODE_BOOKE
1741 #define BOOKE64 PPC_OPCODE_BOOKE64
1742 #define CLASSIC PPC_OPCODE_CLASSIC
1743 #define PPCSPE  PPC_OPCODE_SPE
1744 #define PPCISEL PPC_OPCODE_ISEL
1745 #define PPCEFS  PPC_OPCODE_EFS
1746 #define PPCBRLK PPC_OPCODE_BRLOCK
1747 #define PPCPMR  PPC_OPCODE_PMR
1748 #define PPCCHLK PPC_OPCODE_CACHELCK
1749 #define PPCCHLK64       PPC_OPCODE_CACHELCK | PPC_OPCODE_BOOKE64
1750 #define PPCRFMCI        PPC_OPCODE_RFMCI
1751 \f
1752 /* The opcode table.
1753
1754    The format of the opcode table is:
1755
1756    NAME      OPCODE     MASK            FLAGS           { OPERANDS }
1757
1758    NAME is the name of the instruction.
1759    OPCODE is the instruction opcode.
1760    MASK is the opcode mask; this is used to tell the disassembler
1761      which bits in the actual opcode must match OPCODE.
1762    FLAGS are flags indicated what processors support the instruction.
1763    OPERANDS is the list of operands.
1764
1765    The disassembler reads the table in order and prints the first
1766    instruction which matches, so this table is sorted to put more
1767    specific instructions before more general instructions.  It is also
1768    sorted by major opcode.  */
1769
1770 const struct powerpc_opcode powerpc_opcodes[] = {
1771 { "tdlgti",  OPTO(2,TOLGT), OPTO_MASK,  PPC64,          { RA, SI } },
1772 { "tdllti",  OPTO(2,TOLLT), OPTO_MASK,  PPC64,          { RA, SI } },
1773 { "tdeqi",   OPTO(2,TOEQ), OPTO_MASK,   PPC64,          { RA, SI } },
1774 { "tdlgei",  OPTO(2,TOLGE), OPTO_MASK,  PPC64,          { RA, SI } },
1775 { "tdlnli",  OPTO(2,TOLNL), OPTO_MASK,  PPC64,          { RA, SI } },
1776 { "tdllei",  OPTO(2,TOLLE), OPTO_MASK,  PPC64,          { RA, SI } },
1777 { "tdlngi",  OPTO(2,TOLNG), OPTO_MASK,  PPC64,          { RA, SI } },
1778 { "tdgti",   OPTO(2,TOGT), OPTO_MASK,   PPC64,          { RA, SI } },
1779 { "tdgei",   OPTO(2,TOGE), OPTO_MASK,   PPC64,          { RA, SI } },
1780 { "tdnli",   OPTO(2,TONL), OPTO_MASK,   PPC64,          { RA, SI } },
1781 { "tdlti",   OPTO(2,TOLT), OPTO_MASK,   PPC64,          { RA, SI } },
1782 { "tdlei",   OPTO(2,TOLE), OPTO_MASK,   PPC64,          { RA, SI } },
1783 { "tdngi",   OPTO(2,TONG), OPTO_MASK,   PPC64,          { RA, SI } },
1784 { "tdnei",   OPTO(2,TONE), OPTO_MASK,   PPC64,          { RA, SI } },
1785 { "tdi",     OP(2),     OP_MASK,        PPC64,          { TO, RA, SI } },
1786
1787 { "twlgti",  OPTO(3,TOLGT), OPTO_MASK,  PPCCOM,         { RA, SI } },
1788 { "tlgti",   OPTO(3,TOLGT), OPTO_MASK,  PWRCOM,         { RA, SI } },
1789 { "twllti",  OPTO(3,TOLLT), OPTO_MASK,  PPCCOM,         { RA, SI } },
1790 { "tllti",   OPTO(3,TOLLT), OPTO_MASK,  PWRCOM,         { RA, SI } },
1791 { "tweqi",   OPTO(3,TOEQ), OPTO_MASK,   PPCCOM,         { RA, SI } },
1792 { "teqi",    OPTO(3,TOEQ), OPTO_MASK,   PWRCOM,         { RA, SI } },
1793 { "twlgei",  OPTO(3,TOLGE), OPTO_MASK,  PPCCOM,         { RA, SI } },
1794 { "tlgei",   OPTO(3,TOLGE), OPTO_MASK,  PWRCOM,         { RA, SI } },
1795 { "twlnli",  OPTO(3,TOLNL), OPTO_MASK,  PPCCOM,         { RA, SI } },
1796 { "tlnli",   OPTO(3,TOLNL), OPTO_MASK,  PWRCOM,         { RA, SI } },
1797 { "twllei",  OPTO(3,TOLLE), OPTO_MASK,  PPCCOM,         { RA, SI } },
1798 { "tllei",   OPTO(3,TOLLE), OPTO_MASK,  PWRCOM,         { RA, SI } },
1799 { "twlngi",  OPTO(3,TOLNG), OPTO_MASK,  PPCCOM,         { RA, SI } },
1800 { "tlngi",   OPTO(3,TOLNG), OPTO_MASK,  PWRCOM,         { RA, SI } },
1801 { "twgti",   OPTO(3,TOGT), OPTO_MASK,   PPCCOM,         { RA, SI } },
1802 { "tgti",    OPTO(3,TOGT), OPTO_MASK,   PWRCOM,         { RA, SI } },
1803 { "twgei",   OPTO(3,TOGE), OPTO_MASK,   PPCCOM,         { RA, SI } },
1804 { "tgei",    OPTO(3,TOGE), OPTO_MASK,   PWRCOM,         { RA, SI } },
1805 { "twnli",   OPTO(3,TONL), OPTO_MASK,   PPCCOM,         { RA, SI } },
1806 { "tnli",    OPTO(3,TONL), OPTO_MASK,   PWRCOM,         { RA, SI } },
1807 { "twlti",   OPTO(3,TOLT), OPTO_MASK,   PPCCOM,         { RA, SI } },
1808 { "tlti",    OPTO(3,TOLT), OPTO_MASK,   PWRCOM,         { RA, SI } },
1809 { "twlei",   OPTO(3,TOLE), OPTO_MASK,   PPCCOM,         { RA, SI } },
1810 { "tlei",    OPTO(3,TOLE), OPTO_MASK,   PWRCOM,         { RA, SI } },
1811 { "twngi",   OPTO(3,TONG), OPTO_MASK,   PPCCOM,         { RA, SI } },
1812 { "tngi",    OPTO(3,TONG), OPTO_MASK,   PWRCOM,         { RA, SI } },
1813 { "twnei",   OPTO(3,TONE), OPTO_MASK,   PPCCOM,         { RA, SI } },
1814 { "tnei",    OPTO(3,TONE), OPTO_MASK,   PWRCOM,         { RA, SI } },
1815 { "twi",     OP(3),     OP_MASK,        PPCCOM,         { TO, RA, SI } },
1816 { "ti",      OP(3),     OP_MASK,        PWRCOM,         { TO, RA, SI } },
1817
1818 { "macchw",     XO(4,172,0,0), XO_MASK, PPC405,         { RT, RA, RB } },
1819 { "macchw.",    XO(4,172,0,1), XO_MASK, PPC405,         { RT, RA, RB } },
1820 { "macchwo",    XO(4,172,1,0), XO_MASK, PPC405,         { RT, RA, RB } },
1821 { "macchwo.",   XO(4,172,1,1), XO_MASK, PPC405,         { RT, RA, RB } },
1822 { "macchws",    XO(4,236,0,0), XO_MASK, PPC405,         { RT, RA, RB } },
1823 { "macchws.",   XO(4,236,0,1), XO_MASK, PPC405,         { RT, RA, RB } },
1824 { "macchwso",   XO(4,236,1,0), XO_MASK, PPC405,         { RT, RA, RB } },
1825 { "macchwso.",  XO(4,236,1,1), XO_MASK, PPC405,         { RT, RA, RB } },
1826 { "macchwsu",   XO(4,204,0,0), XO_MASK, PPC405,         { RT, RA, RB } },
1827 { "macchwsu.",  XO(4,204,0,1), XO_MASK, PPC405,         { RT, RA, RB } },
1828 { "macchwsuo",  XO(4,204,1,0), XO_MASK, PPC405,         { RT, RA, RB } },
1829 { "macchwsuo.", XO(4,204,1,1), XO_MASK, PPC405,         { RT, RA, RB } },
1830 { "macchwu",    XO(4,140,0,0), XO_MASK, PPC405,         { RT, RA, RB } },
1831 { "macchwu.",   XO(4,140,0,1), XO_MASK, PPC405,         { RT, RA, RB } },
1832 { "macchwuo",   XO(4,140,1,0), XO_MASK, PPC405,         { RT, RA, RB } },
1833 { "macchwuo.",  XO(4,140,1,1), XO_MASK, PPC405,         { RT, RA, RB } },
1834 { "machhw",     XO(4,44,0,0),  XO_MASK, PPC405,         { RT, RA, RB } },
1835 { "machhw.",    XO(4,44,0,1),  XO_MASK, PPC405,         { RT, RA, RB } },
1836 { "machhwo",    XO(4,44,1,0),  XO_MASK, PPC405,         { RT, RA, RB } },
1837 { "machhwo.",   XO(4,44,1,1),  XO_MASK, PPC405,         { RT, RA, RB } },
1838 { "machhws",    XO(4,108,0,0), XO_MASK, PPC405,         { RT, RA, RB } },
1839 { "machhws.",   XO(4,108,0,1), XO_MASK, PPC405,         { RT, RA, RB } },
1840 { "machhwso",   XO(4,108,1,0), XO_MASK, PPC405,         { RT, RA, RB } },
1841 { "machhwso.",  XO(4,108,1,1), XO_MASK, PPC405,         { RT, RA, RB } },
1842 { "machhwsu",   XO(4,76,0,0),  XO_MASK, PPC405,         { RT, RA, RB } },
1843 { "machhwsu.",  XO(4,76,0,1),  XO_MASK, PPC405,         { RT, RA, RB } },
1844 { "machhwsuo",  XO(4,76,1,0),  XO_MASK, PPC405,         { RT, RA, RB } },
1845 { "machhwsuo.", XO(4,76,1,1),  XO_MASK, PPC405,         { RT, RA, RB } },
1846 { "machhwu",    XO(4,12,0,0),  XO_MASK, PPC405,         { RT, RA, RB } },
1847 { "machhwu.",   XO(4,12,0,1),  XO_MASK, PPC405,         { RT, RA, RB } },
1848 { "machhwuo",   XO(4,12,1,0),  XO_MASK, PPC405,         { RT, RA, RB } },
1849 { "machhwuo.",  XO(4,12,1,1),  XO_MASK, PPC405,         { RT, RA, RB } },
1850 { "maclhw",     XO(4,428,0,0), XO_MASK, PPC405,         { RT, RA, RB } },
1851 { "maclhw.",    XO(4,428,0,1), XO_MASK, PPC405,         { RT, RA, RB } },
1852 { "maclhwo",    XO(4,428,1,0), XO_MASK, PPC405,         { RT, RA, RB } },
1853 { "maclhwo.",   XO(4,428,1,1), XO_MASK, PPC405,         { RT, RA, RB } },
1854 { "maclhws",    XO(4,492,0,0), XO_MASK, PPC405,         { RT, RA, RB } },
1855 { "maclhws.",   XO(4,492,0,1), XO_MASK, PPC405,         { RT, RA, RB } },
1856 { "maclhwso",   XO(4,492,1,0), XO_MASK, PPC405,         { RT, RA, RB } },
1857 { "maclhwso.",  XO(4,492,1,1), XO_MASK, PPC405,         { RT, RA, RB } },
1858 { "maclhwsu",   XO(4,460,0,0), XO_MASK, PPC405,         { RT, RA, RB } },
1859 { "maclhwsu.",  XO(4,460,0,1), XO_MASK, PPC405,         { RT, RA, RB } },
1860 { "maclhwsuo",  XO(4,460,1,0), XO_MASK, PPC405,         { RT, RA, RB } },
1861 { "maclhwsuo.", XO(4,460,1,1), XO_MASK, PPC405,         { RT, RA, RB } },
1862 { "maclhwu",    XO(4,396,0,0), XO_MASK, PPC405,         { RT, RA, RB } },
1863 { "maclhwu.",   XO(4,396,0,1), XO_MASK, PPC405,         { RT, RA, RB } },
1864 { "maclhwuo",   XO(4,396,1,0), XO_MASK, PPC405,         { RT, RA, RB } },
1865 { "maclhwuo.",  XO(4,396,1,1), XO_MASK, PPC405,         { RT, RA, RB } },
1866 { "mulchw",     XRC(4,168,0),  X_MASK,  PPC405,         { RT, RA, RB } },
1867 { "mulchw.",    XRC(4,168,1),  X_MASK,  PPC405,         { RT, RA, RB } },
1868 { "mulchwu",    XRC(4,136,0),  X_MASK,  PPC405,         { RT, RA, RB } },
1869 { "mulchwu.",   XRC(4,136,1),  X_MASK,  PPC405,         { RT, RA, RB } },
1870 { "mulhhw",     XRC(4,40,0),   X_MASK,  PPC405,         { RT, RA, RB } },
1871 { "mulhhw.",    XRC(4,40,1),   X_MASK,  PPC405,         { RT, RA, RB } },
1872 { "mulhhwu",    XRC(4,8,0),    X_MASK,  PPC405,         { RT, RA, RB } },
1873 { "mulhhwu.",   XRC(4,8,1),    X_MASK,  PPC405,         { RT, RA, RB } },
1874 { "mullhw",     XRC(4,424,0),  X_MASK,  PPC405,         { RT, RA, RB } },
1875 { "mullhw.",    XRC(4,424,1),  X_MASK,  PPC405,         { RT, RA, RB } },
1876 { "mullhwu",    XRC(4,392,0),  X_MASK,  PPC405,         { RT, RA, RB } },
1877 { "mullhwu.",   XRC(4,392,1),  X_MASK,  PPC405,         { RT, RA, RB } },
1878 { "nmacchw",    XO(4,174,0,0), XO_MASK, PPC405,         { RT, RA, RB } },
1879 { "nmacchw.",   XO(4,174,0,1), XO_MASK, PPC405,         { RT, RA, RB } },
1880 { "nmacchwo",   XO(4,174,1,0), XO_MASK, PPC405,         { RT, RA, RB } },
1881 { "nmacchwo.",  XO(4,174,1,1), XO_MASK, PPC405,         { RT, RA, RB } },
1882 { "nmacchws",   XO(4,238,0,0), XO_MASK, PPC405,         { RT, RA, RB } },
1883 { "nmacchws.",  XO(4,238,0,1), XO_MASK, PPC405,         { RT, RA, RB } },
1884 { "nmacchwso",  XO(4,238,1,0), XO_MASK, PPC405,         { RT, RA, RB } },
1885 { "nmacchwso.", XO(4,238,1,1), XO_MASK, PPC405,         { RT, RA, RB } },
1886 { "nmachhw",    XO(4,46,0,0),  XO_MASK, PPC405,         { RT, RA, RB } },
1887 { "nmachhw.",   XO(4,46,0,1),  XO_MASK, PPC405,         { RT, RA, RB } },
1888 { "nmachhwo",   XO(4,46,1,0),  XO_MASK, PPC405,         { RT, RA, RB } },
1889 { "nmachhwo.",  XO(4,46,1,1),  XO_MASK, PPC405,         { RT, RA, RB } },
1890 { "nmachhws",   XO(4,110,0,0), XO_MASK, PPC405,         { RT, RA, RB } },
1891 { "nmachhws.",  XO(4,110,0,1), XO_MASK, PPC405,         { RT, RA, RB } },
1892 { "nmachhwso",  XO(4,110,1,0), XO_MASK, PPC405,         { RT, RA, RB } },
1893 { "nmachhwso.", XO(4,110,1,1), XO_MASK, PPC405,         { RT, RA, RB } },
1894 { "nmaclhw",    XO(4,430,0,0), XO_MASK, PPC405,         { RT, RA, RB } },
1895 { "nmaclhw.",   XO(4,430,0,1), XO_MASK, PPC405,         { RT, RA, RB } },
1896 { "nmaclhwo",   XO(4,430,1,0), XO_MASK, PPC405,         { RT, RA, RB } },
1897 { "nmaclhwo.",  XO(4,430,1,1), XO_MASK, PPC405,         { RT, RA, RB } },
1898 { "nmaclhws",   XO(4,494,0,0), XO_MASK, PPC405,         { RT, RA, RB } },
1899 { "nmaclhws.",  XO(4,494,0,1), XO_MASK, PPC405,         { RT, RA, RB } },
1900 { "nmaclhwso",  XO(4,494,1,0), XO_MASK, PPC405,         { RT, RA, RB } },
1901 { "nmaclhwso.", XO(4,494,1,1), XO_MASK, PPC405,         { RT, RA, RB } },
1902 { "mfvscr",  VX(4, 1540), VX_MASK,      PPCVEC,         { VD } },
1903 { "mtvscr",  VX(4, 1604), VX_MASK,      PPCVEC,         { VB } },
1904 { "vaddcuw", VX(4,  384), VX_MASK,      PPCVEC,         { VD, VA, VB } },
1905 { "vaddfp",  VX(4,   10), VX_MASK,      PPCVEC,         { VD, VA, VB } },
1906 { "vaddsbs", VX(4,  768), VX_MASK,      PPCVEC,         { VD, VA, VB } },
1907 { "vaddshs", VX(4,  832), VX_MASK,      PPCVEC,         { VD, VA, VB } },
1908 { "vaddsws", VX(4,  896), VX_MASK,      PPCVEC,         { VD, VA, VB } },
1909 { "vaddubm", VX(4,    0), VX_MASK,      PPCVEC,         { VD, VA, VB } },
1910 { "vaddubs", VX(4,  512), VX_MASK,      PPCVEC,         { VD, VA, VB } },
1911 { "vadduhm", VX(4,   64), VX_MASK,      PPCVEC,         { VD, VA, VB } },
1912 { "vadduhs", VX(4,  576), VX_MASK,      PPCVEC,         { VD, VA, VB } },
1913 { "vadduwm", VX(4,  128), VX_MASK,      PPCVEC,         { VD, VA, VB } },
1914 { "vadduws", VX(4,  640), VX_MASK,      PPCVEC,         { VD, VA, VB } },
1915 { "vand",    VX(4, 1028), VX_MASK,      PPCVEC,         { VD, VA, VB } },
1916 { "vandc",   VX(4, 1092), VX_MASK,      PPCVEC,         { VD, VA, VB } },
1917 { "vavgsb",  VX(4, 1282), VX_MASK,      PPCVEC,         { VD, VA, VB } },
1918 { "vavgsh",  VX(4, 1346), VX_MASK,      PPCVEC,         { VD, VA, VB } },
1919 { "vavgsw",  VX(4, 1410), VX_MASK,      PPCVEC,         { VD, VA, VB } },
1920 { "vavgub",  VX(4, 1026), VX_MASK,      PPCVEC,         { VD, VA, VB } },
1921 { "vavguh",  VX(4, 1090), VX_MASK,      PPCVEC,         { VD, VA, VB } },
1922 { "vavguw",  VX(4, 1154), VX_MASK,      PPCVEC,         { VD, VA, VB } },
1923 { "vcfsx",   VX(4,  842), VX_MASK,      PPCVEC,         { VD, VB, UIMM } },
1924 { "vcfux",   VX(4,  778), VX_MASK,      PPCVEC,         { VD, VB, UIMM } },
1925 { "vcmpbfp",   VXR(4, 966, 0), VXR_MASK, PPCVEC,        { VD, VA, VB } },
1926 { "vcmpbfp.",  VXR(4, 966, 1), VXR_MASK, PPCVEC,        { VD, VA, VB } },
1927 { "vcmpeqfp",  VXR(4, 198, 0), VXR_MASK, PPCVEC,        { VD, VA, VB } },
1928 { "vcmpeqfp.", VXR(4, 198, 1), VXR_MASK, PPCVEC,        { VD, VA, VB } },
1929 { "vcmpequb",  VXR(4,   6, 0), VXR_MASK, PPCVEC,        { VD, VA, VB } },
1930 { "vcmpequb.", VXR(4,   6, 1), VXR_MASK, PPCVEC,        { VD, VA, VB } },
1931 { "vcmpequh",  VXR(4,  70, 0), VXR_MASK, PPCVEC,        { VD, VA, VB } },
1932 { "vcmpequh.", VXR(4,  70, 1), VXR_MASK, PPCVEC,        { VD, VA, VB } },
1933 { "vcmpequw",  VXR(4, 134, 0), VXR_MASK, PPCVEC,        { VD, VA, VB } },
1934 { "vcmpequw.", VXR(4, 134, 1), VXR_MASK, PPCVEC,        { VD, VA, VB } },
1935 { "vcmpgefp",  VXR(4, 454, 0), VXR_MASK, PPCVEC,        { VD, VA, VB } },
1936 { "vcmpgefp.", VXR(4, 454, 1), VXR_MASK, PPCVEC,        { VD, VA, VB } },
1937 { "vcmpgtfp",  VXR(4, 710, 0), VXR_MASK, PPCVEC,        { VD, VA, VB } },
1938 { "vcmpgtfp.", VXR(4, 710, 1), VXR_MASK, PPCVEC,        { VD, VA, VB } },
1939 { "vcmpgtsb",  VXR(4, 774, 0), VXR_MASK, PPCVEC,        { VD, VA, VB } },
1940 { "vcmpgtsb.", VXR(4, 774, 1), VXR_MASK, PPCVEC,        { VD, VA, VB } },
1941 { "vcmpgtsh",  VXR(4, 838, 0), VXR_MASK, PPCVEC,        { VD, VA, VB } },
1942 { "vcmpgtsh.", VXR(4, 838, 1), VXR_MASK, PPCVEC,        { VD, VA, VB } },
1943 { "vcmpgtsw",  VXR(4, 902, 0), VXR_MASK, PPCVEC,        { VD, VA, VB } },
1944 { "vcmpgtsw.", VXR(4, 902, 1), VXR_MASK, PPCVEC,        { VD, VA, VB } },
1945 { "vcmpgtub",  VXR(4, 518, 0), VXR_MASK, PPCVEC,        { VD, VA, VB } },
1946 { "vcmpgtub.", VXR(4, 518, 1), VXR_MASK, PPCVEC,        { VD, VA, VB } },
1947 { "vcmpgtuh",  VXR(4, 582, 0), VXR_MASK, PPCVEC,        { VD, VA, VB } },
1948 { "vcmpgtuh.", VXR(4, 582, 1), VXR_MASK, PPCVEC,        { VD, VA, VB } },
1949 { "vcmpgtuw",  VXR(4, 646, 0), VXR_MASK, PPCVEC,        { VD, VA, VB } },
1950 { "vcmpgtuw.", VXR(4, 646, 1), VXR_MASK, PPCVEC,        { VD, VA, VB } },
1951 { "vctsxs",    VX(4,  970), VX_MASK,    PPCVEC,         { VD, VB, UIMM } },
1952 { "vctuxs",    VX(4,  906), VX_MASK,    PPCVEC,         { VD, VB, UIMM } },
1953 { "vexptefp",  VX(4,  394), VX_MASK,    PPCVEC,         { VD, VB } },
1954 { "vlogefp",   VX(4,  458), VX_MASK,    PPCVEC,         { VD, VB } },
1955 { "vmaddfp",   VXA(4,  46), VXA_MASK,   PPCVEC,         { VD, VA, VC, VB } },
1956 { "vmaxfp",    VX(4, 1034), VX_MASK,    PPCVEC,         { VD, VA, VB } },
1957 { "vmaxsb",    VX(4,  258), VX_MASK,    PPCVEC,         { VD, VA, VB } },
1958 { "vmaxsh",    VX(4,  322), VX_MASK,    PPCVEC,         { VD, VA, VB } },
1959 { "vmaxsw",    VX(4,  386), VX_MASK,    PPCVEC,         { VD, VA, VB } },
1960 { "vmaxub",    VX(4,    2), VX_MASK,    PPCVEC,         { VD, VA, VB } },
1961 { "vmaxuh",    VX(4,   66), VX_MASK,    PPCVEC,         { VD, VA, VB } },
1962 { "vmaxuw",    VX(4,  130), VX_MASK,    PPCVEC,         { VD, VA, VB } },
1963 { "vmhaddshs", VXA(4,  32), VXA_MASK,   PPCVEC,         { VD, VA, VB, VC } },
1964 { "vmhraddshs", VXA(4, 33), VXA_MASK,   PPCVEC,         { VD, VA, VB, VC } },
1965 { "vminfp",    VX(4, 1098), VX_MASK,    PPCVEC,         { VD, VA, VB } },
1966 { "vminsb",    VX(4,  770), VX_MASK,    PPCVEC,         { VD, VA, VB } },
1967 { "vminsh",    VX(4,  834), VX_MASK,    PPCVEC,         { VD, VA, VB } },
1968 { "vminsw",    VX(4,  898), VX_MASK,    PPCVEC,         { VD, VA, VB } },
1969 { "vminub",    VX(4,  514), VX_MASK,    PPCVEC,         { VD, VA, VB } },
1970 { "vminuh",    VX(4,  578), VX_MASK,    PPCVEC,         { VD, VA, VB } },
1971 { "vminuw",    VX(4,  642), VX_MASK,    PPCVEC,         { VD, VA, VB } },
1972 { "vmladduhm", VXA(4,  34), VXA_MASK,   PPCVEC,         { VD, VA, VB, VC } },
1973 { "vmrghb",    VX(4,   12), VX_MASK,    PPCVEC,         { VD, VA, VB } },
1974 { "vmrghh",    VX(4,   76), VX_MASK,    PPCVEC,         { VD, VA, VB } },
1975 { "vmrghw",    VX(4,  140), VX_MASK,    PPCVEC,         { VD, VA, VB } },
1976 { "vmrglb",    VX(4,  268), VX_MASK,    PPCVEC,         { VD, VA, VB } },
1977 { "vmrglh",    VX(4,  332), VX_MASK,    PPCVEC,         { VD, VA, VB } },
1978 { "vmrglw",    VX(4,  396), VX_MASK,    PPCVEC,         { VD, VA, VB } },
1979 { "vmsummbm",  VXA(4,  37), VXA_MASK,   PPCVEC,         { VD, VA, VB, VC } },
1980 { "vmsumshm",  VXA(4,  40), VXA_MASK,   PPCVEC,         { VD, VA, VB, VC } },
1981 { "vmsumshs",  VXA(4,  41), VXA_MASK,   PPCVEC,         { VD, VA, VB, VC } },
1982 { "vmsumubm",  VXA(4,  36), VXA_MASK,   PPCVEC,         { VD, VA, VB, VC } },
1983 { "vmsumuhm",  VXA(4,  38), VXA_MASK,   PPCVEC,         { VD, VA, VB, VC } },
1984 { "vmsumuhs",  VXA(4,  39), VXA_MASK,   PPCVEC,         { VD, VA, VB, VC } },
1985 { "vmulesb",   VX(4,  776), VX_MASK,    PPCVEC,         { VD, VA, VB } },
1986 { "vmulesh",   VX(4,  840), VX_MASK,    PPCVEC,         { VD, VA, VB } },
1987 { "vmuleub",   VX(4,  520), VX_MASK,    PPCVEC,         { VD, VA, VB } },
1988 { "vmuleuh",   VX(4,  584), VX_MASK,    PPCVEC,         { VD, VA, VB } },
1989 { "vmulosb",   VX(4,  264), VX_MASK,    PPCVEC,         { VD, VA, VB } },
1990 { "vmulosh",   VX(4,  328), VX_MASK,    PPCVEC,         { VD, VA, VB } },
1991 { "vmuloub",   VX(4,    8), VX_MASK,    PPCVEC,         { VD, VA, VB } },
1992 { "vmulouh",   VX(4,   72), VX_MASK,    PPCVEC,         { VD, VA, VB } },
1993 { "vnmsubfp",  VXA(4,  47), VXA_MASK,   PPCVEC,         { VD, VA, VC, VB } },
1994 { "vnor",      VX(4, 1284), VX_MASK,    PPCVEC,         { VD, VA, VB } },
1995 { "vor",       VX(4, 1156), VX_MASK,    PPCVEC,         { VD, VA, VB } },
1996 { "vperm",     VXA(4,  43), VXA_MASK,   PPCVEC,         { VD, VA, VB, VC } },
1997 { "vpkpx",     VX(4,  782), VX_MASK,    PPCVEC,         { VD, VA, VB } },
1998 { "vpkshss",   VX(4,  398), VX_MASK,    PPCVEC,         { VD, VA, VB } },
1999 { "vpkshus",   VX(4,  270), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2000 { "vpkswss",   VX(4,  462), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2001 { "vpkswus",   VX(4,  334), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2002 { "vpkuhum",   VX(4,   14), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2003 { "vpkuhus",   VX(4,  142), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2004 { "vpkuwum",   VX(4,   78), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2005 { "vpkuwus",   VX(4,  206), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2006 { "vrefp",     VX(4,  266), VX_MASK,    PPCVEC,         { VD, VB } },
2007 { "vrfim",     VX(4,  714), VX_MASK,    PPCVEC,         { VD, VB } },
2008 { "vrfin",     VX(4,  522), VX_MASK,    PPCVEC,         { VD, VB } },
2009 { "vrfip",     VX(4,  650), VX_MASK,    PPCVEC,         { VD, VB } },
2010 { "vrfiz",     VX(4,  586), VX_MASK,    PPCVEC,         { VD, VB } },
2011 { "vrlb",      VX(4,    4), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2012 { "vrlh",      VX(4,   68), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2013 { "vrlw",      VX(4,  132), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2014 { "vrsqrtefp", VX(4,  330), VX_MASK,    PPCVEC,         { VD, VB } },
2015 { "vsel",      VXA(4,  42), VXA_MASK,   PPCVEC,         { VD, VA, VB, VC } },
2016 { "vsl",       VX(4,  452), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2017 { "vslb",      VX(4,  260), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2018 { "vsldoi",    VXA(4,  44), VXA_MASK,   PPCVEC,         { VD, VA, VB, SHB } },
2019 { "vslh",      VX(4,  324), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2020 { "vslo",      VX(4, 1036), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2021 { "vslw",      VX(4,  388), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2022 { "vspltb",    VX(4,  524), VX_MASK,    PPCVEC,         { VD, VB, UIMM } },
2023 { "vsplth",    VX(4,  588), VX_MASK,    PPCVEC,         { VD, VB, UIMM } },
2024 { "vspltisb",  VX(4,  780), VX_MASK,    PPCVEC,         { VD, SIMM } },
2025 { "vspltish",  VX(4,  844), VX_MASK,    PPCVEC,         { VD, SIMM } },
2026 { "vspltisw",  VX(4,  908), VX_MASK,    PPCVEC,         { VD, SIMM } },
2027 { "vspltw",    VX(4,  652), VX_MASK,    PPCVEC,         { VD, VB, UIMM } },
2028 { "vsr",       VX(4,  708), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2029 { "vsrab",     VX(4,  772), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2030 { "vsrah",     VX(4,  836), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2031 { "vsraw",     VX(4,  900), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2032 { "vsrb",      VX(4,  516), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2033 { "vsrh",      VX(4,  580), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2034 { "vsro",      VX(4, 1100), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2035 { "vsrw",      VX(4,  644), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2036 { "vsubcuw",   VX(4, 1408), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2037 { "vsubfp",    VX(4,   74), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2038 { "vsubsbs",   VX(4, 1792), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2039 { "vsubshs",   VX(4, 1856), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2040 { "vsubsws",   VX(4, 1920), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2041 { "vsububm",   VX(4, 1024), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2042 { "vsububs",   VX(4, 1536), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2043 { "vsubuhm",   VX(4, 1088), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2044 { "vsubuhs",   VX(4, 1600), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2045 { "vsubuwm",   VX(4, 1152), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2046 { "vsubuws",   VX(4, 1664), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2047 { "vsumsws",   VX(4, 1928), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2048 { "vsum2sws",  VX(4, 1672), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2049 { "vsum4sbs",  VX(4, 1800), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2050 { "vsum4shs",  VX(4, 1608), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2051 { "vsum4ubs",  VX(4, 1544), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2052 { "vupkhpx",   VX(4,  846), VX_MASK,    PPCVEC,         { VD, VB } },
2053 { "vupkhsb",   VX(4,  526), VX_MASK,    PPCVEC,         { VD, VB } },
2054 { "vupkhsh",   VX(4,  590), VX_MASK,    PPCVEC,         { VD, VB } },
2055 { "vupklpx",   VX(4,  974), VX_MASK,    PPCVEC,         { VD, VB } },
2056 { "vupklsb",   VX(4,  654), VX_MASK,    PPCVEC,         { VD, VB } },
2057 { "vupklsh",   VX(4,  718), VX_MASK,    PPCVEC,         { VD, VB } },
2058 { "vxor",      VX(4, 1220), VX_MASK,    PPCVEC,         { VD, VA, VB } },
2059
2060 { "evaddw",    VX(4, 512), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2061 { "evaddiw",   VX(4, 514), VX_MASK,     PPCSPE,         { RS, RB, UIMM } },
2062 { "evsubfw",   VX(4, 516), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2063 { "evsubw",    VX(4, 516), VX_MASK,     PPCSPE,         { RS, RB, RA } },
2064 { "evsubifw",  VX(4, 518), VX_MASK,     PPCSPE,         { RS, UIMM, RB } },
2065 { "evsubiw",   VX(4, 518), VX_MASK,     PPCSPE,         { RS, RB, UIMM } },
2066 { "evabs",     VX(4, 520), VX_MASK,     PPCSPE,         { RS, RA } },
2067 { "evneg",     VX(4, 521), VX_MASK,     PPCSPE,         { RS, RA } },
2068 { "evextsb",   VX(4, 522), VX_MASK,     PPCSPE,         { RS, RA } },
2069 { "evextsh",   VX(4, 523), VX_MASK,     PPCSPE,         { RS, RA } },
2070 { "evrndw",    VX(4, 524), VX_MASK,     PPCSPE,         { RS, RA } },
2071 { "evcntlzw",  VX(4, 525), VX_MASK,     PPCSPE,         { RS, RA } },
2072 { "evcntlsw",  VX(4, 526), VX_MASK,     PPCSPE,         { RS, RA } },
2073
2074 { "brinc",     VX(4, 527), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2075
2076 { "evand",     VX(4, 529), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2077 { "evandc",    VX(4, 530), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2078 { "evmr",      VX(4, 535), VX_MASK,     PPCSPE,         { RS, RA, BBA } },
2079 { "evor",      VX(4, 535), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2080 { "evorc",     VX(4, 539), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2081 { "evxor",     VX(4, 534), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2082 { "eveqv",     VX(4, 537), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2083 { "evnand",    VX(4, 542), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2084 { "evnot",     VX(4, 536), VX_MASK,     PPCSPE,         { RS, RA, BBA } },
2085 { "evnor",     VX(4, 536), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2086
2087 { "evrlw",     VX(4, 552), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2088 { "evrlwi",    VX(4, 554), VX_MASK,     PPCSPE,         { RS, RA, EVUIMM } },
2089 { "evslw",     VX(4, 548), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2090 { "evslwi",    VX(4, 550), VX_MASK,     PPCSPE,         { RS, RA, EVUIMM } },
2091 { "evsrws",    VX(4, 545), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2092 { "evsrwu",    VX(4, 544), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2093 { "evsrwis",   VX(4, 547), VX_MASK,     PPCSPE,         { RS, RA, EVUIMM } },
2094 { "evsrwiu",   VX(4, 546), VX_MASK,     PPCSPE,         { RS, RA, EVUIMM } },
2095 { "evsplati",  VX(4, 553), VX_MASK,     PPCSPE,         { RS, SIMM } },
2096 { "evsplatfi", VX(4, 555), VX_MASK,     PPCSPE,         { RS, SIMM } },
2097 { "evmergehi", VX(4, 556), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2098 { "evmergelo", VX(4, 557), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2099 { "evmergehilo",VX(4,558), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2100 { "evmergelohi",VX(4,559), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2101
2102 { "evcmpgts",  VX(4, 561), VX_MASK,     PPCSPE,         { CRFD, RA, RB } },
2103 { "evcmpgtu",  VX(4, 560), VX_MASK,     PPCSPE,         { CRFD, RA, RB } },
2104 { "evcmplts",  VX(4, 563), VX_MASK,     PPCSPE,         { CRFD, RA, RB } },
2105 { "evcmpltu",  VX(4, 562), VX_MASK,     PPCSPE,         { CRFD, RA, RB } },
2106 { "evcmpeq",   VX(4, 564), VX_MASK,     PPCSPE,         { CRFD, RA, RB } },
2107 { "evsel",     EVSEL(4,79),EVSEL_MASK,  PPCSPE,         { RS, RA, RB, CRFS } },
2108
2109 { "evldd",     VX(4, 769), VX_MASK,     PPCSPE,         { RS, EVUIMM_8, RA } },
2110 { "evlddx",    VX(4, 768), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2111 { "evldw",     VX(4, 771), VX_MASK,     PPCSPE,         { RS, EVUIMM_8, RA } },
2112 { "evldwx",    VX(4, 770), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2113 { "evldh",     VX(4, 773), VX_MASK,     PPCSPE,         { RS, EVUIMM_8, RA } },
2114 { "evldhx",    VX(4, 772), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2115 { "evlwhe",    VX(4, 785), VX_MASK,     PPCSPE,         { RS, EVUIMM_4, RA } },
2116 { "evlwhex",   VX(4, 784), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2117 { "evlwhou",   VX(4, 789), VX_MASK,     PPCSPE,         { RS, EVUIMM_4, RA } },
2118 { "evlwhoux",  VX(4, 788), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2119 { "evlwhos",   VX(4, 791), VX_MASK,     PPCSPE,         { RS, EVUIMM_4, RA } },
2120 { "evlwhosx",  VX(4, 790), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2121 { "evlwwsplat",VX(4, 793), VX_MASK,     PPCSPE,         { RS, EVUIMM_4, RA } },
2122 { "evlwwsplatx",VX(4, 792), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2123 { "evlwhsplat",VX(4, 797), VX_MASK,     PPCSPE,         { RS, EVUIMM_4, RA } },
2124 { "evlwhsplatx",VX(4, 796), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2125 { "evlhhesplat",VX(4, 777), VX_MASK,    PPCSPE,         { RS, EVUIMM_2, RA } },
2126 { "evlhhesplatx",VX(4, 776), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2127 { "evlhhousplat",VX(4, 781), VX_MASK,   PPCSPE,         { RS, EVUIMM_2, RA } },
2128 { "evlhhousplatx",VX(4, 780), VX_MASK,  PPCSPE,         { RS, RA, RB } },
2129 { "evlhhossplat",VX(4, 783), VX_MASK,   PPCSPE,         { RS, EVUIMM_2, RA } },
2130 { "evlhhossplatx",VX(4, 782), VX_MASK,  PPCSPE,         { RS, RA, RB } },
2131
2132 { "evstdd",    VX(4, 801), VX_MASK,     PPCSPE,         { RS, EVUIMM_8, RA } },
2133 { "evstddx",   VX(4, 800), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2134 { "evstdw",    VX(4, 803), VX_MASK,     PPCSPE,         { RS, EVUIMM_8, RA } },
2135 { "evstdwx",   VX(4, 802), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2136 { "evstdh",    VX(4, 805), VX_MASK,     PPCSPE,         { RS, EVUIMM_8, RA } },
2137 { "evstdhx",   VX(4, 804), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2138 { "evstwwe",   VX(4, 825), VX_MASK,     PPCSPE,         { RS, EVUIMM_4, RA } },
2139 { "evstwwex",  VX(4, 824), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2140 { "evstwwo",   VX(4, 829), VX_MASK,     PPCSPE,         { RS, EVUIMM_4, RA } },
2141 { "evstwwox",  VX(4, 828), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2142 { "evstwhe",   VX(4, 817), VX_MASK,     PPCSPE,         { RS, EVUIMM_4, RA } },
2143 { "evstwhex",  VX(4, 816), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2144 { "evstwho",   VX(4, 821), VX_MASK,     PPCSPE,         { RS, EVUIMM_4, RA } },
2145 { "evstwhox",  VX(4, 820), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2146
2147 { "evfsabs",   VX(4, 644), VX_MASK,     PPCSPE,         { RS, RA } },
2148 { "evfsnabs",  VX(4, 645), VX_MASK,     PPCSPE,         { RS, RA } },
2149 { "evfsneg",   VX(4, 646), VX_MASK,     PPCSPE,         { RS, RA } },
2150 { "evfsadd",   VX(4, 640), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2151 { "evfssub",   VX(4, 641), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2152 { "evfsmul",   VX(4, 648), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2153 { "evfsdiv",   VX(4, 649), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2154 { "evfscmpgt", VX(4, 652), VX_MASK,     PPCSPE,         { CRFD, RA, RB } },
2155 { "evfscmplt", VX(4, 653), VX_MASK,     PPCSPE,         { CRFD, RA, RB } },
2156 { "evfscmpeq", VX(4, 654), VX_MASK,     PPCSPE,         { CRFD, RA, RB } },
2157 { "evfststgt", VX(4, 668), VX_MASK,     PPCSPE,         { CRFD, RA, RB } },
2158 { "evfststlt", VX(4, 669), VX_MASK,     PPCSPE,         { CRFD, RA, RB } },
2159 { "evfststeq", VX(4, 670), VX_MASK,     PPCSPE,         { CRFD, RA, RB } },
2160 { "evfscfui",  VX(4, 656), VX_MASK,     PPCSPE,         { RS, RB } },
2161 { "evfsctuiz", VX(4, 664), VX_MASK,     PPCSPE,         { RS, RB } },
2162 { "evfscfsi",  VX(4, 657), VX_MASK,     PPCSPE,         { RS, RB } },
2163 { "evfscfuf",  VX(4, 658), VX_MASK,     PPCSPE,         { RS, RB } },
2164 { "evfscfsf",  VX(4, 659), VX_MASK,     PPCSPE,         { RS, RB } },
2165 { "evfsctui",  VX(4, 660), VX_MASK,     PPCSPE,         { RS, RB } },
2166 { "evfsctsi",  VX(4, 661), VX_MASK,     PPCSPE,         { RS, RB } },
2167 { "evfsctsiz", VX(4, 666), VX_MASK,     PPCSPE,         { RS, RB } },
2168 { "evfsctuf",  VX(4, 662), VX_MASK,     PPCSPE,         { RS, RB } },
2169 { "evfsctsf",  VX(4, 663), VX_MASK,     PPCSPE,         { RS, RB } },
2170
2171 { "efsabs",   VX(4, 708), VX_MASK,      PPCEFS,         { RS, RA } },
2172 { "efsnabs",  VX(4, 709), VX_MASK,      PPCEFS,         { RS, RA } },
2173 { "efsneg",   VX(4, 710), VX_MASK,      PPCEFS,         { RS, RA } },
2174 { "efsadd",   VX(4, 704), VX_MASK,      PPCEFS,         { RS, RA, RB } },
2175 { "efssub",   VX(4, 705), VX_MASK,      PPCEFS,         { RS, RA, RB } },
2176 { "efsmul",   VX(4, 712), VX_MASK,      PPCEFS,         { RS, RA, RB } },
2177 { "efsdiv",   VX(4, 713), VX_MASK,      PPCEFS,         { RS, RA, RB } },
2178 { "efscmpgt", VX(4, 716), VX_MASK,      PPCEFS,         { CRFD, RA, RB } },
2179 { "efscmplt", VX(4, 717), VX_MASK,      PPCEFS,         { CRFD, RA, RB } },
2180 { "efscmpeq", VX(4, 718), VX_MASK,      PPCEFS,         { CRFD, RA, RB } },
2181 { "efststgt", VX(4, 732), VX_MASK,      PPCEFS,         { CRFD, RA, RB } },
2182 { "efststlt", VX(4, 733), VX_MASK,      PPCEFS,         { CRFD, RA, RB } },
2183 { "efststeq", VX(4, 734), VX_MASK,      PPCEFS,         { CRFD, RA, RB } },
2184 { "efscfui",  VX(4, 720), VX_MASK,      PPCEFS,         { RS, RB } },
2185 { "efsctuiz", VX(4, 728), VX_MASK,      PPCEFS,         { RS, RB } },
2186 { "efscfsi",  VX(4, 721), VX_MASK,      PPCEFS,         { RS, RB } },
2187 { "efscfuf",  VX(4, 722), VX_MASK,      PPCEFS,         { RS, RB } },
2188 { "efscfsf",  VX(4, 723), VX_MASK,      PPCEFS,         { RS, RB } },
2189 { "efsctui",  VX(4, 724), VX_MASK,      PPCEFS,         { RS, RB } },
2190 { "efsctsi",  VX(4, 725), VX_MASK,      PPCEFS,         { RS, RB } },
2191 { "efsctsiz", VX(4, 730), VX_MASK,      PPCEFS,         { RS, RB } },
2192 { "efsctuf",  VX(4, 726), VX_MASK,      PPCEFS,         { RS, RB } },
2193 { "efsctsf",  VX(4, 727), VX_MASK,      PPCEFS,         { RS, RB } },
2194
2195 { "evsabs",    VX(4, 708), VX_MASK,     PPCSPE,         { RS, RA } },
2196 { "evsnabs",   VX(4, 709), VX_MASK,     PPCSPE,         { RS, RA } },
2197 { "evsneg",    VX(4, 710), VX_MASK,     PPCSPE,         { RS, RA } },
2198 { "evsadd",    VX(4, 704), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2199 { "evssub",    VX(4, 705), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2200 { "evsmul",    VX(4, 712), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2201 { "evsdiv",    VX(4, 713), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2202 { "evscmpgt",  VX(4, 716), VX_MASK,     PPCSPE,         { CRFD, RA, RB } },
2203 { "evsgmplt",  VX(4, 717), VX_MASK,     PPCSPE,         { CRFD, RA, RB } },
2204 { "evsgmpeq",  VX(4, 718), VX_MASK,     PPCSPE,         { CRFD, RA, RB } },
2205 { "evststgt",  VX(4, 732), VX_MASK,     PPCSPE,         { CRFD, RA, RB } },
2206 { "evststlt",  VX(4, 733), VX_MASK,     PPCSPE,         { CRFD, RA, RB } },
2207 { "evststeq",  VX(4, 734), VX_MASK,     PPCSPE,         { CRFD, RA, RB } },
2208 { "evscfui",   VX(4, 720), VX_MASK,     PPCSPE,         { RS, RB } },
2209 { "evscfsi",   VX(4, 721), VX_MASK,     PPCSPE,         { RS, RB } },
2210 { "evscfuf",   VX(4, 722), VX_MASK,     PPCSPE,         { RS, RB } },
2211 { "evscfsf",   VX(4, 723), VX_MASK,     PPCSPE,         { RS, RB } },
2212 { "evsctui",   VX(4, 724), VX_MASK,     PPCSPE,         { RS, RB } },
2213 { "evsctuiz",  VX(4, 728), VX_MASK,     PPCSPE,         { RS, RB } },
2214 { "evsctsi",   VX(4, 725), VX_MASK,     PPCSPE,         { RS, RB } },
2215 { "evsctsiz",  VX(4, 730), VX_MASK,     PPCSPE,         { RS, RB } },
2216 { "evsctuf",   VX(4, 726), VX_MASK,     PPCSPE,         { RS, RB } },
2217 { "evsctsf",   VX(4, 727), VX_MASK,     PPCSPE,         { RS, RB } },
2218
2219 { "evmhossf",  VX(4, 1031), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2220 { "evmhossfa", VX(4, 1063), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2221 { "evmhosmf",  VX(4, 1039), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2222 { "evmhosmfa", VX(4, 1071), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2223 { "evmhosmi",  VX(4, 1037), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2224 { "evmhosmia", VX(4, 1069), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2225 { "evmhoumi",  VX(4, 1036), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2226 { "evmhoumia", VX(4, 1068), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2227 { "evmhessf",  VX(4, 1027), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2228 { "evmhessfa", VX(4, 1059), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2229 { "evmhesmf",  VX(4, 1035), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2230 { "evmhesmfa", VX(4, 1067), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2231 { "evmhesmi",  VX(4, 1033), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2232 { "evmhesmia", VX(4, 1065), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2233 { "evmheumi",  VX(4, 1032), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2234 { "evmheumia", VX(4, 1064), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2235
2236 { "evmhossfaaw",VX(4, 1287), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2237 { "evmhossiaaw",VX(4, 1285), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2238 { "evmhosmfaaw",VX(4, 1295), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2239 { "evmhosmiaaw",VX(4, 1293), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2240 { "evmhousiaaw",VX(4, 1284), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2241 { "evmhoumiaaw",VX(4, 1292), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2242 { "evmhessfaaw",VX(4, 1283), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2243 { "evmhessiaaw",VX(4, 1281), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2244 { "evmhesmfaaw",VX(4, 1291), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2245 { "evmhesmiaaw",VX(4, 1289), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2246 { "evmheusiaaw",VX(4, 1280), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2247 { "evmheumiaaw",VX(4, 1288), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2248
2249 { "evmhossfanw",VX(4, 1415), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2250 { "evmhossianw",VX(4, 1413), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2251 { "evmhosmfanw",VX(4, 1423), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2252 { "evmhosmianw",VX(4, 1421), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2253 { "evmhousianw",VX(4, 1412), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2254 { "evmhoumianw",VX(4, 1420), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2255 { "evmhessfanw",VX(4, 1411), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2256 { "evmhessianw",VX(4, 1409), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2257 { "evmhesmfanw",VX(4, 1419), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2258 { "evmhesmianw",VX(4, 1417), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2259 { "evmheusianw",VX(4, 1408), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2260 { "evmheumianw",VX(4, 1416), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2261
2262 { "evmhogsmfaa",VX(4, 1327), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2263 { "evmhogsmiaa",VX(4, 1325), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2264 { "evmhogumiaa",VX(4, 1324), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2265 { "evmhegsmfaa",VX(4, 1323), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2266 { "evmhegsmiaa",VX(4, 1321), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2267 { "evmhegumiaa",VX(4, 1320), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2268
2269 { "evmhogsmfan",VX(4, 1455), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2270 { "evmhogsmian",VX(4, 1453), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2271 { "evmhogumian",VX(4, 1452), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2272 { "evmhegsmfan",VX(4, 1451), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2273 { "evmhegsmian",VX(4, 1449), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2274 { "evmhegumian",VX(4, 1448), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2275
2276 { "evmwhssf",  VX(4, 1095), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2277 { "evmwhssfa", VX(4, 1127), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2278 { "evmwhsmf",  VX(4, 1103), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2279 { "evmwhsmfa", VX(4, 1135), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2280 { "evmwhsmi",  VX(4, 1101), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2281 { "evmwhsmia", VX(4, 1133), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2282 { "evmwhumi",  VX(4, 1100), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2283 { "evmwhumia", VX(4, 1132), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2284
2285 { "evmwlssf",  VX(4, 1091), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2286 { "evmwlssfa", VX(4, 1123), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2287 { "evmwlsmf",  VX(4, 1099), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2288 { "evmwlsmfa", VX(4, 1131), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2289 { "evmwlumi",  VX(4, 1096), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2290 { "evmwlumia", VX(4, 1128), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2291
2292 { "evmwhssfaa",VX(4, 1351), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2293 { "evmwhssmaa",VX(4, 1349), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2294 { "evmwhsmfaa",VX(4, 1359), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2295 { "evmwhsmiaa",VX(4, 1357), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2296 { "evmwhusiaa",VX(4, 1348), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2297 { "evmwhumiaa",VX(4, 1356), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2298
2299 { "evmwlssfaaw",VX(4, 1347), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2300 { "evmwlssiaaw",VX(4, 1345), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2301 { "evmwlsmfaaw",VX(4, 1355), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2302 { "evmwlsmiaaw",VX(4, 1353), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2303 { "evmwlusiaaw",VX(4, 1344), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2304 { "evmwlumiaaw",VX(4, 1352), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2305
2306 { "evmwhssfan",VX(4, 1479), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2307 { "evmwhssian",VX(4, 1477), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2308 { "evmwhsmfan",VX(4, 1487), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2309 { "evmwhsmian",VX(4, 1485), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2310 { "evmwhusian",VX(4, 1476), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2311 { "evmwhumian",VX(4, 1484), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2312
2313 { "evmwlssfanw",VX(4, 1475), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2314 { "evmwlssianw",VX(4, 1473), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2315 { "evmwlsmfanw",VX(4, 1483), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2316 { "evmwlsmianw",VX(4, 1481), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2317 { "evmwlusianw",VX(4, 1472), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2318 { "evmwlumianw",VX(4, 1480), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2319
2320 { "evmwhgssfaa",VX(4, 1383), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2321 { "evmwhgsmfaa",VX(4, 1391), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2322 { "evmwhgsmiaa",VX(4, 1381), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2323 { "evmwhgumiaa",VX(4, 1380), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2324
2325 { "evmwhgssfan",VX(4, 1511), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2326 { "evmwhgsmfan",VX(4, 1519), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2327 { "evmwhgsmian",VX(4, 1509), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2328 { "evmwhgumian",VX(4, 1508), VX_MASK,   PPCSPE,         { RS, RA, RB } },
2329
2330 { "evmwssf",   VX(4, 1107), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2331 { "evmwssfa",  VX(4, 1139), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2332 { "evmwsmf",   VX(4, 1115), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2333 { "evmwsmfa",  VX(4, 1147), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2334 { "evmwsmi",   VX(4, 1113), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2335 { "evmwsmia",  VX(4, 1145), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2336 { "evmwumi",   VX(4, 1112), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2337 { "evmwumia",  VX(4, 1144), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2338
2339 { "evmwssfaa", VX(4, 1363), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2340 { "evmwsmfaa", VX(4, 1371), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2341 { "evmwsmiaa", VX(4, 1369), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2342 { "evmwumiaa", VX(4, 1368), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2343
2344 { "evmwssfan", VX(4, 1491), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2345 { "evmwsmfan", VX(4, 1499), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2346 { "evmwsmian", VX(4, 1497), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2347 { "evmwumian", VX(4, 1496), VX_MASK,    PPCSPE,         { RS, RA, RB } },
2348
2349 { "evaddssiaaw",VX(4, 1217), VX_MASK,   PPCSPE,         { RS, RA } },
2350 { "evaddsmiaaw",VX(4, 1225), VX_MASK,   PPCSPE,         { RS, RA } },
2351 { "evaddusiaaw",VX(4, 1216), VX_MASK,   PPCSPE,         { RS, RA } },
2352 { "evaddumiaaw",VX(4, 1224), VX_MASK,   PPCSPE,         { RS, RA } },
2353
2354 { "evsubfssiaaw",VX(4, 1219), VX_MASK,  PPCSPE,         { RS, RA } },
2355 { "evsubfsmiaaw",VX(4, 1227), VX_MASK,  PPCSPE,         { RS, RA } },
2356 { "evsubfusiaaw",VX(4, 1218), VX_MASK,  PPCSPE,         { RS, RA } },
2357 { "evsubfumiaaw",VX(4, 1226), VX_MASK,  PPCSPE,         { RS, RA } },
2358
2359 { "evmra",    VX(4, 1220), VX_MASK,     PPCSPE,         { RS, RA } },
2360
2361 { "evdivws",  VX(4, 1222), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2362 { "evdivwu",  VX(4, 1223), VX_MASK,     PPCSPE,         { RS, RA, RB } },
2363
2364 { "mulli",   OP(7),     OP_MASK,        PPCCOM,         { RT, RA, SI } },
2365 { "muli",    OP(7),     OP_MASK,        PWRCOM,         { RT, RA, SI } },
2366
2367 { "subfic",  OP(8),     OP_MASK,        PPCCOM,         { RT, RA, SI } },
2368 { "sfi",     OP(8),     OP_MASK,        PWRCOM,         { RT, RA, SI } },
2369
2370 { "dozi",    OP(9),     OP_MASK,        M601,           { RT, RA, SI } },
2371
2372 { "bce",     B(9,0,0),  B_MASK,         BOOKE64,        { BO, BI, BD } },
2373 { "bcel",    B(9,0,1),  B_MASK,         BOOKE64,        { BO, BI, BD } },
2374 { "bcea",    B(9,1,0),  B_MASK,         BOOKE64,        { BO, BI, BDA } },
2375 { "bcela",   B(9,1,1),  B_MASK,         BOOKE64,        { BO, BI, BDA } },
2376
2377 { "cmplwi",  OPL(10,0), OPL_MASK,       PPCCOM,         { OBF, RA, UI } },
2378 { "cmpldi",  OPL(10,1), OPL_MASK,       PPC64,          { OBF, RA, UI } },
2379 { "cmpli",   OP(10),    OP_MASK,        PPCONLY,        { BF, L, RA, UI } },
2380 { "cmpli",   OP(10),    OP_MASK,        PWRCOM,         { BF, RA, UI } },
2381
2382 { "cmpwi",   OPL(11,0), OPL_MASK,       PPCCOM,         { OBF, RA, SI } },
2383 { "cmpdi",   OPL(11,1), OPL_MASK,       PPC64,          { OBF, RA, SI } },
2384 { "cmpi",    OP(11),    OP_MASK,        PPCONLY,        { BF, L, RA, SI } },
2385 { "cmpi",    OP(11),    OP_MASK,        PWRCOM,         { BF, RA, SI } },
2386
2387 { "addic",   OP(12),    OP_MASK,        PPCCOM,         { RT, RA, SI } },
2388 { "ai",      OP(12),    OP_MASK,        PWRCOM,         { RT, RA, SI } },
2389 { "subic",   OP(12),    OP_MASK,        PPCCOM,         { RT, RA, NSI } },
2390
2391 { "addic.",  OP(13),    OP_MASK,        PPCCOM,         { RT, RA, SI } },
2392 { "ai.",     OP(13),    OP_MASK,        PWRCOM,         { RT, RA, SI } },
2393 { "subic.",  OP(13),    OP_MASK,        PPCCOM,         { RT, RA, NSI } },
2394
2395 { "li",      OP(14),    DRA_MASK,       PPCCOM,         { RT, SI } },
2396 { "lil",     OP(14),    DRA_MASK,       PWRCOM,         { RT, SI } },
2397 { "addi",    OP(14),    OP_MASK,        PPCCOM,         { RT, RA, SI } },
2398 { "cal",     OP(14),    OP_MASK,        PWRCOM,         { RT, D, RA } },
2399 { "subi",    OP(14),    OP_MASK,        PPCCOM,         { RT, RA, NSI } },
2400 { "la",      OP(14),    OP_MASK,        PPCCOM,         { RT, D, RA } },
2401
2402 { "lis",     OP(15),    DRA_MASK,       PPCCOM,         { RT, SISIGNOPT } },
2403 { "liu",     OP(15),    DRA_MASK,       PWRCOM,         { RT, SISIGNOPT } },
2404 { "addis",   OP(15),    OP_MASK,        PPCCOM,         { RT,RA,SISIGNOPT } },
2405 { "cau",     OP(15),    OP_MASK,        PWRCOM,         { RT,RA,SISIGNOPT } },
2406 { "subis",   OP(15),    OP_MASK,        PPCCOM,         { RT, RA, NSI } },
2407
2408 { "bdnz-",   BBO(16,BODNZ,0,0), BBOATBI_MASK, PPCCOM,   { BDM } },
2409 { "bdnz+",   BBO(16,BODNZ,0,0), BBOATBI_MASK, PPCCOM,   { BDP } },
2410 { "bdnz",    BBO(16,BODNZ,0,0), BBOATBI_MASK, PPCCOM,   { BD } },
2411 { "bdn",     BBO(16,BODNZ,0,0), BBOATBI_MASK, PWRCOM,   { BD } },
2412 { "bdnzl-",  BBO(16,BODNZ,0,1), BBOATBI_MASK, PPCCOM,   { BDM } },
2413 { "bdnzl+",  BBO(16,BODNZ,0,1), BBOATBI_MASK, PPCCOM,   { BDP } },
2414 { "bdnzl",   BBO(16,BODNZ,0,1), BBOATBI_MASK, PPCCOM,   { BD } },
2415 { "bdnl",    BBO(16,BODNZ,0,1), BBOATBI_MASK, PWRCOM,   { BD } },
2416 { "bdnza-",  BBO(16,BODNZ,1,0), BBOATBI_MASK, PPCCOM,   { BDMA } },
2417 { "bdnza+",  BBO(16,BODNZ,1,0), BBOATBI_MASK, PPCCOM,   { BDPA } },
2418 { "bdnza",   BBO(16,BODNZ,1,0), BBOATBI_MASK, PPCCOM,   { BDA } },
2419 { "bdna",    BBO(16,BODNZ,1,0), BBOATBI_MASK, PWRCOM,   { BDA } },
2420 { "bdnzla-", BBO(16,BODNZ,1,1), BBOATBI_MASK, PPCCOM,   { BDMA } },
2421 { "bdnzla+", BBO(16,BODNZ,1,1), BBOATBI_MASK, PPCCOM,   { BDPA } },
2422 { "bdnzla",  BBO(16,BODNZ,1,1), BBOATBI_MASK, PPCCOM,   { BDA } },
2423 { "bdnla",   BBO(16,BODNZ,1,1), BBOATBI_MASK, PWRCOM,   { BDA } },
2424 { "bdz-",    BBO(16,BODZ,0,0),  BBOATBI_MASK, PPCCOM,   { BDM } },
2425 { "bdz+",    BBO(16,BODZ,0,0),  BBOATBI_MASK, PPCCOM,   { BDP } },
2426 { "bdz",     BBO(16,BODZ,0,0),  BBOATBI_MASK, COM,      { BD } },
2427 { "bdzl-",   BBO(16,BODZ,0,1),  BBOATBI_MASK, PPCCOM,   { BDM } },
2428 { "bdzl+",   BBO(16,BODZ,0,1),  BBOATBI_MASK, PPCCOM,   { BDP } },
2429 { "bdzl",    BBO(16,BODZ,0,1),  BBOATBI_MASK, COM,      { BD } },
2430 { "bdza-",   BBO(16,BODZ,1,0),  BBOATBI_MASK, PPCCOM,   { BDMA } },
2431 { "bdza+",   BBO(16,BODZ,1,0),  BBOATBI_MASK, PPCCOM,   { BDPA } },
2432 { "bdza",    BBO(16,BODZ,1,0),  BBOATBI_MASK, COM,      { BDA } },
2433 { "bdzla-",  BBO(16,BODZ,1,1),  BBOATBI_MASK, PPCCOM,   { BDMA } },
2434 { "bdzla+",  BBO(16,BODZ,1,1),  BBOATBI_MASK, PPCCOM,   { BDPA } },
2435 { "bdzla",   BBO(16,BODZ,1,1),  BBOATBI_MASK, COM,      { BDA } },
2436 { "blt-",    BBOCB(16,BOT,CBLT,0,0), BBOATCB_MASK, PPCCOM,      { CR, BDM } },
2437 { "blt+",    BBOCB(16,BOT,CBLT,0,0), BBOATCB_MASK, PPCCOM,      { CR, BDP } },
2438 { "blt",     BBOCB(16,BOT,CBLT,0,0), BBOATCB_MASK, COM,         { CR, BD } },
2439 { "bltl-",   BBOCB(16,BOT,CBLT,0,1), BBOATCB_MASK, PPCCOM,      { CR, BDM } },
2440 { "bltl+",   BBOCB(16,BOT,CBLT,0,1), BBOATCB_MASK, PPCCOM,      { CR, BDP } },
2441 { "bltl",    BBOCB(16,BOT,CBLT,0,1), BBOATCB_MASK, COM,         { CR, BD } },
2442 { "blta-",   BBOCB(16,BOT,CBLT,1,0), BBOATCB_MASK, PPCCOM,      { CR, BDMA } },
2443 { "blta+",   BBOCB(16,BOT,CBLT,1,0), BBOATCB_MASK, PPCCOM,      { CR, BDPA } },
2444 { "blta",    BBOCB(16,BOT,CBLT,1,0), BBOATCB_MASK, COM,         { CR, BDA } },
2445 { "bltla-",  BBOCB(16,BOT,CBLT,1,1), BBOATCB_MASK, PPCCOM,      { CR, BDMA } },
2446 { "bltla+",  BBOCB(16,BOT,CBLT,1,1), BBOATCB_MASK, PPCCOM,      { CR, BDPA } },
2447 { "bltla",   BBOCB(16,BOT,CBLT,1,1), BBOATCB_MASK, COM,         { CR, BDA } },
2448 { "bgt-",    BBOCB(16,BOT,CBGT,0,0), BBOATCB_MASK, PPCCOM,      { CR, BDM } },
2449 { "bgt+",    BBOCB(16,BOT,CBGT,0,0), BBOATCB_MASK, PPCCOM,      { CR, BDP } },
2450 { "bgt",     BBOCB(16,BOT,CBGT,0,0), BBOATCB_MASK, COM,         { CR, BD } },
2451 { "bgtl-",   BBOCB(16,BOT,CBGT,0,1), BBOATCB_MASK, PPCCOM,      { CR, BDM } },
2452 { "bgtl+",   BBOCB(16,BOT,CBGT,0,1), BBOATCB_MASK, PPCCOM,      { CR, BDP } },
2453 { "bgtl",    BBOCB(16,BOT,CBGT,0,1), BBOATCB_MASK, COM,         { CR, BD } },
2454 { "bgta-",   BBOCB(16,BOT,CBGT,1,0), BBOATCB_MASK, PPCCOM,      { CR, BDMA } },
2455 { "bgta+",   BBOCB(16,BOT,CBGT,1,0), BBOATCB_MASK, PPCCOM,      { CR, BDPA } },
2456 { "bgta",    BBOCB(16,BOT,CBGT,1,0), BBOATCB_MASK, COM,         { CR, BDA } },
2457 { "bgtla-",  BBOCB(16,BOT,CBGT,1,1), BBOATCB_MASK, PPCCOM,      { CR, BDMA } },
2458 { "bgtla+",  BBOCB(16,BOT,CBGT,1,1), BBOATCB_MASK, PPCCOM,      { CR, BDPA } },
2459 { "bgtla",   BBOCB(16,BOT,CBGT,1,1), BBOATCB_MASK, COM,         { CR, BDA } },
2460 { "beq-",    BBOCB(16,BOT,CBEQ,0,0), BBOATCB_MASK, PPCCOM,      { CR, BDM } },
2461 { "beq+",    BBOCB(16,BOT,CBEQ,0,0), BBOATCB_MASK, PPCCOM,      { CR, BDP } },
2462 { "beq",     BBOCB(16,BOT,CBEQ,0,0), BBOATCB_MASK, COM,         { CR, BD } },
2463 { "beql-",   BBOCB(16,BOT,CBEQ,0,1), BBOATCB_MASK, PPCCOM,      { CR, BDM } },
2464 { "beql+",   BBOCB(16,BOT,CBEQ,0,1), BBOATCB_MASK, PPCCOM,      { CR, BDP } },
2465 { "beql",    BBOCB(16,BOT,CBEQ,0,1), BBOATCB_MASK, COM,         { CR, BD } },
2466 { "beqa-",   BBOCB(16,BOT,CBEQ,1,0), BBOATCB_MASK, PPCCOM,      { CR, BDMA } },
2467 { "beqa+",   BBOCB(16,BOT,CBEQ,1,0), BBOATCB_MASK, PPCCOM,      { CR, BDPA } },
2468 { "beqa",    BBOCB(16,BOT,CBEQ,1,0), BBOATCB_MASK, COM,         { CR, BDA } },
2469 { "beqla-",  BBOCB(16,BOT,CBEQ,1,1), BBOATCB_MASK, PPCCOM,      { CR, BDMA } },
2470 { "beqla+",  BBOCB(16,BOT,CBEQ,1,1), BBOATCB_MASK, PPCCOM,      { CR, BDPA } },
2471 { "beqla",   BBOCB(16,BOT,CBEQ,1,1), BBOATCB_MASK, COM,         { CR, BDA } },
2472 { "bso-",    BBOCB(16,BOT,CBSO,0,0), BBOATCB_MASK, PPCCOM,      { CR, BDM } },
2473 { "bso+",    BBOCB(16,BOT,CBSO,0,0), BBOATCB_MASK, PPCCOM,      { CR, BDP } },
2474 { "bso",     BBOCB(16,BOT,CBSO,0,0), BBOATCB_MASK, COM,         { CR, BD } },
2475 { "bsol-",   BBOCB(16,BOT,CBSO,0,1), BBOATCB_MASK, PPCCOM,      { CR, BDM } },
2476 { "bsol+",   BBOCB(16,BOT,CBSO,0,1), BBOATCB_MASK, PPCCOM,      { CR, BDP } },
2477 { "bsol",    BBOCB(16,BOT,CBSO,0,1), BBOATCB_MASK, COM,         { CR, BD } },
2478 { "bsoa-",   BBOCB(16,BOT,CBSO,1,0), BBOATCB_MASK, PPCCOM,      { CR, BDMA } },
2479 { "bsoa+",   BBOCB(16,BOT,CBSO,1,0), BBOATCB_MASK, PPCCOM,      { CR, BDPA } },
2480 { "bsoa",    BBOCB(16,BOT,CBSO,1,0), BBOATCB_MASK, COM,         { CR, BDA } },
2481 { "bsola-",  BBOCB(16,BOT,CBSO,1,1), BBOATCB_MASK, PPCCOM,      { CR, BDMA } },
2482 { "bsola+",  BBOCB(16,BOT,CBSO,1,1), BBOATCB_MASK, PPCCOM,      { CR, BDPA } },
2483 { "bsola",   BBOCB(16,BOT,CBSO,1,1), BBOATCB_MASK, COM,         { CR, BDA } },
2484 { "bun-",    BBOCB(16,BOT,CBSO,0,0), BBOATCB_MASK, PPCCOM,      { CR, BDM } },
2485 { "bun+",    BBOCB(16,BOT,CBSO,0,0), BBOATCB_MASK, PPCCOM,      { CR, BDP } },
2486 { "bun",     BBOCB(16,BOT,CBSO,0,0), BBOATCB_MASK, PPCCOM,      { CR, BD } },
2487 { "bunl-",   BBOCB(16,BOT,CBSO,0,1), BBOATCB_MASK, PPCCOM,      { CR, BDM } },
2488 { "bunl+",   BBOCB(16,BOT,CBSO,0,1), BBOATCB_MASK, PPCCOM,      { CR, BDP } },
2489 { "bunl",    BBOCB(16,BOT,CBSO,0,1), BBOATCB_MASK, PPCCOM,      { CR, BD } },
2490 { "buna-",   BBOCB(16,BOT,CBSO,1,0), BBOATCB_MASK, PPCCOM,      { CR, BDMA } },
2491 { "buna+",   BBOCB(16,BOT,CBSO,1,0), BBOATCB_MASK, PPCCOM,      { CR, BDPA } },
2492 { "buna",    BBOCB(16,BOT,CBSO,1,0), BBOATCB_MASK, PPCCOM,      { CR, BDA } },
2493 { "bunla-",  BBOCB(16,BOT,CBSO,1,1), BBOATCB_MASK, PPCCOM,      { CR, BDMA } },
2494 { "bunla+",  BBOCB(16,BOT,CBSO,1,1), BBOATCB_MASK, PPCCOM,      { CR, BDPA } },
2495 { "bunla",   BBOCB(16,BOT,CBSO,1,1), BBOATCB_MASK, PPCCOM,      { CR, BDA } },
2496 { "bge-",    BBOCB(16,BOF,CBLT,0,0), BBOATCB_MASK, PPCCOM,      { CR, BDM } },
2497 { "bge+",    BBOCB(16,BOF,CBLT,0,0), BBOATCB_MASK, PPCCOM,      { CR, BDP } },
2498 { "bge",     BBOCB(16,BOF,CBLT,0,0), BBOATCB_MASK, COM,         { CR, BD } },
2499 { "bgel-",   BBOCB(16,BOF,CBLT,0,1), BBOATCB_MASK, PPCCOM,      { CR, BDM } },
2500 { "bgel+",   BBOCB(16,BOF,CBLT,0,1), BBOATCB_MASK, PPCCOM,      { CR, BDP } },
2501 { "bgel",    BBOCB(16,BOF,CBLT,0,1), BBOATCB_MASK, COM,         { CR, BD } },
2502 { "bgea-",   BBOCB(16,BOF,CBLT,1,0), BBOATCB_MASK, PPCCOM,      { CR, BDMA } },
2503 { "bgea+",   BBOCB(16,BOF,CBLT,1,0), BBOATCB_MASK, PPCCOM,      { CR, BDPA } },
2504 { "bgea",    BBOCB(16,BOF,CBLT,1,0), BBOATCB_MASK, COM,         { CR, BDA } },
2505 { "bgela-",  BBOCB(16,BOF,CBLT,1,1), BBOATCB_MASK, PPCCOM,      { CR, BDMA } },
2506 { "bgela+",  BBOCB(16,BOF,CBLT,1,1), BBOATCB_MASK, PPCCOM,      { CR, BDPA } },
2507 { "bgela",   BBOCB(16,BOF,CBLT,1,1), BBOATCB_MASK, COM,         { CR, BDA } },
2508 { "bnl-",    BBOCB(16,BOF,CBLT,0,0), BBOATCB_MASK, PPCCOM,      { CR, BDM } },
2509 { "bnl+",    BBOCB(16,BOF,CBLT,0,0), BBOATCB_MASK, PPCCOM,      { CR, BDP } },
2510 { "bnl",     BBOCB(16,BOF,CBLT,0,0), BBOATCB_MASK, COM,         { CR, BD } },
2511 { "bnll-",   BBOCB(16,BOF,CBLT,0,1), BBOATCB_MASK, PPCCOM,      { CR, BDM } },
2512 { "bnll+",   BBOCB(16,BOF,CBLT,0,1), BBOATCB_MASK, PPCCOM,      { CR, BDP } },
2513 { "bnll",    BBOCB(16,BOF,CBLT,0,1), BBOATCB_MASK, COM,         { CR, BD } },
2514 { "bnla-",   BBOCB(16,BOF,CBLT,1,0), BBOATCB_MASK, PPCCOM,      { CR, BDMA } },
2515 { "bnla+",   BBOCB(16,BOF,CBLT,1,0), BBOATCB_MASK, PPCCOM,      { CR, BDPA } },
2516 { "bnla",    BBOCB(16,BOF,CBLT,1,0), BBOATCB_MASK, COM,         { CR, BDA } },
2517 { "bnlla-",  BBOCB(16,BOF,CBLT,1,1), BBOATCB_MASK, PPCCOM,      { CR, BDMA } },
2518 { "bnlla+",  BBOCB(16,BOF,CBLT,1,1), BBOATCB_MASK, PPCCOM,      { CR, BDPA } },
2519 { "bnlla",   BBOCB(16,BOF,CBLT,1,1), BBOATCB_MASK, COM,         { CR, BDA } },
2520 { "ble-",    BBOCB(16,BOF,CBGT,0,0), BBOATCB_MASK, PPCCOM,      { CR, BDM } },
2521 { "ble+",    BBOCB(16,BOF,CBGT,0,0), BBOATCB_MASK, PPCCOM,      { CR, BDP } },
2522 { "ble",     BBOCB(16,BOF,CBGT,0,0), BBOATCB_MASK, COM,         { CR, BD } },
2523 { "blel-",   BBOCB(16,BOF,CBGT,0,1), BBOATCB_MASK, PPCCOM,      { CR, BDM } },
2524 { "blel+",   BBOCB(16,BOF,CBGT,0,1), BBOATCB_MASK, PPCCOM,      { CR, BDP } },
2525 { "blel",    BBOCB(16,BOF,CBGT,0,1), BBOATCB_MASK, COM,         { CR, BD } },
2526 { "blea-",   BBOCB(16,BOF,CBGT,1,0), BBOATCB_MASK, PPCCOM,      { CR, BDMA } },
2527 { "blea+",   BBOCB(16,BOF,CBGT,1,0), BBOATCB_MASK, PPCCOM,      { CR, BDPA } },
2528 { "blea",    BBOCB(16,BOF,CBGT,1,0), BBOATCB_MASK, COM,         { CR, BDA } },
2529 { "blela-",  BBOCB(16,BOF,CBGT,1,1), BBOATCB_MASK, PPCCOM,      { CR, BDMA } },
2530 { "blela+",  BBOCB(16,BOF,CBGT,1,1), BBOATCB_MASK, PPCCOM,      { CR, BDPA } },
2531 { "blela",   BBOCB(16,BOF,CBGT,1,1), BBOATCB_MASK, COM,         { CR, BDA } },
2532 { "bng-",    BBOCB(16,BOF,CBGT,0,0), BBOATCB_MASK, PPCCOM,      { CR, BDM } },
2533 { "bng+",    BBOCB(16,BOF,CBGT,0,0), BBOATCB_MASK, PPCCOM,      { CR, BDP } },
2534 { "bng",     BBOCB(16,BOF,CBGT,0,0), BBOATCB_MASK, COM,         { CR, BD } },
2535 { "bngl-",   BBOCB(16,BOF,CBGT,0,1), BBOATCB_MASK, PPCCOM,      { CR, BDM } },
2536 { "bngl+",   BBOCB(16,BOF,CBGT,0,1), BBOATCB_MASK, PPCCOM,      { CR, BDP } },
2537 { "bngl",    BBOCB(16,BOF,CBGT,0,1), BBOATCB_MASK, COM,         { CR, BD } },
2538 { "bnga-",   BBOCB(16,BOF,CBGT,1,0), BBOATCB_MASK, PPCCOM,      { CR, BDMA } },
2539 { "bnga+",   BBOCB(16,BOF,CBGT,1,0), BBOATCB_MASK, PPCCOM,      { CR, BDPA } },
2540 { "bnga",    BBOCB(16,BOF,CBGT,1,0), BBOATCB_MASK, COM,         { CR, BDA } },
2541 { "bngla-",  BBOCB(16,BOF,CBGT,1,1), BBOATCB_MASK, PPCCOM,      { CR, BDMA } },
2542 { "bngla+",  BBOCB(16,BOF,CBGT,1,1), BBOATCB_MASK, PPCCOM,      { CR, BDPA } },
2543 { "bngla",   BBOCB(16,BOF,CBGT,1,1), BBOATCB_MASK, COM,         { CR, BDA } },
2544 { "bne-",    BBOCB(16,BOF,CBEQ,0,0), BBOATCB_MASK, PPCCOM,      { CR, BDM } },
2545 { "bne+",    BBOCB(16,BOF,CBEQ,0,0), BBOATCB_MASK, PPCCOM,      { CR, BDP } },
2546 { "bne",     BBOCB(16,BOF,CBEQ,0,0), BBOATCB_MASK, COM,         { CR, BD } },
2547 { "bnel-",   BBOCB(16,BOF,CBEQ,0,1), BBOATCB_MASK, PPCCOM,      { CR, BDM } },
2548 { "bnel+",   BBOCB(16,BOF,CBEQ,0,1), BBOATCB_MASK, PPCCOM,      { CR, BDP } },
2549 { "bnel",    BBOCB(16,BOF,CBEQ,0,1), BBOATCB_MASK, COM,         { CR, BD } },
2550 { "bnea-",   BBOCB(16,BOF,CBEQ,1,0), BBOATCB_MASK, PPCCOM,      { CR, BDMA } },
2551 { "bnea+",   BBOCB(16,BOF,CBEQ,1,0), BBOATCB_MASK, PPCCOM,      { CR, BDPA } },
2552 { "bnea",    BBOCB(16,BOF,CBEQ,1,0), BBOATCB_MASK, COM,         { CR, BDA } },
2553 { "bnela-",  BBOCB(16,BOF,CBEQ,1,1), BBOATCB_MASK, PPCCOM,      { CR, BDMA } },
2554 { "bnela+",  BBOCB(16,BOF,CBEQ,1,1), BBOATCB_MASK, PPCCOM,      { CR, BDPA } },
2555 { "bnela",   BBOCB(16,BOF,CBEQ,1,1), BBOATCB_MASK, COM,         { CR, BDA } },
2556 { "bns-",    BBOCB(16,BOF,CBSO,0,0), BBOATCB_MASK, PPCCOM,      { CR, BDM } },
2557 { "bns+",    BBOCB(16,BOF,CBSO,0,0), BBOATCB_MASK, PPCCOM,      { CR, BDP } },
2558 { "bns",     BBOCB(16,BOF,CBSO,0,0), BBOATCB_MASK, COM,         { CR, BD } },
2559 { "bnsl-",   BBOCB(16,BOF,CBSO,0,1), BBOATCB_MASK, PPCCOM,      { CR, BDM } },
2560 { "bnsl+",   BBOCB(16,BOF,CBSO,0,1), BBOATCB_MASK, PPCCOM,      { CR, BDP } },
2561 { "bnsl",    BBOCB(16,BOF,CBSO,0,1), BBOATCB_MASK, COM,         { CR, BD } },
2562 { "bnsa-",   BBOCB(16,BOF,CBSO,1,0), BBOATCB_MASK, PPCCOM,      { CR, BDMA } },
2563 { "bnsa+",   BBOCB(16,BOF,CBSO,1,0), BBOATCB_MASK, PPCCOM,      { CR, BDPA } },
2564 { "bnsa",    BBOCB(16,BOF,CBSO,1,0), BBOATCB_MASK, COM,         { CR, BDA } },
2565 { "bnsla-",  BBOCB(16,BOF,CBSO,1,1), BBOATCB_MASK, PPCCOM,      { CR, BDMA } },
2566 { "bnsla+",  BBOCB(16,BOF,CBSO,1,1), BBOATCB_MASK, PPCCOM,      { CR, BDPA } },
2567 { "bnsla",   BBOCB(16,BOF,CBSO,1,1), BBOATCB_MASK, COM,         { CR, BDA } },
2568 { "bnu-",    BBOCB(16,BOF,CBSO,0,0), BBOATCB_MASK, PPCCOM,      { CR, BDM } },
2569 { "bnu+",    BBOCB(16,BOF,CBSO,0,0), BBOATCB_MASK, PPCCOM,      { CR, BDP } },
2570 { "bnu",     BBOCB(16,BOF,CBSO,0,0), BBOATCB_MASK, PPCCOM,      { CR, BD } },
2571 { "bnul-",   BBOCB(16,BOF,CBSO,0,1), BBOATCB_MASK, PPCCOM,      { CR, BDM } },
2572 { "bnul+",   BBOCB(16,BOF,CBSO,0,1), BBOATCB_MASK, PPCCOM,      { CR, BDP } },
2573 { "bnul",    BBOCB(16,BOF,CBSO,0,1), BBOATCB_MASK, PPCCOM,      { CR, BD } },
2574 { "bnua-",   BBOCB(16,BOF,CBSO,1,0), BBOATCB_MASK, PPCCOM,      { CR, BDMA } },
2575 { "bnua+",   BBOCB(16,BOF,CBSO,1,0), BBOATCB_MASK, PPCCOM,      { CR, BDPA } },
2576 { "bnua",    BBOCB(16,BOF,CBSO,1,0), BBOATCB_MASK, PPCCOM,      { CR, BDA } },
2577 { "bnula-",  BBOCB(16,BOF,CBSO,1,1), BBOATCB_MASK, PPCCOM,      { CR, BDMA } },
2578 { "bnula+",  BBOCB(16,BOF,CBSO,1,1), BBOATCB_MASK, PPCCOM,      { CR, BDPA } },
2579 { "bnula",   BBOCB(16,BOF,CBSO,1,1), BBOATCB_MASK, PPCCOM,      { CR, BDA } },
2580 { "bdnzt-",  BBO(16,BODNZT,0,0), BBOY_MASK, NOPOWER4,   { BI, BDM } },
2581 { "bdnzt+",  BBO(16,BODNZT,0,0), BBOY_MASK, NOPOWER4,   { BI, BDP } },
2582 { "bdnzt",   BBO(16,BODNZT,0,0), BBOY_MASK, PPCCOM,     { BI, BD } },
2583 { "bdnztl-", BBO(16,BODNZT,0,1), BBOY_MASK, NOPOWER4,   { BI, BDM } },
2584 { "bdnztl+", BBO(16,BODNZT,0,1), BBOY_MASK, NOPOWER4,   { BI, BDP } },
2585 { "bdnztl",  BBO(16,BODNZT,0,1), BBOY_MASK, PPCCOM,     { BI, BD } },
2586 { "bdnzta-", BBO(16,BODNZT,1,0), BBOY_MASK, NOPOWER4,   { BI, BDMA } },
2587 { "bdnzta+", BBO(16,BODNZT,1,0), BBOY_MASK, NOPOWER4,   { BI, BDPA } },
2588 { "bdnzta",  BBO(16,BODNZT,1,0), BBOY_MASK, PPCCOM,     { BI, BDA } },
2589 { "bdnztla-",BBO(16,BODNZT,1,1), BBOY_MASK, NOPOWER4,   { BI, BDMA } },
2590 { "bdnztla+",BBO(16,BODNZT,1,1), BBOY_MASK, NOPOWER4,   { BI, BDPA } },
2591 { "bdnztla", BBO(16,BODNZT,1,1), BBOY_MASK, PPCCOM,     { BI, BDA } },
2592 { "bdnzf-",  BBO(16,BODNZF,0,0), BBOY_MASK, NOPOWER4,   { BI, BDM } },
2593 { "bdnzf+",  BBO(16,BODNZF,0,0), BBOY_MASK, NOPOWER4,   { BI, BDP } },
2594 { "bdnzf",   BBO(16,BODNZF,0,0), BBOY_MASK, PPCCOM,     { BI, BD } },
2595 { "bdnzfl-", BBO(16,BODNZF,0,1), BBOY_MASK, NOPOWER4,   { BI, BDM } },
2596 { "bdnzfl+", BBO(16,BODNZF,0,1), BBOY_MASK, NOPOWER4,   { BI, BDP } },
2597 { "bdnzfl",  BBO(16,BODNZF,0,1), BBOY_MASK, PPCCOM,     { BI, BD } },
2598 { "bdnzfa-", BBO(16,BODNZF,1,0), BBOY_MASK, NOPOWER4,   { BI, BDMA } },
2599 { "bdnzfa+", BBO(16,BODNZF,1,0), BBOY_MASK, NOPOWER4,   { BI, BDPA } },
2600 { "bdnzfa",  BBO(16,BODNZF,1,0), BBOY_MASK, PPCCOM,     { BI, BDA } },
2601 { "bdnzfla-",BBO(16,BODNZF,1,1), BBOY_MASK, NOPOWER4,   { BI, BDMA } },
2602 { "bdnzfla+",BBO(16,BODNZF,1,1), BBOY_MASK, NOPOWER4,   { BI, BDPA } },
2603 { "bdnzfla", BBO(16,BODNZF,1,1), BBOY_MASK, PPCCOM,     { BI, BDA } },
2604 { "bt-",     BBO(16,BOT,0,0), BBOAT_MASK, PPCCOM,       { BI, BDM } },
2605 { "bt+",     BBO(16,BOT,0,0), BBOAT_MASK, PPCCOM,       { BI, BDP } },
2606 { "bt",      BBO(16,BOT,0,0), BBOAT_MASK, PPCCOM,       { BI, BD } },
2607 { "bbt",     BBO(16,BOT,0,0), BBOAT_MASK, PWRCOM,       { BI, BD } },
2608 { "btl-",    BBO(16,BOT,0,1), BBOAT_MASK, PPCCOM,       { BI, BDM } },
2609 { "btl+",    BBO(16,BOT,0,1), BBOAT_MASK, PPCCOM,       { BI, BDP } },
2610 { "btl",     BBO(16,BOT,0,1), BBOAT_MASK, PPCCOM,       { BI, BD } },
2611 { "bbtl",    BBO(16,BOT,0,1), BBOAT_MASK, PWRCOM,       { BI, BD } },
2612 { "bta-",    BBO(16,BOT,1,0), BBOAT_MASK, PPCCOM,       { BI, BDMA } },
2613 { "bta+",    BBO(16,BOT,1,0), BBOAT_MASK, PPCCOM,       { BI, BDPA } },
2614 { "bta",     BBO(16,BOT,1,0), BBOAT_MASK, PPCCOM,       { BI, BDA } },
2615 { "bbta",    BBO(16,BOT,1,0), BBOAT_MASK, PWRCOM,       { BI, BDA } },
2616 { "btla-",   BBO(16,BOT,1,1), BBOAT_MASK, PPCCOM,       { BI, BDMA } },
2617 { "btla+",   BBO(16,BOT,1,1), BBOAT_MASK, PPCCOM,       { BI, BDPA } },
2618 { "btla",    BBO(16,BOT,1,1), BBOAT_MASK, PPCCOM,       { BI, BDA } },
2619 { "bbtla",   BBO(16,BOT,1,1), BBOAT_MASK, PWRCOM,       { BI, BDA } },
2620 { "bf-",     BBO(16,BOF,0,0), BBOAT_MASK, PPCCOM,       { BI, BDM } },
2621 { "bf+",     BBO(16,BOF,0,0), BBOAT_MASK, PPCCOM,       { BI, BDP } },
2622 { "bf",      BBO(16,BOF,0,0), BBOAT_MASK, PPCCOM,       { BI, BD } },
2623 { "bbf",     BBO(16,BOF,0,0), BBOAT_MASK, PWRCOM,       { BI, BD } },
2624 { "bfl-",    BBO(16,BOF,0,1), BBOAT_MASK, PPCCOM,       { BI, BDM } },
2625 { "bfl+",    BBO(16,BOF,0,1), BBOAT_MASK, PPCCOM,       { BI, BDP } },
2626 { "bfl",     BBO(16,BOF,0,1), BBOAT_MASK, PPCCOM,       { BI, BD } },
2627 { "bbfl",    BBO(16,BOF,0,1), BBOAT_MASK, PWRCOM,       { BI, BD } },
2628 { "bfa-",    BBO(16,BOF,1,0), BBOAT_MASK, PPCCOM,       { BI, BDMA } },
2629 { "bfa+",    BBO(16,BOF,1,0), BBOAT_MASK, PPCCOM,       { BI, BDPA } },
2630 { "bfa",     BBO(16,BOF,1,0), BBOAT_MASK, PPCCOM,       { BI, BDA } },
2631 { "bbfa",    BBO(16,BOF,1,0), BBOAT_MASK, PWRCOM,       { BI, BDA } },
2632 { "bfla-",   BBO(16,BOF,1,1), BBOAT_MASK, PPCCOM,       { BI, BDMA } },
2633 { "bfla+",   BBO(16,BOF,1,1), BBOAT_MASK, PPCCOM,       { BI, BDPA } },
2634 { "bfla",    BBO(16,BOF,1,1), BBOAT_MASK, PPCCOM,       { BI, BDA } },
2635 { "bbfla",   BBO(16,BOF,1,1), BBOAT_MASK, PWRCOM,       { BI, BDA } },
2636 { "bdzt-",   BBO(16,BODZT,0,0), BBOY_MASK, NOPOWER4,    { BI, BDM } },
2637 { "bdzt+",   BBO(16,BODZT,0,0), BBOY_MASK, NOPOWER4,    { BI, BDP } },
2638 { "bdzt",    BBO(16,BODZT,0,0), BBOY_MASK, PPCCOM,      { BI, BD } },
2639 { "bdztl-",  BBO(16,BODZT,0,1), BBOY_MASK, NOPOWER4,    { BI, BDM } },
2640 { "bdztl+",  BBO(16,BODZT,0,1), BBOY_MASK, NOPOWER4,    { BI, BDP } },
2641 { "bdztl",   BBO(16,BODZT,0,1), BBOY_MASK, PPCCOM,      { BI, BD } },
2642 { "bdzta-",  BBO(16,BODZT,1,0), BBOY_MASK, NOPOWER4,    { BI, BDMA } },
2643 { "bdzta+",  BBO(16,BODZT,1,0), BBOY_MASK, NOPOWER4,    { BI, BDPA } },
2644 { "bdzta",   BBO(16,BODZT,1,0), BBOY_MASK, PPCCOM,      { BI, BDA } },
2645 { "bdztla-", BBO(16,BODZT,1,1), BBOY_MASK, NOPOWER4,    { BI, BDMA } },
2646 { "bdztla+", BBO(16,BODZT,1,1), BBOY_MASK, NOPOWER4,    { BI, BDPA } },
2647 { "bdztla",  BBO(16,BODZT,1,1), BBOY_MASK, PPCCOM,      { BI, BDA } },
2648 { "bdzf-",   BBO(16,BODZF,0,0), BBOY_MASK, NOPOWER4,    { BI, BDM } },
2649 { "bdzf+",   BBO(16,BODZF,0,0), BBOY_MASK, NOPOWER4,    { BI, BDP } },
2650 { "bdzf",    BBO(16,BODZF,0,0), BBOY_MASK, PPCCOM,      { BI, BD } },
2651 { "bdzfl-",  BBO(16,BODZF,0,1), BBOY_MASK, NOPOWER4,    { BI, BDM } },
2652 { "bdzfl+",  BBO(16,BODZF,0,1), BBOY_MASK, NOPOWER4,    { BI, BDP } },
2653 { "bdzfl",   BBO(16,BODZF,0,1), BBOY_MASK, PPCCOM,      { BI, BD } },
2654 { "bdzfa-",  BBO(16,BODZF,1,0), BBOY_MASK, NOPOWER4,    { BI, BDMA } },
2655 { "bdzfa+",  BBO(16,BODZF,1,0), BBOY_MASK, NOPOWER4,    { BI, BDPA } },
2656 { "bdzfa",   BBO(16,BODZF,1,0), BBOY_MASK, PPCCOM,      { BI, BDA } },
2657 { "bdzfla-", BBO(16,BODZF,1,1), BBOY_MASK, NOPOWER4,    { BI, BDMA } },
2658 { "bdzfla+", BBO(16,BODZF,1,1), BBOY_MASK, NOPOWER4,    { BI, BDPA } },
2659 { "bdzfla",  BBO(16,BODZF,1,1), BBOY_MASK, PPCCOM,      { BI, BDA } },
2660 { "bc-",     B(16,0,0), B_MASK,         PPCCOM,         { BOE, BI, BDM } },
2661 { "bc+",     B(16,0,0), B_MASK,         PPCCOM,         { BOE, BI, BDP } },
2662 { "bc",      B(16,0,0), B_MASK,         COM,            { BO, BI, BD } },
2663 { "bcl-",    B(16,0,1), B_MASK,         PPCCOM,         { BOE, BI, BDM } },
2664 { "bcl+",    B(16,0,1), B_MASK,         PPCCOM,         { BOE, BI, BDP } },
2665 { "bcl",     B(16,0,1), B_MASK,         COM,            { BO, BI, BD } },
2666 { "bca-",    B(16,1,0), B_MASK,         PPCCOM,         { BOE, BI, BDMA } },
2667 { "bca+",    B(16,1,0), B_MASK,         PPCCOM,         { BOE, BI, BDPA } },
2668 { "bca",     B(16,1,0), B_MASK,         COM,            { BO, BI, BDA } },
2669 { "bcla-",   B(16,1,1), B_MASK,         PPCCOM,         { BOE, BI, BDMA } },
2670 { "bcla+",   B(16,1,1), B_MASK,         PPCCOM,         { BOE, BI, BDPA } },
2671 { "bcla",    B(16,1,1), B_MASK,         COM,            { BO, BI, BDA } },
2672
2673 { "sc",      SC(17,1,0), 0xffffffff,    PPC,            { 0 } },
2674 { "svc",     SC(17,0,0), SC_MASK,       POWER,          { LEV, FL1, FL2 } },
2675 { "svcl",    SC(17,0,1), SC_MASK,       POWER,          { LEV, FL1, FL2 } },
2676 { "svca",    SC(17,1,0), SC_MASK,       PWRCOM,         { SV } },
2677 { "svcla",   SC(17,1,1), SC_MASK,       POWER,          { SV } },
2678
2679 { "b",       B(18,0,0), B_MASK,         COM,            { LI } },
2680 { "bl",      B(18,0,1), B_MASK,         COM,            { LI } },
2681 { "ba",      B(18,1,0), B_MASK,         COM,            { LIA } },
2682 { "bla",     B(18,1,1), B_MASK,         COM,            { LIA } },
2683
2684 { "mcrf",    XL(19,0),  XLBB_MASK|(3<<21)|(3<<16), COM, { BF, BFA } },
2685
2686 { "blr",     XLO(19,BOU,16,0), XLBOBIBB_MASK, PPCCOM,   { 0 } },
2687 { "br",      XLO(19,BOU,16,0), XLBOBIBB_MASK, PWRCOM,   { 0 } },
2688 { "blrl",    XLO(19,BOU,16,1), XLBOBIBB_MASK, PPCCOM,   { 0 } },
2689 { "brl",     XLO(19,BOU,16,1), XLBOBIBB_MASK, PWRCOM,   { 0 } },
2690 { "bdnzlr",  XLO(19,BODNZ,16,0), XLBOBIBB_MASK, PPCCOM, { 0 } },
2691 { "bdnzlr-", XLO(19,BODNZ,16,0), XLBOBIBB_MASK, NOPOWER4,       { 0 } },
2692 { "bdnzlr+", XLO(19,BODNZP,16,0), XLBOBIBB_MASK, NOPOWER4,      { 0 } },
2693 { "bdnzlr-", XLO(19,BODNZM4,16,0), XLBOBIBB_MASK, POWER4,       { 0 } },
2694 { "bdnzlr+", XLO(19,BODNZP4,16,0), XLBOBIBB_MASK, POWER4,       { 0 } },
2695 { "bdnzlrl", XLO(19,BODNZ,16,1), XLBOBIBB_MASK, PPCCOM, { 0 } },
2696 { "bdnzlrl-",XLO(19,BODNZ,16,1), XLBOBIBB_MASK, NOPOWER4,       { 0 } },
2697 { "bdnzlrl+",XLO(19,BODNZP,16,1), XLBOBIBB_MASK, NOPOWER4,      { 0 } },
2698 { "bdnzlrl-",XLO(19,BODNZM4,16,1), XLBOBIBB_MASK, POWER4,       { 0 } },
2699 { "bdnzlrl+",XLO(19,BODNZP4,16,1), XLBOBIBB_MASK, POWER4,       { 0 } },
2700 { "bdzlr",   XLO(19,BODZ,16,0), XLBOBIBB_MASK, PPCCOM,  { 0 } },
2701 { "bdzlr-",  XLO(19,BODZ,16,0), XLBOBIBB_MASK, NOPOWER4,        { 0 } },
2702 { "bdzlr+",  XLO(19,BODZP,16,0), XLBOBIBB_MASK, NOPOWER4,       { 0 } },
2703 { "bdzlr-",  XLO(19,BODZM4,16,0), XLBOBIBB_MASK, POWER4,        { 0 } },
2704 { "bdzlr+",  XLO(19,BODZP4,16,0), XLBOBIBB_MASK, POWER4,        { 0 } },
2705 { "bdzlrl",  XLO(19,BODZ,16,1), XLBOBIBB_MASK, PPCCOM,  { 0 } },
2706 { "bdzlrl-", XLO(19,BODZ,16,1), XLBOBIBB_MASK, NOPOWER4,        { 0 } },
2707 { "bdzlrl+", XLO(19,BODZP,16,1), XLBOBIBB_MASK, NOPOWER4,       { 0 } },
2708 { "bdzlrl-", XLO(19,BODZM4,16,1), XLBOBIBB_MASK, POWER4,        { 0 } },
2709 { "bdzlrl+", XLO(19,BODZP4,16,1), XLBOBIBB_MASK, POWER4,        { 0 } },
2710 { "bltlr",   XLOCB(19,BOT,CBLT,16,0), XLBOCBBB_MASK, PPCCOM, { CR } },
2711 { "bltlr-",  XLOCB(19,BOT,CBLT,16,0), XLBOCBBB_MASK, NOPOWER4, { CR } },
2712 { "bltlr+",  XLOCB(19,BOTP,CBLT,16,0), XLBOCBBB_MASK, NOPOWER4, { CR } },
2713 { "bltlr-",  XLOCB(19,BOTM4,CBLT,16,0), XLBOCBBB_MASK, POWER4, { CR } },
2714 { "bltlr+",  XLOCB(19,BOTP4,CBLT,16,0), XLBOCBBB_MASK, POWER4, { CR } },
2715 { "bltr",    XLOCB(19,BOT,CBLT,16,0), XLBOCBBB_MASK, PWRCOM, { CR } },
2716 { "bltlrl",  XLOCB(19,BOT,CBLT,16,1), XLBOCBBB_MASK, PPCCOM, { CR } },
2717 { "bltlrl-", XLOCB(19,BOT,CBLT,16,1), XLBOCBBB_MASK, NOPOWER4, { CR } },
2718 { "bltlrl+", XLOCB(19,BOTP,CBLT,16,1), XLBOCBBB_MASK, NOPOWER4, { CR } },
2719 { "bltlrl-", XLOCB(19,BOTM4,CBLT,16,1), XLBOCBBB_MASK, POWER4, { CR } },
2720 { "bltlrl+", XLOCB(19,BOTP4,CBLT,16,1), XLBOCBBB_MASK, POWER4, { CR } },
2721 { "bltrl",   XLOCB(19,BOT,CBLT,16,1), XLBOCBBB_MASK, PWRCOM, { CR } },
2722 { "bgtlr",   XLOCB(19,BOT,CBGT,16,0), XLBOCBBB_MASK, PPCCOM, { CR } },
2723 { "bgtlr-",  XLOCB(19,BOT,CBGT,16,0), XLBOCBBB_MASK, NOPOWER4, { CR } },
2724 { "bgtlr+",  XLOCB(19,BOTP,CBGT,16,0), XLBOCBBB_MASK, NOPOWER4, { CR } },
2725 { "bgtlr-",  XLOCB(19,BOTM4,CBGT,16,0), XLBOCBBB_MASK, POWER4, { CR } },
2726 { "bgtlr+",  XLOCB(19,BOTP4,CBGT,16,0), XLBOCBBB_MASK, POWER4, { CR } },
2727 { "bgtr",    XLOCB(19,BOT,CBGT,16,0), XLBOCBBB_MASK, PWRCOM, { CR } },
2728 { "bgtlrl",  XLOCB(19,BOT,CBGT,16,1), XLBOCBBB_MASK, PPCCOM, { CR } },
2729 { "bgtlrl-", XLOCB(19,BOT,CBGT,16,1), XLBOCBBB_MASK, NOPOWER4, { CR } },
2730 { "bgtlrl+", XLOCB(19,BOTP,CBGT,16,1), XLBOCBBB_MASK, NOPOWER4, { CR } },
2731 { "bgtlrl-", XLOCB(19,BOTM4,CBGT,16,1), XLBOCBBB_MASK, POWER4, { CR } },
2732 { "bgtlrl+", XLOCB(19,BOTP4,CBGT,16,1), XLBOCBBB_MASK, POWER4, { CR } },
2733 { "bgtrl",   XLOCB(19,BOT,CBGT,16,1), XLBOCBBB_MASK, PWRCOM, { CR } },
2734 { "beqlr",   XLOCB(19,BOT,CBEQ,16,0), XLBOCBBB_MASK, PPCCOM, { CR } },
2735 { "beqlr-",  XLOCB(19,BOT,CBEQ,16,0), XLBOCBBB_MASK, NOPOWER4, { CR } },
2736 { "beqlr+",  XLOCB(19,BOTP,CBEQ,16,0), XLBOCBBB_MASK, NOPOWER4, { CR } },
2737 { "beqlr-",  XLOCB(19,BOTM4,CBEQ,16,0), XLBOCBBB_MASK, POWER4, { CR } },
2738 { "beqlr+",  XLOCB(19,BOTP4,CBEQ,16,0), XLBOCBBB_MASK, POWER4, { CR } },
2739 { "beqr",    XLOCB(19,BOT,CBEQ,16,0), XLBOCBBB_MASK, PWRCOM, { CR } },
2740 { "beqlrl",  XLOCB(19,BOT,CBEQ,16,1), XLBOCBBB_MASK, PPCCOM, { CR } },
2741 { "beqlrl-", XLOCB(19,BOT,CBEQ,16,1), XLBOCBBB_MASK, NOPOWER4, { CR } },
2742 { "beqlrl+", XLOCB(19,BOTP,CBEQ,16,1), XLBOCBBB_MASK, NOPOWER4, { CR } },
2743 { "beqlrl-", XLOCB(19,BOTM4,CBEQ,16,1), XLBOCBBB_MASK, POWER4, { CR } },
2744 { "beqlrl+", XLOCB(19,BOTP4,CBEQ,16,1), XLBOCBBB_MASK, POWER4, { CR } },
2745 { "beqrl",   XLOCB(19,BOT,CBEQ,16,1), XLBOCBBB_MASK, PWRCOM, { CR } },
2746 { "bsolr",   XLOCB(19,BOT,CBSO,16,0), XLBOCBBB_MASK, PPCCOM, { CR } },
2747 { "bsolr-",  XLOCB(19,BOT,CBSO,16,0), XLBOCBBB_MASK, NOPOWER4, { CR } },
2748 { "bsolr+",  XLOCB(19,BOTP,CBSO,16,0), XLBOCBBB_MASK, NOPOWER4, { CR } },
2749 { "bsolr-",  XLOCB(19,BOTM4,CBSO,16,0), XLBOCBBB_MASK, POWER4, { CR } },
2750 { "bsolr+",  XLOCB(19,BOTP4,CBSO,16,0), XLBOCBBB_MASK, POWER4, { CR } },
2751 { "bsor",    XLOCB(19,BOT,CBSO,16,0), XLBOCBBB_MASK, PWRCOM, { CR } },
2752 { "bsolrl",  XLOCB(19,BOT,CBSO,16,1), XLBOCBBB_MASK, PPCCOM, { CR } },
2753 { "bsolrl-", XLOCB(19,BOT,CBSO,16,1), XLBOCBBB_MASK, NOPOWER4, { CR } },
2754 { "bsolrl+", XLOCB(19,BOTP,CBSO,16,1), XLBOCBBB_MASK, NOPOWER4, { CR } },
2755 { "bsolrl-", XLOCB(19,BOTM4,CBSO,16,1), XLBOCBBB_MASK, POWER4, { CR } },
2756 { "bsolrl+", XLOCB(19,BOTP4,CBSO,16,1), XLBOCBBB_MASK, POWER4, { CR } },
2757 { "bsorl",   XLOCB(19,BOT,CBSO,16,1), XLBOCBBB_MASK, PWRCOM, { CR } },
2758 { "bunlr",   XLOCB(19,BOT,CBSO,16,0), XLBOCBBB_MASK, PPCCOM, { CR } },
2759 { "bunlr-",  XLOCB(19,BOT,CBSO,16,0), XLBOCBBB_MASK, NOPOWER4, { CR } },
2760 { "bunlr+",  XLOCB(19,BOTP,CBSO,16,0), XLBOCBBB_MASK, NOPOWER4, { CR } },
2761 { "bunlr-",  XLOCB(19,BOTM4,CBSO,16,0), XLBOCBBB_MASK, POWER4, { CR } },
2762 { "bunlr+",  XLOCB(19,BOTP4,CBSO,16,0), XLBOCBBB_MASK, POWER4, { CR } },
2763 { "bunlrl",  XLOCB(19,BOT,CBSO,16,1), XLBOCBBB_MASK, PPCCOM, { CR } },
2764 { "bunlrl-", XLOCB(19,BOT,CBSO,16,1), XLBOCBBB_MASK, NOPOWER4, { CR } },
2765 { "bunlrl+", XLOCB(19,BOTP,CBSO,16,1), XLBOCBBB_MASK, NOPOWER4, { CR } },
2766 { "bunlrl-", XLOCB(19,BOTM4,CBSO,16,1), XLBOCBBB_MASK, POWER4, { CR } },
2767 { "bunlrl+", XLOCB(19,BOTP4,CBSO,16,1), XLBOCBBB_MASK, POWER4, { CR } },
2768 { "bgelr",   XLOCB(19,BOF,CBLT,16,0), XLBOCBBB_MASK, PPCCOM, { CR } },
2769 { "bgelr-",  XLOCB(19,BOF,CBLT,16,0), XLBOCBBB_MASK, NOPOWER4, { CR } },
2770 { "bgelr+",  XLOCB(19,BOFP,CBLT,16,0), XLBOCBBB_MASK, NOPOWER4, { CR } },
2771 { "bgelr-",  XLOCB(19,BOFM4,CBLT,16,0), XLBOCBBB_MASK, POWER4, { CR } },
2772 { "bgelr+",  XLOCB(19,BOFP4,CBLT,16,0), XLBOCBBB_MASK, POWER4, { CR } },
2773 { "bger",    XLOCB(19,BOF,CBLT,16,0), XLBOCBBB_MASK, PWRCOM, { CR } },
2774 { "bgelrl",  XLOCB(19,BOF,CBLT,16,1), XLBOCBBB_MASK, PPCCOM, { CR } },
2775 { "bgelrl-", XLOCB(19,BOF,CBLT,16,1), XLBOCBBB_MASK, NOPOWER4, { CR } },
2776 { "bgelrl+", XLOCB(19,BOFP,CBLT,16,1), XLBOCBBB_MASK, NOPOWER4, { CR } },
2777 { "bgelrl-", XLOCB(19,BOFM4,CBLT,16,1), XLBOCBBB_MASK, POWER4, { CR } },
2778 { "bgelrl+", XLOCB(19,BOFP4,CBLT,16,1), XLBOCBBB_MASK, POWER4, { CR } },
2779 { "bgerl",   XLOCB(19,BOF,CBLT,16,1), XLBOCBBB_MASK, PWRCOM, { CR } },
2780 { "bnllr",   XLOCB(19,BOF,CBLT,16,0), XLBOCBBB_MASK, PPCCOM, { CR } },
2781 { "bnllr-",  XLOCB(19,BOF,CBLT,16,0), XLBOCBBB_MASK, NOPOWER4, { CR } },
2782 { "bnllr+",  XLOCB(19,BOFP,CBLT,16,0), XLBOCBBB_MASK, NOPOWER4, { CR } },
2783 { "bnllr-",  XLOCB(19,BOFM4,CBLT,16,0), XLBOCBBB_MASK, POWER4, { CR } },
2784 { "bnllr+",  XLOCB(19,BOFP4,CBLT,16,0), XLBOCBBB_MASK, POWER4, { CR } },
2785 { "bnlr",    XLOCB(19,BOF,CBLT,16,0), XLBOCBBB_MASK, PWRCOM, { CR } },
2786 { "bnllrl",  XLOCB(19,BOF,CBLT,16,1), XLBOCBBB_MASK, PPCCOM, { CR } },
2787 { "bnllrl-", XLOCB(19,BOF,CBLT,16,1), XLBOCBBB_MASK, NOPOWER4, { CR } },
2788 { "bnllrl+", XLOCB(19,BOFP,CBLT,16,1), XLBOCBBB_MASK, NOPOWER4, { CR } },
2789 { "bnllrl-", XLOCB(19,BOFM4,CBLT,16,1), XLBOCBBB_MASK, POWER4, { CR } },
2790 { "bnllrl+", XLOCB(19,BOFP4,CBLT,16,1), XLBOCBBB_MASK, POWER4, { CR } },
2791 { "bnlrl",   XLOCB(19,BOF,CBLT,16,1), XLBOCBBB_MASK, PWRCOM, { CR } },
2792 { "blelr",   XLOCB(19,BOF,CBGT,16,0), XLBOCBBB_MASK, PPCCOM, { CR } },
2793 { "blelr-",  XLOCB(19,BOF,CBGT,16,0), XLBOCBBB_MASK, NOPOWER4, { CR } },
2794 { "blelr+",  XLOCB(19,BOFP,CBGT,16,0), XLBOCBBB_MASK, NOPOWER4, { CR } },
2795 { "blelr-",  XLOCB(19,BOFM4,CBGT,16,0), XLBOCBBB_MASK, POWER4, { CR } },
2796 { "blelr+",  XLOCB(19,BOFP4,CBGT,16,0), XLBOCBBB_MASK, POWER4, { CR } },
2797 { "bler",    XLOCB(19,BOF,CBGT,16,0), XLBOCBBB_MASK, PWRCOM, { CR } },
2798 { "blelrl",  XLOCB(19,BOF,CBGT,16,1), XLBOCBBB_MASK, PPCCOM, { CR } },
2799 { "blelrl-", XLOCB(19,BOF,CBGT,16,1), XLBOCBBB_MASK, NOPOWER4, { CR } },
2800 { "blelrl+", XLOCB(19,BOFP,CBGT,16,1), XLBOCBBB_MASK, NOPOWER4, { CR } },
2801 { "blelrl-", XLOCB(19,BOFM4,CBGT,16,1), XLBOCBBB_MASK, POWER4, { CR } },
2802 { "blelrl+", XLOCB(19,BOFP4,CBGT,16,1), XLBOCBBB_MASK, POWER4, { CR } },
2803 { "blerl",   XLOCB(19,BOF,CBGT,16,1), XLBOCBBB_MASK, PWRCOM, { CR } },
2804 { "bnglr",   XLOCB(19,BOF,CBGT,16,0), XLBOCBBB_MASK, PPCCOM, { CR } },
2805 { "bnglr-",  XLOCB(19,BOF,CBGT,16,0), XLBOCBBB_MASK, NOPOWER4, { CR } },
2806 { "bnglr+",  XLOCB(19,BOFP,CBGT,16,0), XLBOCBBB_MASK, NOPOWER4, { CR } },
2807 { "bnglr-",  XLOCB(19,BOFM4,CBGT,16,0), XLBOCBBB_MASK, POWER4, { CR } },
2808 { "bnglr+",  XLOCB(19,BOFP4,CBGT,16,0), XLBOCBBB_MASK, POWER4, { CR } },
2809 { "bngr",    XLOCB(19,BOF,CBGT,16,0), XLBOCBBB_MASK, PWRCOM, { CR } },
2810 { "bnglrl",  XLOCB(19,BOF,CBGT,16,1), XLBOCBBB_MASK, PPCCOM, { CR } },
2811 { "bnglrl-", XLOCB(19,BOF,CBGT,16,1), XLBOCBBB_MASK, NOPOWER4, { CR } },
2812 { "bnglrl+", XLOCB(19,BOFP,CBGT,16,1), XLBOCBBB_MASK, NOPOWER4, { CR } },
2813 { "bnglrl-", XLOCB(19,BOFM4,CBGT,16,1), XLBOCBBB_MASK, POWER4, { CR } },
2814 { "bnglrl+", XLOCB(19,BOFP4,CBGT,16,1), XLBOCBBB_MASK, POWER4, { CR } },
2815 { "bngrl",   XLOCB(19,BOF,CBGT,16,1), XLBOCBBB_MASK, PWRCOM, { CR } },
2816 { "bnelr",   XLOCB(19,BOF,CBEQ,16,0), XLBOCBBB_MASK, PPCCOM, { CR } },
2817 { "bnelr-",  XLOCB(19,BOF,CBEQ,16,0), XLBOCBBB_MASK, NOPOWER4, { CR } },
2818 { "bnelr+",  XLOCB(19,BOFP,CBEQ,16,0), XLBOCBBB_MASK, NOPOWER4, { CR } },
2819 { "bnelr-",  XLOCB(19,BOFM4,CBEQ,16,0), XLBOCBBB_MASK, POWER4, { CR } },
2820 { "bnelr+",  XLOCB(19,BOFP4,CBEQ,16,0), XLBOCBBB_MASK, POWER4, { CR } },
2821 { "bner",    XLOCB(19,BOF,CBEQ,16,0), XLBOCBBB_MASK, PWRCOM, { CR } },
2822 { "bnelrl",  XLOCB(19,BOF,CBEQ,16,1), XLBOCBBB_MASK, PPCCOM, { CR } },
2823 { "bnelrl-", XLOCB(19,BOF,CBEQ,16,1), XLBOCBBB_MASK, NOPOWER4, { CR } },
2824 { "bnelrl+", XLOCB(19,BOFP,CBEQ,16,1), XLBOCBBB_MASK, NOPOWER4, { CR } },
2825 { "bnelrl-", XLOCB(19,BOFM4,CBEQ,16,1), XLBOCBBB_MASK, POWER4, { CR } },
2826 { "bnelrl+", XLOCB(19,BOFP4,CBEQ,16,1), XLBOCBBB_MASK, POWER4, { CR } },
2827 { "bnerl",   XLOCB(19,BOF,CBEQ,16,1), XLBOCBBB_MASK, PWRCOM, { CR } },
2828 { "bnslr",   XLOCB(19,BOF,CBSO,16,0), XLBOCBBB_MASK, PPCCOM, { CR } },
2829 { "bnslr-",  XLOCB(19,BOF,CBSO,16,0), XLBOCBBB_MASK, NOPOWER4, { CR } },
2830 { "bnslr+",  XLOCB(19,BOFP,CBSO,16,0), XLBOCBBB_MASK, NOPOWER4, { CR } },
2831 { "bnslr-",  XLOCB(19,BOFM4,CBSO,16,0), XLBOCBBB_MASK, POWER4, { CR } },
2832 { "bnslr+",  XLOCB(19,BOFP4,CBSO,16,0), XLBOCBBB_MASK, POWER4, { CR } },
2833 { "bnsr",    XLOCB(19,BOF,CBSO,16,0), XLBOCBBB_MASK, PWRCOM, { CR } },
2834 { "bnslrl",  XLOCB(19,BOF,CBSO,16,1), XLBOCBBB_MASK, PPCCOM, { CR } },
2835 { "bnslrl-", XLOCB(19,BOF,CBSO,16,1), XLBOCBBB_MASK, NOPOWER4, { CR } },
2836 { "bnslrl+", XLOCB(19,BOFP,CBSO,16,1), XLBOCBBB_MASK, NOPOWER4, { CR } },
2837 { "bnslrl-", XLOCB(19,BOFM4,CBSO,16,1), XLBOCBBB_MASK, POWER4, { CR } },
2838 { "bnslrl+", XLOCB(19,BOFP4,CBSO,16,1), XLBOCBBB_MASK, POWER4, { CR } },
2839 { "bnsrl",   XLOCB(19,BOF,CBSO,16,1), XLBOCBBB_MASK, PWRCOM, { CR } },
2840 { "bnulr",   XLOCB(19,BOF,CBSO,16,0), XLBOCBBB_MASK, PPCCOM, { CR } },
2841 { "bnulr-",  XLOCB(19,BOF,CBSO,16,0), XLBOCBBB_MASK, NOPOWER4, { CR } },
2842 { "bnulr+",  XLOCB(19,BOFP,CBSO,16,0), XLBOCBBB_MASK, NOPOWER4, { CR } },
2843 { "bnulr-",  XLOCB(19,BOFM4,CBSO,16,0), XLBOCBBB_MASK, POWER4, { CR } },
2844 { "bnulr+",  XLOCB(19,BOFP4,CBSO,16,0), XLBOCBBB_MASK, POWER4, { CR } },
2845 { "bnulrl",  XLOCB(19,BOF,CBSO,16,1), XLBOCBBB_MASK, PPCCOM, { CR } },
2846 { "bnulrl-", XLOCB(19,BOF,CBSO,16,1), XLBOCBBB_MASK, NOPOWER4, { CR } },
2847 { "bnulrl+", XLOCB(19,BOFP,CBSO,16,1), XLBOCBBB_MASK, NOPOWER4, { CR } },
2848 { "bnulrl-", XLOCB(19,BOFM4,CBSO,16,1), XLBOCBBB_MASK, POWER4, { CR } },
2849 { "bnulrl+", XLOCB(19,BOFP4,CBSO,16,1), XLBOCBBB_MASK, POWER4, { CR } },
2850 { "btlr",    XLO(19,BOT,16,0), XLBOBB_MASK, PPCCOM,     { BI } },
2851 { "btlr-",   XLO(19,BOT,16,0), XLBOBB_MASK, NOPOWER4,   { BI } },
2852 { "btlr+",   XLO(19,BOTP,16,0), XLBOBB_MASK, NOPOWER4,  { BI } },
2853 { "btlr-",   XLO(19,BOTM4,16,0), XLBOBB_MASK, POWER4,   { BI } },
2854 { "btlr+",   XLO(19,BOTP4,16,0), XLBOBB_MASK, POWER4,   { BI } },
2855 { "bbtr",    XLO(19,BOT,16,0), XLBOBB_MASK, PWRCOM,     { BI } },
2856 { "btlrl",   XLO(19,BOT,16,1), XLBOBB_MASK, PPCCOM,     { BI } },
2857 { "btlrl-",  XLO(19,BOT,16,1), XLBOBB_MASK, NOPOWER4,   { BI } },
2858 { "btlrl+",  XLO(19,BOTP,16,1), XLBOBB_MASK, NOPOWER4,  { BI } },
2859 { "btlrl-",  XLO(19,BOTM4,16,1), XLBOBB_MASK, POWER4,   { BI } },
2860 { "btlrl+",  XLO(19,BOTP4,16,1), XLBOBB_MASK, POWER4,   { BI } },
2861 { "bbtrl",   XLO(19,BOT,16,1), XLBOBB_MASK, PWRCOM,     { BI } },
2862 { "bflr",    XLO(19,BOF,16,0), XLBOBB_MASK, PPCCOM,     { BI } },
2863 { "bflr-",   XLO(19,BOF,16,0), XLBOBB_MASK, NOPOWER4,   { BI } },
2864 { "bflr+",   XLO(19,BOFP,16,0), XLBOBB_MASK, NOPOWER4,  { BI } },
2865 { "bflr-",   XLO(19,BOFM4,16,0), XLBOBB_MASK, POWER4,   { BI } },
2866 { "bflr+",   XLO(19,BOFP4,16,0), XLBOBB_MASK, POWER4,   { BI } },
2867 { "bbfr",    XLO(19,BOF,16,0), XLBOBB_MASK, PWRCOM,     { BI } },
2868 { "bflrl",   XLO(19,BOF,16,1), XLBOBB_MASK, PPCCOM,     { BI } },
2869 { "bflrl-",  XLO(19,BOF,16,1), XLBOBB_MASK, NOPOWER4,   { BI } },
2870 { "bflrl+",  XLO(19,BOFP,16,1), XLBOBB_MASK, NOPOWER4,  { BI } },
2871 { "bflrl-",  XLO(19,BOFM4,16,1), XLBOBB_MASK, POWER4,   { BI } },
2872 { "bflrl+",  XLO(19,BOFP4,16,1), XLBOBB_MASK, POWER4,   { BI } },
2873 { "bbfrl",   XLO(19,BOF,16,1), XLBOBB_MASK, PWRCOM,     { BI } },
2874 { "bdnztlr", XLO(19,BODNZT,16,0), XLBOBB_MASK, PPCCOM,  { BI } },
2875 { "bdnztlr-",XLO(19,BODNZT,16,0), XLBOBB_MASK, NOPOWER4, { BI } },
2876 { "bdnztlr+",XLO(19,BODNZTP,16,0), XLBOBB_MASK, NOPOWER4, { BI } },
2877 { "bdnztlrl",XLO(19,BODNZT,16,1), XLBOBB_MASK, PPCCOM,  { BI } },
2878 { "bdnztlrl-",XLO(19,BODNZT,16,1), XLBOBB_MASK, NOPOWER4, { BI } },
2879 { "bdnztlrl+",XLO(19,BODNZTP,16,1), XLBOBB_MASK, NOPOWER4, { BI } },
2880 { "bdnzflr", XLO(19,BODNZF,16,0), XLBOBB_MASK, PPCCOM,  { BI } },
2881 { "bdnzflr-",XLO(19,BODNZF,16,0), XLBOBB_MASK, NOPOWER4, { BI } },
2882 { "bdnzflr+",XLO(19,BODNZFP,16,0), XLBOBB_MASK, NOPOWER4, { BI } },
2883 { "bdnzflrl",XLO(19,BODNZF,16,1), XLBOBB_MASK, PPCCOM,  { BI } },
2884 { "bdnzflrl-",XLO(19,BODNZF,16,1), XLBOBB_MASK, NOPOWER4, { BI } },
2885 { "bdnzflrl+",XLO(19,BODNZFP,16,1), XLBOBB_MASK, NOPOWER4, { BI } },
2886 { "bdztlr",  XLO(19,BODZT,16,0), XLBOBB_MASK, PPCCOM,   { BI } },
2887 { "bdztlr-", XLO(19,BODZT,16,0), XLBOBB_MASK, NOPOWER4, { BI } },
2888 { "bdztlr+", XLO(19,BODZTP,16,0), XLBOBB_MASK, NOPOWER4, { BI } },
2889 { "bdztlrl", XLO(19,BODZT,16,1), XLBOBB_MASK, PPCCOM,   { BI } },
2890 { "bdztlrl-",XLO(19,BODZT,16,1), XLBOBB_MASK, NOPOWER4, { BI } },
2891 { "bdztlrl+",XLO(19,BODZTP,16,1), XLBOBB_MASK, NOPOWER4, { BI } },
2892 { "bdzflr",  XLO(19,BODZF,16,0), XLBOBB_MASK, PPCCOM,   { BI } },
2893 { "bdzflr-", XLO(19,BODZF,16,0), XLBOBB_MASK, NOPOWER4, { BI } },
2894 { "bdzflr+", XLO(19,BODZFP,16,0), XLBOBB_MASK, NOPOWER4, { BI } },
2895 { "bdzflrl", XLO(19,BODZF,16,1), XLBOBB_MASK, PPCCOM,   { BI } },
2896 { "bdzflrl-",XLO(19,BODZF,16,1), XLBOBB_MASK, NOPOWER4, { BI } },
2897 { "bdzflrl+",XLO(19,BODZFP,16,1), XLBOBB_MASK, NOPOWER4, { BI } },
2898 { "bclr",    XLLK(19,16,0), XLYBB_MASK, PPCCOM,         { BO, BI } },
2899 { "bclrl",   XLLK(19,16,1), XLYBB_MASK, PPCCOM,         { BO, BI } },
2900 { "bclr+",   XLYLK(19,16,1,0), XLYBB_MASK, PPCCOM,      { BOE, BI } },
2901 { "bclrl+",  XLYLK(19,16,1,1), XLYBB_MASK, PPCCOM,      { BOE, BI } },
2902 { "bclr-",   XLYLK(19,16,0,0), XLYBB_MASK, PPCCOM,      { BOE, BI } },
2903 { "bclrl-",  XLYLK(19,16,0,1), XLYBB_MASK, PPCCOM,      { BOE, BI } },
2904 { "bcr",     XLLK(19,16,0), XLBB_MASK,  PWRCOM,         { BO, BI } },
2905 { "bcrl",    XLLK(19,16,1), XLBB_MASK,  PWRCOM,         { BO, BI } },
2906 { "bclre",   XLLK(19,17,0), XLBB_MASK,  BOOKE64,        { BO, BI } },
2907 { "bclrel",  XLLK(19,17,1), XLBB_MASK,  BOOKE64,        { BO, BI } },
2908
2909 { "rfid",    XL(19,18), 0xffffffff,     PPC64,          { 0 } },
2910
2911 { "crnot",   XL(19,33), XL_MASK,        PPCCOM,         { BT, BA, BBA } },
2912 { "crnor",   XL(19,33), XL_MASK,        COM,            { BT, BA, BB } },
2913 { "rfmci",    X(19,38),  0xffffffff,    PPCRFMCI,       { 0 } },
2914
2915
2916 { "rfi",     XL(19,50), 0xffffffff,     COM,            { 0 } },
2917 { "rfci",    XL(19,51), 0xffffffff,     PPC403,         { 0 } },
2918 { "rfci",    XL(19,51), 0xffffffff,     BOOKE,          { 0 } },
2919
2920 { "rfsvc",   XL(19,82), 0xffffffff,     POWER,          { 0 } },
2921
2922 { "crandc",  XL(19,129), XL_MASK,       COM,            { BT, BA, BB } },
2923
2924 { "isync",   XL(19,150), 0xffffffff,    PPCCOM,         { 0 } },
2925 { "ics",     XL(19,150), 0xffffffff,    PWRCOM,         { 0 } },
2926
2927 { "crclr",   XL(19,193), XL_MASK,       PPCCOM,         { BT, BAT, BBA } },
2928 { "crxor",   XL(19,193), XL_MASK,       COM,            { BT, BA, BB } },
2929
2930 { "crnand",  XL(19,225), XL_MASK,       COM,            { BT, BA, BB } },
2931
2932 { "crand",   XL(19,257), XL_MASK,       COM,            { BT, BA, BB } },
2933
2934 { "crset",   XL(19,289), XL_MASK,       PPCCOM,         { BT, BAT, BBA } },
2935 { "creqv",   XL(19,289), XL_MASK,       COM,            { BT, BA, BB } },
2936
2937 { "crorc",   XL(19,417), XL_MASK,       COM,            { BT, BA, BB } },
2938
2939 { "crmove",  XL(19,449), XL_MASK,       PPCCOM,         { BT, BA, BBA } },
2940 { "cror",    XL(19,449), XL_MASK,       COM,            { BT, BA, BB } },
2941
2942 { "bctr",    XLO(19,BOU,528,0), XLBOBIBB_MASK, COM,     { 0 } },
2943 { "bctrl",   XLO(19,BOU,528,1), XLBOBIBB_MASK, COM,     { 0 } },
2944 { "bltctr",  XLOCB(19,BOT,CBLT,528,0),  XLBOCBBB_MASK, PPCCOM,  { CR } },
2945 { "bltctr-", XLOCB(19,BOT,CBLT,528,0),  XLBOCBBB_MASK, NOPOWER4, { CR } },
2946 { "bltctr+", XLOCB(19,BOTP,CBLT,528,0), XLBOCBBB_MASK, NOPOWER4, { CR } },
2947 { "bltctr-", XLOCB(19,BOTM4,CBLT,528,0), XLBOCBBB_MASK, POWER4, { CR } },
2948 { "bltctr+", XLOCB(19,BOTP4,CBLT,528,0), XLBOCBBB_MASK, POWER4, { CR } },
2949 { "bltctrl", XLOCB(19,BOT,CBLT,528,1),  XLBOCBBB_MASK, PPCCOM,  { CR } },
2950 { "bltctrl-",XLOCB(19,BOT,CBLT,528,1),  XLBOCBBB_MASK, NOPOWER4, { CR } },
2951 { "bltctrl+",XLOCB(19,BOTP,CBLT,528,1), XLBOCBBB_MASK, NOPOWER4, { CR } },
2952 { "bltctrl-",XLOCB(19,BOTM4,CBLT,528,1), XLBOCBBB_MASK, POWER4, { CR } },
2953 { "bltctrl+",XLOCB(19,BOTP4,CBLT,528,1), XLBOCBBB_MASK, POWER4, { CR } },
2954 { "bgtctr",  XLOCB(19,BOT,CBGT,528,0),  XLBOCBBB_MASK, PPCCOM,  { CR } },
2955 { "bgtctr-", XLOCB(19,BOT,CBGT,528,0),  XLBOCBBB_MASK, NOPOWER4, { CR } },
2956 { "bgtctr+", XLOCB(19,BOTP,CBGT,528,0), XLBOCBBB_MASK, NOPOWER4, { CR } },
2957 { "bgtctr-", XLOCB(19,BOTM4,CBGT,528,0), XLBOCBBB_MASK, POWER4, { CR } },
2958 { "bgtctr+", XLOCB(19,BOTP4,CBGT,528,0), XLBOCBBB_MASK, POWER4, { CR } },
2959 { "bgtctrl", XLOCB(19,BOT,CBGT,528,1),  XLBOCBBB_MASK, PPCCOM,  { CR } },
2960 { "bgtctrl-",XLOCB(19,BOT,CBGT,528,1),  XLBOCBBB_MASK, NOPOWER4, { CR } },
2961 { "bgtctrl+",XLOCB(19,BOTP,CBGT,528,1), XLBOCBBB_MASK, NOPOWER4, { CR } },
2962 { "bgtctrl-",XLOCB(19,BOTM4,CBGT,528,1), XLBOCBBB_MASK, POWER4, { CR } },
2963 { "bgtctrl+",XLOCB(19,BOTP4,CBGT,528,1), XLBOCBBB_MASK, POWER4, { CR } },
2964 { "beqctr",  XLOCB(19,BOT,CBEQ,528,0),  XLBOCBBB_MASK, PPCCOM,  { CR } },
2965 { "beqctr-", XLOCB(19,BOT,CBEQ,528,0),  XLBOCBBB_MASK, NOPOWER4, { CR } },
2966 { "beqctr+", XLOCB(19,BOTP,CBEQ,528,0), XLBOCBBB_MASK, NOPOWER4, { CR } },
2967 { "beqctr-", XLOCB(19,BOTM4,CBEQ,528,0), XLBOCBBB_MASK, POWER4, { CR } },
2968 { "beqctr+", XLOCB(19,BOTP4,CBEQ,528,0), XLBOCBBB_MASK, POWER4, { CR } },
2969 { "beqctrl", XLOCB(19,BOT,CBEQ,528,1),  XLBOCBBB_MASK, PPCCOM,  { CR } },
2970 { "beqctrl-",XLOCB(19,BOT,CBEQ,528,1),  XLBOCBBB_MASK, NOPOWER4, { CR } },
2971 { "beqctrl+",XLOCB(19,BOTP,CBEQ,528,1), XLBOCBBB_MASK, NOPOWER4, { CR } },
2972 { "beqctrl-",XLOCB(19,BOTM4,CBEQ,528,1), XLBOCBBB_MASK, POWER4, { CR } },
2973 { "beqctrl+",XLOCB(19,BOTP4,CBEQ,528,1), XLBOCBBB_MASK, POWER4, { CR } },
2974 { "bsoctr",  XLOCB(19,BOT,CBSO,528,0),  XLBOCBBB_MASK, PPCCOM,  { CR } },
2975 { "bsoctr-", XLOCB(19,BOT,CBSO,528,0),  XLBOCBBB_MASK, NOPOWER4, { CR } },
2976 { "bsoctr+", XLOCB(19,BOTP,CBSO,528,0), XLBOCBBB_MASK, NOPOWER4, { CR } },
2977 { "bsoctr-", XLOCB(19,BOTM4,CBSO,528,0), XLBOCBBB_MASK, POWER4, { CR } },
2978 { "bsoctr+", XLOCB(19,BOTP4,CBSO,528,0), XLBOCBBB_MASK, POWER4, { CR } },
2979 { "bsoctrl", XLOCB(19,BOT,CBSO,528,1),  XLBOCBBB_MASK, PPCCOM,  { CR } },
2980 { "bsoctrl-",XLOCB(19,BOT,CBSO,528,1),  XLBOCBBB_MASK, NOPOWER4, { CR } },
2981 { "bsoctrl+",XLOCB(19,BOTP,CBSO,528,1), XLBOCBBB_MASK, NOPOWER4, { CR } },
2982 { "bsoctrl-",XLOCB(19,BOTM4,CBSO,528,1), XLBOCBBB_MASK, POWER4, { CR } },
2983 { "bsoctrl+",XLOCB(19,BOTP4,CBSO,528,1), XLBOCBBB_MASK, POWER4, { CR } },
2984 { "bunctr",  XLOCB(19,BOT,CBSO,528,0),  XLBOCBBB_MASK, PPCCOM,  { CR } },
2985 { "bunctr-", XLOCB(19,BOT,CBSO,528,0),  XLBOCBBB_MASK, NOPOWER4, { CR } },
2986 { "bunctr+", XLOCB(19,BOTP,CBSO,528,0), XLBOCBBB_MASK, NOPOWER4, { CR } },
2987 { "bunctr-", XLOCB(19,BOTM4,CBSO,528,0), XLBOCBBB_MASK, POWER4, { CR } },
2988 { "bunctr+", XLOCB(19,BOTP4,CBSO,528,0), XLBOCBBB_MASK, POWER4, { CR } },
2989 { "bunctrl", XLOCB(19,BOT,CBSO,528,1),  XLBOCBBB_MASK, PPCCOM,  { CR } },
2990 { "bunctrl-",XLOCB(19,BOT,CBSO,528,1),  XLBOCBBB_MASK, NOPOWER4, { CR } },
2991 { "bunctrl+",XLOCB(19,BOTP,CBSO,528,1), XLBOCBBB_MASK, NOPOWER4, { CR } },
2992 { "bunctrl-",XLOCB(19,BOTM4,CBSO,528,1), XLBOCBBB_MASK, POWER4, { CR } },
2993 { "bunctrl+",XLOCB(19,BOTP4,CBSO,528,1), XLBOCBBB_MASK, POWER4, { CR } },
2994 { "bgectr",  XLOCB(19,BOF,CBLT,528,0),  XLBOCBBB_MASK, PPCCOM,  { CR } },
2995 { "bgectr-", XLOCB(19,BOF,CBLT,528,0),  XLBOCBBB_MASK, NOPOWER4, { CR } },
2996 { "bgectr+", XLOCB(19,BOFP,CBLT,528,0), XLBOCBBB_MASK, NOPOWER4, { CR } },
2997 { "bgectr-", XLOCB(19,BOFM4,CBLT,528,0), XLBOCBBB_MASK, POWER4, { CR } },
2998 { "bgectr+", XLOCB(19,BOFP4,CBLT,528,0), XLBOCBBB_MASK, POWER4, { CR } },
2999 { "bgectrl", XLOCB(19,BOF,CBLT,528,1),  XLBOCBBB_MASK, PPCCOM,  { CR } },
3000 { "bgectrl-",XLOCB(19,BOF,CBLT,528,1),  XLBOCBBB_MASK, NOPOWER4, { CR } },
3001 { "bgectrl+",XLOCB(19,BOFP,CBLT,528,1), XLBOCBBB_MASK, NOPOWER4, { CR } },
3002 { "bgectrl-",XLOCB(19,BOFM4,CBLT,528,1), XLBOCBBB_MASK, POWER4, { CR } },
3003 { "bgectrl+",XLOCB(19,BOFP4,CBLT,528,1), XLBOCBBB_MASK, POWER4, { CR } },
3004 { "bnlctr",  XLOCB(19,BOF,CBLT,528,0),  XLBOCBBB_MASK, PPCCOM,  { CR } },
3005 { "bnlctr-", XLOCB(19,BOF,CBLT,528,0),  XLBOCBBB_MASK, NOPOWER4, { CR } },
3006 { "bnlctr+", XLOCB(19,BOFP,CBLT,528,0), XLBOCBBB_MASK, NOPOWER4, { CR } },
3007 { "bnlctr-", XLOCB(19,BOFM4,CBLT,528,0), XLBOCBBB_MASK, POWER4, { CR } },
3008 { "bnlctr+", XLOCB(19,BOFP4,CBLT,528,0), XLBOCBBB_MASK, POWER4, { CR } },
3009 { "bnlctrl", XLOCB(19,BOF,CBLT,528,1),  XLBOCBBB_MASK, PPCCOM,  { CR } },
3010 { "bnlctrl-",XLOCB(19,BOF,CBLT,528,1),  XLBOCBBB_MASK, NOPOWER4, { CR } },
3011 { "bnlctrl+",XLOCB(19,BOFP,CBLT,528,1), XLBOCBBB_MASK, NOPOWER4, { CR } },
3012 { "bnlctrl-",XLOCB(19,BOFM4,CBLT,528,1), XLBOCBBB_MASK, POWER4, { CR } },
3013 { "bnlctrl+",XLOCB(19,BOFP4,CBLT,528,1), XLBOCBBB_MASK, POWER4, { CR } },
3014 { "blectr",  XLOCB(19,BOF,CBGT,528,0),  XLBOCBBB_MASK, PPCCOM,  { CR } },
3015 { "blectr-", XLOCB(19,BOF,CBGT,528,0),  XLBOCBBB_MASK, NOPOWER4, { CR } },
3016 { "blectr+", XLOCB(19,BOFP,CBGT,528,0), XLBOCBBB_MASK, NOPOWER4, { CR } },
3017 { "blectr-", XLOCB(19,BOFM4,CBGT,528,0), XLBOCBBB_MASK, POWER4, { CR } },
3018 { "blectr+", XLOCB(19,BOFP4,CBGT,528,0), XLBOCBBB_MASK, POWER4, { CR } },
3019 { "blectrl", XLOCB(19,BOF,CBGT,528,1),  XLBOCBBB_MASK, PPCCOM,  { CR } },
3020 { "blectrl-",XLOCB(19,BOF,CBGT,528,1),  XLBOCBBB_MASK, NOPOWER4, { CR } },
3021 { "blectrl+",XLOCB(19,BOFP,CBGT,528,1), XLBOCBBB_MASK, NOPOWER4, { CR } },
3022 { "blectrl-",XLOCB(19,BOFM4,CBGT,528,1), XLBOCBBB_MASK, POWER4, { CR } },
3023 { "blectrl+",XLOCB(19,BOFP4,CBGT,528,1), XLBOCBBB_MASK, POWER4, { CR } },
3024 { "bngctr",  XLOCB(19,BOF,CBGT,528,0),  XLBOCBBB_MASK, PPCCOM,  { CR } },
3025 { "bngctr-", XLOCB(19,BOF,CBGT,528,0),  XLBOCBBB_MASK, NOPOWER4, { CR } },
3026 { "bngctr+", XLOCB(19,BOFP,CBGT,528,0), XLBOCBBB_MASK, NOPOWER4, { CR } },
3027 { "bngctr-", XLOCB(19,BOFM4,CBGT,528,0), XLBOCBBB_MASK, POWER4, { CR } },
3028 { "bngctr+", XLOCB(19,BOFP4,CBGT,528,0), XLBOCBBB_MASK, POWER4, { CR } },
3029 { "bngctrl", XLOCB(19,BOF,CBGT,528,1),  XLBOCBBB_MASK, PPCCOM,  { CR } },
3030 { "bngctrl-",XLOCB(19,BOF,CBGT,528,1),  XLBOCBBB_MASK, NOPOWER4, { CR } },
3031 { "bngctrl+",XLOCB(19,BOFP,CBGT,528,1), XLBOCBBB_MASK, NOPOWER4, { CR } },
3032 { "bngctrl-",XLOCB(19,BOFM4,CBGT,528,1), XLBOCBBB_MASK, POWER4, { CR } },
3033 { "bngctrl+",XLOCB(19,BOFP4,CBGT,528,1), XLBOCBBB_MASK, POWER4, { CR } },
3034 { "bnectr",  XLOCB(19,BOF,CBEQ,528,0),  XLBOCBBB_MASK, PPCCOM,  { CR } },
3035 { "bnectr-", XLOCB(19,BOF,CBEQ,528,0),  XLBOCBBB_MASK, NOPOWER4, { CR } },
3036 { "bnectr+", XLOCB(19,BOFP,CBEQ,528,0), XLBOCBBB_MASK, NOPOWER4, { CR } },
3037 { "bnectr-", XLOCB(19,BOFM4,CBEQ,528,0), XLBOCBBB_MASK, POWER4, { CR } },
3038 { "bnectr+", XLOCB(19,BOFP4,CBEQ,528,0), XLBOCBBB_MASK, POWER4, { CR } },
3039 { "bnectrl", XLOCB(19,BOF,CBEQ,528,1),  XLBOCBBB_MASK, PPCCOM,  { CR } },
3040 { "bnectrl-",XLOCB(19,BOF,CBEQ,528,1),  XLBOCBBB_MASK, NOPOWER4, { CR } },
3041 { "bnectrl+",XLOCB(19,BOFP,CBEQ,528,1), XLBOCBBB_MASK, NOPOWER4, { CR } },
3042 { "bnectrl-",XLOCB(19,BOFM4,CBEQ,528,1), XLBOCBBB_MASK, POWER4, { CR } },
3043 { "bnectrl+",XLOCB(19,BOFP4,CBEQ,528,1), XLBOCBBB_MASK, POWER4, { CR } },
3044 { "bnsctr",  XLOCB(19,BOF,CBSO,528,0),  XLBOCBBB_MASK, PPCCOM,  { CR } },
3045 { "bnsctr-", XLOCB(19,BOF,CBSO,528,0),  XLBOCBBB_MASK, NOPOWER4, { CR } },
3046 { "bnsctr+", XLOCB(19,BOFP,CBSO,528,0), XLBOCBBB_MASK, NOPOWER4, { CR } },
3047 { "bnsctr-", XLOCB(19,BOFM4,CBSO,528,0), XLBOCBBB_MASK, POWER4, { CR } },
3048 { "bnsctr+", XLOCB(19,BOFP4,CBSO,528,0), XLBOCBBB_MASK, POWER4, { CR } },
3049 { "bnsctrl", XLOCB(19,BOF,CBSO,528,1),  XLBOCBBB_MASK, PPCCOM,  { CR } },
3050 { "bnsctrl-",XLOCB(19,BOF,CBSO,528,1),  XLBOCBBB_MASK, NOPOWER4, { CR } },
3051 { "bnsctrl+",XLOCB(19,BOFP,CBSO,528,1), XLBOCBBB_MASK, NOPOWER4, { CR } },
3052 { "bnsctrl-",XLOCB(19,BOFM4,CBSO,528,1), XLBOCBBB_MASK, POWER4, { CR } },
3053 { "bnsctrl+",XLOCB(19,BOFP4,CBSO,528,1), XLBOCBBB_MASK, POWER4, { CR } },
3054 { "bnuctr",  XLOCB(19,BOF,CBSO,528,0),  XLBOCBBB_MASK, PPCCOM,  { CR } },
3055 { "bnuctr-", XLOCB(19,BOF,CBSO,528,0),  XLBOCBBB_MASK, NOPOWER4, { CR } },
3056 { "bnuctr+", XLOCB(19,BOFP,CBSO,528,0), XLBOCBBB_MASK, NOPOWER4, { CR } },
3057 { "bnuctr-", XLOCB(19,BOFM4,CBSO,528,0), XLBOCBBB_MASK, POWER4, { CR } },
3058 { "bnuctr+", XLOCB(19,BOFP4,CBSO,528,0), XLBOCBBB_MASK, POWER4, { CR } },
3059 { "bnuctrl", XLOCB(19,BOF,CBSO,528,1),  XLBOCBBB_MASK, PPCCOM,  { CR } },
3060 { "bnuctrl-",XLOCB(19,BOF,CBSO,528,1),  XLBOCBBB_MASK, NOPOWER4, { CR } },
3061 { "bnuctrl+",XLOCB(19,BOFP,CBSO,528,1), XLBOCBBB_MASK, NOPOWER4, { CR } },
3062 { "bnuctrl-",XLOCB(19,BOFM4,CBSO,528,1), XLBOCBBB_MASK, POWER4, { CR } },
3063 { "bnuctrl+",XLOCB(19,BOFP4,CBSO,528,1), XLBOCBBB_MASK, POWER4, { CR } },
3064 { "btctr",   XLO(19,BOT,528,0),  XLBOBB_MASK, PPCCOM,   { BI } },
3065 { "btctr-",  XLO(19,BOT,528,0),  XLBOBB_MASK, NOPOWER4, { BI } },
3066 { "btctr+",  XLO(19,BOTP,528,0), XLBOBB_MASK, NOPOWER4, { BI } },
3067 { "btctr-",  XLO(19,BOTM4,528,0), XLBOBB_MASK, POWER4, { BI } },
3068 { "btctr+",  XLO(19,BOTP4,528,0), XLBOBB_MASK, POWER4, { BI } },
3069 { "btctrl",  XLO(19,BOT,528,1),  XLBOBB_MASK, PPCCOM,   { BI } },
3070 { "btctrl-", XLO(19,BOT,528,1),  XLBOBB_MASK, NOPOWER4, { BI } },
3071 { "btctrl+", XLO(19,BOTP,528,1), XLBOBB_MASK, NOPOWER4, { BI } },
3072 { "btctrl-", XLO(19,BOTM4,528,1), XLBOBB_MASK, POWER4, { BI } },
3073 { "btctrl+", XLO(19,BOTP4,528,1), XLBOBB_MASK, POWER4, { BI } },
3074 { "bfctr",   XLO(19,BOF,528,0),  XLBOBB_MASK, PPCCOM,   { BI } },
3075 { "bfctr-",  XLO(19,BOF,528,0),  XLBOBB_MASK, NOPOWER4, { BI } },
3076 { "bfctr+",  XLO(19,BOFP,528,0), XLBOBB_MASK, NOPOWER4, { BI } },
3077 { "bfctr-",  XLO(19,BOFM4,528,0), XLBOBB_MASK, POWER4, { BI } },
3078 { "bfctr+",  XLO(19,BOFP4,528,0), XLBOBB_MASK, POWER4, { BI } },
3079 { "bfctrl",  XLO(19,BOF,528,1),  XLBOBB_MASK, PPCCOM,   { BI } },
3080 { "bfctrl-", XLO(19,BOF,528,1),  XLBOBB_MASK, NOPOWER4, { BI } },
3081 { "bfctrl+", XLO(19,BOFP,528,1), XLBOBB_MASK, NOPOWER4, { BI } },
3082 { "bfctrl-", XLO(19,BOFM4,528,1), XLBOBB_MASK, POWER4, { BI } },
3083 { "bfctrl+", XLO(19,BOFP4,528,1), XLBOBB_MASK, POWER4, { BI } },
3084 { "bcctr",   XLLK(19,528,0),     XLYBB_MASK,  PPCCOM,   { BO, BI } },
3085 { "bcctr-",  XLYLK(19,528,0,0),  XLYBB_MASK,  PPCCOM,   { BOE, BI } },
3086 { "bcctr+",  XLYLK(19,528,1,0),  XLYBB_MASK,  PPCCOM,   { BOE, BI } },
3087 { "bcctrl",  XLLK(19,528,1),     XLYBB_MASK,  PPCCOM,   { BO, BI } },
3088 { "bcctrl-", XLYLK(19,528,0,1),  XLYBB_MASK,  PPCCOM,   { BOE, BI } },
3089 { "bcctrl+", XLYLK(19,528,1,1),  XLYBB_MASK,  PPCCOM,   { BOE, BI } },
3090 { "bcc",     XLLK(19,528,0),     XLBB_MASK,   PWRCOM,   { BO, BI } },
3091 { "bccl",    XLLK(19,528,1),     XLBB_MASK,   PWRCOM,   { BO, BI } },
3092 { "bcctre",  XLLK(19,529,0),     XLYBB_MASK,  BOOKE64,  { BO, BI } },
3093 { "bcctrel", XLLK(19,529,1),     XLYBB_MASK,  BOOKE64,  { BO, BI } },
3094
3095 { "rlwimi",  M(20,0),   M_MASK,         PPCCOM,         { RA,RS,SH,MBE,ME } },
3096 { "rlimi",   M(20,0),   M_MASK,         PWRCOM,         { RA,RS,SH,MBE,ME } },
3097
3098 { "rlwimi.", M(20,1),   M_MASK,         PPCCOM,         { RA,RS,SH,MBE,ME } },
3099 { "rlimi.",  M(20,1),   M_MASK,         PWRCOM,         { RA,RS,SH,MBE,ME } },
3100
3101 { "rotlwi",  MME(21,31,0), MMBME_MASK,  PPCCOM,         { RA, RS, SH } },
3102 { "clrlwi",  MME(21,31,0), MSHME_MASK,  PPCCOM,         { RA, RS, MB } },
3103 { "rlwinm",  M(21,0),   M_MASK,         PPCCOM,         { RA,RS,SH,MBE,ME } },
3104 { "rlinm",   M(21,0),   M_MASK,         PWRCOM,         { RA,RS,SH,MBE,ME } },
3105 { "rotlwi.", MME(21,31,1), MMBME_MASK,  PPCCOM,         { RA,RS,SH } },
3106 { "clrlwi.", MME(21,31,1), MSHME_MASK,  PPCCOM,         { RA, RS, MB } },
3107 { "rlwinm.", M(21,1),   M_MASK,         PPCCOM,         { RA,RS,SH,MBE,ME } },
3108 { "rlinm.",  M(21,1),   M_MASK,         PWRCOM,         { RA,RS,SH,MBE,ME } },
3109
3110 { "rlmi",    M(22,0),   M_MASK,         M601,           { RA,RS,RB,MBE,ME } },
3111 { "rlmi.",   M(22,1),   M_MASK,         M601,           { RA,RS,RB,MBE,ME } },
3112
3113 { "be",      B(22,0,0), B_MASK,         BOOKE64,        { LI } },
3114 { "bel",     B(22,0,1), B_MASK,         BOOKE64,        { LI } },
3115 { "bea",     B(22,1,0), B_MASK,         BOOKE64,        { LIA } },
3116 { "bela",    B(22,1,1), B_MASK,         BOOKE64,        { LIA } },
3117
3118 { "rotlw",   MME(23,31,0), MMBME_MASK,  PPCCOM,         { RA, RS, RB } },
3119 { "rlwnm",   M(23,0),   M_MASK,         PPCCOM,         { RA,RS,RB,MBE,ME } },
3120 { "rlnm",    M(23,0),   M_MASK,         PWRCOM,         { RA,RS,RB,MBE,ME } },
3121 { "rotlw.",  MME(23,31,1), MMBME_MASK,  PPCCOM,         { RA, RS, RB } },
3122 { "rlwnm.",  M(23,1),   M_MASK,         PPCCOM,         { RA,RS,RB,MBE,ME } },
3123 { "rlnm.",   M(23,1),   M_MASK,         PWRCOM,         { RA,RS,RB,MBE,ME } },
3124
3125 { "nop",     OP(24),    0xffffffff,     PPCCOM,         { 0 } },
3126 { "ori",     OP(24),    OP_MASK,        PPCCOM,         { RA, RS, UI } },
3127 { "oril",    OP(24),    OP_MASK,        PWRCOM,         { RA, RS, UI } },
3128
3129 { "oris",    OP(25),    OP_MASK,        PPCCOM,         { RA, RS, UI } },
3130 { "oriu",    OP(25),    OP_MASK,        PWRCOM,         { RA, RS, UI } },
3131
3132 { "xori",    OP(26),    OP_MASK,        PPCCOM,         { RA, RS, UI } },
3133 { "xoril",   OP(26),    OP_MASK,        PWRCOM,         { RA, RS, UI } },
3134
3135 { "xoris",   OP(27),    OP_MASK,        PPCCOM,         { RA, RS, UI } },
3136 { "xoriu",   OP(27),    OP_MASK,        PWRCOM,         { RA, RS, UI } },
3137
3138 { "andi.",   OP(28),    OP_MASK,        PPCCOM,         { RA, RS, UI } },
3139 { "andil.",  OP(28),    OP_MASK,        PWRCOM,         { RA, RS, UI } },
3140
3141 { "andis.",  OP(29),    OP_MASK,        PPCCOM,         { RA, RS, UI } },
3142 { "andiu.",  OP(29),    OP_MASK,        PWRCOM,         { RA, RS, UI } },
3143
3144 { "rotldi",  MD(30,0,0), MDMB_MASK,     PPC64,          { RA, RS, SH6 } },
3145 { "clrldi",  MD(30,0,0), MDSH_MASK,     PPC64,          { RA, RS, MB6 } },
3146 { "rldicl",  MD(30,0,0), MD_MASK,       PPC64,          { RA, RS, SH6, MB6 } },
3147 { "rotldi.", MD(30,0,1), MDMB_MASK,     PPC64,          { RA, RS, SH6 } },
3148 { "clrldi.", MD(30,0,1), MDSH_MASK,     PPC64,          { RA, RS, MB6 } },
3149 { "rldicl.", MD(30,0,1), MD_MASK,       PPC64,          { RA, RS, SH6, MB6 } },
3150
3151 { "rldicr",  MD(30,1,0), MD_MASK,       PPC64,          { RA, RS, SH6, ME6 } },
3152 { "rldicr.", MD(30,1,1), MD_MASK,       PPC64,          { RA, RS, SH6, ME6 } },
3153
3154 { "rldic",   MD(30,2,0), MD_MASK,       PPC64,          { RA, RS, SH6, MB6 } },
3155 { "rldic.",  MD(30,2,1), MD_MASK,       PPC64,          { RA, RS, SH6, MB6 } },
3156
3157 { "rldimi",  MD(30,3,0), MD_MASK,       PPC64,          { RA, RS, SH6, MB6 } },
3158 { "rldimi.", MD(30,3,1), MD_MASK,       PPC64,          { RA, RS, SH6, MB6 } },
3159
3160 { "rotld",   MDS(30,8,0), MDSMB_MASK,   PPC64,          { RA, RS, RB } },
3161 { "rldcl",   MDS(30,8,0), MDS_MASK,     PPC64,          { RA, RS, RB, MB6 } },
3162 { "rotld.",  MDS(30,8,1), MDSMB_MASK,   PPC64,          { RA, RS, RB } },
3163 { "rldcl.",  MDS(30,8,1), MDS_MASK,     PPC64,          { RA, RS, RB, MB6 } },
3164
3165 { "rldcr",   MDS(30,9,0), MDS_MASK,     PPC64,          { RA, RS, RB, ME6 } },
3166 { "rldcr.",  MDS(30,9,1), MDS_MASK,     PPC64,          { RA, RS, RB, ME6 } },
3167
3168 { "cmpw",    XCMPL(31,0,0), XCMPL_MASK, PPCCOM,         { OBF, RA, RB } },
3169 { "cmpd",    XCMPL(31,0,1), XCMPL_MASK, PPC64,          { OBF, RA, RB } },
3170 { "cmp",     X(31,0),   XCMP_MASK,      PPCONLY,        { BF, L, RA, RB } },
3171 { "cmp",     X(31,0),   XCMPL_MASK,     PWRCOM,         { BF, RA, RB } },
3172
3173 { "twlgt",   XTO(31,4,TOLGT), XTO_MASK, PPCCOM,         { RA, RB } },
3174 { "tlgt",    XTO(31,4,TOLGT), XTO_MASK, PWRCOM,         { RA, RB } },
3175 { "twllt",   XTO(31,4,TOLLT), XTO_MASK, PPCCOM,         { RA, RB } },
3176 { "tllt",    XTO(31,4,TOLLT), XTO_MASK, PWRCOM,         { RA, RB } },
3177 { "tweq",    XTO(31,4,TOEQ), XTO_MASK,  PPCCOM,         { RA, RB } },
3178 { "teq",     XTO(31,4,TOEQ), XTO_MASK,  PWRCOM,         { RA, RB } },
3179 { "twlge",   XTO(31,4,TOLGE), XTO_MASK, PPCCOM,         { RA, RB } },
3180 { "tlge",    XTO(31,4,TOLGE), XTO_MASK, PWRCOM,         { RA, RB } },
3181 { "twlnl",   XTO(31,4,TOLNL), XTO_MASK, PPCCOM,         { RA, RB } },
3182 { "tlnl",    XTO(31,4,TOLNL), XTO_MASK, PWRCOM,         { RA, RB } },
3183 { "twlle",   XTO(31,4,TOLLE), XTO_MASK, PPCCOM,         { RA, RB } },
3184 { "tlle",    XTO(31,4,TOLLE), XTO_MASK, PWRCOM,         { RA, RB } },
3185 { "twlng",   XTO(31,4,TOLNG), XTO_MASK, PPCCOM,         { RA, RB } },
3186 { "tlng",    XTO(31,4,TOLNG), XTO_MASK, PWRCOM,         { RA, RB } },
3187 { "twgt",    XTO(31,4,TOGT), XTO_MASK,  PPCCOM,         { RA, RB } },
3188 { "tgt",     XTO(31,4,TOGT), XTO_MASK,  PWRCOM,         { RA, RB } },
3189 { "twge",    XTO(31,4,TOGE), XTO_MASK,  PPCCOM,         { RA, RB } },
3190 { "tge",     XTO(31,4,TOGE), XTO_MASK,  PWRCOM,         { RA, RB } },
3191 { "twnl",    XTO(31,4,TONL), XTO_MASK,  PPCCOM,         { RA, RB } },
3192 { "tnl",     XTO(31,4,TONL), XTO_MASK,  PWRCOM,         { RA, RB } },
3193 { "twlt",    XTO(31,4,TOLT), XTO_MASK,  PPCCOM,         { RA, RB } },
3194 { "tlt",     XTO(31,4,TOLT), XTO_MASK,  PWRCOM,         { RA, RB } },
3195 { "twle",    XTO(31,4,TOLE), XTO_MASK,  PPCCOM,         { RA, RB } },
3196 { "tle",     XTO(31,4,TOLE), XTO_MASK,  PWRCOM,         { RA, RB } },
3197 { "twng",    XTO(31,4,TONG), XTO_MASK,  PPCCOM,         { RA, RB } },
3198 { "tng",     XTO(31,4,TONG), XTO_MASK,  PWRCOM,         { RA, RB } },
3199 { "twne",    XTO(31,4,TONE), XTO_MASK,  PPCCOM,         { RA, RB } },
3200 { "tne",     XTO(31,4,TONE), XTO_MASK,  PWRCOM,         { RA, RB } },
3201 { "trap",    XTO(31,4,TOU), 0xffffffff, PPCCOM,         { 0 } },
3202 { "tw",      X(31,4),   X_MASK,         PPCCOM,         { TO, RA, RB } },
3203 { "t",       X(31,4),   X_MASK,         PWRCOM,         { TO, RA, RB } },
3204
3205 { "subfc",   XO(31,8,0,0), XO_MASK,     PPCCOM,         { RT, RA, RB } },
3206 { "sf",      XO(31,8,0,0), XO_MASK,     PWRCOM,         { RT, RA, RB } },
3207 { "subc",    XO(31,8,0,0), XO_MASK,     PPC,            { RT, RB, RA } },
3208 { "subfc.",  XO(31,8,0,1), XO_MASK,     PPCCOM,         { RT, RA, RB } },
3209 { "sf.",     XO(31,8,0,1), XO_MASK,     PWRCOM,         { RT, RA, RB } },
3210 { "subc.",   XO(31,8,0,1), XO_MASK,     PPCCOM,         { RT, RB, RA } },
3211 { "subfco",  XO(31,8,1,0), XO_MASK,     PPCCOM,         { RT, RA, RB } },
3212 { "sfo",     XO(31,8,1,0), XO_MASK,     PWRCOM,         { RT, RA, RB } },
3213 { "subco",   XO(31,8,1,0), XO_MASK,     PPC,            { RT, RB, RA } },
3214 { "subfco.", XO(31,8,1,1), XO_MASK,     PPCCOM,         { RT, RA, RB } },
3215 { "sfo.",    XO(31,8,1,1), XO_MASK,     PWRCOM,         { RT, RA, RB } },
3216 { "subco.",  XO(31,8,1,1), XO_MASK,     PPC,            { RT, RB, RA } },
3217
3218 { "mulhdu",  XO(31,9,0,0), XO_MASK,     PPC64,          { RT, RA, RB } },
3219 { "mulhdu.", XO(31,9,0,1), XO_MASK,     PPC64,          { RT, RA, RB } },
3220
3221 { "addc",    XO(31,10,0,0), XO_MASK,    PPCCOM,         { RT, RA, RB } },
3222 { "a",       XO(31,10,0,0), XO_MASK,    PWRCOM,         { RT, RA, RB } },
3223 { "addc.",   XO(31,10,0,1), XO_MASK,    PPCCOM,         { RT, RA, RB } },
3224 { "a.",      XO(31,10,0,1), XO_MASK,    PWRCOM,         { RT, RA, RB } },
3225 { "addco",   XO(31,10,1,0), XO_MASK,    PPCCOM,         { RT, RA, RB } },
3226 { "ao",      XO(31,10,1,0), XO_MASK,    PWRCOM,         { RT, RA, RB } },
3227 { "addco.",  XO(31,10,1,1), XO_MASK,    PPCCOM,         { RT, RA, RB } },
3228 { "ao.",     XO(31,10,1,1), XO_MASK,    PWRCOM,         { RT, RA, RB } },
3229
3230 { "mulhwu",  XO(31,11,0,0), XO_MASK,    PPC,            { RT, RA, RB } },
3231 { "mulhwu.", XO(31,11,0,1), XO_MASK,    PPC,            { RT, RA, RB } },
3232
3233 { "isellt",  X(31,15),      X_MASK,     PPCISEL,        { RT, RA, RB } },
3234 { "iselgt",  X(31,47),      X_MASK,     PPCISEL,        { RT, RA, RB } },
3235 { "iseleq",  X(31,79),      X_MASK,     PPCISEL,        { RT, RA, RB } },
3236 { "isel",    XISEL(31,15),  XISEL_MASK, PPCISEL,        { RT, RA, RB, CRB } },
3237
3238 { "mfcr",    X(31,19),  XRARB_MASK,     COM,            { RT } },
3239
3240 { "lwarx",   X(31,20),  X_MASK,         PPC,            { RT, RA, RB } },
3241
3242 { "ldx",     X(31,21),  X_MASK,         PPC64,          { RT, RA, RB } },
3243
3244 { "icbt",    X(31,22),  X_MASK,         BOOKE,          { CT, RA, RB } },
3245
3246 { "lwzx",    X(31,23),  X_MASK,         PPCCOM,         { RT, RA, RB } },
3247 { "lx",      X(31,23),  X_MASK,         PWRCOM,         { RT, RA, RB } },
3248
3249 { "slw",     XRC(31,24,0), X_MASK,      PPCCOM,         { RA, RS, RB } },
3250 { "sl",      XRC(31,24,0), X_MASK,      PWRCOM,         { RA, RS, RB } },
3251 { "slw.",    XRC(31,24,1), X_MASK,      PPCCOM,         { RA, RS, RB } },
3252 { "sl.",     XRC(31,24,1), X_MASK,      PWRCOM,         { RA, RS, RB } },
3253
3254 { "cntlzw",  XRC(31,26,0), XRB_MASK,    PPCCOM,         { RA, RS } },
3255 { "cntlz",   XRC(31,26,0), XRB_MASK,    PWRCOM,         { RA, RS } },
3256 { "cntlzw.", XRC(31,26,1), XRB_MASK,    PPCCOM,         { RA, RS } },
3257 { "cntlz.",  XRC(31,26,1), XRB_MASK,    PWRCOM,         { RA, RS } },
3258
3259 { "sld",     XRC(31,27,0), X_MASK,      PPC64,          { RA, RS, RB } },
3260 { "sld.",    XRC(31,27,1), X_MASK,      PPC64,          { RA, RS, RB } },
3261
3262 { "and",     XRC(31,28,0), X_MASK,      COM,            { RA, RS, RB } },
3263 { "and.",    XRC(31,28,1), X_MASK,      COM,            { RA, RS, RB } },
3264
3265 { "maskg",   XRC(31,29,0), X_MASK,      M601,           { RA, RS, RB } },
3266 { "maskg.",  XRC(31,29,1), X_MASK,      M601,           { RA, RS, RB } },
3267
3268 { "icbte",   X(31,30),  X_MASK,         BOOKE64,        { CT, RA, RB } },
3269
3270 { "lwzxe",   X(31,31),  X_MASK,         BOOKE64,        { RT, RA, RB } },
3271
3272 { "cmplw",   XCMPL(31,32,0), XCMPL_MASK, PPCCOM,        { OBF, RA, RB } },
3273 { "cmpld",   XCMPL(31,32,1), XCMPL_MASK, PPC64,         { OBF, RA, RB } },
3274 { "cmpl",    X(31,32),  XCMP_MASK,       PPCONLY,       { BF, L, RA, RB } },
3275 { "cmpl",    X(31,32),  XCMPL_MASK,      PWRCOM,        { BF, RA, RB } },
3276
3277 { "subf",    XO(31,40,0,0), XO_MASK,    PPC,            { RT, RA, RB } },
3278 { "sub",     XO(31,40,0,0), XO_MASK,    PPC,            { RT, RB, RA } },
3279 { "subf.",   XO(31,40,0,1), XO_MASK,    PPC,            { RT, RA, RB } },
3280 { "sub.",    XO(31,40,0,1), XO_MASK,    PPC,            { RT, RB, RA } },
3281 { "subfo",   XO(31,40,1,0), XO_MASK,    PPC,            { RT, RA, RB } },
3282 { "subo",    XO(31,40,1,0), XO_MASK,    PPC,            { RT, RB, RA } },
3283 { "subfo.",  XO(31,40,1,1), XO_MASK,    PPC,            { RT, RA, RB } },
3284 { "subo.",   XO(31,40,1,1), XO_MASK,    PPC,            { RT, RB, RA } },
3285
3286 { "ldux",    X(31,53),  X_MASK,         PPC64,          { RT, RAL, RB } },
3287
3288 { "dcbst",   X(31,54),  XRT_MASK,       PPC,            { RA, RB } },
3289
3290 { "lwzux",   X(31,55),  X_MASK,         PPCCOM,         { RT, RAL, RB } },
3291 { "lux",     X(31,55),  X_MASK,         PWRCOM,         { RT, RA, RB } },
3292
3293 { "dcbste",  X(31,62),  XRT_MASK,       BOOKE64,        { RA, RB } },
3294
3295 { "lwzuxe",  X(31,63),  X_MASK,         BOOKE64,        { RT, RAL, RB } },
3296
3297 { "cntlzd",  XRC(31,58,0), XRB_MASK,    PPC64,          { RA, RS } },
3298 { "cntlzd.", XRC(31,58,1), XRB_MASK,    PPC64,          { RA, RS } },
3299
3300 { "andc",    XRC(31,60,0), X_MASK,      COM,            { RA, RS, RB } },
3301 { "andc.",   XRC(31,60,1), X_MASK,      COM,            { RA, RS, RB } },
3302
3303 { "tdlgt",   XTO(31,68,TOLGT), XTO_MASK, PPC64,         { RA, RB } },
3304 { "tdllt",   XTO(31,68,TOLLT), XTO_MASK, PPC64,         { RA, RB } },
3305 { "tdeq",    XTO(31,68,TOEQ), XTO_MASK,  PPC64,         { RA, RB } },
3306 { "tdlge",   XTO(31,68,TOLGE), XTO_MASK, PPC64,         { RA, RB } },
3307 { "tdlnl",   XTO(31,68,TOLNL), XTO_MASK, PPC64,         { RA, RB } },
3308 { "tdlle",   XTO(31,68,TOLLE), XTO_MASK, PPC64,         { RA, RB } },
3309 { "tdlng",   XTO(31,68,TOLNG), XTO_MASK, PPC64,         { RA, RB } },
3310 { "tdgt",    XTO(31,68,TOGT), XTO_MASK,  PPC64,         { RA, RB } },
3311 { "tdge",    XTO(31,68,TOGE), XTO_MASK,  PPC64,         { RA, RB } },
3312 { "tdnl",    XTO(31,68,TONL), XTO_MASK,  PPC64,         { RA, RB } },
3313 { "tdlt",    XTO(31,68,TOLT), XTO_MASK,  PPC64,         { RA, RB } },
3314 { "tdle",    XTO(31,68,TOLE), XTO_MASK,  PPC64,         { RA, RB } },
3315 { "tdng",    XTO(31,68,TONG), XTO_MASK,  PPC64,         { RA, RB } },
3316 { "tdne",    XTO(31,68,TONE), XTO_MASK,  PPC64,         { RA, RB } },
3317 { "td",      X(31,68),  X_MASK,          PPC64,         { TO, RA, RB } },
3318
3319 { "mulhd",   XO(31,73,0,0), XO_MASK,     PPC64,         { RT, RA, RB } },
3320 { "mulhd.",  XO(31,73,0,1), XO_MASK,     PPC64,         { RT, RA, RB } },
3321
3322 { "mulhw",   XO(31,75,0,0), XO_MASK,    PPC,            { RT, RA, RB } },
3323 { "mulhw.",  XO(31,75,0,1), XO_MASK,    PPC,            { RT, RA, RB } },
3324
3325 { "mtsrd",   X(31,82),  XRB_MASK|(1<<20), PPC64,        { SR, RS } },
3326
3327 { "mfmsr",   X(31,83),  XRARB_MASK,     COM,            { RT } },
3328
3329 { "ldarx",   X(31,84),  X_MASK,         PPC64,          { RT, RA, RB } },
3330
3331 { "dcbf",    X(31,86),  XRT_MASK,       PPC,            { RA, RB } },
3332
3333 { "lbzx",    X(31,87),  X_MASK,         COM,            { RT, RA, RB } },
3334
3335 { "dcbfe",   X(31,94),  XRT_MASK,       BOOKE64,        { RA, RB } },
3336
3337 { "lbzxe",   X(31,95),  X_MASK,         BOOKE64,        { RT, RA, RB } },
3338
3339 { "neg",     XO(31,104,0,0), XORB_MASK, COM,            { RT, RA } },
3340 { "neg.",    XO(31,104,0,1), XORB_MASK, COM,            { RT, RA } },
3341 { "nego",    XO(31,104,1,0), XORB_MASK, COM,            { RT, RA } },
3342 { "nego.",   XO(31,104,1,1), XORB_MASK, COM,            { RT, RA } },
3343
3344 { "mul",     XO(31,107,0,0), XO_MASK,   M601,           { RT, RA, RB } },
3345 { "mul.",    XO(31,107,0,1), XO_MASK,   M601,           { RT, RA, RB } },
3346 { "mulo",    XO(31,107,1,0), XO_MASK,   M601,           { RT, RA, RB } },
3347 { "mulo.",   XO(31,107,1,1), XO_MASK,   M601,           { RT, RA, RB } },
3348
3349 { "mtsrdin", X(31,114), XRA_MASK,       PPC64,          { RS, RB } },
3350
3351 { "clf",     X(31,118), XTO_MASK,       POWER,          { RA, RB } },
3352
3353 { "lbzux",   X(31,119), X_MASK,         COM,            { RT, RAL, RB } },
3354
3355 { "not",     XRC(31,124,0), X_MASK,     COM,            { RA, RS, RBS } },
3356 { "nor",     XRC(31,124,0), X_MASK,     COM,            { RA, RS, RB } },
3357 { "not.",    XRC(31,124,1), X_MASK,     COM,            { RA, RS, RBS } },
3358 { "nor.",    XRC(31,124,1), X_MASK,     COM,            { RA, RS, RB } },
3359
3360 { "lwarxe",  X(31,126), X_MASK,         BOOKE64,        { RT, RA, RB } },
3361
3362 { "lbzuxe",  X(31,127), X_MASK,         BOOKE64,        { RT, RAL, RB } },
3363
3364 { "wrtee",   X(31,131), XRARB_MASK,     PPC403,         { RS } },
3365 { "wrtee",   X(31,131), XRARB_MASK,     BOOKE,          { RS } },
3366
3367 { "dcbtstls",X(31,134), X_MASK,         PPCCHLK,        { CT, RA, RB }},
3368
3369 { "subfe",   XO(31,136,0,0), XO_MASK,   PPCCOM,         { RT, RA, RB } },
3370 { "sfe",     XO(31,136,0,0), XO_MASK,   PWRCOM,         { RT, RA, RB } },
3371 { "subfe.",  XO(31,136,0,1), XO_MASK,   PPCCOM,         { RT, RA, RB } },
3372 { "sfe.",    XO(31,136,0,1), XO_MASK,   PWRCOM,         { RT, RA, RB } },
3373 { "subfeo",  XO(31,136,1,0), XO_MASK,   PPCCOM,         { RT, RA, RB } },
3374 { "sfeo",    XO(31,136,1,0), XO_MASK,   PWRCOM,         { RT, RA, RB } },
3375 { "subfeo.", XO(31,136,1,1), XO_MASK,   PPCCOM,         { RT, RA, RB } },
3376 { "sfeo.",   XO(31,136,1,1), XO_MASK,   PWRCOM,         { RT, RA, RB } },
3377
3378 { "adde",    XO(31,138,0,0), XO_MASK,   PPCCOM,         { RT, RA, RB } },
3379 { "ae",      XO(31,138,0,0), XO_MASK,   PWRCOM,         { RT, RA, RB } },
3380 { "adde.",   XO(31,138,0,1), XO_MASK,   PPCCOM,         { RT, RA, RB } },
3381 { "ae.",     XO(31,138,0,1), XO_MASK,   PWRCOM,         { RT, RA, RB } },
3382 { "addeo",   XO(31,138,1,0), XO_MASK,   PPCCOM,         { RT, RA, RB } },
3383 { "aeo",     XO(31,138,1,0), XO_MASK,   PWRCOM,         { RT, RA, RB } },
3384 { "addeo.",  XO(31,138,1,1), XO_MASK,   PPCCOM,         { RT, RA, RB } },
3385 { "aeo.",    XO(31,138,1,1), XO_MASK,   PWRCOM,         { RT, RA, RB } },
3386
3387 { "dcbtstlse",X(31,142),X_MASK,         PPCCHLK64,      { CT, RA, RB }},
3388
3389 { "mtcr",    XFXM(31,144,0xff), XFXFXM_MASK|FXM_MASK, COM,      { RS }},
3390 { "mtcrf",   X(31,144), XFXFXM_MASK,    COM,            { FXM, RS } },
3391
3392 { "mtmsr",   X(31,146), XRARB_MASK,     COM,            { RS } },
3393
3394 { "stdx",    X(31,149), X_MASK,         PPC64,          { RS, RA, RB } },
3395
3396 { "stwcx.",  XRC(31,150,1), X_MASK,     PPC,            { RS, RA, RB } },
3397
3398 { "stwx",    X(31,151), X_MASK,         PPCCOM,         { RS, RA, RB } },
3399 { "stx",     X(31,151), X_MASK,         PWRCOM,         { RS, RA, RB } },
3400
3401 { "stwcxe.", XRC(31,158,1), X_MASK,     BOOKE64,        { RS, RA, RB } },
3402
3403 { "stwxe",   X(31,159), X_MASK,         BOOKE64,        { RS, RA, RB } },
3404
3405 { "slq",     XRC(31,152,0), X_MASK,     M601,           { RA, RS, RB } },
3406 { "slq.",    XRC(31,152,1), X_MASK,     M601,           { RA, RS, RB } },
3407
3408 { "sle",     XRC(31,153,0), X_MASK,     M601,           { RA, RS, RB } },
3409 { "sle.",    XRC(31,153,1), X_MASK,     M601,           { RA, RS, RB } },
3410
3411 { "wrteei",  X(31,163), XE_MASK,        PPC403,         { E } },
3412 { "wrteei",  X(31,163), XE_MASK,        BOOKE,          { E } },
3413
3414 { "dcbtls",  X(31,166), X_MASK,         PPCCHLK,        { CT, RA, RB }},
3415 { "dcbtlse", X(31,174), X_MASK,         PPCCHLK64,      { CT, RA, RB }},
3416
3417 { "mtmsrd",  X(31,178), XRLARB_MASK,    PPC64,          { RS, MTMSRD_L } },
3418
3419 { "stdux",   X(31,181), X_MASK,         PPC64,          { RS, RAS, RB } },
3420
3421 { "stwux",   X(31,183), X_MASK,         PPCCOM,         { RS, RAS, RB } },
3422 { "stux",    X(31,183), X_MASK,         PWRCOM,         { RS, RA, RB } },
3423
3424 { "sliq",    XRC(31,184,0), X_MASK,     M601,           { RA, RS, SH } },
3425 { "sliq.",   XRC(31,184,1), X_MASK,     M601,           { RA, RS, SH } },
3426
3427 { "stwuxe",  X(31,191), X_MASK,         BOOKE64,        { RS, RAS, RB } },
3428
3429 { "subfze",  XO(31,200,0,0), XORB_MASK, PPCCOM,         { RT, RA } },
3430 { "sfze",    XO(31,200,0,0), XORB_MASK, PWRCOM,         { RT, RA } },
3431 { "subfze.", XO(31,200,0,1), XORB_MASK, PPCCOM,         { RT, RA } },
3432 { "sfze.",   XO(31,200,0,1), XORB_MASK, PWRCOM,         { RT, RA } },
3433 { "subfzeo", XO(31,200,1,0), XORB_MASK, PPCCOM,         { RT, RA } },
3434 { "sfzeo",   XO(31,200,1,0), XORB_MASK, PWRCOM,         { RT, RA } },
3435 { "subfzeo.",XO(31,200,1,1), XORB_MASK, PPCCOM,         { RT, RA } },
3436 { "sfzeo.",  XO(31,200,1,1), XORB_MASK, PWRCOM,         { RT, RA } },
3437
3438 { "addze",   XO(31,202,0,0), XORB_MASK, PPCCOM,         { RT, RA } },
3439 { "aze",     XO(31,202,0,0), XORB_MASK, PWRCOM,         { RT, RA } },
3440 { "addze.",  XO(31,202,0,1), XORB_MASK, PPCCOM,         { RT, RA } },
3441 { "aze.",    XO(31,202,0,1), XORB_MASK, PWRCOM,         { RT, RA } },
3442 { "addzeo",  XO(31,202,1,0), XORB_MASK, PPCCOM,         { RT, RA } },
3443 { "azeo",    XO(31,202,1,0), XORB_MASK, PWRCOM,         { RT, RA } },
3444 { "addzeo.", XO(31,202,1,1), XORB_MASK, PPCCOM,         { RT, RA } },
3445 { "azeo.",   XO(31,202,1,1), XORB_MASK, PWRCOM,         { RT, RA } },
3446
3447 { "mtsr",    X(31,210), XRB_MASK|(1<<20), COM32,        { SR, RS } },
3448
3449 { "stdcx.",  XRC(31,214,1), X_MASK,     PPC64,          { RS, RA, RB } },
3450
3451 { "stbx",    X(31,215), X_MASK,         COM,            { RS, RA, RB } },
3452
3453 { "sllq",    XRC(31,216,0), X_MASK,     M601,           { RA, RS, RB } },
3454 { "sllq.",   XRC(31,216,1), X_MASK,     M601,           { RA, RS, RB } },
3455
3456 { "sleq",    XRC(31,217,0), X_MASK,     M601,           { RA, RS, RB } },
3457 { "sleq.",   XRC(31,217,1), X_MASK,     M601,           { RA, RS, RB } },
3458
3459 { "stbxe",   X(31,223), X_MASK,         BOOKE64,        { RS, RA, RB } },
3460
3461 { "icblc",   X(31,230), X_MASK,         PPCCHLK,        { CT, RA, RB }},
3462
3463 { "subfme",  XO(31,232,0,0), XORB_MASK, PPCCOM,         { RT, RA } },
3464 { "sfme",    XO(31,232,0,0), XORB_MASK, PWRCOM,         { RT, RA } },
3465 { "subfme.", XO(31,232,0,1), XORB_MASK, PPCCOM,         { RT, RA } },
3466 { "sfme.",   XO(31,232,0,1), XORB_MASK, PWRCOM,         { RT, RA } },
3467 { "subfmeo", XO(31,232,1,0), XORB_MASK, PPCCOM,         { RT, RA } },
3468 { "sfmeo",   XO(31,232,1,0), XORB_MASK, PWRCOM,         { RT, RA } },
3469 { "subfmeo.",XO(31,232,1,1), XORB_MASK, PPCCOM,         { RT, RA } },
3470 { "sfmeo.",  XO(31,232,1,1), XORB_MASK, PWRCOM,         { RT, RA } },
3471
3472 { "mulld",   XO(31,233,0,0), XO_MASK,   PPC64,          { RT, RA, RB } },
3473 { "mulld.",  XO(31,233,0,1), XO_MASK,   PPC64,          { RT, RA, RB } },
3474 { "mulldo",  XO(31,233,1,0), XO_MASK,   PPC64,          { RT, RA, RB } },
3475 { "mulldo.", XO(31,233,1,1), XO_MASK,   PPC64,          { RT, RA, RB } },
3476
3477 { "addme",   XO(31,234,0,0), XORB_MASK, PPCCOM,         { RT, RA } },
3478 { "ame",     XO(31,234,0,0), XORB_MASK, PWRCOM,         { RT, RA } },
3479 { "addme.",  XO(31,234,0,1), XORB_MASK, PPCCOM,         { RT, RA } },
3480 { "ame.",    XO(31,234,0,1), XORB_MASK, PWRCOM,         { RT, RA } },
3481 { "addmeo",  XO(31,234,1,0), XORB_MASK, PPCCOM,         { RT, RA } },
3482 { "ameo",    XO(31,234,1,0), XORB_MASK, PWRCOM,         { RT, RA } },
3483 { "addmeo.", XO(31,234,1,1), XORB_MASK, PPCCOM,         { RT, RA } },
3484 { "ameo.",   XO(31,234,1,1), XORB_MASK, PWRCOM,         { RT, RA } },
3485
3486 { "mullw",   XO(31,235,0,0), XO_MASK,   PPCCOM,         { RT, RA, RB } },
3487 { "muls",    XO(31,235,0,0), XO_MASK,   PWRCOM,         { RT, RA, RB } },
3488 { "mullw.",  XO(31,235,0,1), XO_MASK,   PPCCOM,         { RT, RA, RB } },
3489 { "muls.",   XO(31,235,0,1), XO_MASK,   PWRCOM,         { RT, RA, RB } },
3490 { "mullwo",  XO(31,235,1,0), XO_MASK,   PPCCOM,         { RT, RA, RB } },
3491 { "mulso",   XO(31,235,1,0), XO_MASK,   PWRCOM,         { RT, RA, RB } },
3492 { "mullwo.", XO(31,235,1,1), XO_MASK,   PPCCOM,         { RT, RA, RB } },
3493 { "mulso.",  XO(31,235,1,1), XO_MASK,   PWRCOM,         { RT, RA, RB } },
3494
3495 { "icblce",  X(31,238), X_MASK,         PPCCHLK64,      { CT, RA, RB }},
3496 { "mtsrin",  X(31,242), XRA_MASK,       PPC32,          { RS, RB } },
3497 { "mtsri",   X(31,242), XRA_MASK,       POWER32,        { RS, RB } },
3498
3499 { "dcbtst",  X(31,246), XRT_MASK,       PPC,            { CT, RA, RB } },
3500
3501 { "stbux",   X(31,247), X_MASK,         COM,            { RS, RAS, RB } },
3502
3503 { "slliq",   XRC(31,248,0), X_MASK,     M601,           { RA, RS, SH } },
3504 { "slliq.",  XRC(31,248,1), X_MASK,     M601,           { RA, RS, SH } },
3505
3506 { "dcbtste", X(31,253), X_MASK,         BOOKE64,        { CT, RA, RB } },
3507
3508 { "stbuxe",  X(31,255), X_MASK,         BOOKE64,        { RS, RAS, RB } },
3509
3510 { "mfdcrx",  X(31,259), X_MASK,         BOOKE,          { RS, RA } },
3511
3512 { "icbt",    X(31,262), XRT_MASK,       PPC403,         { RA, RB } },
3513
3514 { "doz",     XO(31,264,0,0), XO_MASK,   M601,           { RT, RA, RB } },
3515 { "doz.",    XO(31,264,0,1), XO_MASK,   M601,           { RT, RA, RB } },
3516 { "dozo",    XO(31,264,1,0), XO_MASK,   M601,           { RT, RA, RB } },
3517 { "dozo.",   XO(31,264,1,1), XO_MASK,   M601,           { RT, RA, RB } },
3518
3519 { "add",     XO(31,266,0,0), XO_MASK,   PPCCOM,         { RT, RA, RB } },
3520 { "cax",     XO(31,266,0,0), XO_MASK,   PWRCOM,         { RT, RA, RB } },
3521 { "add.",    XO(31,266,0,1), XO_MASK,   PPCCOM,         { RT, RA, RB } },
3522 { "cax.",    XO(31,266,0,1), XO_MASK,   PWRCOM,         { RT, RA, RB } },
3523 { "addo",    XO(31,266,1,0), XO_MASK,   PPCCOM,         { RT, RA, RB } },
3524 { "caxo",    XO(31,266,1,0), XO_MASK,   PWRCOM,         { RT, RA, RB } },
3525 { "addo.",   XO(31,266,1,1), XO_MASK,   PPCCOM,         { RT, RA, RB } },
3526 { "caxo.",   XO(31,266,1,1), XO_MASK,   PWRCOM,         { RT, RA, RB } },
3527
3528 { "tlbiel",  X(31,274), XRTRA_MASK,     POWER4,         { RB } },
3529
3530 { "mfapidi", X(31,275), X_MASK,         BOOKE,          { RT, RA } },
3531
3532 { "lscbx",   XRC(31,277,0), X_MASK,     M601,           { RT, RA, RB } },
3533 { "lscbx.",  XRC(31,277,1), X_MASK,     M601,           { RT, RA, RB } },
3534
3535 { "dcbt",    X(31,278), XRT_MASK,       PPC,            { CT, RA, RB } },
3536
3537 { "lhzx",    X(31,279), X_MASK,         COM,            { RT, RA, RB } },
3538
3539 { "eqv",     XRC(31,284,0), X_MASK,     COM,            { RA, RS, RB } },
3540 { "eqv.",    XRC(31,284,1), X_MASK,     COM,            { RA, RS, RB } },
3541
3542 { "dcbte",   X(31,286), X_MASK,         BOOKE64,        { CT, RA, RB } },
3543
3544 { "lhzxe",   X(31,287), X_MASK,         BOOKE64,        { RT, RA, RB } },
3545
3546 { "tlbie",   X(31,306), XRTLRA_MASK,    PPC,            { RB, L } },
3547 { "tlbi",    X(31,306), XRT_MASK,       POWER,          { RA, RB } },
3548
3549 { "eciwx",   X(31,310), X_MASK,         PPC,            { RT, RA, RB } },
3550
3551 { "lhzux",   X(31,311), X_MASK,         COM,            { RT, RAL, RB } },
3552
3553 { "xor",     XRC(31,316,0), X_MASK,     COM,            { RA, RS, RB } },
3554 { "xor.",    XRC(31,316,1), X_MASK,     COM,            { RA, RS, RB } },
3555
3556 { "lhzuxe",  X(31,319), X_MASK,         BOOKE64,        { RT, RAL, RB } },
3557
3558 { "mfexisr",  XSPR(31,323,64),  XSPR_MASK, PPC403,      { RT } },
3559 { "mfexier",  XSPR(31,323,66),  XSPR_MASK, PPC403,      { RT } },
3560 { "mfbr0",    XSPR(31,323,128), XSPR_MASK, PPC403,      { RT } },
3561 { "mfbr1",    XSPR(31,323,129), XSPR_MASK, PPC403,      { RT } },
3562 { "mfbr2",    XSPR(31,323,130), XSPR_MASK, PPC403,      { RT } },
3563 { "mfbr3",    XSPR(31,323,131), XSPR_MASK, PPC403,      { RT } },
3564 { "mfbr4",    XSPR(31,323,132), XSPR_MASK, PPC403,      { RT } },
3565 { "mfbr5",    XSPR(31,323,133), XSPR_MASK, PPC403,      { RT } },
3566 { "mfbr6",    XSPR(31,323,134), XSPR_MASK, PPC403,      { RT } },
3567 { "mfbr7",    XSPR(31,323,135), XSPR_MASK, PPC403,      { RT } },
3568 { "mfbear",   XSPR(31,323,144), XSPR_MASK, PPC403,      { RT } },
3569 { "mfbesr",   XSPR(31,323,145), XSPR_MASK, PPC403,      { RT } },
3570 { "mfiocr",   XSPR(31,323,160), XSPR_MASK, PPC403,      { RT } },
3571 { "mfdmacr0", XSPR(31,323,192), XSPR_MASK, PPC403,      { RT } },
3572 { "mfdmact0", XSPR(31,323,193), XSPR_MASK, PPC403,      { RT } },
3573 { "mfdmada0", XSPR(31,323,194), XSPR_MASK, PPC403,      { RT } },
3574 { "mfdmasa0", XSPR(31,323,195), XSPR_MASK, PPC403,      { RT } },
3575 { "mfdmacc0", XSPR(31,323,196), XSPR_MASK, PPC403,      { RT } },
3576 { "mfdmacr1", XSPR(31,323,200), XSPR_MASK, PPC403,      { RT } },
3577 { "mfdmact1", XSPR(31,323,201), XSPR_MASK, PPC403,      { RT } },
3578 { "mfdmada1", XSPR(31,323,202), XSPR_MASK, PPC403,      { RT } },
3579 { "mfdmasa1", XSPR(31,323,203), XSPR_MASK, PPC403,      { RT } },
3580 { "mfdmacc1", XSPR(31,323,204), XSPR_MASK, PPC403,      { RT } },
3581 { "mfdmacr2", XSPR(31,323,208), XSPR_MASK, PPC403,      { RT } },
3582 { "mfdmact2", XSPR(31,323,209), XSPR_MASK, PPC403,      { RT } },
3583 { "mfdmada2", XSPR(31,323,210), XSPR_MASK, PPC403,      { RT } },
3584 { "mfdmasa2", XSPR(31,323,211), XSPR_MASK, PPC403,      { RT } },
3585 { "mfdmacc2", XSPR(31,323,212), XSPR_MASK, PPC403,      { RT } },
3586 { "mfdmacr3", XSPR(31,323,216), XSPR_MASK, PPC403,      { RT } },
3587 { "mfdmact3", XSPR(31,323,217), XSPR_MASK, PPC403,      { RT } },
3588 { "mfdmada3", XSPR(31,323,218), XSPR_MASK, PPC403,      { RT } },
3589 { "mfdmasa3", XSPR(31,323,219), XSPR_MASK, PPC403,      { RT } },
3590 { "mfdmacc3", XSPR(31,323,220), XSPR_MASK, PPC403,      { RT } },
3591 { "mfdmasr",  XSPR(31,323,224), XSPR_MASK, PPC403,      { RT } },
3592 { "mfdcr",    X(31,323),        X_MASK,         PPC403,         { RT, SPR } },
3593 { "mfdcr",    X(31,323),        X_MASK,         BOOKE,          { RT, SPR } },
3594
3595 { "div",     XO(31,331,0,0), XO_MASK,   M601,           { RT, RA, RB } },
3596 { "div.",    XO(31,331,0,1), XO_MASK,   M601,           { RT, RA, RB } },
3597 { "divo",    XO(31,331,1,0), XO_MASK,   M601,           { RT, RA, RB } },
3598 { "divo.",   XO(31,331,1,1), XO_MASK,   M601,           { RT, RA, RB } },
3599
3600 { "mfpmr",   X(31,334), X_MASK,         PPCPMR,         { RT, PMR }},
3601
3602 { "mfmq",       XSPR(31,339,0),    XSPR_MASK, M601,     { RT } },
3603 { "mfxer",      XSPR(31,339,1),    XSPR_MASK, COM,      { RT } },
3604 { "mfrtcu",     XSPR(31,339,4),    XSPR_MASK, COM,      { RT } },
3605 { "mfrtcl",     XSPR(31,339,5),    XSPR_MASK, COM,      { RT } },
3606 { "mfdec",      XSPR(31,339,6),    XSPR_MASK, MFDEC1,   { RT } },
3607 { "mflr",       XSPR(31,339,8),    XSPR_MASK, COM,      { RT } },
3608 { "mfctr",      XSPR(31,339,9),    XSPR_MASK, COM,      { RT } },
3609 { "mftid",      XSPR(31,339,17),   XSPR_MASK, POWER,    { RT } },
3610 { "mfdsisr",    XSPR(31,339,18),   XSPR_MASK, COM,      { RT } },
3611 { "mfdar",      XSPR(31,339,19),   XSPR_MASK, COM,      { RT } },
3612 { "mfdec",      XSPR(31,339,22),   XSPR_MASK, MFDEC2,   { RT } },
3613 { "mfsdr0",     XSPR(31,339,24),   XSPR_MASK, POWER,    { RT } },
3614 { "mfsdr1",     XSPR(31,339,25),   XSPR_MASK, COM,      { RT } },
3615 { "mfsrr0",     XSPR(31,339,26),   XSPR_MASK, COM,      { RT } },
3616 { "mfsrr1",     XSPR(31,339,27),   XSPR_MASK, COM,      { RT } },
3617 { "mfpid",      XSPR(31,339,48),   XSPR_MASK, BOOKE,    { RT } },
3618 { "mfcsrr0",    XSPR(31,339,58),   XSPR_MASK, BOOKE,    { RT } },
3619 { "mfcsrr1",    XSPR(31,339,59),   XSPR_MASK, BOOKE,    { RT } },
3620 { "mfdear",     XSPR(31,339,61),   XSPR_MASK, BOOKE,    { RT } },
3621 { "mfesr",      XSPR(31,339,62),   XSPR_MASK, BOOKE,    { RT } },
3622 { "mfivpr",     XSPR(31,339,63),   XSPR_MASK, BOOKE,    { RT } },
3623 { "mfcmpa",     XSPR(31,339,144),  XSPR_MASK, PPC860,   { RT } },
3624 { "mfcmpb",     XSPR(31,339,145),  XSPR_MASK, PPC860,   { RT } },
3625 { "mfcmpc",     XSPR(31,339,146),  XSPR_MASK, PPC860,   { RT } },
3626 { "mfcmpd",     XSPR(31,339,147),  XSPR_MASK, PPC860,   { RT } },
3627 { "mficr",      XSPR(31,339,148),  XSPR_MASK, PPC860,   { RT } },
3628 { "mfder",      XSPR(31,339,149),  XSPR_MASK, PPC860,   { RT } },
3629 { "mfcounta",   XSPR(31,339,150),  XSPR_MASK, PPC860,   { RT } },
3630 { "mfcountb",   XSPR(31,339,151),  XSPR_MASK, PPC860,   { RT } },
3631 { "mfcmpe",     XSPR(31,339,152),  XSPR_MASK, PPC860,   { RT } },
3632 { "mfcmpf",     XSPR(31,339,153),  XSPR_MASK, PPC860,   { RT } },
3633 { "mfcmpg",     XSPR(31,339,154),  XSPR_MASK, PPC860,   { RT } },
3634 { "mfcmph",     XSPR(31,339,155),  XSPR_MASK, PPC860,   { RT } },
3635 { "mflctrl1",   XSPR(31,339,156),  XSPR_MASK, PPC860,   { RT } },
3636 { "mflctrl2",   XSPR(31,339,157),  XSPR_MASK, PPC860,   { RT } },
3637 { "mfictrl",    XSPR(31,339,158),  XSPR_MASK, PPC860,   { RT } },
3638 { "mfbar",      XSPR(31,339,159),  XSPR_MASK, PPC860,   { RT } },
3639 { "mfvrsave",   XSPR(31,339,256),  XSPR_MASK, PPCVEC,   { RT } },
3640 { "mfusprg0",   XSPR(31,339,256),  XSPR_MASK, BOOKE,    { RT } },
3641 { "mfsprg4",    XSPR(31,339,260),  XSPR_MASK, PPC405,   { RT } },
3642 { "mfsprg5",    XSPR(31,339,261),  XSPR_MASK, PPC405,   { RT } },
3643 { "mfsprg6",    XSPR(31,339,262),  XSPR_MASK, PPC405,   { RT } },
3644 { "mfsprg7",    XSPR(31,339,263),  XSPR_MASK, PPC405,   { RT } },
3645 { "mftb",       XSPR(31,339,268),  XSPR_MASK, BOOKE,    { RT } },
3646 { "mftbl",      XSPR(31,339,268),  XSPR_MASK, BOOKE,    { RT } },
3647 { "mftbu",      XSPR(31,339,269),  XSPR_MASK, BOOKE,    { RT } },
3648 { "mfsprg",     XSPR(31,339,272),  XSPRG_MASK, PPC,     { RT, SPRG } },
3649 { "mfsprg0",    XSPR(31,339,272),  XSPR_MASK, PPC,      { RT } },
3650 { "mfsprg1",    XSPR(31,339,273),  XSPR_MASK, PPC,      { RT } },
3651 { "mfsprg2",    XSPR(31,339,274),  XSPR_MASK, PPC,      { RT } },
3652 { "mfsprg3",    XSPR(31,339,275),  XSPR_MASK, PPC,      { RT } },
3653 { "mfasr",      XSPR(31,339,280),  XSPR_MASK, PPC64,    { RT } },
3654 { "mfear",      XSPR(31,339,282),  XSPR_MASK, PPC,      { RT } },
3655 { "mfpir",      XSPR(31,339,286),  XSPR_MASK, BOOKE,    { RT } },
3656 { "mfpvr",      XSPR(31,339,287),  XSPR_MASK, PPC,      { RT } },
3657 { "mfdbsr",     XSPR(31,339,304),  XSPR_MASK, BOOKE,    { RT } },
3658 { "mfdbcr0",    XSPR(31,339,308),  XSPR_MASK, BOOKE,    { RT } },
3659 { "mfdbcr1",    XSPR(31,339,309),  XSPR_MASK, BOOKE,    { RT } },
3660 { "mfdbcr2",    XSPR(31,339,310),  XSPR_MASK, BOOKE,    { RT } },
3661 { "mfiac1",     XSPR(31,339,312),  XSPR_MASK, BOOKE,    { RT } },
3662 { "mfiac2",     XSPR(31,339,313),  XSPR_MASK, BOOKE,    { RT } },
3663 { "mfiac3",     XSPR(31,339,314),  XSPR_MASK, BOOKE,    { RT } },
3664 { "mfiac4",     XSPR(31,339,315),  XSPR_MASK, BOOKE,    { RT } },
3665 { "mfdac1",     XSPR(31,339,316),  XSPR_MASK, BOOKE,    { RT } },
3666 { "mfdac2",     XSPR(31,339,317),  XSPR_MASK, BOOKE,    { RT } },
3667 { "mfdvc1",     XSPR(31,339,318),  XSPR_MASK, BOOKE,    { RT } },
3668 { "mfdvc2",     XSPR(31,339,319),  XSPR_MASK, BOOKE,    { RT } },
3669 { "mftsr",      XSPR(31,339,336),  XSPR_MASK, BOOKE,    { RT } },
3670 { "mftcr",      XSPR(31,339,340),  XSPR_MASK, BOOKE,    { RT } },
3671 { "mfivor0",    XSPR(31,339,400),  XSPR_MASK, BOOKE,    { RT } },
3672 { "mfivor1",    XSPR(31,339,401),  XSPR_MASK, BOOKE,    { RT } },
3673 { "mfivor2",    XSPR(31,339,402),  XSPR_MASK, BOOKE,    { RT } },
3674 { "mfivor3",    XSPR(31,339,403),  XSPR_MASK, BOOKE,    { RT } },
3675 { "mfivor4",    XSPR(31,339,404),  XSPR_MASK, BOOKE,    { RT } },
3676 { "mfivor5",    XSPR(31,339,405),  XSPR_MASK, BOOKE,    { RT } },
3677 { "mfivor6",    XSPR(31,339,406),  XSPR_MASK, BOOKE,    { RT } },
3678 { "mfivor7",    XSPR(31,339,407),  XSPR_MASK, BOOKE,    { RT } },
3679 { "mfivor8",    XSPR(31,339,408),  XSPR_MASK, BOOKE,    { RT } },
3680 { "mfivor9",    XSPR(31,339,409),  XSPR_MASK, BOOKE,    { RT } },
3681 { "mfivor10",   XSPR(31,339,410),  XSPR_MASK, BOOKE,    { RT } },
3682 { "mfivor11",   XSPR(31,339,411),  XSPR_MASK, BOOKE,    { RT } },
3683 { "mfivor12",   XSPR(31,339,412),  XSPR_MASK, BOOKE,    { RT } },
3684 { "mfivor13",   XSPR(31,339,413),  XSPR_MASK, BOOKE,    { RT } },
3685 { "mfivor14",   XSPR(31,339,414),  XSPR_MASK, BOOKE,    { RT } },
3686 { "mfivor15",   XSPR(31,339,415),  XSPR_MASK, BOOKE,    { RT } },
3687 { "mfspefscr",  XSPR(31,339,512),  XSPR_MASK, PPCSPE,   { RT } },
3688 { "mfbbear",    XSPR(31,339,513),  XSPR_MASK, PPCBRLK,  { RT } },
3689 { "mfbbtar",    XSPR(31,339,514),  XSPR_MASK, PPCBRLK,  { RT } },
3690 { "mfibatu",    XSPR(31,339,528),  XSPRBAT_MASK, PPC,   { RT, SPRBAT } },
3691 { "mfibatl",    XSPR(31,339,529),  XSPRBAT_MASK, PPC,   { RT, SPRBAT } },
3692 { "mfdbatu",    XSPR(31,339,536),  XSPRBAT_MASK, PPC,   { RT, SPRBAT } },
3693 { "mfdbatl",    XSPR(31,339,537),  XSPRBAT_MASK, PPC,   { RT, SPRBAT } },
3694 { "mfic_cst",   XSPR(31,339,560),  XSPR_MASK, PPC860,   { RT } },
3695 { "mfic_adr",   XSPR(31,339,561),  XSPR_MASK, PPC860,   { RT } },
3696 { "mfic_dat",   XSPR(31,339,562),  XSPR_MASK, PPC860,   { RT } },
3697 { "mfdc_cst",   XSPR(31,339,568),  XSPR_MASK, PPC860,   { RT } },
3698 { "mfdc_adr",   XSPR(31,339,569),  XSPR_MASK, PPC860,   { RT } },
3699 { "mfdc_dat",   XSPR(31,339,570),  XSPR_MASK, PPC860,   { RT } },
3700 { "mfmcsrr0",   XSPR(31,339,570),  XSPR_MASK, PPCRFMCI, { RT } },
3701 { "mfmcsrr1",   XSPR(31,339,571),  XSPR_MASK, PPCRFMCI, { RT } },
3702 { "mfmcsr",     XSPR(31,339,572),  XSPR_MASK, PPCRFMCI, { RT } },
3703 { "mfdpdr",     XSPR(31,339,630),  XSPR_MASK, PPC860,   { RT } },
3704 { "mfdpir",     XSPR(31,339,631),  XSPR_MASK, PPC860,   { RT } },
3705 { "mfimmr",     XSPR(31,339,638),  XSPR_MASK, PPC860,   { RT } },
3706 { "mfmi_ctr",   XSPR(31,339,784),  XSPR_MASK, PPC860,   { RT } },
3707 { "mfmi_ap",    XSPR(31,339,786),  XSPR_MASK, PPC860,   { RT } },
3708 { "mfmi_epn",   XSPR(31,339,787),  XSPR_MASK, PPC860,   { RT } },
3709 { "mfmi_twc",   XSPR(31,339,789),  XSPR_MASK, PPC860,   { RT } },
3710 { "mfmi_rpn",   XSPR(31,339,790),  XSPR_MASK, PPC860,   { RT } },
3711 { "mfmd_ctr",   XSPR(31,339,792),  XSPR_MASK, PPC860,   { RT } },
3712 { "mfm_casid",  XSPR(31,339,793),  XSPR_MASK, PPC860,   { RT } },
3713 { "mfmd_ap",    XSPR(31,339,794),  XSPR_MASK, PPC860,   { RT } },
3714 { "mfmd_epn",   XSPR(31,339,795),  XSPR_MASK, PPC860,   { RT } },
3715 { "mfmd_twb",   XSPR(31,339,796),  XSPR_MASK, PPC860,   { RT } },
3716 { "mfmd_twc",   XSPR(31,339,797),  XSPR_MASK, PPC860,   { RT } },
3717 { "mfmd_rpn",   XSPR(31,339,798),  XSPR_MASK, PPC860,   { RT } },
3718 { "mfm_tw",     XSPR(31,339,799),  XSPR_MASK, PPC860,   { RT } },
3719 { "mfmi_dbcam", XSPR(31,339,816),  XSPR_MASK, PPC860,   { RT } },
3720 { "mfmi_dbram0",XSPR(31,339,817),  XSPR_MASK, PPC860,   { RT } },
3721 { "mfmi_dbram1",XSPR(31,339,818),  XSPR_MASK, PPC860,   { RT } },
3722 { "mfmd_dbcam", XSPR(31,339,824),  XSPR_MASK, PPC860,   { RT } },
3723 { "mfmd_dbram0",XSPR(31,339,825),  XSPR_MASK, PPC860,   { RT } },
3724 { "mfmd_dbram1",XSPR(31,339,826),  XSPR_MASK, PPC860,   { RT } },
3725 { "mfummcr0",   XSPR(31,339,936),  XSPR_MASK, PPC750,   { RT } },
3726 { "mfupmc1",    XSPR(31,339,937),  XSPR_MASK, PPC750,   { RT } },
3727 { "mfupmc2",    XSPR(31,339,938),  XSPR_MASK, PPC750,   { RT } },
3728 { "mfusia",     XSPR(31,339,939),  XSPR_MASK, PPC750,   { RT } },
3729 { "mfummcr1",   XSPR(31,339,940),  XSPR_MASK, PPC750,   { RT } },
3730 { "mfupmc3",    XSPR(31,339,941),  XSPR_MASK, PPC750,   { RT } },
3731 { "mfupmc4",    XSPR(31,339,942),  XSPR_MASK, PPC750,   { RT } },
3732 { "mfzpr",      XSPR(31,339,944),  XSPR_MASK, PPC403,   { RT } },
3733 { "mfpid",      XSPR(31,339,945),  XSPR_MASK, PPC403,   { RT } },
3734 { "mfccr0",     XSPR(31,339,947),  XSPR_MASK, PPC405,   { RT } },
3735 { "mfiac3",     XSPR(31,339,948),  XSPR_MASK, PPC405,   { RT } },
3736 { "mfiac4",     XSPR(31,339,949),  XSPR_MASK, PPC405,   { RT } },
3737 { "mfdvc1",     XSPR(31,339,950),  XSPR_MASK, PPC405,   { RT } },
3738 { "mfdvc2",     XSPR(31,339,951),  XSPR_MASK, PPC405,   { RT } },
3739 { "mfmmcr0",    XSPR(31,339,952),  XSPR_MASK, PPC750,   { RT } },
3740 { "mfpmc1",     XSPR(31,339,953),  XSPR_MASK, PPC750,   { RT } },
3741 { "mfsgr",      XSPR(31,339,953),  XSPR_MASK, PPC403,   { RT } },
3742 { "mfpmc2",     XSPR(31,339,954),  XSPR_MASK, PPC750,   { RT } },
3743 { "mfdcwr",     XSPR(31,339,954),  XSPR_MASK, PPC403,   { RT } },
3744 { "mfsia",      XSPR(31,339,955),  XSPR_MASK, PPC750,   { RT } },
3745 { "mfsler",     XSPR(31,339,955),  XSPR_MASK, PPC405,   { RT } },
3746 { "mfmmcr1",    XSPR(31,339,956),  XSPR_MASK, PPC750,   { RT } },
3747 { "mfsu0r",     XSPR(31,339,956),  XSPR_MASK, PPC405,   { RT } },
3748 { "mfpmc3",     XSPR(31,339,957),  XSPR_MASK, PPC750,   { RT } },
3749 { "mfdbcr1",    XSPR(31,339,957),  XSPR_MASK, PPC405,   { RT } },
3750 { "mfpmc4",     XSPR(31,339,958),  XSPR_MASK, PPC750,   { RT } },
3751 { "mficdbdr",   XSPR(31,339,979),  XSPR_MASK, PPC403,   { RT } },
3752 { "mfesr",      XSPR(31,339,980),  XSPR_MASK, PPC403,   { RT } },
3753 { "mfdear",     XSPR(31,339,981),  XSPR_MASK, PPC403,   { RT } },
3754 { "mfevpr",     XSPR(31,339,982),  XSPR_MASK, PPC403,   { RT } },
3755 { "mfcdbcr",    XSPR(31,339,983),  XSPR_MASK, PPC403,   { RT } },
3756 { "mftsr",      XSPR(31,339,984),  XSPR_MASK, PPC403,   { RT } },
3757 { "mftcr",      XSPR(31,339,986),  XSPR_MASK, PPC403,   { RT } },
3758 { "mfpit",      XSPR(31,339,987),  XSPR_MASK, PPC403,   { RT } },
3759 { "mftbhi",     XSPR(31,339,988),  XSPR_MASK, PPC403,   { RT } },
3760 { "mftblo",     XSPR(31,339,989),  XSPR_MASK, PPC403,   { RT } },
3761 { "mfsrr2",     XSPR(31,339,990),  XSPR_MASK, PPC403,   { RT } },
3762 { "mfsrr3",     XSPR(31,339,991),  XSPR_MASK, PPC403,   { RT } },
3763 { "mfdbsr",     XSPR(31,339,1008), XSPR_MASK, PPC403,   { RT } },
3764 { "mfdbcr0",    XSPR(31,339,1010), XSPR_MASK, PPC405,   { RT } },
3765 { "mfiac1",     XSPR(31,339,1012), XSPR_MASK, PPC403,   { RT } },
3766 { "mfiac2",     XSPR(31,339,1013), XSPR_MASK, PPC403,   { RT } },
3767 { "mfdac1",     XSPR(31,339,1014), XSPR_MASK, PPC403,   { RT } },
3768 { "mfdac2",     XSPR(31,339,1015), XSPR_MASK, PPC403,   { RT } },
3769 { "mfl2cr",     XSPR(31,339,1017), XSPR_MASK, PPC750,   { RT } },
3770 { "mfdccr",     XSPR(31,339,1018), XSPR_MASK, PPC403,   { RT } },
3771 { "mficcr",     XSPR(31,339,1019), XSPR_MASK, PPC403,   { RT } },
3772 { "mfictc",     XSPR(31,339,1019), XSPR_MASK, PPC750,   { RT } },
3773 { "mfpbl1",     XSPR(31,339,1020), XSPR_MASK, PPC403,   { RT } },
3774 { "mfthrm1",    XSPR(31,339,1020), XSPR_MASK, PPC750,   { RT } },
3775 { "mfpbu1",     XSPR(31,339,1021), XSPR_MASK, PPC403,   { RT } },
3776 { "mfthrm2",    XSPR(31,339,1021), XSPR_MASK, PPC750,   { RT } },
3777 { "mfpbl2",     XSPR(31,339,1022), XSPR_MASK, PPC403,   { RT } },
3778 { "mfthrm3",    XSPR(31,339,1022), XSPR_MASK, PPC750,   { RT } },
3779 { "mfpbu2",     XSPR(31,339,1023), XSPR_MASK, PPC403,   { RT } },
3780 { "mfspr",      X(31,339),         X_MASK,    COM,      { RT, SPR } },
3781
3782 { "lwax",    X(31,341), X_MASK,         PPC64,          { RT, RA, RB } },
3783
3784 { "dst",     XDSS(31,342,0), XDSS_MASK, PPCVEC,         { RA, RB, STRM } },
3785 { "dstt",    XDSS(31,342,1), XDSS_MASK, PPCVEC,         { RA, RB, STRM } },
3786
3787 { "lhax",    X(31,343), X_MASK,         COM,            { RT, RA, RB } },
3788
3789 { "lhaxe",   X(31,351), X_MASK,         BOOKE64,        { RT, RA, RB } },
3790
3791 { "dstst",   XDSS(31,374,0), XDSS_MASK, PPCVEC,         { RA, RB, STRM } },
3792 { "dststt",  XDSS(31,374,1), XDSS_MASK, PPCVEC,         { RA, RB, STRM } },
3793
3794 { "dccci",   X(31,454), XRT_MASK,       PPC403,         { RA, RB } },
3795
3796 { "abs",     XO(31,360,0,0), XORB_MASK, M601,           { RT, RA } },
3797 { "abs.",    XO(31,360,0,1), XORB_MASK, M601,           { RT, RA } },
3798 { "abso",    XO(31,360,1,0), XORB_MASK, M601,           { RT, RA } },
3799 { "abso.",   XO(31,360,1,1), XORB_MASK, M601,           { RT, RA } },
3800
3801 { "divs",    XO(31,363,0,0), XO_MASK,   M601,           { RT, RA, RB } },
3802 { "divs.",   XO(31,363,0,1), XO_MASK,   M601,           { RT, RA, RB } },
3803 { "divso",   XO(31,363,1,0), XO_MASK,   M601,           { RT, RA, RB } },
3804 { "divso.",  XO(31,363,1,1), XO_MASK,   M601,           { RT, RA, RB } },
3805
3806 { "tlbia",   X(31,370), 0xffffffff,     PPC,            { 0 } },
3807
3808 { "mftbl",   XSPR(31,371,268), XSPR_MASK, CLASSIC,      { RT } },
3809 { "mftbu",   XSPR(31,371,269), XSPR_MASK, CLASSIC,      { RT } },
3810
3811 { "lwaux",   X(31,373), X_MASK,         PPC64,          { RT, RAL, RB } },
3812
3813 { "lhaux",   X(31,375), X_MASK,         COM,            { RT, RAL, RB } },
3814
3815 { "lhauxe",  X(31,383), X_MASK,         BOOKE64,        { RT, RAL, RB } },
3816
3817 { "mtdcrx",  X(31,387), X_MASK,         BOOKE,          { RA, RS } },
3818
3819 { "dcblc",   X(31,390), X_MASK,         PPCCHLK,        { CT, RA, RB }},
3820
3821 { "subfe64", XO(31,392,0,0), XO_MASK,   BOOKE64,        { RT, RA, RB } },
3822 { "subfe64o",XO(31,392,1,0), XO_MASK,   BOOKE64,        { RT, RA, RB } },
3823
3824 { "adde64",  XO(31,394,0,0), XO_MASK,   BOOKE64,        { RT, RA, RB } },
3825 { "adde64o", XO(31,394,1,0), XO_MASK,   BOOKE64,        { RT, RA, RB } },
3826
3827 { "dcblce",  X(31,398), X_MASK,         PPCCHLK64,      { CT, RA, RB }},
3828
3829 { "slbmte",  X(31,402), XRA_MASK,       PPC64,          { RS, RB } },
3830
3831 { "sthx",    X(31,407), X_MASK,         COM,            { RS, RA, RB } },
3832
3833 { "lfqx",    X(31,791), X_MASK,         POWER2,         { FRT, RA, RB } },
3834
3835 { "lfqux",   X(31,823), X_MASK,         POWER2,         { FRT, RA, RB } },
3836
3837 { "stfqx",   X(31,919), X_MASK,         POWER2,         { FRS, RA, RB } },
3838
3839 { "stfqux",  X(31,951), X_MASK,         POWER2,         { FRS, RA, RB } },
3840
3841 { "orc",     XRC(31,412,0), X_MASK,     COM,            { RA, RS, RB } },
3842 { "orc.",    XRC(31,412,1), X_MASK,     COM,            { RA, RS, RB } },
3843
3844 { "sradi",   XS(31,413,0), XS_MASK,     PPC64,          { RA, RS, SH6 } },
3845 { "sradi.",  XS(31,413,1), XS_MASK,     PPC64,          { RA, RS, SH6 } },
3846
3847 { "sthxe",   X(31,415), X_MASK,         BOOKE64,        { RS, RA, RB } },
3848
3849 { "slbie",   X(31,434), XRTRA_MASK,     PPC64,          { RB } },
3850
3851 { "ecowx",   X(31,438), X_MASK,         PPC,            { RT, RA, RB } },
3852
3853 { "sthux",   X(31,439), X_MASK,         COM,            { RS, RAS, RB } },
3854
3855 { "sthuxe",  X(31,447), X_MASK,         BOOKE64,        { RS, RAS, RB } },
3856
3857 { "mr",      XRC(31,444,0), X_MASK,     COM,            { RA, RS, RBS } },
3858 { "or",      XRC(31,444,0), X_MASK,     COM,            { RA, RS, RB } },
3859 { "mr.",     XRC(31,444,1), X_MASK,     COM,            { RA, RS, RBS } },
3860 { "or.",     XRC(31,444,1), X_MASK,     COM,            { RA, RS, RB } },
3861
3862 { "mtexisr",  XSPR(31,451,64),  XSPR_MASK, PPC403,      { RT } },
3863 { "mtexier",  XSPR(31,451,66),  XSPR_MASK, PPC403,      { RT } },
3864 { "mtbr0",    XSPR(31,451,128), XSPR_MASK, PPC403,      { RT } },
3865 { "mtbr1",    XSPR(31,451,129), XSPR_MASK, PPC403,      { RT } },
3866 { "mtbr2",    XSPR(31,451,130), XSPR_MASK, PPC403,      { RT } },
3867 { "mtbr3",    XSPR(31,451,131), XSPR_MASK, PPC403,      { RT } },
3868 { "mtbr4",    XSPR(31,451,132), XSPR_MASK, PPC403,      { RT } },
3869 { "mtbr5",    XSPR(31,451,133), XSPR_MASK, PPC403,      { RT } },
3870 { "mtbr6",    XSPR(31,451,134), XSPR_MASK, PPC403,      { RT } },
3871 { "mtbr7",    XSPR(31,451,135), XSPR_MASK, PPC403,      { RT } },
3872 { "mtbear",   XSPR(31,451,144), XSPR_MASK, PPC403,      { RT } },
3873 { "mtbesr",   XSPR(31,451,145), XSPR_MASK, PPC403,      { RT } },
3874 { "mtiocr",   XSPR(31,451,160), XSPR_MASK, PPC403,      { RT } },
3875 { "mtdmacr0", XSPR(31,451,192), XSPR_MASK, PPC403,      { RT } },
3876 { "mtdmact0", XSPR(31,451,193), XSPR_MASK, PPC403,      { RT } },
3877 { "mtdmada0", XSPR(31,451,194), XSPR_MASK, PPC403,      { RT } },
3878 { "mtdmasa0", XSPR(31,451,195), XSPR_MASK, PPC403,      { RT } },
3879 { "mtdmacc0", XSPR(31,451,196), XSPR_MASK, PPC403,      { RT } },
3880 { "mtdmacr1", XSPR(31,451,200), XSPR_MASK, PPC403,      { RT } },
3881 { "mtdmact1", XSPR(31,451,201), XSPR_MASK, PPC403,      { RT } },
3882 { "mtdmada1", XSPR(31,451,202), XSPR_MASK, PPC403,      { RT } },
3883 { "mtdmasa1", XSPR(31,451,203), XSPR_MASK, PPC403,      { RT } },
3884 { "mtdmacc1", XSPR(31,451,204), XSPR_MASK, PPC403,      { RT } },
3885 { "mtdmacr2", XSPR(31,451,208), XSPR_MASK, PPC403,      { RT } },
3886 { "mtdmact2", XSPR(31,451,209), XSPR_MASK, PPC403,      { RT } },
3887 { "mtdmada2", XSPR(31,451,210), XSPR_MASK, PPC403,      { RT } },
3888 { "mtdmasa2", XSPR(31,451,211), XSPR_MASK, PPC403,      { RT } },
3889 { "mtdmacc2", XSPR(31,451,212), XSPR_MASK, PPC403,      { RT } },
3890 { "mtdmacr3", XSPR(31,451,216), XSPR_MASK, PPC403,      { RT } },
3891 { "mtdmact3", XSPR(31,451,217), XSPR_MASK, PPC403,      { RT } },
3892 { "mtdmada3", XSPR(31,451,218), XSPR_MASK, PPC403,      { RT } },
3893 { "mtdmasa3", XSPR(31,451,219), XSPR_MASK, PPC403,      { RT } },
3894 { "mtdmacc3", XSPR(31,451,220), XSPR_MASK, PPC403,      { RT } },
3895 { "mtdmasr",  XSPR(31,451,224), XSPR_MASK, PPC403,      { RT } },
3896 { "mtdcr",    X(31,451),        X_MASK,         PPC403,         { SPR, RS } },
3897 { "mtdcr",    X(31,451),        X_MASK,         BOOKE,          { SPR, RS } },
3898
3899 { "subfze64",XO(31,456,0,0), XORB_MASK, BOOKE64,        { RT, RA } },
3900 { "subfze64o",XO(31,456,1,0), XORB_MASK, BOOKE64,       { RT, RA } },
3901
3902 { "divdu",   XO(31,457,0,0), XO_MASK,   PPC64,          { RT, RA, RB } },
3903 { "divdu.",  XO(31,457,0,1), XO_MASK,   PPC64,          { RT, RA, RB } },
3904 { "divduo",  XO(31,457,1,0), XO_MASK,   PPC64,          { RT, RA, RB } },
3905 { "divduo.", XO(31,457,1,1), XO_MASK,   PPC64,          { RT, RA, RB } },
3906
3907 { "addze64", XO(31,458,0,0), XORB_MASK, BOOKE64,        { RT, RA } },
3908 { "addze64o",XO(31,458,1,0), XORB_MASK, BOOKE64,        { RT, RA } },
3909
3910 { "divwu",   XO(31,459,0,0), XO_MASK,   PPC,            { RT, RA, RB } },
3911 { "divwu.",  XO(31,459,0,1), XO_MASK,   PPC,            { RT, RA, RB } },
3912 { "divwuo",  XO(31,459,1,0), XO_MASK,   PPC,            { RT, RA, RB } },
3913 { "divwuo.", XO(31,459,1,1), XO_MASK,   PPC,            { RT, RA, RB } },
3914
3915 { "mtmq",      XSPR(31,467,0),    XSPR_MASK, M601,      { RS } },
3916 { "mtxer",     XSPR(31,467,1),    XSPR_MASK, COM,       { RS } },
3917 { "mtlr",      XSPR(31,467,8),    XSPR_MASK, COM,       { RS } },
3918 { "mtctr",     XSPR(31,467,9),    XSPR_MASK, COM,       { RS } },
3919 { "mttid",     XSPR(31,467,17),   XSPR_MASK, POWER,     { RS } },
3920 { "mtdsisr",   XSPR(31,467,18),   XSPR_MASK, COM,       { RS } },
3921 { "mtdar",     XSPR(31,467,19),   XSPR_MASK, COM,       { RS } },
3922 { "mtrtcu",    XSPR(31,467,20),   XSPR_MASK, COM,       { RS } },
3923 { "mtrtcl",    XSPR(31,467,21),   XSPR_MASK, COM,       { RS } },
3924 { "mtdec",     XSPR(31,467,22),   XSPR_MASK, COM,       { RS } },
3925 { "mtsdr0",    XSPR(31,467,24),   XSPR_MASK, POWER,     { RS } },
3926 { "mtsdr1",    XSPR(31,467,25),   XSPR_MASK, COM,       { RS } },
3927 { "mtsrr0",    XSPR(31,467,26),   XSPR_MASK, COM,       { RS } },
3928 { "mtsrr1",    XSPR(31,467,27),   XSPR_MASK, COM,       { RS } },
3929 { "mtpid",     XSPR(31,467,48),   XSPR_MASK, BOOKE,     { RS } },
3930 { "mtdecar",   XSPR(31,467,54),   XSPR_MASK, BOOKE,     { RS } },
3931 { "mtcsrr0",   XSPR(31,467,58),   XSPR_MASK, BOOKE,     { RS } },
3932 { "mtcsrr1",   XSPR(31,467,59),   XSPR_MASK, BOOKE,     { RS } },
3933 { "mtdear",    XSPR(31,467,61),   XSPR_MASK, BOOKE,     { RS } },
3934 { "mtesr",     XSPR(31,467,62),   XSPR_MASK, BOOKE,     { RS } },
3935 { "mtivpr",    XSPR(31,467,63),   XSPR_MASK, BOOKE,     { RS } },
3936 { "mtcmpa",    XSPR(31,467,144),  XSPR_MASK, PPC860,    { RT } },
3937 { "mtcmpb",    XSPR(31,467,145),  XSPR_MASK, PPC860,    { RT } },
3938 { "mtcmpc",    XSPR(31,467,146),  XSPR_MASK, PPC860,    { RT } },
3939 { "mtcmpd",    XSPR(31,467,147),  XSPR_MASK, PPC860,    { RT } },
3940 { "mticr",     XSPR(31,467,148),  XSPR_MASK, PPC860,    { RT } },
3941 { "mtder",     XSPR(31,467,149),  XSPR_MASK, PPC860,    { RT } },
3942 { "mtcounta",  XSPR(31,467,150),  XSPR_MASK, PPC860,    { RT } },
3943 { "mtcountb",  XSPR(31,467,151),  XSPR_MASK, PPC860,    { RT } },
3944 { "mtcmpe",    XSPR(31,467,152),  XSPR_MASK, PPC860,    { RT } },
3945 { "mtcmpf",    XSPR(31,467,153),  XSPR_MASK, PPC860,    { RT } },
3946 { "mtcmpg",    XSPR(31,467,154),  XSPR_MASK, PPC860,    { RT } },
3947 { "mtcmph",    XSPR(31,467,155),  XSPR_MASK, PPC860,    { RT } },
3948 { "mtlctrl1",  XSPR(31,467,156),  XSPR_MASK, PPC860,    { RT } },
3949 { "mtlctrl2",  XSPR(31,467,157),  XSPR_MASK, PPC860,    { RT } },
3950 { "mtictrl",   XSPR(31,467,158),  XSPR_MASK, PPC860,    { RT } },
3951 { "mtbar",     XSPR(31,467,159),  XSPR_MASK, PPC860,    { RT } },
3952 { "mtvrsave",  XSPR(31,467,256),  XSPR_MASK, PPCVEC,    { RT } },
3953 { "mtusprg0",  XSPR(31,467,256),  XSPR_MASK, BOOKE,     { RS } },
3954 { "mtsprg",    XSPR(31,467,272),  XSPRG_MASK,PPC,       { SPRG, RS } },
3955 { "mtsprg0",   XSPR(31,467,272),  XSPR_MASK, PPC,       { RT } },
3956 { "mtsprg1",   XSPR(31,467,273),  XSPR_MASK, PPC,       { RT } },
3957 { "mtsprg2",   XSPR(31,467,274),  XSPR_MASK, PPC,       { RT } },
3958 { "mtsprg3",   XSPR(31,467,275),  XSPR_MASK, PPC,       { RT } },
3959 { "mtsprg4",   XSPR(31,467,276),  XSPR_MASK, PPC405,    { RT } },
3960 { "mtsprg4",   XSPR(31,467,276),  XSPR_MASK, BOOKE,     { RS } },
3961 { "mtsprg5",   XSPR(31,467,277),  XSPR_MASK, PPC405,    { RT } },
3962 { "mtsprg5",   XSPR(31,467,277),  XSPR_MASK, BOOKE,     { RS } },
3963 { "mtsprg6",   XSPR(31,467,278),  XSPR_MASK, PPC405,    { RT } },
3964 { "mtsprg6",   XSPR(31,467,278),  XSPR_MASK, BOOKE,     { RS } },
3965 { "mtsprg7",   XSPR(31,467,279),  XSPR_MASK, PPC405,    { RT } },
3966 { "mtsprg7",   XSPR(31,467,279),  XSPR_MASK, BOOKE,     { RS } },
3967 { "mtasr",     XSPR(31,467,280),  XSPR_MASK, PPC64,     { RS } },
3968 { "mtear",     XSPR(31,467,282),  XSPR_MASK, PPC,       { RS } },
3969 { "mttbl",     XSPR(31,467,284),  XSPR_MASK, PPC,       { RS } },
3970 { "mttbu",     XSPR(31,467,285),  XSPR_MASK, PPC,       { RS } },
3971 { "mtdbsr",    XSPR(31,467,304),  XSPR_MASK, BOOKE,     { RS } },
3972 { "mtdbcr0",   XSPR(31,467,308),  XSPR_MASK, BOOKE,     { RS } },
3973 { "mtdbcr1",   XSPR(31,467,309),  XSPR_MASK, BOOKE,     { RS } },
3974 { "mtdbcr2",   XSPR(31,467,310),  XSPR_MASK, BOOKE,     { RS } },
3975 { "mtiac1",    XSPR(31,467,312),  XSPR_MASK, BOOKE,     { RS } },
3976 { "mtiac2",    XSPR(31,467,313),  XSPR_MASK, BOOKE,     { RS } },
3977 { "mtiac3",    XSPR(31,467,314),  XSPR_MASK, BOOKE,     { RS } },
3978 { "mtiac4",    XSPR(31,467,315),  XSPR_MASK, BOOKE,     { RS } },
3979 { "mtdac1",    XSPR(31,467,316),  XSPR_MASK, BOOKE,     { RS } },
3980 { "mtdac2",    XSPR(31,467,317),  XSPR_MASK, BOOKE,     { RS } },
3981 { "mtdvc1",    XSPR(31,467,318),  XSPR_MASK, BOOKE,     { RS } },
3982 { "mtdvc2",    XSPR(31,467,319),  XSPR_MASK, BOOKE,     { RS } },
3983 { "mttsr",     XSPR(31,467,336),  XSPR_MASK, BOOKE,     { RS } },
3984 { "mttcr",     XSPR(31,467,340),  XSPR_MASK, BOOKE,     { RS } },
3985 { "mtivor0",   XSPR(31,467,400),  XSPR_MASK, BOOKE,     { RS } },
3986 { "mtivor1",   XSPR(31,467,401),  XSPR_MASK, BOOKE,     { RS } },
3987 { "mtivor2",   XSPR(31,467,402),  XSPR_MASK, BOOKE,     { RS } },
3988 { "mtivor3",   XSPR(31,467,403),  XSPR_MASK, BOOKE,     { RS } },
3989 { "mtivor4",   XSPR(31,467,404),  XSPR_MASK, BOOKE,     { RS } },
3990 { "mtivor5",   XSPR(31,467,405),  XSPR_MASK, BOOKE,     { RS } },
3991 { "mtivor6",   XSPR(31,467,406),  XSPR_MASK, BOOKE,     { RS } },
3992 { "mtivor7",   XSPR(31,467,407),  XSPR_MASK, BOOKE,     { RS } },
3993 { "mtivor8",   XSPR(31,467,408),  XSPR_MASK, BOOKE,     { RS } },
3994 { "mtivor9",   XSPR(31,467,409),  XSPR_MASK, BOOKE,     { RS } },
3995 { "mtivor10",  XSPR(31,467,410),  XSPR_MASK, BOOKE,     { RS } },
3996 { "mtivor11",  XSPR(31,467,411),  XSPR_MASK, BOOKE,     { RS } },
3997 { "mtivor12",  XSPR(31,467,412),  XSPR_MASK, BOOKE,     { RS } },
3998 { "mtivor13",  XSPR(31,467,413),  XSPR_MASK, BOOKE,     { RS } },
3999 { "mtivor14",  XSPR(31,467,414),  XSPR_MASK, BOOKE,     { RS } },
4000 { "mtivor15",  XSPR(31,467,415),  XSPR_MASK, BOOKE,     { RS } },
4001 { "mtspefscr", XSPR(31,467,512),  XSPR_MASK, PPCSPE,    { RT } },
4002 { "mtbbear",   XSPR(31,467,513),  XSPR_MASK, PPCBRLK,   { RS } },
4003 { "mtbbtar",   XSPR(31,467,514),  XSPR_MASK, PPCBRLK,  { RS } },
4004 { "mtibatu",   XSPR(31,467,528),  XSPRBAT_MASK, PPC,    { SPRBAT, RS } },
4005 { "mtibatl",   XSPR(31,467,529),  XSPRBAT_MASK, PPC,    { SPRBAT, RS } },
4006 { "mtdbatu",   XSPR(31,467,536),  XSPRBAT_MASK, PPC,    { SPRBAT, RS } },
4007 { "mtdbatl",   XSPR(31,467,537),  XSPRBAT_MASK, PPC,    { SPRBAT, RS } },
4008 { "mtmcsrr0",  XSPR(31,467,570),  XSPR_MASK, PPCRFMCI,  { RS } },
4009 { "mtmcsrr1",  XSPR(31,467,571),  XSPR_MASK, PPCRFMCI,  { RS } },
4010 { "mtmcsr",    XSPR(31,467,572),  XSPR_MASK, PPCRFMCI,  { RS } },
4011 { "mtummcr0",  XSPR(31,467,936),  XSPR_MASK, PPC750,    { RT } },
4012 { "mtupmc1",   XSPR(31,467,937),  XSPR_MASK, PPC750,    { RT } },
4013 { "mtupmc2",   XSPR(31,467,938),  XSPR_MASK, PPC750,    { RT } },
4014 { "mtusia",    XSPR(31,467,939),  XSPR_MASK, PPC750,    { RT } },
4015 { "mtummcr1",  XSPR(31,467,940),  XSPR_MASK, PPC750,    { RT } },
4016 { "mtupmc3",   XSPR(31,467,941),  XSPR_MASK, PPC750,    { RT } },
4017 { "mtupmc4",   XSPR(31,467,942),  XSPR_MASK, PPC750,    { RT } },
4018 { "mtzpr",     XSPR(31,467,944),  XSPR_MASK, PPC403,    { RT } },
4019 { "mtpid",     XSPR(31,467,945),  XSPR_MASK, PPC403,    { RT } },
4020 { "mtccr0",    XSPR(31,467,947),  XSPR_MASK, PPC405,    { RT } },
4021 { "mtiac3",    XSPR(31,467,948),  XSPR_MASK, PPC405,    { RT } },
4022 { "mtiac4",    XSPR(31,467,949),  XSPR_MASK, PPC405,    { RT } },
4023 { "mtdvc1",    XSPR(31,467,950),  XSPR_MASK, PPC405,    { RT } },
4024 { "mtdvc2",    XSPR(31,467,951),  XSPR_MASK, PPC405,    { RT } },
4025 { "mtmmcr0",   XSPR(31,467,952),  XSPR_MASK, PPC750,    { RT } },
4026 { "mtsgr",     XSPR(31,467,953),  XSPR_MASK, PPC403,    { RT } },
4027 { "mtpmc1",    XSPR(31,467,953),  XSPR_MASK, PPC750,    { RT } },
4028 { "mtdcwr",    XSPR(31,467,954),  XSPR_MASK, PPC403,    { RT } },
4029 { "mtpmc2",    XSPR(31,467,954),  XSPR_MASK, PPC750,    { RT } },
4030 { "mtsler",    XSPR(31,467,955),  XSPR_MASK, PPC405,    { RT } },
4031 { "mtsia",     XSPR(31,467,955),  XSPR_MASK, PPC750,    { RT } },
4032 { "mtsu0r",    XSPR(31,467,956),  XSPR_MASK, PPC405,    { RT } },
4033 { "mtmmcr1",   XSPR(31,467,956),  XSPR_MASK, PPC750,    { RT } },
4034 { "mtdbcr1",   XSPR(31,467,957),  XSPR_MASK, PPC405,    { RT } },
4035 { "mtpmc3",    XSPR(31,467,957),  XSPR_MASK, PPC750,    { RT } },
4036 { "mtpmc4",    XSPR(31,467,958),  XSPR_MASK, PPC750,    { RT } },
4037 { "mticdbdr",  XSPR(31,467,979),  XSPR_MASK, PPC403,    { RT } },
4038 { "mtesr",     XSPR(31,467,980),  XSPR_MASK, PPC403,    { RT } },
4039 { "mtdear",    XSPR(31,467,981),  XSPR_MASK, PPC403,    { RT } },
4040 { "mtevpr",    XSPR(31,467,982),  XSPR_MASK, PPC403,    { RT } },
4041 { "mtcdbcr",   XSPR(31,467,983),  XSPR_MASK, PPC403,    { RT } },
4042 { "mttsr",     XSPR(31,467,984),  XSPR_MASK, PPC403,    { RT } },
4043 { "mttcr",     XSPR(31,467,986),  XSPR_MASK, PPC403,    { RT } },
4044 { "mtpit",     XSPR(31,467,987),  XSPR_MASK, PPC403,    { RT } },
4045 { "mttbhi",    XSPR(31,467,988),  XSPR_MASK, PPC403,    { RT } },
4046 { "mttblo",    XSPR(31,467,989),  XSPR_MASK, PPC403,    { RT } },
4047 { "mtsrr2",    XSPR(31,467,990),  XSPR_MASK, PPC403,    { RT } },
4048 { "mtsrr3",    XSPR(31,467,991),  XSPR_MASK, PPC403,    { RT } },
4049 { "mtdbsr",    XSPR(31,467,1008), XSPR_MASK, PPC403,    { RT } },
4050 { "mtdbcr0",   XSPR(31,467,1010), XSPR_MASK, PPC405,    { RT } },
4051 { "mtiac1",    XSPR(31,467,1012), XSPR_MASK, PPC403,    { RT } },
4052 { "mtiac2",    XSPR(31,467,1013), XSPR_MASK, PPC403,    { RT } },
4053 { "mtdac1",    XSPR(31,467,1014), XSPR_MASK, PPC403,    { RT } },
4054 { "mtdac2",    XSPR(31,467,1015), XSPR_MASK, PPC403,    { RT } },
4055 { "mtl2cr",    XSPR(31,467,1017), XSPR_MASK, PPC750,    { RT } },
4056 { "mtdccr",    XSPR(31,467,1018), XSPR_MASK, PPC403,    { RT } },
4057 { "mticcr",    XSPR(31,467,1019), XSPR_MASK, PPC403,    { RT } },
4058 { "mtictc",    XSPR(31,467,1019), XSPR_MASK, PPC750,    { RT } },
4059 { "mtpbl1",    XSPR(31,467,1020), XSPR_MASK, PPC403,    { RT } },
4060 { "mtthrm1",   XSPR(31,467,1020), XSPR_MASK, PPC750,    { RT } },
4061 { "mtpbu1",    XSPR(31,467,1021), XSPR_MASK, PPC403,    { RT } },
4062 { "mtthrm2",   XSPR(31,467,1021), XSPR_MASK, PPC750,    { RT } },
4063 { "mtpbl2",    XSPR(31,467,1022), XSPR_MASK, PPC403,    { RT } },
4064 { "mtthrm3",   XSPR(31,467,1022), XSPR_MASK, PPC750,    { RT } },
4065 { "mtpbu2",    XSPR(31,467,1023), XSPR_MASK, PPC403,    { RT } },
4066 { "mtspr",     X(31,467),         X_MASK,    COM,       { SPR, RS } },
4067
4068 { "dcbi",    X(31,470), XRT_MASK,       PPC,            { RA, RB } },
4069
4070 { "nand",    XRC(31,476,0), X_MASK,     COM,            { RA, RS, RB } },
4071 { "nand.",   XRC(31,476,1), X_MASK,     COM,            { RA, RS, RB } },
4072
4073 { "dcbie",   X(31,478), XRT_MASK,       BOOKE64,        { RA, RB } },
4074
4075 { "dcread",  X(31,486), X_MASK,         PPC403,         { RT, RA, RB }},
4076
4077 { "mtpmr",   X(31,462), X_MASK,         PPCPMR,         { PMR, RS }},
4078
4079 { "icbtls",  X(31,486), X_MASK,         PPCCHLK,        { CT, RA, RB }},
4080
4081 { "nabs",    XO(31,488,0,0), XORB_MASK, M601,           { RT, RA } },
4082 { "subfme64",XO(31,488,0,0), XORB_MASK, BOOKE64,        { RT, RA } },
4083 { "nabs.",   XO(31,488,0,1), XORB_MASK, M601,           { RT, RA } },
4084 { "nabso",   XO(31,488,1,0), XORB_MASK, M601,           { RT, RA } },
4085 { "subfme64o",XO(31,488,1,0), XORB_MASK, BOOKE64,       { RT, RA } },
4086 { "nabso.",  XO(31,488,1,1), XORB_MASK, M601,           { RT, RA } },
4087
4088 { "divd",    XO(31,489,0,0), XO_MASK,   PPC64,          { RT, RA, RB } },
4089 { "divd.",   XO(31,489,0,1), XO_MASK,   PPC64,          { RT, RA, RB } },
4090 { "divdo",   XO(31,489,1,0), XO_MASK,   PPC64,          { RT, RA, RB } },
4091 { "divdo.",  XO(31,489,1,1), XO_MASK,   PPC64,          { RT, RA, RB } },
4092
4093 { "addme64", XO(31,490,0,0), XORB_MASK, BOOKE64,        { RT, RA } },
4094 { "addme64o",XO(31,490,1,0), XORB_MASK, BOOKE64,        { RT, RA } },
4095
4096 { "divw",    XO(31,491,0,0), XO_MASK,   PPC,            { RT, RA, RB } },
4097 { "divw.",   XO(31,491,0,1), XO_MASK,   PPC,            { RT, RA, RB } },
4098 { "divwo",   XO(31,491,1,0), XO_MASK,   PPC,            { RT, RA, RB } },
4099 { "divwo.",  XO(31,491,1,1), XO_MASK,   PPC,            { RT, RA, RB } },
4100
4101 { "icbtlse", X(31,494), X_MASK,         PPCCHLK64,      { CT, RA, RB }},
4102
4103 { "slbia",   X(31,498), 0xffffffff,     PPC64,          { 0 } },
4104
4105 { "cli",     X(31,502), XRB_MASK,       POWER,          { RT, RA } },
4106
4107 { "stdcxe.", XRC(31,511,1), X_MASK,     BOOKE64,        { RS, RA, RB } },
4108
4109 { "mcrxr",   X(31,512), XRARB_MASK|(3<<21), COM,        { BF } },
4110
4111 { "bblels",  X(31,518), X_MASK,         PPCBRLK,        { 0 }},
4112 { "mcrxr64", X(31,544), XRARB_MASK|(3<<21), BOOKE64,    { BF } },
4113
4114 { "clcs",    X(31,531), XRB_MASK,       M601,           { RT, RA } },
4115
4116 { "lswx",    X(31,533), X_MASK,         PPCCOM,         { RT, RA, RB } },
4117 { "lsx",     X(31,533), X_MASK,         PWRCOM,         { RT, RA, RB } },
4118
4119 { "lwbrx",   X(31,534), X_MASK,         PPCCOM,         { RT, RA, RB } },
4120 { "lbrx",    X(31,534), X_MASK,         PWRCOM,         { RT, RA, RB } },
4121
4122 { "lfsx",    X(31,535), X_MASK,         COM,            { FRT, RA, RB } },
4123
4124 { "srw",     XRC(31,536,0), X_MASK,     PPCCOM,         { RA, RS, RB } },
4125 { "sr",      XRC(31,536,0), X_MASK,     PWRCOM,         { RA, RS, RB } },
4126 { "srw.",    XRC(31,536,1), X_MASK,     PPCCOM,         { RA, RS, RB } },
4127 { "sr.",     XRC(31,536,1), X_MASK,     PWRCOM,         { RA, RS, RB } },
4128
4129 { "rrib",    XRC(31,537,0), X_MASK,     M601,           { RA, RS, RB } },
4130 { "rrib.",   XRC(31,537,1), X_MASK,     M601,           { RA, RS, RB } },
4131
4132 { "srd",     XRC(31,539,0), X_MASK,     PPC64,          { RA, RS, RB } },
4133 { "srd.",    XRC(31,539,1), X_MASK,     PPC64,          { RA, RS, RB } },
4134
4135 { "maskir",  XRC(31,541,0), X_MASK,     M601,           { RA, RS, RB } },
4136 { "maskir.", XRC(31,541,1), X_MASK,     M601,           { RA, RS, RB } },
4137
4138 { "lwbrxe",  X(31,542), X_MASK,         BOOKE64,        { RT, RA, RB } },
4139
4140 { "lfsxe",   X(31,543), X_MASK,         BOOKE64,        { FRT, RA, RB } },
4141
4142 { "bbelr",   X(31,550), X_MASK,         PPCBRLK,        { 0 }},
4143 { "tlbsync", X(31,566), 0xffffffff,     PPC,            { 0 } },
4144
4145 { "lfsux",   X(31,567), X_MASK,         COM,            { FRT, RAS, RB } },
4146
4147 { "lfsuxe",  X(31,575), X_MASK,         BOOKE64,        { FRT, RAS, RB } },
4148
4149 { "mfsr",    X(31,595), XRB_MASK|(1<<20), COM32,        { RT, SR } },
4150
4151 { "lswi",    X(31,597), X_MASK,         PPCCOM,         { RT, RA, NB } },
4152 { "lsi",     X(31,597), X_MASK,         PWRCOM,         { RT, RA, NB } },
4153
4154 { "lwsync",  XSYNC(31,598,1), 0xffffffff, PPCONLY,      { 0 } },
4155 { "ptesync", XSYNC(31,598,2), 0xffffffff, PPC64,        { 0 } },
4156 { "sync",    X(31,598), XSYNC_MASK,     PPCCOM,         { LS } },
4157 { "dcs",     X(31,598), 0xffffffff,     PWRCOM,         { 0 } },
4158 { "msync",   X(31,598), 0xf80007fe,     BOOKE,          { 0 } },
4159
4160 { "lfdx",    X(31,599), X_MASK,         COM,            { FRT, RA, RB } },
4161
4162 { "lfdxe",   X(31,607), X_MASK,         BOOKE64,        { FRT, RA, RB } },
4163
4164 { "mfsri",   X(31,627), X_MASK,         PWRCOM,         { RT, RA, RB } },
4165
4166 { "dclst",   X(31,630), XRB_MASK,       PWRCOM,         { RS, RA } },
4167
4168 { "lfdux",   X(31,631), X_MASK,         COM,            { FRT, RAS, RB } },
4169
4170 { "lfduxe",  X(31,639), X_MASK,         BOOKE64,        { FRT, RAS, RB } },
4171
4172 { "mfsrin",  X(31,659), XRA_MASK,       PPC32,          { RT, RB } },
4173
4174 { "stswx",   X(31,661), X_MASK,         PPCCOM,         { RS, RA, RB } },
4175 { "stsx",    X(31,661), X_MASK,         PWRCOM,         { RS, RA, RB } },
4176
4177 { "stwbrx",  X(31,662), X_MASK,         PPCCOM,         { RS, RA, RB } },
4178 { "stbrx",   X(31,662), X_MASK,         PWRCOM,         { RS, RA, RB } },
4179
4180 { "stfsx",   X(31,663), X_MASK,         COM,            { FRS, RA, RB } },
4181
4182 { "srq",     XRC(31,664,0), X_MASK,     M601,           { RA, RS, RB } },
4183 { "srq.",    XRC(31,664,1), X_MASK,     M601,           { RA, RS, RB } },
4184
4185 { "sre",     XRC(31,665,0), X_MASK,     M601,           { RA, RS, RB } },
4186 { "sre.",    XRC(31,665,1), X_MASK,     M601,           { RA, RS, RB } },
4187
4188 { "stwbrxe", X(31,670), X_MASK,         BOOKE64,        { RS, RA, RB } },
4189
4190 { "stfsxe",  X(31,671), X_MASK,         BOOKE64,        { FRS, RA, RB } },
4191
4192 { "stfsux",  X(31,695), X_MASK,         COM,            { FRS, RAS, RB } },
4193
4194 { "sriq",    XRC(31,696,0), X_MASK,     M601,           { RA, RS, SH } },
4195 { "sriq.",   XRC(31,696,1), X_MASK,     M601,           { RA, RS, SH } },
4196
4197 { "stfsuxe", X(31,703), X_MASK,         BOOKE64,        { FRS, RAS, RB } },
4198
4199 { "stswi",   X(31,725), X_MASK,         PPCCOM,         { RS, RA, NB } },
4200 { "stsi",    X(31,725), X_MASK,         PWRCOM,         { RS, RA, NB } },
4201
4202 { "stfdx",   X(31,727), X_MASK,         COM,            { FRS, RA, RB } },
4203
4204 { "srlq",    XRC(31,728,0), X_MASK,     M601,           { RA, RS, RB } },
4205 { "srlq.",   XRC(31,728,1), X_MASK,     M601,           { RA, RS, RB } },
4206
4207 { "sreq",    XRC(31,729,0), X_MASK,     M601,           { RA, RS, RB } },
4208 { "sreq.",   XRC(31,729,1), X_MASK,     M601,           { RA, RS, RB } },
4209
4210 { "stfdxe",  X(31,735), X_MASK,         BOOKE64,        { FRS, RA, RB } },
4211
4212 { "dcba",    X(31,758), XRT_MASK,       PPC405,         { RA, RB } },
4213 { "dcba",    X(31,758), XRT_MASK,       BOOKE,          { RA, RB } },
4214
4215 { "stfdux",  X(31,759), X_MASK,         COM,            { FRS, RAS, RB } },
4216
4217 { "srliq",   XRC(31,760,0), X_MASK,     M601,           { RA, RS, SH } },
4218 { "srliq.",  XRC(31,760,1), X_MASK,     M601,           { RA, RS, SH } },
4219
4220 { "dcbae",   X(31,766), XRT_MASK,       BOOKE64,        { RA, RB } },
4221
4222 { "stfduxe", X(31,767), X_MASK,         BOOKE64,        { FRS, RAS, RB } },
4223
4224 { "tlbivax", X(31,786), XRT_MASK,       BOOKE,          { RA, RB } },
4225 { "tlbivaxe",X(31,787), XRT_MASK,       BOOKE64,        { RA, RB } },
4226
4227 { "lhbrx",   X(31,790), X_MASK,         COM,            { RT, RA, RB } },
4228
4229 { "sraw",    XRC(31,792,0), X_MASK,     PPCCOM,         { RA, RS, RB } },
4230 { "sra",     XRC(31,792,0), X_MASK,     PWRCOM,         { RA, RS, RB } },
4231 { "sraw.",   XRC(31,792,1), X_MASK,     PPCCOM,         { RA, RS, RB } },
4232 { "sra.",    XRC(31,792,1), X_MASK,     PWRCOM,         { RA, RS, RB } },
4233
4234 { "srad",    XRC(31,794,0), X_MASK,     PPC64,          { RA, RS, RB } },
4235 { "srad.",   XRC(31,794,1), X_MASK,     PPC64,          { RA, RS, RB } },
4236
4237 { "lhbrxe",  X(31,798), X_MASK,         BOOKE64,        { RT, RA, RB } },
4238
4239 { "ldxe",    X(31,799), X_MASK,         BOOKE64,        { RT, RA, RB } },
4240 { "lduxe",   X(31,831), X_MASK,         BOOKE64,        { RT, RA, RB } },
4241
4242 { "rac",     X(31,818), X_MASK,         PWRCOM,         { RT, RA, RB } },
4243
4244 { "dss",     XDSS(31,822,0), XDSS_MASK, PPCVEC,         { STRM } },
4245 { "dssall",  XDSS(31,822,1), XDSS_MASK, PPCVEC,         { 0 } },
4246
4247 { "srawi",   XRC(31,824,0), X_MASK,     PPCCOM,         { RA, RS, SH } },
4248 { "srai",    XRC(31,824,0), X_MASK,     PWRCOM,         { RA, RS, SH } },
4249 { "srawi.",  XRC(31,824,1), X_MASK,     PPCCOM,         { RA, RS, SH } },
4250 { "srai.",   XRC(31,824,1), X_MASK,     PWRCOM,         { RA, RS, SH } },
4251
4252 { "slbmfev", X(31,851), XRA_MASK,       PPC64,          { RT, RB } },
4253
4254 { "eieio",   X(31,854), 0xffffffff,     PPC,            { 0 } },
4255 { "mbar",    X(31,854), 0xffffffff,     BOOKE,          { MO } },
4256
4257 { "tlbsx",   XRC(31,914,0), X_MASK,     PPC403,         { RT, RA, RB } },
4258 { "tlbsx.",  XRC(31,914,1), X_MASK,     PPC403,         { RT, RA, RB } },
4259
4260 { "tlbsx",   XRC(31,914,0), X_MASK,     BOOKE,          { RA, RB } },
4261 { "tlbsx.",  XRC(31,914,1), X_MASK,     BOOKE,          { RA, RB } },
4262 { "tlbsxe",  XRC(31,915,0), X_MASK,     BOOKE64,        { RA, RB } },
4263 { "tlbsxe.", XRC(31,915,1), X_MASK,     BOOKE64,        { RA, RB } },
4264
4265 { "slbmfee", X(31,915), XRA_MASK,       PPC64,          { RT, RB } },
4266
4267 { "sthbrx",  X(31,918), X_MASK,         COM,            { RS, RA, RB } },
4268
4269 { "sraq",    XRC(31,920,0), X_MASK,     M601,           { RA, RS, RB } },
4270 { "sraq.",   XRC(31,920,1), X_MASK,     M601,           { RA, RS, RB } },
4271
4272 { "srea",    XRC(31,921,0), X_MASK,     M601,           { RA, RS, RB } },
4273 { "srea.",   XRC(31,921,1), X_MASK,     M601,           { RA, RS, RB } },
4274
4275 { "extsh",   XRC(31,922,0), XRB_MASK,   PPCCOM,         { RA, RS } },
4276 { "exts",    XRC(31,922,0), XRB_MASK,   PWRCOM,         { RA, RS } },
4277 { "extsh.",  XRC(31,922,1), XRB_MASK,   PPCCOM,         { RA, RS } },
4278 { "exts.",   XRC(31,922,1), XRB_MASK,   PWRCOM,         { RA, RS } },
4279
4280 { "sthbrxe", X(31,926), X_MASK,         BOOKE64,        { RS, RA, RB } },
4281
4282 { "stdxe",   X(31,927), X_MASK,         BOOKE64,        { RS, RA, RB } },
4283
4284 { "tlbre",   X(31,946), X_MASK,         BOOKE,          { 0 } },
4285
4286 { "tlbrehi", XTLB(31,946,0), XTLB_MASK, PPC403,         { RT, RA } },
4287 { "tlbrelo", XTLB(31,946,1), XTLB_MASK, PPC403,         { RT, RA } },
4288
4289 { "sraiq",   XRC(31,952,0), X_MASK,     M601,           { RA, RS, SH } },
4290 { "sraiq.",  XRC(31,952,1), X_MASK,     M601,           { RA, RS, SH } },
4291
4292 { "extsb",   XRC(31,954,0), XRB_MASK,   PPC,            { RA, RS} },
4293 { "extsb.",  XRC(31,954,1), XRB_MASK,   PPC,            { RA, RS} },
4294
4295 { "stduxe",  X(31,959), X_MASK,         BOOKE64,        { RS, RAS, RB } },
4296
4297 { "iccci",   X(31,966), XRT_MASK,       PPC403,         { RA, RB } },
4298
4299 { "tlbwe",   X(31,978), X_MASK,         BOOKE,          { 0 } },
4300
4301 { "tlbld",   X(31,978), XRTRA_MASK,     PPC,            { RB } },
4302
4303 { "tlbwehi", XTLB(31,978,0), XTLB_MASK, PPC403,         { RT, RA } },
4304 { "tlbwelo", XTLB(31,978,1), XTLB_MASK, PPC403,         { RT, RA } },
4305 { "tlbwe",   X(31,978), X_MASK,         PPC403,         { RS, RA, SH } },
4306
4307 { "icbi",    X(31,982), XRT_MASK,       PPC,            { RA, RB } },
4308
4309 { "stfiwx",  X(31,983), X_MASK,         PPC,            { FRS, RA, RB } },
4310
4311 { "extsw",   XRC(31,986,0), XRB_MASK,   PPC64 | BOOKE64,{ RA, RS } },
4312 { "extsw.",  XRC(31,986,1), XRB_MASK,   PPC64,          { RA, RS } },
4313
4314 { "icread",  X(31,998), XRT_MASK,       PPC403,         { RA, RB } },
4315
4316 { "icbie",   X(31,990), XRT_MASK,       BOOKE64,        { RA, RB } },
4317 { "stfiwxe", X(31,991), X_MASK,         BOOKE64,        { FRS, RA, RB } },
4318
4319 { "tlbli",   X(31,1010), XRTRA_MASK,    PPC,            { RB } },
4320
4321 { "dcbz",    X(31,1014), XRT_MASK,      PPC,            { RA, RB } },
4322 { "dclz",    X(31,1014), XRT_MASK,      PPC,            { RA, RB } },
4323
4324 { "dcbze",   X(31,1022), XRT_MASK,      BOOKE64,        { RA, RB } },
4325
4326 { "lvebx",   X(31,   7), X_MASK,        PPCVEC,         { VD, RA, RB } },
4327 { "lvehx",   X(31,  39), X_MASK,        PPCVEC,         { VD, RA, RB } },
4328 { "lvewx",   X(31,  71), X_MASK,        PPCVEC,         { VD, RA, RB } },
4329 { "lvsl",    X(31,   6), X_MASK,        PPCVEC,         { VD, RA, RB } },
4330 { "lvsr",    X(31,  38), X_MASK,        PPCVEC,         { VD, RA, RB } },
4331 { "lvx",     X(31, 103), X_MASK,        PPCVEC,         { VD, RA, RB } },
4332 { "lvxl",    X(31, 359), X_MASK,        PPCVEC,         { VD, RA, RB } },
4333 { "stvebx",  X(31, 135), X_MASK,        PPCVEC,         { VS, RA, RB } },
4334 { "stvehx",  X(31, 167), X_MASK,        PPCVEC,         { VS, RA, RB } },
4335 { "stvewx",  X(31, 199), X_MASK,        PPCVEC,         { VS, RA, RB } },
4336 { "stvx",    X(31, 231), X_MASK,        PPCVEC,         { VS, RA, RB } },
4337 { "stvxl",   X(31, 487), X_MASK,        PPCVEC,         { VS, RA, RB } },
4338
4339 { "lwz",     OP(32),    OP_MASK,        PPCCOM,         { RT, D, RA } },
4340 { "l",       OP(32),    OP_MASK,        PWRCOM,         { RT, D, RA } },
4341
4342 { "lwzu",    OP(33),    OP_MASK,        PPCCOM,         { RT, D, RAL } },
4343 { "lu",      OP(33),    OP_MASK,        PWRCOM,         { RT, D, RA } },
4344
4345 { "lbz",     OP(34),    OP_MASK,        COM,            { RT, D, RA } },
4346
4347 { "lbzu",    OP(35),    OP_MASK,        COM,            { RT, D, RAL } },
4348
4349 { "stw",     OP(36),    OP_MASK,        PPCCOM,         { RS, D, RA } },
4350 { "st",      OP(36),    OP_MASK,        PWRCOM,         { RS, D, RA } },
4351
4352 { "stwu",    OP(37),    OP_MASK,        PPCCOM,         { RS, D, RAS } },
4353 { "stu",     OP(37),    OP_MASK,        PWRCOM,         { RS, D, RA } },
4354
4355 { "stb",     OP(38),    OP_MASK,        COM,            { RS, D, RA } },
4356
4357 { "stbu",    OP(39),    OP_MASK,        COM,            { RS, D, RAS } },
4358
4359 { "lhz",     OP(40),    OP_MASK,        COM,            { RT, D, RA } },
4360
4361 { "lhzu",    OP(41),    OP_MASK,        COM,            { RT, D, RAL } },
4362
4363 { "lha",     OP(42),    OP_MASK,        COM,            { RT, D, RA } },
4364
4365 { "lhau",    OP(43),    OP_MASK,        COM,            { RT, D, RAL } },
4366
4367 { "sth",     OP(44),    OP_MASK,        COM,            { RS, D, RA } },
4368
4369 { "sthu",    OP(45),    OP_MASK,        COM,            { RS, D, RAS } },
4370
4371 { "lmw",     OP(46),    OP_MASK,        PPCCOM,         { RT, D, RAM } },
4372 { "lm",      OP(46),    OP_MASK,        PWRCOM,         { RT, D, RA } },
4373
4374 { "stmw",    OP(47),    OP_MASK,        PPCCOM,         { RS, D, RA } },
4375 { "stm",     OP(47),    OP_MASK,        PWRCOM,         { RS, D, RA } },
4376
4377 { "lfs",     OP(48),    OP_MASK,        COM,            { FRT, D, RA } },
4378
4379 { "lfsu",    OP(49),    OP_MASK,        COM,            { FRT, D, RAS } },
4380
4381 { "lfd",     OP(50),    OP_MASK,        COM,            { FRT, D, RA } },
4382
4383 { "lfdu",    OP(51),    OP_MASK,        COM,            { FRT, D, RAS } },
4384
4385 { "stfs",    OP(52),    OP_MASK,        COM,            { FRS, D, RA } },
4386
4387 { "stfsu",   OP(53),    OP_MASK,        COM,            { FRS, D, RAS } },
4388
4389 { "stfd",    OP(54),    OP_MASK,        COM,            { FRS, D, RA } },
4390
4391 { "stfdu",   OP(55),    OP_MASK,        COM,            { FRS, D, RAS } },
4392
4393 { "lfq",     OP(56),    OP_MASK,        POWER2,         { FRT, D, RA } },
4394
4395 { "lfqu",    OP(57),    OP_MASK,        POWER2,         { FRT, D, RA } },
4396
4397 { "lbze",    DEO(58,0), DE_MASK,        BOOKE64,        { RT, DE, RA } },
4398 { "lbzue",   DEO(58,1), DE_MASK,        BOOKE64,        { RT, DE, RAL } },
4399 { "lhze",    DEO(58,2), DE_MASK,        BOOKE64,        { RT, DE, RA } },
4400 { "lhzue",   DEO(58,3), DE_MASK,        BOOKE64,        { RT, DE, RAL } },
4401 { "lhae",    DEO(58,4), DE_MASK,        BOOKE64,        { RT, DE, RA } },
4402 { "lhaue",   DEO(58,5), DE_MASK,        BOOKE64,        { RT, DE, RAL } },
4403 { "lwze",    DEO(58,6), DE_MASK,        BOOKE64,        { RT, DE, RA } },
4404 { "lwzue",   DEO(58,7), DE_MASK,        BOOKE64,        { RT, DE, RAL } },
4405 { "stbe",    DEO(58,8), DE_MASK,        BOOKE64,        { RS, DE, RA } },
4406 { "stbue",   DEO(58,9), DE_MASK,        BOOKE64,        { RS, DE, RAS } },
4407 { "sthe",    DEO(58,10), DE_MASK,       BOOKE64,        { RS, DE, RA } },
4408 { "sthue",   DEO(58,11), DE_MASK,       BOOKE64,        { RS, DE, RAS } },
4409 { "stwe",    DEO(58,14), DE_MASK,       BOOKE64,        { RS, DE, RA } },
4410 { "stwue",   DEO(58,15), DE_MASK,       BOOKE64,        { RS, DE, RAS } },
4411
4412 { "ld",      DSO(58,0), DS_MASK,        PPC64,          { RT, DS, RA } },
4413
4414 { "ldu",     DSO(58,1), DS_MASK,        PPC64,          { RT, DS, RAL } },
4415
4416 { "lwa",     DSO(58,2), DS_MASK,        PPC64,          { RT, DS, RA } },
4417
4418 { "fdivs",   A(59,18,0), AFRC_MASK,     PPC,            { FRT, FRA, FRB } },
4419 { "fdivs.",  A(59,18,1), AFRC_MASK,     PPC,            { FRT, FRA, FRB } },
4420
4421 { "fsubs",   A(59,20,0), AFRC_MASK,     PPC,            { FRT, FRA, FRB } },
4422 { "fsubs.",  A(59,20,1), AFRC_MASK,     PPC,            { FRT, FRA, FRB } },
4423
4424 { "fadds",   A(59,21,0), AFRC_MASK,     PPC,            { FRT, FRA, FRB } },
4425 { "fadds.",  A(59,21,1), AFRC_MASK,     PPC,            { FRT, FRA, FRB } },
4426
4427 { "fsqrts",  A(59,22,0), AFRAFRC_MASK,  PPC,            { FRT, FRB } },
4428 { "fsqrts.", A(59,22,1), AFRAFRC_MASK,  PPC,            { FRT, FRB } },
4429
4430 { "fres",    A(59,24,0), AFRAFRC_MASK,  PPC,            { FRT, FRB } },
4431 { "fres.",   A(59,24,1), AFRAFRC_MASK,  PPC,            { FRT, FRB } },
4432
4433 { "fmuls",   A(59,25,0), AFRB_MASK,     PPC,            { FRT, FRA, FRC } },
4434 { "fmuls.",  A(59,25,1), AFRB_MASK,     PPC,            { FRT, FRA, FRC } },
4435
4436 { "fmsubs",  A(59,28,0), A_MASK,        PPC,            { FRT,FRA,FRC,FRB } },
4437 { "fmsubs.", A(59,28,1), A_MASK,        PPC,            { FRT,FRA,FRC,FRB } },
4438
4439 { "fmadds",  A(59,29,0), A_MASK,        PPC,            { FRT,FRA,FRC,FRB } },
4440 { "fmadds.", A(59,29,1), A_MASK,        PPC,            { FRT,FRA,FRC,FRB } },
4441
4442 { "fnmsubs", A(59,30,0), A_MASK,        PPC,            { FRT,FRA,FRC,FRB } },
4443 { "fnmsubs.",A(59,30,1), A_MASK,        PPC,            { FRT,FRA,FRC,FRB } },
4444
4445 { "fnmadds", A(59,31,0), A_MASK,        PPC,            { FRT,FRA,FRC,FRB } },
4446 { "fnmadds.",A(59,31,1), A_MASK,        PPC,            { FRT,FRA,FRC,FRB } },
4447
4448 { "stfq",    OP(60),    OP_MASK,        POWER2,         { FRS, D, RA } },
4449
4450 { "stfqu",   OP(61),    OP_MASK,        POWER2,         { FRS, D, RA } },
4451
4452 { "lde",     DEO(62,0), DE_MASK,        BOOKE64,        { RT, DES, RA } },
4453 { "ldue",    DEO(62,1), DE_MASK,        BOOKE64,        { RT, DES, RA } },
4454 { "lfse",    DEO(62,4), DE_MASK,        BOOKE64,        { FRT, DES, RA } },
4455 { "lfsue",   DEO(62,5), DE_MASK,        BOOKE64,        { FRT, DES, RAS } },
4456 { "lfde",    DEO(62,6), DE_MASK,        BOOKE64,        { FRT, DES, RA } },
4457 { "lfdue",   DEO(62,7), DE_MASK,        BOOKE64,        { FRT, DES, RAS } },
4458 { "stde",    DEO(62,8), DE_MASK,        BOOKE64,        { RS, DES, RA } },
4459 { "stdue",   DEO(62,9), DE_MASK,        BOOKE64,        { RS, DES, RAS } },
4460 { "stfse",   DEO(62,12), DE_MASK,       BOOKE64,        { FRS, DES, RA } },
4461 { "stfsue",  DEO(62,13), DE_MASK,       BOOKE64,        { FRS, DES, RAS } },
4462 { "stfde",   DEO(62,14), DE_MASK,       BOOKE64,        { FRS, DES, RA } },
4463 { "stfdue",  DEO(62,15), DE_MASK,       BOOKE64,        { FRS, DES, RAS } },
4464
4465 { "std",     DSO(62,0), DS_MASK,        PPC64,          { RS, DS, RA } },
4466
4467 { "stdu",    DSO(62,1), DS_MASK,        PPC64,          { RS, DS, RAS } },
4468
4469 { "fcmpu",   X(63,0),   X_MASK|(3<<21), COM,            { BF, FRA, FRB } },
4470
4471 { "frsp",    XRC(63,12,0), XRA_MASK,    COM,            { FRT, FRB } },
4472 { "frsp.",   XRC(63,12,1), XRA_MASK,    COM,            { FRT, FRB } },
4473
4474 { "fctiw",   XRC(63,14,0), XRA_MASK,    PPCCOM,         { FRT, FRB } },
4475 { "fcir",    XRC(63,14,0), XRA_MASK,    POWER2,         { FRT, FRB } },
4476 { "fctiw.",  XRC(63,14,1), XRA_MASK,    PPCCOM,         { FRT, FRB } },
4477 { "fcir.",   XRC(63,14,1), XRA_MASK,    POWER2,         { FRT, FRB } },
4478
4479 { "fctiwz",  XRC(63,15,0), XRA_MASK,    PPCCOM,         { FRT, FRB } },
4480 { "fcirz",   XRC(63,15,0), XRA_MASK,    POWER2,         { FRT, FRB } },
4481 { "fctiwz.", XRC(63,15,1), XRA_MASK,    PPCCOM,         { FRT, FRB } },
4482 { "fcirz.",  XRC(63,15,1), XRA_MASK,    POWER2,         { FRT, FRB } },
4483
4484 { "fdiv",    A(63,18,0), AFRC_MASK,     PPCCOM,         { FRT, FRA, FRB } },
4485 { "fd",      A(63,18,0), AFRC_MASK,     PWRCOM,         { FRT, FRA, FRB } },
4486 { "fdiv.",   A(63,18,1), AFRC_MASK,     PPCCOM,         { FRT, FRA, FRB } },
4487 { "fd.",     A(63,18,1), AFRC_MASK,     PWRCOM,         { FRT, FRA, FRB } },
4488
4489 { "fsub",    A(63,20,0), AFRC_MASK,     PPCCOM,         { FRT, FRA, FRB } },
4490 { "fs",      A(63,20,0), AFRC_MASK,     PWRCOM,         { FRT, FRA, FRB } },
4491 { "fsub.",   A(63,20,1), AFRC_MASK,     PPCCOM,         { FRT, FRA, FRB } },
4492 { "fs.",     A(63,20,1), AFRC_MASK,     PWRCOM,         { FRT, FRA, FRB } },
4493
4494 { "fadd",    A(63,21,0), AFRC_MASK,     PPCCOM,         { FRT, FRA, FRB } },
4495 { "fa",      A(63,21,0), AFRC_MASK,     PWRCOM,         { FRT, FRA, FRB } },
4496 { "fadd.",   A(63,21,1), AFRC_MASK,     PPCCOM,         { FRT, FRA, FRB } },
4497 { "fa.",     A(63,21,1), AFRC_MASK,     PWRCOM,         { FRT, FRA, FRB } },
4498
4499 { "fsqrt",   A(63,22,0), AFRAFRC_MASK,  PPCPWR2,        { FRT, FRB } },
4500 { "fsqrt.",  A(63,22,1), AFRAFRC_MASK,  PPCPWR2,        { FRT, FRB } },
4501
4502 { "fsel",    A(63,23,0), A_MASK,        PPC,            { FRT,FRA,FRC,FRB } },
4503 { "fsel.",   A(63,23,1), A_MASK,        PPC,            { FRT,FRA,FRC,FRB } },
4504
4505 { "fmul",    A(63,25,0), AFRB_MASK,     PPCCOM,         { FRT, FRA, FRC } },
4506 { "fm",      A(63,25,0), AFRB_MASK,     PWRCOM,         { FRT, FRA, FRC } },
4507 { "fmul.",   A(63,25,1), AFRB_MASK,     PPCCOM,         { FRT, FRA, FRC } },
4508 { "fm.",     A(63,25,1), AFRB_MASK,     PWRCOM,         { FRT, FRA, FRC } },
4509
4510 { "frsqrte", A(63,26,0), AFRAFRC_MASK,  PPC,            { FRT, FRB } },
4511 { "frsqrte.",A(63,26,1), AFRAFRC_MASK,  PPC,            { FRT, FRB } },
4512
4513 { "fmsub",   A(63,28,0), A_MASK,        PPCCOM,         { FRT,FRA,FRC,FRB } },
4514 { "fms",     A(63,28,0), A_MASK,        PWRCOM,         { FRT,FRA,FRC,FRB } },
4515 { "fmsub.",  A(63,28,1), A_MASK,        PPCCOM,         { FRT,FRA,FRC,FRB } },
4516 { "fms.",    A(63,28,1), A_MASK,        PWRCOM,         { FRT,FRA,FRC,FRB } },
4517
4518 { "fmadd",   A(63,29,0), A_MASK,        PPCCOM,         { FRT,FRA,FRC,FRB } },
4519 { "fma",     A(63,29,0), A_MASK,        PWRCOM,         { FRT,FRA,FRC,FRB } },
4520 { "fmadd.",  A(63,29,1), A_MASK,        PPCCOM,         { FRT,FRA,FRC,FRB } },
4521 { "fma.",    A(63,29,1), A_MASK,        PWRCOM,         { FRT,FRA,FRC,FRB } },
4522
4523 { "fnmsub",  A(63,30,0), A_MASK,        PPCCOM,         { FRT,FRA,FRC,FRB } },
4524 { "fnms",    A(63,30,0), A_MASK,        PWRCOM,         { FRT,FRA,FRC,FRB } },
4525 { "fnmsub.", A(63,30,1), A_MASK,        PPCCOM,         { FRT,FRA,FRC,FRB } },
4526 { "fnms.",   A(63,30,1), A_MASK,        PWRCOM,         { FRT,FRA,FRC,FRB } },
4527
4528 { "fnmadd",  A(63,31,0), A_MASK,        PPCCOM,         { FRT,FRA,FRC,FRB } },
4529 { "fnma",    A(63,31,0), A_MASK,        PWRCOM,         { FRT,FRA,FRC,FRB } },
4530 { "fnmadd.", A(63,31,1), A_MASK,        PPCCOM,         { FRT,FRA,FRC,FRB } },
4531 { "fnma.",   A(63,31,1), A_MASK,        PWRCOM,         { FRT,FRA,FRC,FRB } },
4532
4533 { "fcmpo",   X(63,32),  X_MASK|(3<<21), COM,            { BF, FRA, FRB } },
4534
4535 { "mtfsb1",  XRC(63,38,0), XRARB_MASK,  COM,            { BT } },
4536 { "mtfsb1.", XRC(63,38,1), XRARB_MASK,  COM,            { BT } },
4537
4538 { "fneg",    XRC(63,40,0), XRA_MASK,    COM,            { FRT, FRB } },
4539 { "fneg.",   XRC(63,40,1), XRA_MASK,    COM,            { FRT, FRB } },
4540
4541 { "mcrfs",   X(63,64),  XRB_MASK|(3<<21)|(3<<16), COM,  { BF, BFA } },
4542
4543 { "mtfsb0",  XRC(63,70,0), XRARB_MASK,  COM,            { BT } },
4544 { "mtfsb0.", XRC(63,70,1), XRARB_MASK,  COM,            { BT } },
4545
4546 { "fmr",     XRC(63,72,0), XRA_MASK,    COM,            { FRT, FRB } },
4547 { "fmr.",    XRC(63,72,1), XRA_MASK,    COM,            { FRT, FRB } },
4548
4549 { "mtfsfi",  XRC(63,134,0), XRA_MASK|(3<<21)|(1<<11), COM, { BF, U } },
4550 { "mtfsfi.", XRC(63,134,1), XRA_MASK|(3<<21)|(1<<11), COM, { BF, U } },
4551
4552 { "fnabs",   XRC(63,136,0), XRA_MASK,   COM,            { FRT, FRB } },
4553 { "fnabs.",  XRC(63,136,1), XRA_MASK,   COM,            { FRT, FRB } },
4554
4555 { "fabs",    XRC(63,264,0), XRA_MASK,   COM,            { FRT, FRB } },
4556 { "fabs.",   XRC(63,264,1), XRA_MASK,   COM,            { FRT, FRB } },
4557
4558 { "mffs",    XRC(63,583,0), XRARB_MASK, COM,            { FRT } },
4559 { "mffs.",   XRC(63,583,1), XRARB_MASK, COM,            { FRT } },
4560
4561 { "mtfsf",   XFL(63,711,0), XFL_MASK,   COM,            { FLM, FRB } },
4562 { "mtfsf.",  XFL(63,711,1), XFL_MASK,   COM,            { FLM, FRB } },
4563
4564 { "fctid",   XRC(63,814,0), XRA_MASK,   PPC64,          { FRT, FRB } },
4565 { "fctid.",  XRC(63,814,1), XRA_MASK,   PPC64,          { FRT, FRB } },
4566
4567 { "fctidz",  XRC(63,815,0), XRA_MASK,   PPC64,          { FRT, FRB } },
4568 { "fctidz.", XRC(63,815,1), XRA_MASK,   PPC64,          { FRT, FRB } },
4569
4570 { "fcfid",   XRC(63,846,0), XRA_MASK,   PPC64,          { FRT, FRB } },
4571 { "fcfid.",  XRC(63,846,1), XRA_MASK,   PPC64,          { FRT, FRB } },
4572
4573 };
4574
4575 const int powerpc_num_opcodes =
4576   sizeof (powerpc_opcodes) / sizeof (powerpc_opcodes[0]);
4577 \f
4578 /* The macro table.  This is only used by the assembler.  */
4579
4580 /* The expressions of the form (-x ! 31) & (x | 31) have the value 0
4581    when x=0; 32-x when x is between 1 and 31; are negative if x is
4582    negative; and are 32 or more otherwise.  This is what you want
4583    when, for instance, you are emulating a right shift by a
4584    rotate-left-and-mask, because the underlying instructions support
4585    shifts of size 0 but not shifts of size 32.  By comparison, when
4586    extracting x bits from some word you want to use just 32-x, because
4587    the underlying instructions don't support extracting 0 bits but do
4588    support extracting the whole word (32 bits in this case).  */
4589
4590 const struct powerpc_macro powerpc_macros[] = {
4591 { "extldi",  4,   PPC64,        "rldicr %0,%1,%3,(%2)-1" },
4592 { "extldi.", 4,   PPC64,        "rldicr. %0,%1,%3,(%2)-1" },
4593 { "extrdi",  4,   PPC64,        "rldicl %0,%1,(%2)+(%3),64-(%2)" },
4594 { "extrdi.", 4,   PPC64,        "rldicl. %0,%1,(%2)+(%3),64-(%2)" },
4595 { "insrdi",  4,   PPC64,        "rldimi %0,%1,64-((%2)+(%3)),%3" },
4596 { "insrdi.", 4,   PPC64,        "rldimi. %0,%1,64-((%2)+(%3)),%3" },
4597 { "rotrdi",  3,   PPC64,        "rldicl %0,%1,(-(%2)!63)&((%2)|63),0" },
4598 { "rotrdi.", 3,   PPC64,        "rldicl. %0,%1,(-(%2)!63)&((%2)|63),0" },
4599 { "sldi",    3,   PPC64,        "rldicr %0,%1,%2,63-(%2)" },
4600 { "sldi.",   3,   PPC64,        "rldicr. %0,%1,%2,63-(%2)" },
4601 { "srdi",    3,   PPC64,        "rldicl %0,%1,(-(%2)!63)&((%2)|63),%2" },
4602 { "srdi.",   3,   PPC64,        "rldicl. %0,%1,(-(%2)!63)&((%2)|63),%2" },
4603 { "clrrdi",  3,   PPC64,        "rldicr %0,%1,0,63-(%2)" },
4604 { "clrrdi.", 3,   PPC64,        "rldicr. %0,%1,0,63-(%2)" },
4605 { "clrlsldi",4,   PPC64,        "rldic %0,%1,%3,(%2)-(%3)" },
4606 { "clrlsldi.",4,  PPC64,        "rldic. %0,%1,%3,(%2)-(%3)" },
4607
4608 { "extlwi",  4,   PPCCOM,       "rlwinm %0,%1,%3,0,(%2)-1" },
4609 { "extlwi.", 4,   PPCCOM,       "rlwinm. %0,%1,%3,0,(%2)-1" },
4610 { "extrwi",  4,   PPCCOM,       "rlwinm %0,%1,(%2)+(%3),32-(%2),31" },
4611 { "extrwi.", 4,   PPCCOM,       "rlwinm. %0,%1,(%2)+(%3),32-(%2),31" },
4612 { "inslwi",  4,   PPCCOM,       "rlwimi %0,%1,(-(%3)!31)&((%3)|31),%3,(%2)+(%3)-1" },
4613 { "inslwi.", 4,   PPCCOM,       "rlwimi. %0,%1,(-(%3)!31)&((%3)|31),%3,(%2)+(%3)-1"},
4614 { "insrwi",  4,   PPCCOM,       "rlwimi %0,%1,32-((%2)+(%3)),%3,(%2)+(%3)-1" },
4615 { "insrwi.", 4,   PPCCOM,       "rlwimi. %0,%1,32-((%2)+(%3)),%3,(%2)+(%3)-1"},
4616 { "rotrwi",  3,   PPCCOM,       "rlwinm %0,%1,(-(%2)!31)&((%2)|31),0,31" },
4617 { "rotrwi.", 3,   PPCCOM,       "rlwinm. %0,%1,(-(%2)!31)&((%2)|31),0,31" },
4618 { "slwi",    3,   PPCCOM,       "rlwinm %0,%1,%2,0,31-(%2)" },
4619 { "sli",     3,   PWRCOM,       "rlinm %0,%1,%2,0,31-(%2)" },
4620 { "slwi.",   3,   PPCCOM,       "rlwinm. %0,%1,%2,0,31-(%2)" },
4621 { "sli.",    3,   PWRCOM,       "rlinm. %0,%1,%2,0,31-(%2)" },
4622 { "srwi",    3,   PPCCOM,       "rlwinm %0,%1,(-(%2)!31)&((%2)|31),%2,31" },
4623 { "sri",     3,   PWRCOM,       "rlinm %0,%1,(-(%2)!31)&((%2)|31),%2,31" },
4624 { "srwi.",   3,   PPCCOM,       "rlwinm. %0,%1,(-(%2)!31)&((%2)|31),%2,31" },
4625 { "sri.",    3,   PWRCOM,       "rlinm. %0,%1,(-(%2)!31)&((%2)|31),%2,31" },
4626 { "clrrwi",  3,   PPCCOM,       "rlwinm %0,%1,0,0,31-(%2)" },
4627 { "clrrwi.", 3,   PPCCOM,       "rlwinm. %0,%1,0,0,31-(%2)" },
4628 { "clrlslwi",4,   PPCCOM,       "rlwinm %0,%1,%3,(%2)-(%3),31-(%3)" },
4629 { "clrlslwi.",4,  PPCCOM,       "rlwinm. %0,%1,%3,(%2)-(%3),31-(%3)" },
4630 };
4631
4632 const int powerpc_num_macros =
4633   sizeof (powerpc_macros) / sizeof (powerpc_macros[0]);