Remove support for the (deprecated) openrisc and or32 configurations and replace
[external/binutils.git] / opcodes / or1k-ibld.c
1 /* Instruction building/extraction support for or1k. -*- C -*-
2
3    THIS FILE IS MACHINE GENERATED WITH CGEN: Cpu tools GENerator.
4    - the resultant file is machine generated, cgen-ibld.in isn't
5
6    Copyright 1996, 1997, 1998, 1999, 2000, 2001, 2005, 2006, 2007,
7    2008, 2010  Free Software Foundation, Inc.
8
9    This file is part of libopcodes.
10
11    This library is free software; you can redistribute it and/or modify
12    it under the terms of the GNU General Public License as published by
13    the Free Software Foundation; either version 3, or (at your option)
14    any later version.
15
16    It is distributed in the hope that it will be useful, but WITHOUT
17    ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
18    or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
19    License for more details.
20
21    You should have received a copy of the GNU General Public License
22    along with this program; if not, write to the Free Software Foundation, Inc.,
23    51 Franklin Street - Fifth Floor, Boston, MA 02110-1301, USA.  */
24
25 /* ??? Eventually more and more of this stuff can go to cpu-independent files.
26    Keep that in mind.  */
27
28 #include "sysdep.h"
29 #include <stdio.h>
30 #include "ansidecl.h"
31 #include "dis-asm.h"
32 #include "bfd.h"
33 #include "symcat.h"
34 #include "or1k-desc.h"
35 #include "or1k-opc.h"
36 #include "cgen/basic-modes.h"
37 #include "opintl.h"
38 #include "safe-ctype.h"
39
40 #undef  min
41 #define min(a,b) ((a) < (b) ? (a) : (b))
42 #undef  max
43 #define max(a,b) ((a) > (b) ? (a) : (b))
44
45 /* Used by the ifield rtx function.  */
46 #define FLD(f) (fields->f)
47
48 static const char * insert_normal
49   (CGEN_CPU_DESC, long, unsigned int, unsigned int, unsigned int,
50    unsigned int, unsigned int, unsigned int, CGEN_INSN_BYTES_PTR);
51 static const char * insert_insn_normal
52   (CGEN_CPU_DESC, const CGEN_INSN *,
53    CGEN_FIELDS *, CGEN_INSN_BYTES_PTR, bfd_vma);
54 static int extract_normal
55   (CGEN_CPU_DESC, CGEN_EXTRACT_INFO *, CGEN_INSN_INT,
56    unsigned int, unsigned int, unsigned int, unsigned int,
57    unsigned int, unsigned int, bfd_vma, long *);
58 static int extract_insn_normal
59   (CGEN_CPU_DESC, const CGEN_INSN *, CGEN_EXTRACT_INFO *,
60    CGEN_INSN_INT, CGEN_FIELDS *, bfd_vma);
61 #if CGEN_INT_INSN_P
62 static void put_insn_int_value
63   (CGEN_CPU_DESC, CGEN_INSN_BYTES_PTR, int, int, CGEN_INSN_INT);
64 #endif
65 #if ! CGEN_INT_INSN_P
66 static CGEN_INLINE void insert_1
67   (CGEN_CPU_DESC, unsigned long, int, int, int, unsigned char *);
68 static CGEN_INLINE int fill_cache
69   (CGEN_CPU_DESC, CGEN_EXTRACT_INFO *,  int, int, bfd_vma);
70 static CGEN_INLINE long extract_1
71   (CGEN_CPU_DESC, CGEN_EXTRACT_INFO *, int, int, int, unsigned char *, bfd_vma);
72 #endif
73 \f
74 /* Operand insertion.  */
75
76 #if ! CGEN_INT_INSN_P
77
78 /* Subroutine of insert_normal.  */
79
80 static CGEN_INLINE void
81 insert_1 (CGEN_CPU_DESC cd,
82           unsigned long value,
83           int start,
84           int length,
85           int word_length,
86           unsigned char *bufp)
87 {
88   unsigned long x,mask;
89   int shift;
90
91   x = cgen_get_insn_value (cd, bufp, word_length);
92
93   /* Written this way to avoid undefined behaviour.  */
94   mask = (((1L << (length - 1)) - 1) << 1) | 1;
95   if (CGEN_INSN_LSB0_P)
96     shift = (start + 1) - length;
97   else
98     shift = (word_length - (start + length));
99   x = (x & ~(mask << shift)) | ((value & mask) << shift);
100
101   cgen_put_insn_value (cd, bufp, word_length, (bfd_vma) x);
102 }
103
104 #endif /* ! CGEN_INT_INSN_P */
105
106 /* Default insertion routine.
107
108    ATTRS is a mask of the boolean attributes.
109    WORD_OFFSET is the offset in bits from the start of the insn of the value.
110    WORD_LENGTH is the length of the word in bits in which the value resides.
111    START is the starting bit number in the word, architecture origin.
112    LENGTH is the length of VALUE in bits.
113    TOTAL_LENGTH is the total length of the insn in bits.
114
115    The result is an error message or NULL if success.  */
116
117 /* ??? This duplicates functionality with bfd's howto table and
118    bfd_install_relocation.  */
119 /* ??? This doesn't handle bfd_vma's.  Create another function when
120    necessary.  */
121
122 static const char *
123 insert_normal (CGEN_CPU_DESC cd,
124                long value,
125                unsigned int attrs,
126                unsigned int word_offset,
127                unsigned int start,
128                unsigned int length,
129                unsigned int word_length,
130                unsigned int total_length,
131                CGEN_INSN_BYTES_PTR buffer)
132 {
133   static char errbuf[100];
134   /* Written this way to avoid undefined behaviour.  */
135   unsigned long mask = (((1L << (length - 1)) - 1) << 1) | 1;
136
137   /* If LENGTH is zero, this operand doesn't contribute to the value.  */
138   if (length == 0)
139     return NULL;
140
141   if (word_length > 8 * sizeof (CGEN_INSN_INT))
142     abort ();
143
144   /* For architectures with insns smaller than the base-insn-bitsize,
145      word_length may be too big.  */
146   if (cd->min_insn_bitsize < cd->base_insn_bitsize)
147     {
148       if (word_offset == 0
149           && word_length > total_length)
150         word_length = total_length;
151     }
152
153   /* Ensure VALUE will fit.  */
154   if (CGEN_BOOL_ATTR (attrs, CGEN_IFLD_SIGN_OPT))
155     {
156       long minval = - (1L << (length - 1));
157       unsigned long maxval = mask;
158
159       if ((value > 0 && (unsigned long) value > maxval)
160           || value < minval)
161         {
162           /* xgettext:c-format */
163           sprintf (errbuf,
164                    _("operand out of range (%ld not between %ld and %lu)"),
165                    value, minval, maxval);
166           return errbuf;
167         }
168     }
169   else if (! CGEN_BOOL_ATTR (attrs, CGEN_IFLD_SIGNED))
170     {
171       unsigned long maxval = mask;
172       unsigned long val = (unsigned long) value;
173
174       /* For hosts with a word size > 32 check to see if value has been sign
175          extended beyond 32 bits.  If so then ignore these higher sign bits
176          as the user is attempting to store a 32-bit signed value into an
177          unsigned 32-bit field which is allowed.  */
178       if (sizeof (unsigned long) > 4 && ((value >> 32) == -1))
179         val &= 0xFFFFFFFF;
180
181       if (val > maxval)
182         {
183           /* xgettext:c-format */
184           sprintf (errbuf,
185                    _("operand out of range (0x%lx not between 0 and 0x%lx)"),
186                    val, maxval);
187           return errbuf;
188         }
189     }
190   else
191     {
192       if (! cgen_signed_overflow_ok_p (cd))
193         {
194           long minval = - (1L << (length - 1));
195           long maxval =   (1L << (length - 1)) - 1;
196
197           if (value < minval || value > maxval)
198             {
199               sprintf
200                 /* xgettext:c-format */
201                 (errbuf, _("operand out of range (%ld not between %ld and %ld)"),
202                  value, minval, maxval);
203               return errbuf;
204             }
205         }
206     }
207
208 #if CGEN_INT_INSN_P
209
210   {
211     int shift;
212
213     if (CGEN_INSN_LSB0_P)
214       shift = (word_offset + start + 1) - length;
215     else
216       shift = total_length - (word_offset + start + length);
217     *buffer = (*buffer & ~(mask << shift)) | ((value & mask) << shift);
218   }
219
220 #else /* ! CGEN_INT_INSN_P */
221
222   {
223     unsigned char *bufp = (unsigned char *) buffer + word_offset / 8;
224
225     insert_1 (cd, value, start, length, word_length, bufp);
226   }
227
228 #endif /* ! CGEN_INT_INSN_P */
229
230   return NULL;
231 }
232
233 /* Default insn builder (insert handler).
234    The instruction is recorded in CGEN_INT_INSN_P byte order (meaning
235    that if CGEN_INSN_BYTES_PTR is an int * and thus, the value is
236    recorded in host byte order, otherwise BUFFER is an array of bytes
237    and the value is recorded in target byte order).
238    The result is an error message or NULL if success.  */
239
240 static const char *
241 insert_insn_normal (CGEN_CPU_DESC cd,
242                     const CGEN_INSN * insn,
243                     CGEN_FIELDS * fields,
244                     CGEN_INSN_BYTES_PTR buffer,
245                     bfd_vma pc)
246 {
247   const CGEN_SYNTAX *syntax = CGEN_INSN_SYNTAX (insn);
248   unsigned long value;
249   const CGEN_SYNTAX_CHAR_TYPE * syn;
250
251   CGEN_INIT_INSERT (cd);
252   value = CGEN_INSN_BASE_VALUE (insn);
253
254   /* If we're recording insns as numbers (rather than a string of bytes),
255      target byte order handling is deferred until later.  */
256
257 #if CGEN_INT_INSN_P
258
259   put_insn_int_value (cd, buffer, cd->base_insn_bitsize,
260                       CGEN_FIELDS_BITSIZE (fields), value);
261
262 #else
263
264   cgen_put_insn_value (cd, buffer, min ((unsigned) cd->base_insn_bitsize,
265                                         (unsigned) CGEN_FIELDS_BITSIZE (fields)),
266                        value);
267
268 #endif /* ! CGEN_INT_INSN_P */
269
270   /* ??? It would be better to scan the format's fields.
271      Still need to be able to insert a value based on the operand though;
272      e.g. storing a branch displacement that got resolved later.
273      Needs more thought first.  */
274
275   for (syn = CGEN_SYNTAX_STRING (syntax); * syn; ++ syn)
276     {
277       const char *errmsg;
278
279       if (CGEN_SYNTAX_CHAR_P (* syn))
280         continue;
281
282       errmsg = (* cd->insert_operand) (cd, CGEN_SYNTAX_FIELD (*syn),
283                                        fields, buffer, pc);
284       if (errmsg)
285         return errmsg;
286     }
287
288   return NULL;
289 }
290
291 #if CGEN_INT_INSN_P
292 /* Cover function to store an insn value into an integral insn.  Must go here
293    because it needs <prefix>-desc.h for CGEN_INT_INSN_P.  */
294
295 static void
296 put_insn_int_value (CGEN_CPU_DESC cd ATTRIBUTE_UNUSED,
297                     CGEN_INSN_BYTES_PTR buf,
298                     int length,
299                     int insn_length,
300                     CGEN_INSN_INT value)
301 {
302   /* For architectures with insns smaller than the base-insn-bitsize,
303      length may be too big.  */
304   if (length > insn_length)
305     *buf = value;
306   else
307     {
308       int shift = insn_length - length;
309       /* Written this way to avoid undefined behaviour.  */
310       CGEN_INSN_INT mask = (((1L << (length - 1)) - 1) << 1) | 1;
311
312       *buf = (*buf & ~(mask << shift)) | ((value & mask) << shift);
313     }
314 }
315 #endif
316 \f
317 /* Operand extraction.  */
318
319 #if ! CGEN_INT_INSN_P
320
321 /* Subroutine of extract_normal.
322    Ensure sufficient bytes are cached in EX_INFO.
323    OFFSET is the offset in bytes from the start of the insn of the value.
324    BYTES is the length of the needed value.
325    Returns 1 for success, 0 for failure.  */
326
327 static CGEN_INLINE int
328 fill_cache (CGEN_CPU_DESC cd ATTRIBUTE_UNUSED,
329             CGEN_EXTRACT_INFO *ex_info,
330             int offset,
331             int bytes,
332             bfd_vma pc)
333 {
334   /* It's doubtful that the middle part has already been fetched so
335      we don't optimize that case.  kiss.  */
336   unsigned int mask;
337   disassemble_info *info = (disassemble_info *) ex_info->dis_info;
338
339   /* First do a quick check.  */
340   mask = (1 << bytes) - 1;
341   if (((ex_info->valid >> offset) & mask) == mask)
342     return 1;
343
344   /* Search for the first byte we need to read.  */
345   for (mask = 1 << offset; bytes > 0; --bytes, ++offset, mask <<= 1)
346     if (! (mask & ex_info->valid))
347       break;
348
349   if (bytes)
350     {
351       int status;
352
353       pc += offset;
354       status = (*info->read_memory_func)
355         (pc, ex_info->insn_bytes + offset, bytes, info);
356
357       if (status != 0)
358         {
359           (*info->memory_error_func) (status, pc, info);
360           return 0;
361         }
362
363       ex_info->valid |= ((1 << bytes) - 1) << offset;
364     }
365
366   return 1;
367 }
368
369 /* Subroutine of extract_normal.  */
370
371 static CGEN_INLINE long
372 extract_1 (CGEN_CPU_DESC cd,
373            CGEN_EXTRACT_INFO *ex_info ATTRIBUTE_UNUSED,
374            int start,
375            int length,
376            int word_length,
377            unsigned char *bufp,
378            bfd_vma pc ATTRIBUTE_UNUSED)
379 {
380   unsigned long x;
381   int shift;
382
383   x = cgen_get_insn_value (cd, bufp, word_length);
384
385   if (CGEN_INSN_LSB0_P)
386     shift = (start + 1) - length;
387   else
388     shift = (word_length - (start + length));
389   return x >> shift;
390 }
391
392 #endif /* ! CGEN_INT_INSN_P */
393
394 /* Default extraction routine.
395
396    INSN_VALUE is the first base_insn_bitsize bits of the insn in host order,
397    or sometimes less for cases like the m32r where the base insn size is 32
398    but some insns are 16 bits.
399    ATTRS is a mask of the boolean attributes.  We only need `SIGNED',
400    but for generality we take a bitmask of all of them.
401    WORD_OFFSET is the offset in bits from the start of the insn of the value.
402    WORD_LENGTH is the length of the word in bits in which the value resides.
403    START is the starting bit number in the word, architecture origin.
404    LENGTH is the length of VALUE in bits.
405    TOTAL_LENGTH is the total length of the insn in bits.
406
407    Returns 1 for success, 0 for failure.  */
408
409 /* ??? The return code isn't properly used.  wip.  */
410
411 /* ??? This doesn't handle bfd_vma's.  Create another function when
412    necessary.  */
413
414 static int
415 extract_normal (CGEN_CPU_DESC cd,
416 #if ! CGEN_INT_INSN_P
417                 CGEN_EXTRACT_INFO *ex_info,
418 #else
419                 CGEN_EXTRACT_INFO *ex_info ATTRIBUTE_UNUSED,
420 #endif
421                 CGEN_INSN_INT insn_value,
422                 unsigned int attrs,
423                 unsigned int word_offset,
424                 unsigned int start,
425                 unsigned int length,
426                 unsigned int word_length,
427                 unsigned int total_length,
428 #if ! CGEN_INT_INSN_P
429                 bfd_vma pc,
430 #else
431                 bfd_vma pc ATTRIBUTE_UNUSED,
432 #endif
433                 long *valuep)
434 {
435   long value, mask;
436
437   /* If LENGTH is zero, this operand doesn't contribute to the value
438      so give it a standard value of zero.  */
439   if (length == 0)
440     {
441       *valuep = 0;
442       return 1;
443     }
444
445   if (word_length > 8 * sizeof (CGEN_INSN_INT))
446     abort ();
447
448   /* For architectures with insns smaller than the insn-base-bitsize,
449      word_length may be too big.  */
450   if (cd->min_insn_bitsize < cd->base_insn_bitsize)
451     {
452       if (word_offset + word_length > total_length)
453         word_length = total_length - word_offset;
454     }
455
456   /* Does the value reside in INSN_VALUE, and at the right alignment?  */
457
458   if (CGEN_INT_INSN_P || (word_offset == 0 && word_length == total_length))
459     {
460       if (CGEN_INSN_LSB0_P)
461         value = insn_value >> ((word_offset + start + 1) - length);
462       else
463         value = insn_value >> (total_length - ( word_offset + start + length));
464     }
465
466 #if ! CGEN_INT_INSN_P
467
468   else
469     {
470       unsigned char *bufp = ex_info->insn_bytes + word_offset / 8;
471
472       if (word_length > 8 * sizeof (CGEN_INSN_INT))
473         abort ();
474
475       if (fill_cache (cd, ex_info, word_offset / 8, word_length / 8, pc) == 0)
476         return 0;
477
478       value = extract_1 (cd, ex_info, start, length, word_length, bufp, pc);
479     }
480
481 #endif /* ! CGEN_INT_INSN_P */
482
483   /* Written this way to avoid undefined behaviour.  */
484   mask = (((1L << (length - 1)) - 1) << 1) | 1;
485
486   value &= mask;
487   /* sign extend? */
488   if (CGEN_BOOL_ATTR (attrs, CGEN_IFLD_SIGNED)
489       && (value & (1L << (length - 1))))
490     value |= ~mask;
491
492   *valuep = value;
493
494   return 1;
495 }
496
497 /* Default insn extractor.
498
499    INSN_VALUE is the first base_insn_bitsize bits, translated to host order.
500    The extracted fields are stored in FIELDS.
501    EX_INFO is used to handle reading variable length insns.
502    Return the length of the insn in bits, or 0 if no match,
503    or -1 if an error occurs fetching data (memory_error_func will have
504    been called).  */
505
506 static int
507 extract_insn_normal (CGEN_CPU_DESC cd,
508                      const CGEN_INSN *insn,
509                      CGEN_EXTRACT_INFO *ex_info,
510                      CGEN_INSN_INT insn_value,
511                      CGEN_FIELDS *fields,
512                      bfd_vma pc)
513 {
514   const CGEN_SYNTAX *syntax = CGEN_INSN_SYNTAX (insn);
515   const CGEN_SYNTAX_CHAR_TYPE *syn;
516
517   CGEN_FIELDS_BITSIZE (fields) = CGEN_INSN_BITSIZE (insn);
518
519   CGEN_INIT_EXTRACT (cd);
520
521   for (syn = CGEN_SYNTAX_STRING (syntax); *syn; ++syn)
522     {
523       int length;
524
525       if (CGEN_SYNTAX_CHAR_P (*syn))
526         continue;
527
528       length = (* cd->extract_operand) (cd, CGEN_SYNTAX_FIELD (*syn),
529                                         ex_info, insn_value, fields, pc);
530       if (length <= 0)
531         return length;
532     }
533
534   /* We recognized and successfully extracted this insn.  */
535   return CGEN_INSN_BITSIZE (insn);
536 }
537 \f
538 /* Machine generated code added here.  */
539
540 const char * or1k_cgen_insert_operand
541   (CGEN_CPU_DESC, int, CGEN_FIELDS *, CGEN_INSN_BYTES_PTR, bfd_vma);
542
543 /* Main entry point for operand insertion.
544
545    This function is basically just a big switch statement.  Earlier versions
546    used tables to look up the function to use, but
547    - if the table contains both assembler and disassembler functions then
548      the disassembler contains much of the assembler and vice-versa,
549    - there's a lot of inlining possibilities as things grow,
550    - using a switch statement avoids the function call overhead.
551
552    This function could be moved into `parse_insn_normal', but keeping it
553    separate makes clear the interface between `parse_insn_normal' and each of
554    the handlers.  It's also needed by GAS to insert operands that couldn't be
555    resolved during parsing.  */
556
557 const char *
558 or1k_cgen_insert_operand (CGEN_CPU_DESC cd,
559                              int opindex,
560                              CGEN_FIELDS * fields,
561                              CGEN_INSN_BYTES_PTR buffer,
562                              bfd_vma pc ATTRIBUTE_UNUSED)
563 {
564   const char * errmsg = NULL;
565   unsigned int total_length = CGEN_FIELDS_BITSIZE (fields);
566
567   switch (opindex)
568     {
569     case OR1K_OPERAND_DISP26 :
570       {
571         long value = fields->f_disp26;
572         value = ((SI) (((value) - (pc))) >> (2));
573         errmsg = insert_normal (cd, value, 0|(1<<CGEN_IFLD_SIGNED)|(1<<CGEN_IFLD_PCREL_ADDR), 0, 25, 26, 32, total_length, buffer);
574       }
575       break;
576     case OR1K_OPERAND_RA :
577       errmsg = insert_normal (cd, fields->f_r2, 0, 0, 20, 5, 32, total_length, buffer);
578       break;
579     case OR1K_OPERAND_RADF :
580       errmsg = insert_normal (cd, fields->f_r1, 0, 0, 25, 5, 32, total_length, buffer);
581       break;
582     case OR1K_OPERAND_RASF :
583       errmsg = insert_normal (cd, fields->f_r2, 0, 0, 20, 5, 32, total_length, buffer);
584       break;
585     case OR1K_OPERAND_RB :
586       errmsg = insert_normal (cd, fields->f_r3, 0, 0, 15, 5, 32, total_length, buffer);
587       break;
588     case OR1K_OPERAND_RBDF :
589       errmsg = insert_normal (cd, fields->f_r1, 0, 0, 25, 5, 32, total_length, buffer);
590       break;
591     case OR1K_OPERAND_RBSF :
592       errmsg = insert_normal (cd, fields->f_r3, 0, 0, 15, 5, 32, total_length, buffer);
593       break;
594     case OR1K_OPERAND_RD :
595       errmsg = insert_normal (cd, fields->f_r1, 0, 0, 25, 5, 32, total_length, buffer);
596       break;
597     case OR1K_OPERAND_RDDF :
598       errmsg = insert_normal (cd, fields->f_r1, 0, 0, 25, 5, 32, total_length, buffer);
599       break;
600     case OR1K_OPERAND_RDSF :
601       errmsg = insert_normal (cd, fields->f_r1, 0, 0, 25, 5, 32, total_length, buffer);
602       break;
603     case OR1K_OPERAND_SIMM16 :
604       errmsg = insert_normal (cd, fields->f_simm16, 0|(1<<CGEN_IFLD_SIGNED)|(1<<CGEN_IFLD_SIGN_OPT), 0, 15, 16, 32, total_length, buffer);
605       break;
606     case OR1K_OPERAND_SIMM16_SPLIT :
607       {
608 {
609   FLD (f_imm16_25_5) = ((((INT) (FLD (f_simm16_split)) >> (11))) & (31));
610   FLD (f_imm16_10_11) = ((FLD (f_simm16_split)) & (2047));
611 }
612         errmsg = insert_normal (cd, fields->f_imm16_25_5, 0, 0, 25, 5, 32, total_length, buffer);
613         if (errmsg)
614           break;
615         errmsg = insert_normal (cd, fields->f_imm16_10_11, 0, 0, 10, 11, 32, total_length, buffer);
616         if (errmsg)
617           break;
618       }
619       break;
620     case OR1K_OPERAND_UIMM16 :
621       errmsg = insert_normal (cd, fields->f_uimm16, 0, 0, 15, 16, 32, total_length, buffer);
622       break;
623     case OR1K_OPERAND_UIMM16_SPLIT :
624       {
625 {
626   FLD (f_imm16_25_5) = ((((UINT) (FLD (f_uimm16_split)) >> (11))) & (31));
627   FLD (f_imm16_10_11) = ((FLD (f_uimm16_split)) & (2047));
628 }
629         errmsg = insert_normal (cd, fields->f_imm16_25_5, 0, 0, 25, 5, 32, total_length, buffer);
630         if (errmsg)
631           break;
632         errmsg = insert_normal (cd, fields->f_imm16_10_11, 0, 0, 10, 11, 32, total_length, buffer);
633         if (errmsg)
634           break;
635       }
636       break;
637     case OR1K_OPERAND_UIMM6 :
638       errmsg = insert_normal (cd, fields->f_uimm6, 0, 0, 5, 6, 32, total_length, buffer);
639       break;
640
641     default :
642       /* xgettext:c-format */
643       fprintf (stderr, _("Unrecognized field %d while building insn.\n"),
644                opindex);
645       abort ();
646   }
647
648   return errmsg;
649 }
650
651 int or1k_cgen_extract_operand
652   (CGEN_CPU_DESC, int, CGEN_EXTRACT_INFO *, CGEN_INSN_INT, CGEN_FIELDS *, bfd_vma);
653
654 /* Main entry point for operand extraction.
655    The result is <= 0 for error, >0 for success.
656    ??? Actual values aren't well defined right now.
657
658    This function is basically just a big switch statement.  Earlier versions
659    used tables to look up the function to use, but
660    - if the table contains both assembler and disassembler functions then
661      the disassembler contains much of the assembler and vice-versa,
662    - there's a lot of inlining possibilities as things grow,
663    - using a switch statement avoids the function call overhead.
664
665    This function could be moved into `print_insn_normal', but keeping it
666    separate makes clear the interface between `print_insn_normal' and each of
667    the handlers.  */
668
669 int
670 or1k_cgen_extract_operand (CGEN_CPU_DESC cd,
671                              int opindex,
672                              CGEN_EXTRACT_INFO *ex_info,
673                              CGEN_INSN_INT insn_value,
674                              CGEN_FIELDS * fields,
675                              bfd_vma pc)
676 {
677   /* Assume success (for those operands that are nops).  */
678   int length = 1;
679   unsigned int total_length = CGEN_FIELDS_BITSIZE (fields);
680
681   switch (opindex)
682     {
683     case OR1K_OPERAND_DISP26 :
684       {
685         long value;
686         length = extract_normal (cd, ex_info, insn_value, 0|(1<<CGEN_IFLD_SIGNED)|(1<<CGEN_IFLD_PCREL_ADDR), 0, 25, 26, 32, total_length, pc, & value);
687         value = ((((value) << (2))) + (pc));
688         fields->f_disp26 = value;
689       }
690       break;
691     case OR1K_OPERAND_RA :
692       length = extract_normal (cd, ex_info, insn_value, 0, 0, 20, 5, 32, total_length, pc, & fields->f_r2);
693       break;
694     case OR1K_OPERAND_RADF :
695       length = extract_normal (cd, ex_info, insn_value, 0, 0, 25, 5, 32, total_length, pc, & fields->f_r1);
696       break;
697     case OR1K_OPERAND_RASF :
698       length = extract_normal (cd, ex_info, insn_value, 0, 0, 20, 5, 32, total_length, pc, & fields->f_r2);
699       break;
700     case OR1K_OPERAND_RB :
701       length = extract_normal (cd, ex_info, insn_value, 0, 0, 15, 5, 32, total_length, pc, & fields->f_r3);
702       break;
703     case OR1K_OPERAND_RBDF :
704       length = extract_normal (cd, ex_info, insn_value, 0, 0, 25, 5, 32, total_length, pc, & fields->f_r1);
705       break;
706     case OR1K_OPERAND_RBSF :
707       length = extract_normal (cd, ex_info, insn_value, 0, 0, 15, 5, 32, total_length, pc, & fields->f_r3);
708       break;
709     case OR1K_OPERAND_RD :
710       length = extract_normal (cd, ex_info, insn_value, 0, 0, 25, 5, 32, total_length, pc, & fields->f_r1);
711       break;
712     case OR1K_OPERAND_RDDF :
713       length = extract_normal (cd, ex_info, insn_value, 0, 0, 25, 5, 32, total_length, pc, & fields->f_r1);
714       break;
715     case OR1K_OPERAND_RDSF :
716       length = extract_normal (cd, ex_info, insn_value, 0, 0, 25, 5, 32, total_length, pc, & fields->f_r1);
717       break;
718     case OR1K_OPERAND_SIMM16 :
719       length = extract_normal (cd, ex_info, insn_value, 0|(1<<CGEN_IFLD_SIGNED)|(1<<CGEN_IFLD_SIGN_OPT), 0, 15, 16, 32, total_length, pc, & fields->f_simm16);
720       break;
721     case OR1K_OPERAND_SIMM16_SPLIT :
722       {
723         length = extract_normal (cd, ex_info, insn_value, 0, 0, 25, 5, 32, total_length, pc, & fields->f_imm16_25_5);
724         if (length <= 0) break;
725         length = extract_normal (cd, ex_info, insn_value, 0, 0, 10, 11, 32, total_length, pc, & fields->f_imm16_10_11);
726         if (length <= 0) break;
727   FLD (f_simm16_split) = ((HI) (UINT) (((((FLD (f_imm16_25_5)) << (11))) | (FLD (f_imm16_10_11)))));
728       }
729       break;
730     case OR1K_OPERAND_UIMM16 :
731       length = extract_normal (cd, ex_info, insn_value, 0, 0, 15, 16, 32, total_length, pc, & fields->f_uimm16);
732       break;
733     case OR1K_OPERAND_UIMM16_SPLIT :
734       {
735         length = extract_normal (cd, ex_info, insn_value, 0, 0, 25, 5, 32, total_length, pc, & fields->f_imm16_25_5);
736         if (length <= 0) break;
737         length = extract_normal (cd, ex_info, insn_value, 0, 0, 10, 11, 32, total_length, pc, & fields->f_imm16_10_11);
738         if (length <= 0) break;
739   FLD (f_uimm16_split) = ((UHI) (UINT) (((((FLD (f_imm16_25_5)) << (11))) | (FLD (f_imm16_10_11)))));
740       }
741       break;
742     case OR1K_OPERAND_UIMM6 :
743       length = extract_normal (cd, ex_info, insn_value, 0, 0, 5, 6, 32, total_length, pc, & fields->f_uimm6);
744       break;
745
746     default :
747       /* xgettext:c-format */
748       fprintf (stderr, _("Unrecognized field %d while decoding insn.\n"),
749                opindex);
750       abort ();
751     }
752
753   return length;
754 }
755
756 cgen_insert_fn * const or1k_cgen_insert_handlers[] =
757 {
758   insert_insn_normal,
759 };
760
761 cgen_extract_fn * const or1k_cgen_extract_handlers[] =
762 {
763   extract_insn_normal,
764 };
765
766 int or1k_cgen_get_int_operand     (CGEN_CPU_DESC, int, const CGEN_FIELDS *);
767 bfd_vma or1k_cgen_get_vma_operand (CGEN_CPU_DESC, int, const CGEN_FIELDS *);
768
769 /* Getting values from cgen_fields is handled by a collection of functions.
770    They are distinguished by the type of the VALUE argument they return.
771    TODO: floating point, inlining support, remove cases where result type
772    not appropriate.  */
773
774 int
775 or1k_cgen_get_int_operand (CGEN_CPU_DESC cd ATTRIBUTE_UNUSED,
776                              int opindex,
777                              const CGEN_FIELDS * fields)
778 {
779   int value;
780
781   switch (opindex)
782     {
783     case OR1K_OPERAND_DISP26 :
784       value = fields->f_disp26;
785       break;
786     case OR1K_OPERAND_RA :
787       value = fields->f_r2;
788       break;
789     case OR1K_OPERAND_RADF :
790       value = fields->f_r1;
791       break;
792     case OR1K_OPERAND_RASF :
793       value = fields->f_r2;
794       break;
795     case OR1K_OPERAND_RB :
796       value = fields->f_r3;
797       break;
798     case OR1K_OPERAND_RBDF :
799       value = fields->f_r1;
800       break;
801     case OR1K_OPERAND_RBSF :
802       value = fields->f_r3;
803       break;
804     case OR1K_OPERAND_RD :
805       value = fields->f_r1;
806       break;
807     case OR1K_OPERAND_RDDF :
808       value = fields->f_r1;
809       break;
810     case OR1K_OPERAND_RDSF :
811       value = fields->f_r1;
812       break;
813     case OR1K_OPERAND_SIMM16 :
814       value = fields->f_simm16;
815       break;
816     case OR1K_OPERAND_SIMM16_SPLIT :
817       value = fields->f_simm16_split;
818       break;
819     case OR1K_OPERAND_UIMM16 :
820       value = fields->f_uimm16;
821       break;
822     case OR1K_OPERAND_UIMM16_SPLIT :
823       value = fields->f_uimm16_split;
824       break;
825     case OR1K_OPERAND_UIMM6 :
826       value = fields->f_uimm6;
827       break;
828
829     default :
830       /* xgettext:c-format */
831       fprintf (stderr, _("Unrecognized field %d while getting int operand.\n"),
832                        opindex);
833       abort ();
834   }
835
836   return value;
837 }
838
839 bfd_vma
840 or1k_cgen_get_vma_operand (CGEN_CPU_DESC cd ATTRIBUTE_UNUSED,
841                              int opindex,
842                              const CGEN_FIELDS * fields)
843 {
844   bfd_vma value;
845
846   switch (opindex)
847     {
848     case OR1K_OPERAND_DISP26 :
849       value = fields->f_disp26;
850       break;
851     case OR1K_OPERAND_RA :
852       value = fields->f_r2;
853       break;
854     case OR1K_OPERAND_RADF :
855       value = fields->f_r1;
856       break;
857     case OR1K_OPERAND_RASF :
858       value = fields->f_r2;
859       break;
860     case OR1K_OPERAND_RB :
861       value = fields->f_r3;
862       break;
863     case OR1K_OPERAND_RBDF :
864       value = fields->f_r1;
865       break;
866     case OR1K_OPERAND_RBSF :
867       value = fields->f_r3;
868       break;
869     case OR1K_OPERAND_RD :
870       value = fields->f_r1;
871       break;
872     case OR1K_OPERAND_RDDF :
873       value = fields->f_r1;
874       break;
875     case OR1K_OPERAND_RDSF :
876       value = fields->f_r1;
877       break;
878     case OR1K_OPERAND_SIMM16 :
879       value = fields->f_simm16;
880       break;
881     case OR1K_OPERAND_SIMM16_SPLIT :
882       value = fields->f_simm16_split;
883       break;
884     case OR1K_OPERAND_UIMM16 :
885       value = fields->f_uimm16;
886       break;
887     case OR1K_OPERAND_UIMM16_SPLIT :
888       value = fields->f_uimm16_split;
889       break;
890     case OR1K_OPERAND_UIMM6 :
891       value = fields->f_uimm6;
892       break;
893
894     default :
895       /* xgettext:c-format */
896       fprintf (stderr, _("Unrecognized field %d while getting vma operand.\n"),
897                        opindex);
898       abort ();
899   }
900
901   return value;
902 }
903
904 void or1k_cgen_set_int_operand  (CGEN_CPU_DESC, int, CGEN_FIELDS *, int);
905 void or1k_cgen_set_vma_operand  (CGEN_CPU_DESC, int, CGEN_FIELDS *, bfd_vma);
906
907 /* Stuffing values in cgen_fields is handled by a collection of functions.
908    They are distinguished by the type of the VALUE argument they accept.
909    TODO: floating point, inlining support, remove cases where argument type
910    not appropriate.  */
911
912 void
913 or1k_cgen_set_int_operand (CGEN_CPU_DESC cd ATTRIBUTE_UNUSED,
914                              int opindex,
915                              CGEN_FIELDS * fields,
916                              int value)
917 {
918   switch (opindex)
919     {
920     case OR1K_OPERAND_DISP26 :
921       fields->f_disp26 = value;
922       break;
923     case OR1K_OPERAND_RA :
924       fields->f_r2 = value;
925       break;
926     case OR1K_OPERAND_RADF :
927       fields->f_r1 = value;
928       break;
929     case OR1K_OPERAND_RASF :
930       fields->f_r2 = value;
931       break;
932     case OR1K_OPERAND_RB :
933       fields->f_r3 = value;
934       break;
935     case OR1K_OPERAND_RBDF :
936       fields->f_r1 = value;
937       break;
938     case OR1K_OPERAND_RBSF :
939       fields->f_r3 = value;
940       break;
941     case OR1K_OPERAND_RD :
942       fields->f_r1 = value;
943       break;
944     case OR1K_OPERAND_RDDF :
945       fields->f_r1 = value;
946       break;
947     case OR1K_OPERAND_RDSF :
948       fields->f_r1 = value;
949       break;
950     case OR1K_OPERAND_SIMM16 :
951       fields->f_simm16 = value;
952       break;
953     case OR1K_OPERAND_SIMM16_SPLIT :
954       fields->f_simm16_split = value;
955       break;
956     case OR1K_OPERAND_UIMM16 :
957       fields->f_uimm16 = value;
958       break;
959     case OR1K_OPERAND_UIMM16_SPLIT :
960       fields->f_uimm16_split = value;
961       break;
962     case OR1K_OPERAND_UIMM6 :
963       fields->f_uimm6 = value;
964       break;
965
966     default :
967       /* xgettext:c-format */
968       fprintf (stderr, _("Unrecognized field %d while setting int operand.\n"),
969                        opindex);
970       abort ();
971   }
972 }
973
974 void
975 or1k_cgen_set_vma_operand (CGEN_CPU_DESC cd ATTRIBUTE_UNUSED,
976                              int opindex,
977                              CGEN_FIELDS * fields,
978                              bfd_vma value)
979 {
980   switch (opindex)
981     {
982     case OR1K_OPERAND_DISP26 :
983       fields->f_disp26 = value;
984       break;
985     case OR1K_OPERAND_RA :
986       fields->f_r2 = value;
987       break;
988     case OR1K_OPERAND_RADF :
989       fields->f_r1 = value;
990       break;
991     case OR1K_OPERAND_RASF :
992       fields->f_r2 = value;
993       break;
994     case OR1K_OPERAND_RB :
995       fields->f_r3 = value;
996       break;
997     case OR1K_OPERAND_RBDF :
998       fields->f_r1 = value;
999       break;
1000     case OR1K_OPERAND_RBSF :
1001       fields->f_r3 = value;
1002       break;
1003     case OR1K_OPERAND_RD :
1004       fields->f_r1 = value;
1005       break;
1006     case OR1K_OPERAND_RDDF :
1007       fields->f_r1 = value;
1008       break;
1009     case OR1K_OPERAND_RDSF :
1010       fields->f_r1 = value;
1011       break;
1012     case OR1K_OPERAND_SIMM16 :
1013       fields->f_simm16 = value;
1014       break;
1015     case OR1K_OPERAND_SIMM16_SPLIT :
1016       fields->f_simm16_split = value;
1017       break;
1018     case OR1K_OPERAND_UIMM16 :
1019       fields->f_uimm16 = value;
1020       break;
1021     case OR1K_OPERAND_UIMM16_SPLIT :
1022       fields->f_uimm16_split = value;
1023       break;
1024     case OR1K_OPERAND_UIMM6 :
1025       fields->f_uimm6 = value;
1026       break;
1027
1028     default :
1029       /* xgettext:c-format */
1030       fprintf (stderr, _("Unrecognized field %d while setting vma operand.\n"),
1031                        opindex);
1032       abort ();
1033   }
1034 }
1035
1036 /* Function to call before using the instruction builder tables.  */
1037
1038 void
1039 or1k_cgen_init_ibld_table (CGEN_CPU_DESC cd)
1040 {
1041   cd->insert_handlers = & or1k_cgen_insert_handlers[0];
1042   cd->extract_handlers = & or1k_cgen_extract_handlers[0];
1043
1044   cd->insert_operand = or1k_cgen_insert_operand;
1045   cd->extract_operand = or1k_cgen_extract_operand;
1046
1047   cd->get_int_operand = or1k_cgen_get_int_operand;
1048   cd->set_int_operand = or1k_cgen_set_int_operand;
1049   cd->get_vma_operand = or1k_cgen_get_vma_operand;
1050   cd->set_vma_operand = or1k_cgen_set_vma_operand;
1051 }