Add ARM v5t, v5te and XScale support
[external/binutils.git] / opcodes / arm-opc.h
1 /* Opcode table for the ARM.
2
3    Copyright 1994, 1995, 1996, 1997, 2000 Free Software Foundation, Inc.
4    
5    This program is free software; you can redistribute it and/or modify
6    it under the terms of the GNU General Public License as published by
7    the Free Software Foundation; either version 2, or (at your option)
8    any later version.
9
10    This program is distributed in the hope that it will be useful,
11    but WITHOUT ANY WARRANTY; without even the implied warranty of
12    MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
13    GNU General Public License for more details.
14
15    You should have received a copy of the GNU General Public License
16    along with this program; if not, write to the Free Software
17    Foundation, Inc., 59 Temple Place - Suite 330, Boston, MA 02111-1307, USA.  */
18
19
20 struct arm_opcode {
21     unsigned long value, mask;  /* recognise instruction if (op&mask)==value */
22     char *assembler;            /* how to disassemble this instruction */
23 };
24
25 struct thumb_opcode
26 {
27     unsigned short value, mask; /* recognise instruction if (op&mask)==value */
28     char * assembler;           /* how to disassemble this instruction */
29 };
30
31 /* format of the assembler string :
32    
33    %%                   %
34    %<bitfield>d         print the bitfield in decimal
35    %<bitfield>x         print the bitfield in hex
36    %<bitfield>X         print the bitfield as 1 hex digit without leading "0x"
37    %<bitfield>r         print as an ARM register
38    %<bitfield>f         print a floating point constant if >7 else a
39                         floating point register
40    %c                   print condition code (always bits 28-31)
41    %P                   print floating point precision in arithmetic insn
42    %Q                   print floating point precision in ldf/stf insn
43    %R                   print floating point rounding mode
44    %<bitnum>'c          print specified char iff bit is one
45    %<bitnum>`c          print specified char iff bit is zero
46    %<bitnum>?ab         print a if bit is one else print b
47    %p                   print 'p' iff bits 12-15 are 15
48    %t                   print 't' iff bit 21 set and bit 24 clear
49    %h                   print 'h' iff bit 5 set, else print 'b'
50    %o                   print operand2 (immediate or register + shift)
51    %a                   print address for ldr/str instruction
52    %s                   print address for ldr/str halfword/signextend instruction
53    %b                   print branch destination
54    %B                   print arm BLX(1) destination
55    %A                   print address for ldc/stc/ldf/stf instruction
56    %m                   print register mask for ldm/stm instruction
57    %C                   print the PSR sub type.
58    %F                   print the COUNT field of a LFM/SFM instruction.
59 Thumb specific format options:
60    %D                   print Thumb register (bits 0..2 as high number if bit 7 set)
61    %S                   print Thumb register (bits 3..5 as high number if bit 6 set)
62    %<bitfield>I         print bitfield as a signed decimal
63                                 (top bit of range being the sign bit)
64    %M                   print Thumb register mask
65    %N                   print Thumb register mask (with LR)
66    %O                   print Thumb register mask (with PC)
67    %T                   print Thumb condition code (always bits 8-11)
68    %<bitfield>B         print Thumb branch destination (signed displacement)
69    %<bitfield>W         print (bitfield * 4) as a decimal
70    %<bitfield>H         print (bitfield * 2) as a decimal
71    %<bitfield>a         print (bitfield * 4) as a pc-rel offset + decoded symbol
72 */
73
74 /* Note: There is a partial ordering in this table - it must be searched from
75    the top to obtain a correct match. */
76
77 static struct arm_opcode arm_opcodes[] =
78 {
79     /* ARM instructions.  */
80     {0xe1a00000, 0xffffffff, "nop\t\t\t(mov r0,r0)"},
81     {0x012FFF10, 0x0ffffff0, "bx%c\t%0-3r"},
82     {0x00000090, 0x0fe000f0, "mul%c%20's\t%16-19r, %0-3r, %8-11r"},
83     {0x00200090, 0x0fe000f0, "mla%c%20's\t%16-19r, %0-3r, %8-11r, %12-15r"},
84     {0x01000090, 0x0fb00ff0, "swp%c%22'b\t%12-15r, %0-3r, [%16-19r]"},
85     {0x00800090, 0x0fa000f0, "%22?sumull%c%20's\t%12-15r, %16-19r, %0-3r, %8-11r"},
86     {0x00a00090, 0x0fa000f0, "%22?sumlal%c%20's\t%12-15r, %16-19r, %0-3r, %8-11r"},
87
88     /* XScale instructions.  */
89     {0x0e200010, 0x0fff0ff0, "mia%c\tacc0, %0-3r, %12-15r"},
90     {0x0e280010, 0x0fff0ff0, "miaph%c\tacc0, %0-3r, %12-15r"},
91     {0x0e2c0010, 0x0ffc0ff0, "mia%17'T%17`B%16'T%16`B%c\tacc0, %0-3r, %12-15r"},
92     {0x0c400000, 0x0ff00fff, "mar%c\tacc0, %12-15r, %16-19r"},
93     {0x0c500000, 0x0ff00fff, "mra%c\t%12-15r, %16-19r, acc0"},
94     {0xf450f000, 0xfc70f000, "pld\t%a"},
95     
96     /* V5 Instructions.  */
97     {0xe1200070, 0xfff000f0, "bkpt\t0x%16-19X%12-15X%8-11X%0-3X"},
98     {0xfa000000, 0xfe000000, "blx\t%B"},
99     {0x012fff30, 0x0ffffff0, "blx%c\t%0-3r"},
100     {0x016f0f10, 0x0fff0ff0, "clz%c\t%12-15r, %0-3r"},
101     {0xfc100000, 0xfe100000, "ldc2%22'l\t%8-11d, cr%12-15d, %A"},
102     {0xfc000000, 0xfe100000, "stc2%22'l\t%8-11d, cr%12-15d, %A"},
103     {0xfe000000, 0xff000010, "cdp2\t%8-11d, %20-23d, cr%12-15d, cr%16-19d, cr%0-3d, {%5-7d}"},
104     {0xfe000010, 0xff100010, "mcr2\t%8-11d, %21-23d, %12-15r, cr%16-19d, cr%0-3d, {%5-7d}"},
105     {0xfe100010, 0xff100010, "mrc2\t%8-11d, %21-23d, %12-15r, cr%16-19d, cr%0-3d, {%5-7d}"},
106
107     /* V5E "El Segundo" Instructions.  */    
108     {0x000000d0, 0x0e1000f0, "ldr%cd\t%12-15r, %s"},
109     {0x000000f0, 0x0e1000f0, "str%cd\t%12-15r, %s"},
110     {0x01000080, 0x0ff000f0, "smlabb%c\t%16-19r, %0-3r, %8-11r, %12-15r"},
111     {0x010000a0, 0x0ff000f0, "smlatb%c\t%16-19r, %0-3r, %8-11r, %12-15r"},
112     {0x010000c0, 0x0ff000f0, "smlabt%c\t%16-19r, %0-3r, %8-11r, %12-15r"},
113     {0x010000e0, 0x0ff000f0, "smlatt%c\t%16-19r, %0-3r, %8-11r, %12-15r"},
114
115     {0x01200080, 0x0ff000f0, "smlawb%c\t%16-19r, %0-3r, %8-11r, %12-15r"},
116     {0x012000c0, 0x0ff000f0, "smlawt%c\t%16-19r, %0-3r, %8-11r, %12-15r"},
117
118     {0x01400080, 0x0ff000f0, "smlalbb%c\t%12-15r, %16-19r, %0-3r, %8-11r"},
119     {0x014000a0, 0x0ff000f0, "smlaltb%c\t%12-15r, %16-19r, %0-3r, %8-11r"},
120     {0x014000c0, 0x0ff000f0, "smlalbt%c\t%12-15r, %16-19r, %0-3r, %8-11r"},
121     {0x014000e0, 0x0ff000f0, "smlaltt%c\t%12-15r, %16-19r, %0-3r, %8-11r"},
122
123     {0x01600080, 0x0ff0f0f0, "smulbb%c\t%16-19r, %0-3r, %8-11r"},
124     {0x016000a0, 0x0ff0f0f0, "smultb%c\t%16-19r, %0-3r, %8-11r"},
125     {0x016000c0, 0x0ff0f0f0, "smulbt%c\t%16-19r, %0-3r, %8-11r"},
126     {0x016000e0, 0x0ff0f0f0, "smultt%c\t%16-19r, %0-3r, %8-11r"},
127
128     {0x012000a0, 0x0ff0f0f0, "smulwb%c\t%16-19r, %0-3r, %8-11r"},
129     {0x012000e0, 0x0ff0f0f0, "smulwt%c\t%16-19r, %0-3r, %8-11r"},
130
131     {0x01000050, 0x0ff00ff0,  "qadd%c\t%12-15r, %0-3r, %16-19r"},
132     {0x01400050, 0x0ff00ff0, "qdadd%c\t%12-15r, %0-3r, %16-19r"},
133     {0x01200050, 0x0ff00ff0,  "qsub%c\t%12-15r, %0-3r, %16-19r"},
134     {0x01600050, 0x0ff00ff0, "qdsub%c\t%12-15r, %0-3r, %16-19r"},
135
136     {0x0c400000, 0x0ff00000, "mcrr%c\t%8-11d, %4-7d, %12-15r, %16-19r, cr%0-3d"},
137     {0x0c500000, 0x0ff00000, "mrrc%c\t%8-11d, %4-7d, %12-15r, %16-19r, cr%0-3d"},
138
139     /* ARM Instructions.  */
140     {0x00000090, 0x0e100090, "str%c%6's%h\t%12-15r, %s"},
141     {0x00100090, 0x0e100090, "ldr%c%6's%h\t%12-15r, %s"},
142     {0x00000000, 0x0de00000, "and%c%20's\t%12-15r, %16-19r, %o"},
143     {0x00200000, 0x0de00000, "eor%c%20's\t%12-15r, %16-19r, %o"},
144     {0x00400000, 0x0de00000, "sub%c%20's\t%12-15r, %16-19r, %o"},
145     {0x00600000, 0x0de00000, "rsb%c%20's\t%12-15r, %16-19r, %o"},
146     {0x00800000, 0x0de00000, "add%c%20's\t%12-15r, %16-19r, %o"},
147     {0x00a00000, 0x0de00000, "adc%c%20's\t%12-15r, %16-19r, %o"},
148     {0x00c00000, 0x0de00000, "sbc%c%20's\t%12-15r, %16-19r, %o"},
149     {0x00e00000, 0x0de00000, "rsc%c%20's\t%12-15r, %16-19r, %o"},
150     {0x0120f000, 0x0db0f000, "msr%c\t%22?SCPSR%C, %o"},
151     {0x010f0000, 0x0fbf0fff, "mrs%c\t%12-15r, %22?SCPSR"},
152     {0x01000000, 0x0de00000, "tst%c%p\t%16-19r, %o"},
153     {0x01200000, 0x0de00000, "teq%c%p\t%16-19r, %o"},
154     {0x01400000, 0x0de00000, "cmp%c%p\t%16-19r, %o"},
155     {0x01600000, 0x0de00000, "cmn%c%p\t%16-19r, %o"},
156     {0x01800000, 0x0de00000, "orr%c%20's\t%12-15r, %16-19r, %o"},
157     {0x01a00000, 0x0de00000, "mov%c%20's\t%12-15r, %o"},
158     {0x01c00000, 0x0de00000, "bic%c%20's\t%12-15r, %16-19r, %o"},
159     {0x01e00000, 0x0de00000, "mvn%c%20's\t%12-15r, %o"},
160     {0x04000000, 0x0e100000, "str%c%22'b%t\t%12-15r, %a"},
161     {0x06000000, 0x0e100ff0, "str%c%22'b%t\t%12-15r, %a"},
162     {0x04000000, 0x0c100010, "str%c%22'b%t\t%12-15r, %a"},
163     {0x06000010, 0x0e000010, "undefined"},
164     {0x04100000, 0x0c100000, "ldr%c%22'b%t\t%12-15r, %a"},
165     {0x08000000, 0x0e100000, "stm%c%23?id%24?ba\t%16-19r%21'!, %m%22'^"},
166     {0x08100000, 0x0e100000, "ldm%c%23?id%24?ba\t%16-19r%21'!, %m%22'^"},
167     {0x0a000000, 0x0e000000, "b%24'l%c\t%b"},
168     {0x0f000000, 0x0f000000, "swi%c\t%0-23x"},
169
170     /* Floating point coprocessor instructions */
171     {0x0e000100, 0x0ff08f10, "adf%c%P%R\t%12-14f, %16-18f, %0-3f"},
172     {0x0e100100, 0x0ff08f10, "muf%c%P%R\t%12-14f, %16-18f, %0-3f"},
173     {0x0e200100, 0x0ff08f10, "suf%c%P%R\t%12-14f, %16-18f, %0-3f"},
174     {0x0e300100, 0x0ff08f10, "rsf%c%P%R\t%12-14f, %16-18f, %0-3f"},
175     {0x0e400100, 0x0ff08f10, "dvf%c%P%R\t%12-14f, %16-18f, %0-3f"},
176     {0x0e500100, 0x0ff08f10, "rdf%c%P%R\t%12-14f, %16-18f, %0-3f"},
177     {0x0e600100, 0x0ff08f10, "pow%c%P%R\t%12-14f, %16-18f, %0-3f"},
178     {0x0e700100, 0x0ff08f10, "rpw%c%P%R\t%12-14f, %16-18f, %0-3f"},
179     {0x0e800100, 0x0ff08f10, "rmf%c%P%R\t%12-14f, %16-18f, %0-3f"},
180     {0x0e900100, 0x0ff08f10, "fml%c%P%R\t%12-14f, %16-18f, %0-3f"},
181     {0x0ea00100, 0x0ff08f10, "fdv%c%P%R\t%12-14f, %16-18f, %0-3f"},
182     {0x0eb00100, 0x0ff08f10, "frd%c%P%R\t%12-14f, %16-18f, %0-3f"},
183     {0x0ec00100, 0x0ff08f10, "pol%c%P%R\t%12-14f, %16-18f, %0-3f"},
184     {0x0e008100, 0x0ff08f10, "mvf%c%P%R\t%12-14f, %0-3f"},
185     {0x0e108100, 0x0ff08f10, "mnf%c%P%R\t%12-14f, %0-3f"},
186     {0x0e208100, 0x0ff08f10, "abs%c%P%R\t%12-14f, %0-3f"},
187     {0x0e308100, 0x0ff08f10, "rnd%c%P%R\t%12-14f, %0-3f"},
188     {0x0e408100, 0x0ff08f10, "sqt%c%P%R\t%12-14f, %0-3f"},
189     {0x0e508100, 0x0ff08f10, "log%c%P%R\t%12-14f, %0-3f"},
190     {0x0e608100, 0x0ff08f10, "lgn%c%P%R\t%12-14f, %0-3f"},
191     {0x0e708100, 0x0ff08f10, "exp%c%P%R\t%12-14f, %0-3f"},
192     {0x0e808100, 0x0ff08f10, "sin%c%P%R\t%12-14f, %0-3f"},
193     {0x0e908100, 0x0ff08f10, "cos%c%P%R\t%12-14f, %0-3f"},
194     {0x0ea08100, 0x0ff08f10, "tan%c%P%R\t%12-14f, %0-3f"},
195     {0x0eb08100, 0x0ff08f10, "asn%c%P%R\t%12-14f, %0-3f"},
196     {0x0ec08100, 0x0ff08f10, "acs%c%P%R\t%12-14f, %0-3f"},
197     {0x0ed08100, 0x0ff08f10, "atn%c%P%R\t%12-14f, %0-3f"},
198     {0x0ee08100, 0x0ff08f10, "urd%c%P%R\t%12-14f, %0-3f"},
199     {0x0ef08100, 0x0ff08f10, "nrm%c%P%R\t%12-14f, %0-3f"},
200     {0x0e000110, 0x0ff00f1f, "flt%c%P%R\t%16-18f, %12-15r"},
201     {0x0e100110, 0x0fff0f98, "fix%c%R\t%12-15r, %0-2f"},
202     {0x0e200110, 0x0fff0fff, "wfs%c\t%12-15r"},
203     {0x0e300110, 0x0fff0fff, "rfs%c\t%12-15r"},
204     {0x0e400110, 0x0fff0fff, "wfc%c\t%12-15r"},
205     {0x0e500110, 0x0fff0fff, "rfc%c\t%12-15r"},
206     {0x0e90f110, 0x0ff8fff0, "cmf%c\t%16-18f, %0-3f"},
207     {0x0eb0f110, 0x0ff8fff0, "cnf%c\t%16-18f, %0-3f"},
208     {0x0ed0f110, 0x0ff8fff0, "cmfe%c\t%16-18f, %0-3f"},
209     {0x0ef0f110, 0x0ff8fff0, "cnfe%c\t%16-18f, %0-3f"},
210     {0x0c000100, 0x0e100f00, "stf%c%Q\t%12-14f, %A"},
211     {0x0c100100, 0x0e100f00, "ldf%c%Q\t%12-14f, %A"},
212     {0x0c000200, 0x0e100f00, "sfm%c\t%12-14f, %F, %A"},
213     {0x0c100200, 0x0e100f00, "lfm%c\t%12-14f, %F, %A"},
214
215     /* Generic coprocessor instructions */
216     {0x0e000000, 0x0f000010, "cdp%c\t%8-11d, %20-23d, cr%12-15d, cr%16-19d, cr%0-3d, {%5-7d}"},
217     {0x0e100010, 0x0f100010, "mrc%c\t%8-11d, %21-23d, %12-15r, cr%16-19d, cr%0-3d, {%5-7d}"},
218     {0x0e000010, 0x0f100010, "mcr%c\t%8-11d, %21-23d, %12-15r, cr%16-19d, cr%0-3d, {%5-7d}"},
219     {0x0c000000, 0x0e100000, "stc%c%22'l\t%8-11d, cr%12-15d, %A"},
220     {0x0c100000, 0x0e100000, "ldc%c%22'l\t%8-11d, cr%12-15d, %A"},
221
222     /* The rest.  */
223     {0x00000000, 0x00000000, "undefined instruction %0-31x"},
224     {0x00000000, 0x00000000, 0}
225 };
226
227 #define BDISP(x) ((((x) & 0xffffff) ^ 0x800000) - 0x800000) /* 26 bit */
228
229 static struct thumb_opcode thumb_opcodes[] =
230 {
231   /* Thumb instructions.  */
232
233   /* ARM V5 ISA extends Thumb.  */
234   {0xbe00, 0xff00, "bkpt\t%0-7x"},
235   {0x4780, 0xff87, "blx\t%3-6r"},       /* note: 4 bit register number.  */
236   /* Note: this is BLX(2).  BLX(1) is done in arm-dis.c/print_insn_thumb()
237      as an extension of the special processing there for Thumb BL.
238      BL and BLX(1) involve 2 successive 16-bit instructions, which must
239      always appear together in the correct order.  So, the empty
240      string is put in this table, and the string interpreter takes <empty>
241      to mean it has a pair of BL-ish instructions.  */
242   {0x46C0, 0xFFFF, "nop\t\t\t(mov r8, r8)"},
243   /* Format 5 instructions do not update the PSR.  */
244   {0x1C00, 0xFFC0, "mov\t%0-2r, %3-5r\t\t(add %0-2r, %3-5r, #%6-8d)"},
245   /* Format 4.  */
246   {0x4000, 0xFFC0, "and\t%0-2r, %3-5r"},
247   {0x4040, 0xFFC0, "eor\t%0-2r, %3-5r"},
248   {0x4080, 0xFFC0, "lsl\t%0-2r, %3-5r"},
249   {0x40C0, 0xFFC0, "lsr\t%0-2r, %3-5r"},
250   {0x4100, 0xFFC0, "asr\t%0-2r, %3-5r"},
251   {0x4140, 0xFFC0, "adc\t%0-2r, %3-5r"},
252   {0x4180, 0xFFC0, "sbc\t%0-2r, %3-5r"},
253   {0x41C0, 0xFFC0, "ror\t%0-2r, %3-5r"},
254   {0x4200, 0xFFC0, "tst\t%0-2r, %3-5r"},
255   {0x4240, 0xFFC0, "neg\t%0-2r, %3-5r"},
256   {0x4280, 0xFFC0, "cmp\t%0-2r, %3-5r"},
257   {0x42C0, 0xFFC0, "cmn\t%0-2r, %3-5r"},
258   {0x4300, 0xFFC0, "orr\t%0-2r, %3-5r"},
259   {0x4340, 0xFFC0, "mul\t%0-2r, %3-5r"},
260   {0x4380, 0xFFC0, "bic\t%0-2r, %3-5r"},
261   {0x43C0, 0xFFC0, "mvn\t%0-2r, %3-5r"},
262   /* format 13 */
263   {0xB000, 0xFF80, "add\tsp, #%0-6W"},
264   {0xB080, 0xFF80, "sub\tsp, #%0-6W"},
265   /* format 5 */
266   {0x4700, 0xFF80, "bx\t%S"},
267   {0x4400, 0xFF00, "add\t%D, %S"},
268   {0x4500, 0xFF00, "cmp\t%D, %S"},
269   {0x4600, 0xFF00, "mov\t%D, %S"},
270   /* format 14 */
271   {0xB400, 0xFE00, "push\t%N"},
272   {0xBC00, 0xFE00, "pop\t%O"},
273   /* format 2 */
274   {0x1800, 0xFE00, "add\t%0-2r, %3-5r, %6-8r"},
275   {0x1A00, 0xFE00, "sub\t%0-2r, %3-5r, %6-8r"},
276   {0x1C00, 0xFE00, "add\t%0-2r, %3-5r, #%6-8d"},
277   {0x1E00, 0xFE00, "sub\t%0-2r, %3-5r, #%6-8d"},
278   /* format 8 */
279   {0x5200, 0xFE00, "strh\t%0-2r, [%3-5r, %6-8r]"},
280   {0x5A00, 0xFE00, "ldrh\t%0-2r, [%3-5r, %6-8r]"},
281   {0x5600, 0xF600, "ldrs%11?hb\t%0-2r, [%3-5r, %6-8r]"},
282   /* format 7 */
283   {0x5000, 0xFA00, "str%10'b\t%0-2r, [%3-5r, %6-8r]"},
284   {0x5800, 0xFA00, "ldr%10'b\t%0-2r, [%3-5r, %6-8r]"},
285   /* format 1 */
286   {0x0000, 0xF800, "lsl\t%0-2r, %3-5r, #%6-10d"},
287   {0x0800, 0xF800, "lsr\t%0-2r, %3-5r, #%6-10d"},
288   {0x1000, 0xF800, "asr\t%0-2r, %3-5r, #%6-10d"},
289   /* format 3 */
290   {0x2000, 0xF800, "mov\t%8-10r, #%0-7d"},
291   {0x2800, 0xF800, "cmp\t%8-10r, #%0-7d"},
292   {0x3000, 0xF800, "add\t%8-10r, #%0-7d"},
293   {0x3800, 0xF800, "sub\t%8-10r, #%0-7d"},
294   /* format 6 */
295   {0x4800, 0xF800, "ldr\t%8-10r, [pc, #%0-7W]\t(%0-7a)"},  /* TODO: Disassemble PC relative "LDR rD,=<symbolic>" */
296   /* format 9 */
297   {0x6000, 0xF800, "str\t%0-2r, [%3-5r, #%6-10W]"},
298   {0x6800, 0xF800, "ldr\t%0-2r, [%3-5r, #%6-10W]"},
299   {0x7000, 0xF800, "strb\t%0-2r, [%3-5r, #%6-10d]"},
300   {0x7800, 0xF800, "ldrb\t%0-2r, [%3-5r, #%6-10d]"},
301   /* format 10 */
302   {0x8000, 0xF800, "strh\t%0-2r, [%3-5r, #%6-10H]"},
303   {0x8800, 0xF800, "ldrh\t%0-2r, [%3-5r, #%6-10H]"},
304   /* format 11 */
305   {0x9000, 0xF800, "str\t%8-10r, [sp, #%0-7W]"},
306   {0x9800, 0xF800, "ldr\t%8-10r, [sp, #%0-7W]"},
307   /* format 12 */
308   {0xA000, 0xF800, "add\t%8-10r, pc, #%0-7W\t(adr %8-10r,%0-7a)"},
309   {0xA800, 0xF800, "add\t%8-10r, sp, #%0-7W"},
310   /* format 15 */
311   {0xC000, 0xF800, "stmia\t%8-10r!,%M"},
312   {0xC800, 0xF800, "ldmia\t%8-10r!,%M"},
313   /* format 18 */
314   {0xE000, 0xF800, "b\t%0-10B"},
315   {0xE800, 0xF800, "undefined"},
316   /* format 19 */
317   {0xF000, 0xF800, ""}, /* special processing required in disassembler */
318   {0xF800, 0xF800, "second half of BL instruction %0-15x"},
319   /* format 16 */
320   {0xD000, 0xFF00, "beq\t%0-7B"},
321   {0xD100, 0xFF00, "bne\t%0-7B"},
322   {0xD200, 0xFF00, "bcs\t%0-7B"},
323   {0xD300, 0xFF00, "bcc\t%0-7B"},
324   {0xD400, 0xFF00, "bmi\t%0-7B"},
325   {0xD500, 0xFF00, "bpl\t%0-7B"},
326   {0xD600, 0xFF00, "bvs\t%0-7B"},
327   {0xD700, 0xFF00, "bvc\t%0-7B"},
328   {0xD800, 0xFF00, "bhi\t%0-7B"},
329   {0xD900, 0xFF00, "bls\t%0-7B"},
330   {0xDA00, 0xFF00, "bge\t%0-7B"},
331   {0xDB00, 0xFF00, "blt\t%0-7B"},
332   {0xDC00, 0xFF00, "bgt\t%0-7B"},
333   {0xDD00, 0xFF00, "ble\t%0-7B"},
334   /* format 17 */
335   {0xDE00, 0xFF00, "bal\t%0-7B"},
336   {0xDF00, 0xFF00, "swi\t%0-7d"},
337   /* format 9 */
338   {0x6000, 0xF800, "str\t%0-2r, [%3-5r, #%6-10W]"},
339   {0x6800, 0xF800, "ldr\t%0-2r, [%3-5r, #%6-10W]"},
340   {0x7000, 0xF800, "strb\t%0-2r, [%3-5r, #%6-10d]"},
341   {0x7800, 0xF800, "ldrb\t%0-2r, [%3-5r, #%6-10d]"},
342   /* the rest */
343   {0x0000, 0x0000, "undefined instruction %0-15x"},
344   {0x0000, 0x0000, 0}
345 };
346
347 #define BDISP23(x) ((((((x) & 0x07ff) << 11) | (((x) & 0x07ff0000) >> 16)) \
348                      ^ 0x200000) - 0x200000) /* 23bit */
349