Update translation templates
[external/binutils.git] / opcodes / ChangeLog
1 2006-05-22  Nick Clifton  <nickc@redhat.com>
2
3         * po/opcodes.pot: Revised template.
4
5 2006-05-18  Alan Modra  <amodra@bigpond.net.au>
6
7         * avr-dis.c: Formatting fix.
8
9 2006-05-14  Thiemo Seufer  <ths@mips.com>
10
11         * mips16-opc.c (I1, I32, I64): New shortcut defines.
12         (mips16_opcodes): Change membership of instructions to their
13         lowest baseline ISA.
14
15 2006-05-09  H.J. Lu  <hongjiu.lu@intel.com>
16
17         * i386-dis.c (grps): Update sgdt/sidt for 64bit.
18
19 2006-05-05  Julian Brown  <julian@codesourcery.com>
20
21         * arm-dis.c (coprocessor_opcodes): Don't interpret fldmx/fstmx as
22         vldm/vstm.
23
24 2006-05-05  Thiemo Seufer  <ths@mips.com>
25             David Ung  <davidu@mips.com>
26
27         * mips-opc.c: Add macro for cache instruction.
28
29 2006-05-04  Thiemo Seufer  <ths@mips.com>
30             Nigel Stephens  <nigel@mips.com>
31             David Ung  <davidu@mips.com>
32
33         * mips-dis.c (mips_arch_choices): Add smartmips instruction
34         decoding to MIPS32 and MIPS32R2.  Limit DSP decoding to release
35         2 ISAs.  Add MIPS3D decoding to MIPS32R2.  Add MT decoding to
36         MIPS64R2.
37         * mips-opc.c: fix random typos in comments.
38         (INSN_SMARTMIPS): New defines.
39         (mips_builtin_opcodes): Add paired single support for MIPS32R2.
40         Move bc3f, bc3fl, bc3t, bc3tl downwards.  Move flushi, flushd,
41         flushid, wb upwards.  Move cfc3, ctc3 downwards.  Rework the
42         FP_S and FP_D flags to denote single and double register
43         accesses separately.  Move dmfc3, dmtc3, mfc3, mtc3 downwards.
44         Allow jr.hb and jalr.hb for release 1 ISAs.  Allow luxc1, suxc1
45         for MIPS32R2.  Add SmartMIPS instructions.  Add two-argument
46         variants of bc2f, bc2fl, bc2t, bc2tl.  Add mfhc2, mthc2 to
47         release 2 ISAs.
48         * mips16-opc.c (mips16_opcodes): Add sdbbp instruction.
49
50 2006-05-03  Thiemo Seufer  <ths@mips.com>
51
52         * mips-opc.c (mips_builtin_opcodes): Fix mftr argument order.
53
54 2006-05-02  Thiemo Seufer  <ths@mips.com>
55             Nigel Stephens  <nigel@mips.com>
56             David Ung  <davidu@mips.com>
57
58         * mips-dis.c (print_insn_args): Force mips16 to odd addresses.
59         (print_mips16_insn_arg): Force mips16 to odd addresses.
60
61 2006-04-30  Thiemo Seufer  <ths@mips.com>
62             David Ung  <davidu@mips.com>
63
64         * mips-opc.c (mips_builtin_opcodes): Add udi instructions
65         "udi0" to "udi15".
66         * mips-dis.c (print_insn_args): Adds udi argument handling.
67
68 2006-04-28  James E Wilson  <wilson@specifix.com>
69
70         * m68k-dis.c (match_insn_m68k): Restore fprintf_func before printing
71         error message.
72
73 2006-04-28  Thiemo Seufer  <ths@mips.com>
74             David Ung  <davidu@mips.com>
75             Nigel Stephens  <nigel@mips.com>
76
77         * mips-dis.c (mips_cp0sel_names_mips3264r2): Add MT register
78         names.
79
80 2006-04-28  Thiemo Seufer  <ths@mips.com>
81             Nigel Stephens  <nigel@mips.com>
82             David Ung  <davidu@mips.com>
83
84         * mips-dis.c (print_insn_args): Add mips_opcode argument.
85         (print_insn_mips):  Adjust print_insn_args call.
86
87 2006-04-28  Thiemo Seufer  <ths@mips.com>
88             Nigel Stephens  <nigel@mips.com>
89
90         * mips-dis.c (print_insn_args): Print $fcc only for FP
91         instructions, use $cc elsewise.
92
93 2006-04-28  Thiemo Seufer  <ths@mips.com>
94             Nigel Stephens  <nigel@mips.com>
95
96         * opcodes/mips-dis.c (mips16_to_32_reg_map, mips16_reg_names):
97         Map MIPS16 registers to O32 names.
98         (print_mips16_insn_arg): Use mips16_reg_names.
99
100 2006-04-26  Julian Brown  <julian@codesourcery.com>
101
102         * arm-dis.c (print_insn_neon): Disassemble floating-point constant
103         VMOV.
104
105 2006-04-26  Nathan Sidwell  <nathan@codesourcery.com>
106             Julian Brown  <julian@codesourcery.com>
107
108         * opcodes/arm-dis.c (coprocessor_opcodes): Add %A, %B, %k, convert
109         %<code>[zy] into %[zy]<code>.  Expand meaning of %<bitfield>['`?].
110         Add unified load/store instruction names.
111         (neon_opcode_table): New.
112         (arm_opcodes): Expand meaning of %<bitfield>['`?].
113         (arm_decode_bitfield): New.
114         (print_insn_coprocessor): Add pc argument. Add %A & %B specifiers.
115         Use arm_decode_bitfield and adjust numeric specifiers. Adjust %z & %y.
116         (print_insn_neon): New.
117         (print_insn_arm): Adjust print_insn_coprocessor call. Call
118         print_insn_neon. Use arm_decode_bitfield and adjust numeric specifiers.
119         (print_insn_thumb32): Likewise.
120
121 2006-04-19  Alan Modra  <amodra@bigpond.net.au>
122
123         * Makefile.am: Run "make dep-am".
124         * Makefile.in: Regenerate.
125
126 2006-04-19  Alan Modra  <amodra@bigpond.net.au>
127
128         * avr-dis.c (avr_operand): Warning fix.
129
130         * configure: Regenerate.
131
132 2006-04-16  Daniel Jacobowitz  <dan@codesourcery.com>
133
134         * po/POTFILES.in: Regenerated.
135
136 2006-04-12   Hochstein  <hochstein@algo.informatik.tu-darmstadt.de>
137
138         PR binutils/2454
139         * avr-dis.c (avr_operand): Arrange for a comment to appear before
140         the symolic form of an address, so that the output of objdump -d
141         can be reassembled.
142
143 2006-04-10  DJ Delorie  <dj@redhat.com>
144
145         * m32c-asm.c: Regenerate.
146
147 2006-04-06  Carlos O'Donell  <carlos@codesourcery.com>
148
149         * Makefile.am: Add install-html target.
150         * Makefile.in: Regenerate.
151
152 2006-04-06  Nick Clifton  <nickc@redhat.com>
153
154         * po/vi/po: Updated Vietnamese translation.
155
156 2006-03-31  Paul Koning  <ni1d@arrl.net>
157
158         * pdp11-opc.c (pdp11_opcodes): Fix opcode for SEC instruction.
159
160 2006-03-16  Bernd Schmidt  <bernd.schmidt@analog.com>
161
162         * bfin-dis.c (decode_dsp32shiftimm_0): Simplify and correct the
163         logic to identify halfword shifts.
164
165 2006-03-16  Paul Brook  <paul@codesourcery.com>
166
167         * arm-dis.c (arm_opcodes): Rename swi to svc.
168         (thumb_opcodes): Ditto.
169
170 2006-03-13  DJ Delorie  <dj@redhat.com>
171
172         * m32c-asm.c: Regenerate.
173         * m32c-desc.c: Likewise.
174         * m32c-desc.h: Likewise.
175         * m32c-dis.c: Likewise.
176         * m32c-ibld.c: Likewise.
177         * m32c-opc.c: Likewise.
178         * m32c-opc.h: Likewise.
179
180 2006-03-10  DJ Delorie  <dj@redhat.com>
181
182         * m32c-desc.c: Regenerate with mul.l, mulu.l.
183         * m32c-opc.c: Likewise.
184         * m32c-opc.h: Likewise.
185
186
187 2006-03-09  Nick Clifton  <nickc@redhat.com>
188
189         * po/sv.po: Updated Swedish translation.
190
191 2006-03-07  H.J. Lu  <hongjiu.lu@intel.com>
192
193         PR binutils/2428
194         * i386-dis.c (REP_Fixup): New function.
195         (AL): Remove duplicate.
196         (Xbr): New.
197         (Xvr): Likewise.
198         (Ybr): Likewise.
199         (Yvr): Likewise.
200         (indirDXr): Likewise.
201         (ALr): Likewise.
202         (eAXr): Likewise.
203         (dis386): Updated entries of ins, outs, movs, lods and stos.
204
205 2006-03-05  Nick Clifton  <nickc@redhat.com>
206
207         * cgen-ibld.in (insert_normal): Cope with attempts to insert a
208         signed 32-bit value into an unsigned 32-bit field when the host is
209         a 64-bit machine.
210         * fr30-ibld.c: Regenerate.
211         * frv-ibld.c: Regenerate.
212         * ip2k-ibld.c: Regenerate.
213         * iq2000-asm.c: Regenerate.
214         * iq2000-ibld.c: Regenerate.
215         * m32c-ibld.c: Regenerate.
216         * m32r-ibld.c: Regenerate.
217         * openrisc-ibld.c: Regenerate.
218         * xc16x-ibld.c: Regenerate.
219         * xstormy16-ibld.c: Regenerate.
220
221 2006-03-03 Shrirang Khisti <shrirangk@kpitcummins.com)
222
223         * xc16x-asm.c: Regenerate.
224         * xc16x-dis.c: Regenerate.
225
226 2006-02-27  Carlos O'Donell  <carlos@codesourcery.com>
227
228         * po/Make-in: Add html target.
229
230 2006-02-27  H.J. Lu <hongjiu.lu@intel.com>
231
232         * i386-dis.c (IS_3BYTE_OPCODE): New for 3-byte opcodes used by
233         Intel Merom New Instructions.
234         (THREE_BYTE_0): Likewise.
235         (THREE_BYTE_1): Likewise.
236         (three_byte_table): Likewise.
237         (dis386_twobyte): Use THREE_BYTE_0 for entry 0x38. Use
238         THREE_BYTE_1 for entry 0x3a.
239         (twobyte_has_modrm): Updated.
240         (twobyte_uses_SSE_prefix): Likewise.
241         (print_insn): Handle 3-byte opcodes used by Intel Merom New
242         Instructions.
243
244 2006-02-24  David S. Miller  <davem@sunset.davemloft.net>
245
246         * sparc-dis.c (v9_priv_reg_names): Add "gl" entry.
247         (v9_hpriv_reg_names): New table.
248         (print_insn_sparc): Allow values up to 16 for '?' and '!'.
249         New cases '$' and '%' for read/write hyperprivileged register.
250         * sparc-opc.c (sparc_opcodes): Add new entries for UA2005
251         window handling and rdhpr/wrhpr instructions.
252         
253 2006-02-24  DJ Delorie  <dj@redhat.com>
254
255         * m32c-desc.c: Regenerate with linker relaxation attributes.
256         * m32c-desc.h: Likewise.
257         * m32c-dis.c: Likewise.
258         * m32c-opc.c: Likewise.
259
260 2006-02-24  Paul Brook  <paul@codesourcery.com>
261
262         * arm-dis.c (arm_opcodes): Add V7 instructions.
263         (thumb32_opcodes): Ditto.  Handle V7M MSR/MRS variants.
264         (print_arm_address): New function.
265         (print_insn_arm): Use it.  Add 'P' and 'U' cases.
266         (psr_name): New function.
267         (print_insn_thumb32): Add 'U', 'C' and 'D' cases.
268
269 2006-02-23  H.J. Lu  <hongjiu.lu@intel.com>
270
271         * ia64-opc-i.c (bXc): New.
272         (mXc): Likewise.
273         (OpX2TaTbYaXcC): Likewise.
274         (TF). Likewise.
275         (TFCM). Likewise.
276         (ia64_opcodes_i): Add instructions for tf.
277
278         * ia64-opc.h (IMMU5b): New.
279
280         * ia64-asmtab.c: Regenerated.
281
282 2006-02-23  H.J. Lu  <hongjiu.lu@intel.com>
283
284         * ia64-gen.c: Update copyright years.
285         * ia64-opc-b.c: Likewise.
286
287 2006-02-22  H.J. Lu  <hongjiu.lu@intel.com>
288
289         * ia64-gen.c (lookup_regindex): Handle ".vm".
290         (print_dependency_table): Handle '\"'.
291
292         * ia64-ic.tbl: Updated from SDM 2.2.
293         * ia64-raw.tbl: Likewise.
294         * ia64-waw.tbl: Likewise.
295         * ia64-asmtab.c: Regenerated.
296
297         * ia64-opc-b.c (ia64_opcodes_b): Add vmsw.0 and vmsw.1.
298
299 2006-02-17  Shrirang Khisti  <shrirangk@kpitcummins.com>
300             Anil Paranjape   <anilp1@kpitcummins.com>
301             Shilin Shakti    <shilins@kpitcummins.com>
302
303         * xc16x-desc.h: New file
304         * xc16x-desc.c: New file
305         * xc16x-opc.h: New file 
306         * xc16x-opc.c: New file
307         * xc16x-ibld.c: New file
308         * xc16x-asm.c: New file
309         * xc16x-dis.c: New file
310         * Makefile.am: Entries for xc16x 
311         * Makefile.in: Regenerate 
312         * cofigure.in: Add xc16x target information.
313         * configure: Regenerate.
314         * disassemble.c: Add xc16x target information.
315
316 2006-02-11  H.J. Lu  <hongjiu.lu@intel.com>
317
318         * i386-dis.c (dis386_twobyte): Use "movZ" for debug register
319         moves.
320
321 2006-02-11  H.J. Lu  <hongjiu.lu@intel.com>
322
323         * i386-dis.c ('Z'): Add a new macro.
324         (dis386_twobyte): Use "movZ" for control register moves.
325
326 2006-02-10  Nick Clifton  <nickc@redhat.com>
327
328         * iq2000-asm.c: Regenerate.
329
330 2006-02-07  Nathan Sidwell  <nathan@codesourcery.com>
331
332         * m68k-dis.c (print_insn_m68k): Use bfd_m68k_mach_to_features.
333
334 2006-01-26  David Ung  <davidu@mips.com>
335
336         * mips-opc.c: Add I33 masks to these MIPS32R2 instructions: prefx,
337         ceil.l.d, ceil.l.s, cvt.d.l, cvt.l.d, cvt.l.s, cvt.s.l, floor.l.d,
338         floor.l.s, ldxc1, lwxc1, madd.d, madd.s, msub.d, msub.s, nmadd.d,
339         nmadd.s, nmsub.d, nmsub.s, recip.d, recip.s, round.l.d, rsqrt.d,
340         rsqrt.s, sdxc1, swxc1, trunc.l.d, trunc.l.s.
341
342 2006-01-18  Arnold Metselaar  <arnoldm@sourceware.org>
343
344         * z80-dis.c (struct buffer, prt_d, prt_d_n, arit_d, ld_r_d,
345         ld_d_r, pref_xd_cb): Use signed char to hold data to be
346         disassembled.   
347         * z80-dis.c (TXTSIZ): Increase buffer size to 24, this fixes
348         buffer overflows when disassembling instructions like
349         ld (ix+123),0x23
350         * z80-dis.c (opc_ind, pref_xd_cb): Suppress '+' in an indexed
351         operand, if the offset is negative.
352
353 2006-01-17  Arnold Metselaar  <arnoldm@sourceware.org>
354
355         * z80-dis.c (struct buffer, prt_d, prt_d_n, pref_xd_cb): Use
356         unsigned char to hold data to be disassembled.
357
358 2006-01-17  Andreas Schwab  <schwab@suse.de>
359
360         PR binutils/1486
361         * disassemble.c (disassemble_init_for_target): Set
362         disassembler_needs_relocs for bfd_arch_arm.
363
364 2006-01-16  Paul Brook  <paul@codesourcery.com>
365
366         * m68k-opc.c (m68k_opcodes): Fix opcodes for ColdFire f?abss,
367         f?add?, and f?sub? instructions.
368
369 2006-01-16  Nick Clifton  <nickc@redhat.com>
370
371         * po/zh_CN.po: New Chinese (simplified) translation.
372         * configure.in (ALL_LINGUAS): Add "zh_CH".
373         * configure: Regenerate.
374
375 2006-01-05  Paul Brook  <paul@codesourcery.com>
376
377         * m68k-opc.c (m68k_opcodes): Add missing ColdFire fdsqrtd entry.
378
379 2006-01-06  DJ Delorie  <dj@redhat.com>
380
381         * m32c-desc.c: Regenerate.
382         * m32c-opc.c: Regenerate.
383         * m32c-opc.h: Regenerate.
384
385 2006-01-03  DJ Delorie  <dj@redhat.com>
386
387         * cgen-ibld.in (extract_normal): Avoid memory range errors.
388         * m32c-ibld.c: Regenerated.
389
390 For older changes see ChangeLog-2005
391 \f
392 Local Variables:
393 mode: change-log
394 left-margin: 8
395 fill-column: 74
396 version-control: never
397 End: