* configure: Regenerate.
[platform/upstream/binutils.git] / opcodes / ChangeLog
1 2010-04-07  Alan Modra  <amodra@gmail.com>
2
3         * configure: Regenerate.
4
5 2010-04-06  Peter Bergner  <bergner@vnet.ibm.com>
6
7         * ppc-opc.c (RBOPT): New define.
8         ("dccci"): Enable for PPCA2.  Make operands optional.
9         ("iccci"): Likewise.  Do not deprecate for PPC476.
10
11 2010-04-02  Masaki Muranaka  <monaka@monami-software.com>
12
13         * cr16-opc.c (cr16_instruction): Fix typo in comment.
14
15 2010-03-25  Joseph Myers  <joseph@codesourcery.com>
16
17         * Makefile.am (TARGET_LIBOPCODES_CFILES): Add tic6x-dis.c.
18         * Makefile.in: Regenerate.
19         * configure.in (bfd_tic6x_arch): New.
20         * configure: Regenerate.
21         * disassemble.c (ARCH_tic6x): Define if ARCH_all.
22         (disassembler): Handle TI C6X.
23         * tic6x-dis.c: New.
24
25 2010-03-24  Mike Frysinger  <vapier@gentoo.org>
26
27         * bfin-dis.c (decode_regs_hi): Change REG_LH2 typo to REG_MH2.
28
29 2010-03-23  Joseph Myers  <joseph@codesourcery.com>
30
31         * dis-buf.c (buffer_read_memory): Give error for reading just
32         before the start of memory.
33
34 2010-03-22  Sebastian Pop  <sebastian.pop@amd.com>
35             Quentin Neill <quentin.neill@amd.com>
36
37         * i386-dis.c (OP_LWP_I): Removed.
38         (reg_table): Do not use OP_LWP_I, use Iq.
39         (OP_LWPCB_E): Remove use of names16.
40         (OP_LWP_E): Same.
41         * i386-opc.tbl: Removed 16bit LWP insns.  32bit LWP insns
42         should not set the Vex.length bit.
43         * i386-tbl.h: Regenerated.
44
45 2010-02-25  Edmar Wienskoski  <edmar@freescale.com>
46
47         * ppc-dis.c (ppc_opts): Add PPC_OPCODE_E500MC for "e500mc64".
48
49 2010-02-24  Nick Clifton  <nickc@redhat.com>
50
51         PR binutils/6773
52         * arm-dis.c (arm_opcodes): Replace <prefix>addsubx with
53         <prefix>asx.  Replace <prefix>subaddx with <prefix>sax.
54         (thumb32_opcodes): Likewise.
55
56 2010-02-15  Nick Clifton  <nickc@redhat.com>
57
58         * po/vi.po: Updated Vietnamese translation.
59
60 2010-02-12  Doug Evans  <dje@sebabeach.org>
61
62         * lm32-opinst.c: Regenerate.
63
64 2010-02-11  Doug Evans  <dje@sebabeach.org>
65
66         * cgen-dis.in (print_normal): Delete CGEN_PRINT_NORMAL.
67         (print_address): Delete CGEN_PRINT_ADDRESS.
68         * fr30-dis.c, * frv-dis.c, * ip2k-dis.c, * iq2000-dis.c,
69         * lm32-dis.c, * m32c-dis.c, * m32r-desc.c, * m32r-desc.h,
70         * m32r-dis.c, * mep-dis.c, * mt-dis.c, * openrisc-dis.c,
71         * xc16x-dis.c, * xstormy16-dis.c: Regenerate.
72
73         * fr30-desc.c, * fr30-desc.h, * fr30-opc.c,
74         * frv-desc.c, * frv-desc.h, * frv-opc.c,
75         * ip2k-desc.c, * ip2k-desc.h, * ip2k-opc.c,
76         * iq2000-desc.c, * iq2000-desc.h, * iq2000-opc.c,
77         * lm32-desc.c, * lm32-desc.h, * lm32-opc.c, * lm32-opinst.c,
78         * m32c-desc.c, * m32c-desc.h, * m32c-opc.c,
79         * m32r-desc.c, * m32r-desc.h, * m32r-opc.c, * m32r-opinst.c,
80         * mep-desc.c, * mep-desc.h, * mep-opc.c,
81         * mt-desc.c, * mt-desc.h, * mt-opc.c,
82         * openrisc-desc.c, * openrisc-desc.h, * openrisc-opc.c,
83         * xc16x-desc.c, * xc16x-desc.h, * xc16x-opc.c,
84         * xstormy16-desc.c, * xstormy16-desc.h, * xstormy16-opc.c: Regenerate.
85
86 2010-02-11  H.J. Lu  <hongjiu.lu@intel.com>
87
88         * i386-dis.c: Update copyright.
89         * i386-gen.c: Likewise.
90         * i386-opc.h: Likewise.
91         * i386-opc.tbl: Likewise.
92
93 2010-02-10  Quentin Neill  <quentin.neill@amd.com>
94             Sebastian Pop  <sebastian.pop@amd.com>
95
96         * i386-dis.c (OP_EX_VexImmW): Reintroduced
97         function to handle 5th imm8 operand.
98         (PREFIX_VEX_3A48): Added.
99         (PREFIX_VEX_3A49): Added.
100         (VEX_W_3A48_P_2): Added.
101         (VEX_W_3A49_P_2): Added.
102         (prefix table): Added entries for PREFIX_VEX_3A48
103         and PREFIX_VEX_3A49.
104         (vex table): Added entries for VEX_W_3A48_P_2 and
105         and VEX_W_3A49_P_2.
106         * i386-gen.c (operand_type_init): Added OPERAND_TYPE_VEC_IMM4
107         for Vec_Imm4 operands.
108         * i386-opc.h (enum): Added Vec_Imm4.
109         (i386_operand_type): Added vec_imm4.
110         * i386-opc.tbl: Add entries for vpermilp[ds].
111         * i386-init.h: Regenerated.
112         * i386-tbl.h: Regenerated.
113
114 2010-02-10  Richard Sandiford  <r.sandiford@uk.ibm.com>
115
116         * ppc-dis.c (ppc_opts): Add "pwr4", "pwr5", "pwr5x", "pwr6"
117         and "pwr7".  Move "a2" into alphabetical order.
118
119 2010-02-08  Philipp Tomsich  <philipp.tomsich@theobroma-systems.com>
120
121         * ppc-dis.c (ppc_opts): Add titan entry.
122         * ppc-opc.c (TITAN, MULHW): Define.
123         (powerpc_opcodes): Support AppliedMicro Titan core (APM83xxx).
124
125 2010-02-03  Quentin Neill  <quentin.neill@amd.com>
126
127         * i386-gen.c (cpu_flag_init): Rename CPU_AMDFAM15_FLAGS
128         to CPU_BDVER1_FLAGS
129         * i386-init.h: Regenerated.
130
131 2010-02-03  Anthony Green  <green@moxielogic.com>
132
133         * moxie-opc.c (moxie_form1_opc_info): Move "nop" from 0x00 to
134         0x0f, and make 0x00 an illegal instruction.
135
136 2010-01-29  Daniel Jacobowitz  <dan@codesourcery.com>
137
138         * opcodes/arm-dis.c (struct arm_private_data): New.
139         (print_insn_coprocessor, print_insn_arm): Update to use struct
140         arm_private_data.
141         (is_mapping_symbol, get_map_sym_type): New functions.
142         (get_sym_code_type): Check the symbol's section.  Do not check
143         mapping symbols.
144         (print_insn): Default to disassembling ARM mode code.  Check
145         for mapping symbols separately from other symbols.  Use
146         struct arm_private_data.
147
148 2010-01-28  H.J. Lu  <hongjiu.lu@intel.com>
149
150         * i386-dis.c (EXVexWdqScalar): New.
151         (vex_scalar_w_dq_mode): Likewise.
152         (prefix_table): Update entries for PREFIX_VEX_3899,
153         PREFIX_VEX_389B, PREFIX_VEX_389D, PREFIX_VEX_389F,
154         PREFIX_VEX_38A9, PREFIX_VEX_38AB, PREFIX_VEX_38AD,
155         PREFIX_VEX_38AF, PREFIX_VEX_38B9, PREFIX_VEX_38BB,
156         PREFIX_VEX_38BD and PREFIX_VEX_38BF.
157         (intel_operand_size): Handle vex_scalar_w_dq_mode.
158         (OP_EX): Likewise.
159
160 2010-01-27  H.J. Lu  <hongjiu.lu@intel.com>
161
162         * i386-dis.c (XMScalar): New.
163         (EXdScalar): Likewise.
164         (EXqScalar): Likewise.
165         (EXqScalarS): Likewise.
166         (VexScalar): Likewise.
167         (EXdVexScalarS): Likewise.
168         (EXqVexScalarS): Likewise.
169         (XMVexScalar): Likewise.
170         (scalar_mode): Likewise.
171         (d_scalar_mode): Likewise.
172         (d_scalar_swap_mode): Likewise.
173         (q_scalar_mode): Likewise.
174         (q_scalar_swap_mode): Likewise.
175         (vex_scalar_mode): Likewise.
176         (vex_len_table): Duplcate entries for VEX_LEN_10_P_1,
177         VEX_LEN_10_P_3, VEX_LEN_11_P_1, VEX_LEN_11_P_3, VEX_LEN_2A_P_1,
178         VEX_LEN_2A_P_3, VEX_LEN_2C_P_3, VEX_LEN_2D_P_1, VEX_LEN_2E_P_0,
179         VEX_LEN_2E_P_2, VEX_LEN_2F_P_2, VEX_LEN_51_P_1, VEX_LEN_51_P_3,
180         VEX_LEN_52_P_1, VEX_LEN_53_P_1, VEX_LEN_58_P_1, VEX_LEN_58_P_3,
181         VEX_LEN_59_P_1, VEX_LEN_5A_P_1, VEX_LEN_5A_P_3, VEX_LEN_5C_P_1,
182         VEX_LEN_5C_P_3, VEX_LEN_5D_P_1, VEX_LEN_5D_P_3, VEX_LEN_5E_P_1,
183         VEX_LEN_5E_P_3, VEX_LEN_5F_P_1, VEX_LEN_5F_P_3, VEX_LEN_6E_P_2,
184         VEX_LEN_7E_P_1, VEX_LEN_7E_P_2, VEX_LEN_D6_P_2, VEX_LEN_C2_P_1,
185         VEX_LEN_C2_P_3, VEX_LEN_3A0A_P_2 and VEX_LEN_3A0B_P_2.
186         (vex_w_table): Update entries for VEX_W_10_P_1, VEX_W_10_P_3,
187         VEX_W_11_P_1, VEX_W_11_P_3, VEX_W_2E_P_0, VEX_W_2E_P_2,
188         VEX_W_2F_P_0, VEX_W_2F_P_2, VEX_W_51_P_1, VEX_W_51_P_3,
189         VEX_W_52_P_1, VEX_W_53_P_1, VEX_W_58_P_1, VEX_W_58_P_3,
190         VEX_W_59_P_1, VEX_W_59_P_3, VEX_W_5A_P_1, VEX_W_5A_P_3,
191         VEX_W_5C_P_1, VEX_W_5C_P_3, VEX_W_5D_P_1, VEX_W_5D_P_3,
192         VEX_W_5E_P_1, VEX_W_5E_P_3, VEX_W_5F_P_1, VEX_W_5F_P_3,
193         VEX_W_7E_P_1, VEX_W_D6_P_2  VEX_W_C2_P_1, VEX_W_C2_P_3,
194         VEX_W_3A0A_P_2 and VEX_W_3A0B_P_2.
195         (intel_operand_size): Handle d_scalar_mode, d_scalar_swap_mode,
196         q_scalar_mode, q_scalar_swap_mode.
197         (OP_XMM): Handle scalar_mode.
198         (OP_EX): Handle d_scalar_mode, d_scalar_swap_mode, q_scalar_mode
199         and q_scalar_swap_mode.
200         (OP_VEX): Handle vex_scalar_mode.
201
202 2010-01-24  H.J. Lu  <hongjiu.lu@intel.com>
203
204         * i386-dis.c (prefix_table): Remove trailing { Bad_Opcode }.
205
206 2010-01-24  H.J. Lu  <hongjiu.lu@intel.com>
207
208         * i386-dis.c (vex_len_table): Remove trailing { Bad_Opcode }.
209
210 2010-01-24  H.J. Lu  <hongjiu.lu@intel.com>
211
212         * i386-dis.c (prefix_table): Remove trailing { Bad_Opcode }.
213
214 2010-01-24  H.J. Lu  <hongjiu.lu@intel.com>
215
216         * i386-dis.c (Bad_Opcode): New.
217         (bad_opcode): Likewise.
218         (dis386): Replace { "(bad)", { XX } } with { Bad_Opcode }.
219         (dis386_twobyte): Likewise.
220         (reg_table): Likewise.
221         (prefix_table): Likewise.
222         (x86_64_table): Likewise.
223         (vex_len_table): Likewise.
224         (vex_w_table): Likewise.
225         (mod_table): Likewise.
226         (rm_table): Likewise.
227         (float_reg): Likewise.
228         (reg_table): Remove trailing "(bad)" entries.
229         (prefix_table): Likewise.
230         (x86_64_table): Likewise.
231         (vex_len_table): Likewise.
232         (vex_w_table): Likewise.
233         (mod_table): Likewise.
234         (rm_table): Likewise.
235         (get_valid_dis386): Handle bytemode 0.
236
237 2010-01-23  H.J. Lu  <hongjiu.lu@intel.com>
238
239         * i386-opc.h (VEXScalar): New.
240
241         * i386-opc.tbl: Replace "Vex" with "Vex=3" on AVX scalar
242         instructions.
243         * i386-tbl.h: Regenerated.
244
245 2010-01-21  H.J. Lu  <hongjiu.lu@intel.com>
246
247         * i386-dis.c (mod_table): Use FXSAVE on xsave and xrstor.
248
249         * i386-opc.tbl: Add xsave64 and xrstor64.
250         * i386-tbl.h: Regenerated.
251
252 2010-01-20  Nick Clifton  <nickc@redhat.com>
253
254         PR 11170
255         * arm-dis.c (print_arm_address): Do not ignore negative bit in PC
256         based post-indexed addressing.
257
258 2010-01-15  Sebastian Pop  <sebastian.pop@amd.com>
259
260         * i386-opc.tbl: Support all the possible aliases for VPCOM* insns.
261         * i386-tbl.h: Regenerated.
262
263 2010-01-14  H.J. Lu  <hongjiu.lu@intel.com>
264
265         * i386-opc.h (VexVVVV): Replace VEX.DNS with VEX.NDS in
266         comments.
267
268 2010-01-14  H.J. Lu  <hongjiu.lu@intel.com>
269
270         * i386-dis.c (names_mm): New.
271         (intel_names_mm): Likewise.
272         (att_names_mm): Likewise.
273         (names_xmm): Likewise.
274         (intel_names_xmm): Likewise.
275         (att_names_xmm): Likewise.
276         (names_ymm): Likewise.
277         (intel_names_ymm): Likewise.
278         (att_names_ymm): Likewise.
279         (print_insn): Set names_mm, names_xmm and names_ymm.
280         (OP_MMX): Use names_mm, names_xmm and names_ymm.
281         (OP_XMM): Likewise.
282         (OP_EM): Likewise.
283         (OP_EMC): Likewise.
284         (OP_MXC): Likewise.
285         (OP_EX): Likewise.
286         (XMM_Fixup): Likewise.
287         (OP_VEX): Likewise.
288         (OP_EX_VexReg): Likewise.
289         (OP_Vex_2src): Likewise.
290         (OP_Vex_2src_1): Likewise.
291         (OP_Vex_2src_2): Likewise.
292         (OP_REG_VexI4): Likewise.
293
294 2010-01-13  H.J. Lu  <hongjiu.lu@intel.com>
295
296         * i386-dis.c (print_insn): Update comments.
297
298 2010-01-12  H.J. Lu  <hongjiu.lu@intel.com>
299
300         * i386-dis.c (rex_original): Removed.
301         (ckprefix): Remove rex_original.
302         (print_insn): Update comments.
303
304 2010-01-09  Ralf Wildenhues  <Ralf.Wildenhues@gmx.de>
305
306         * Makefile.in: Regenerate.
307         * configure: Regenerate.
308
309 2010-01-07  Doug Evans  <dje@sebabeach.org>
310
311         * cgen-ibld.in (insert_normal, extract_normal): Minor cleanup.
312         * fr30-ibld.c, * frv-ibld.c, * ip2k-ibld.c, * iq2000-ibld.c,
313         * lm32-ibld.c, * m32c-ibld.c, * m32r-ibld.c, * mep-ibld.c,
314         * mt-ibld.c, * openrisc-ibld.c, * xc16x-ibld.c,
315         * xstormy16-ibld.c: Regenerate.
316
317 2010-01-06  Quentin Neill  <quentin.neill@amd.com>
318
319         * i386-gen.c (cpu_flag_init): Add new CPU_AMDFAM15_FLAGS.
320         * i386-init.h: Regenerated.
321
322 2010-01-06  Daniel Gutson  <dgutson@codesourcery.com>
323
324         * arm-dis.c (print_insn): Fixed search for next symbol and data
325         dumping condition, and the initial mapping symbol state.
326
327 2010-01-05  Doug Evans  <dje@sebabeach.org>
328
329         * cgen-ibld.in: #include "cgen/basic-modes.h".
330         * fr30-ibld.c, * frv-ibld.c, * ip2k-ibld.c, * iq2000-ibld.c,
331         * lm32-ibld.c, * m32c-ibld.c, * m32r-ibld.c, * mep-ibld.c,
332         * mt-ibld.c, * openrisc-ibld.c, * xc16x-ibld.c,
333         * xstormy16-ibld.c: Regenerate.
334
335 2010-01-04  Nick Clifton  <nickc@redhat.com>
336
337         PR 11123
338         * arm-dis.c (print_insn_coprocessor): Initialise value.
339
340 2010-01-04  Edmar Wienskoski  <edmar@freescale.com>
341
342         * ppc-dis.c (ppc_opts): Add entry for "e500mc64".
343
344 2010-01-02  Doug Evans  <dje@sebabeach.org>
345
346         * cgen-asm.in: Update copyright year.
347         * cgen-dis.in: Update copyright year.
348         * cgen-ibld.in: Update copyright year.
349         * fr30-asm.c, * fr30-desc.c, * fr30-desc.h, * fr30-dis.c,
350         * fr30-ibld.c, * fr30-opc.c, * fr30-opc.h, * frv-asm.c, * frv-desc.c,
351         * frv-desc.h, * frv-dis.c, * frv-ibld.c, * frv-opc.c, * frv-opc.h,
352         * ip2k-asm.c, * ip2k-desc.c, * ip2k-desc.h, * ip2k-dis.c,
353         * ip2k-ibld.c, * ip2k-opc.c, * ip2k-opc.h, * iq2000-asm.c,
354         * iq2000-desc.c, * iq2000-desc.h, * iq2000-dis.c, * iq2000-ibld.c,
355         * iq2000-opc.c, * iq2000-opc.h, * lm32-asm.c, * lm32-desc.c,
356         * lm32-desc.h, * lm32-dis.c, * lm32-ibld.c, * lm32-opc.c, * lm32-opc.h,
357         * lm32-opinst.c, * m32c-asm.c, * m32c-desc.c, * m32c-desc.h,
358         * m32c-dis.c, * m32c-ibld.c, * m32c-opc.c, * m32c-opc.h, * m32r-asm.c,
359         * m32r-desc.c, * m32r-desc.h, * m32r-dis.c, * m32r-ibld.c,
360         * m32r-opc.c, * m32r-opc.h, * m32r-opinst.c, * mep-asm.c, * mep-desc.c,
361         * mep-desc.h, * mep-dis.c, * mep-ibld.c, * mep-opc.c, * mep-opc.h,
362         * mt-asm.c, * mt-desc.c, * mt-desc.h, * mt-dis.c, * mt-ibld.c,
363         * mt-opc.c, * mt-opc.h, * openrisc-asm.c, * openrisc-desc.c,
364         * openrisc-desc.h, * openrisc-dis.c, * openrisc-ibld.c,
365         * openrisc-opc.c, * openrisc-opc.h, * xc16x-asm.c, * xc16x-desc.c,
366         * xc16x-desc.h, * xc16x-dis.c, * xc16x-ibld.c, * xc16x-opc.c,
367         * xc16x-opc.h, * xstormy16-asm.c, * xstormy16-desc.c,
368         * xstormy16-desc.h, * xstormy16-dis.c, * xstormy16-ibld.c,
369         * xstormy16-opc.c, * xstormy16-opc.h: Regenerate.
370
371 For older changes see ChangeLog-2009
372 \f
373 Local Variables:
374 mode: change-log
375 left-margin: 8
376 fill-column: 74
377 version-control: never
378 End: