[VectorUtils] Skip interleave members with diff type and alloca sizes.
[platform/upstream/llvm.git] / llvm / test / Transforms / LoopVectorize / AArch64 / interleave-allocsize-not-equal-typesize.ll
1 ; NOTE: Assertions have been autogenerated by utils/update_test_checks.py
2 ; RUN: opt -passes=loop-vectorize -S %s | FileCheck %s
3
4 target datalayout = "e-m:e-i8:8:32-i16:16:32-i64:64-i128:128-n32:64-S128"
5 target triple = "aarch64-unknown-linux-gnu"
6
7 ; Make sure LV does not crash when analyzing potential interleave groups with
8 ; accesses where the typesize doesn't match to allocsize.
9 define void @pr58722_load_interleave_group(ptr %src, ptr %dst) {
10 ; CHECK-LABEL: @pr58722_load_interleave_group(
11 ; CHECK-NEXT:  entry:
12 ; CHECK-NEXT:    br i1 false, label [[SCALAR_PH:%.*]], label [[VECTOR_MEMCHECK:%.*]]
13 ; CHECK:       vector.memcheck:
14 ; CHECK-NEXT:    [[UGLYGEP:%.*]] = getelementptr i8, ptr [[DST:%.*]], i64 40004
15 ; CHECK-NEXT:    [[UGLYGEP1:%.*]] = getelementptr i8, ptr [[SRC:%.*]], i64 80007
16 ; CHECK-NEXT:    [[BOUND0:%.*]] = icmp ult ptr [[DST]], [[UGLYGEP1]]
17 ; CHECK-NEXT:    [[BOUND1:%.*]] = icmp ult ptr [[SRC]], [[UGLYGEP]]
18 ; CHECK-NEXT:    [[FOUND_CONFLICT:%.*]] = and i1 [[BOUND0]], [[BOUND1]]
19 ; CHECK-NEXT:    br i1 [[FOUND_CONFLICT]], label [[SCALAR_PH]], label [[VECTOR_PH:%.*]]
20 ; CHECK:       vector.ph:
21 ; CHECK-NEXT:    br label [[VECTOR_BODY:%.*]]
22 ; CHECK:       vector.body:
23 ; CHECK-NEXT:    [[INDEX:%.*]] = phi i64 [ 0, [[VECTOR_PH]] ], [ [[INDEX_NEXT:%.*]], [[VECTOR_BODY]] ]
24 ; CHECK-NEXT:    [[TMP0:%.*]] = add i64 [[INDEX]], 0
25 ; CHECK-NEXT:    [[TMP1:%.*]] = add i64 [[INDEX]], 1
26 ; CHECK-NEXT:    [[TMP2:%.*]] = add i64 [[INDEX]], 2
27 ; CHECK-NEXT:    [[TMP3:%.*]] = add i64 [[INDEX]], 3
28 ; CHECK-NEXT:    [[TMP4:%.*]] = getelementptr inbounds i64, ptr [[SRC]], i64 [[TMP0]]
29 ; CHECK-NEXT:    [[TMP5:%.*]] = getelementptr inbounds i64, ptr [[SRC]], i64 [[TMP1]]
30 ; CHECK-NEXT:    [[TMP6:%.*]] = getelementptr inbounds i64, ptr [[SRC]], i64 [[TMP2]]
31 ; CHECK-NEXT:    [[TMP7:%.*]] = getelementptr inbounds i64, ptr [[SRC]], i64 [[TMP3]]
32 ; CHECK-NEXT:    [[TMP8:%.*]] = load i32, ptr [[TMP4]], align 4, !alias.scope !0
33 ; CHECK-NEXT:    [[TMP9:%.*]] = load i32, ptr [[TMP5]], align 4, !alias.scope !0
34 ; CHECK-NEXT:    [[TMP10:%.*]] = insertelement <2 x i32> poison, i32 [[TMP8]], i32 0
35 ; CHECK-NEXT:    [[TMP11:%.*]] = insertelement <2 x i32> [[TMP10]], i32 [[TMP9]], i32 1
36 ; CHECK-NEXT:    [[TMP12:%.*]] = load i32, ptr [[TMP6]], align 4, !alias.scope !0
37 ; CHECK-NEXT:    [[TMP13:%.*]] = load i32, ptr [[TMP7]], align 4, !alias.scope !0
38 ; CHECK-NEXT:    [[TMP14:%.*]] = insertelement <2 x i32> poison, i32 [[TMP12]], i32 0
39 ; CHECK-NEXT:    [[TMP15:%.*]] = insertelement <2 x i32> [[TMP14]], i32 [[TMP13]], i32 1
40 ; CHECK-NEXT:    [[TMP16:%.*]] = getelementptr inbounds i32, ptr [[TMP4]], i64 1
41 ; CHECK-NEXT:    [[TMP17:%.*]] = getelementptr inbounds i32, ptr [[TMP5]], i64 1
42 ; CHECK-NEXT:    [[TMP18:%.*]] = getelementptr inbounds i32, ptr [[TMP6]], i64 1
43 ; CHECK-NEXT:    [[TMP19:%.*]] = getelementptr inbounds i32, ptr [[TMP7]], i64 1
44 ; CHECK-NEXT:    [[TMP20:%.*]] = load i24, ptr [[TMP16]], align 4, !alias.scope !0
45 ; CHECK-NEXT:    [[TMP21:%.*]] = load i24, ptr [[TMP17]], align 4, !alias.scope !0
46 ; CHECK-NEXT:    [[TMP22:%.*]] = insertelement <2 x i24> poison, i24 [[TMP20]], i32 0
47 ; CHECK-NEXT:    [[TMP23:%.*]] = insertelement <2 x i24> [[TMP22]], i24 [[TMP21]], i32 1
48 ; CHECK-NEXT:    [[TMP24:%.*]] = load i24, ptr [[TMP18]], align 4, !alias.scope !0
49 ; CHECK-NEXT:    [[TMP25:%.*]] = load i24, ptr [[TMP19]], align 4, !alias.scope !0
50 ; CHECK-NEXT:    [[TMP26:%.*]] = insertelement <2 x i24> poison, i24 [[TMP24]], i32 0
51 ; CHECK-NEXT:    [[TMP27:%.*]] = insertelement <2 x i24> [[TMP26]], i24 [[TMP25]], i32 1
52 ; CHECK-NEXT:    [[TMP28:%.*]] = zext <2 x i24> [[TMP23]] to <2 x i32>
53 ; CHECK-NEXT:    [[TMP29:%.*]] = zext <2 x i24> [[TMP27]] to <2 x i32>
54 ; CHECK-NEXT:    [[TMP30:%.*]] = add <2 x i32> [[TMP11]], [[TMP28]]
55 ; CHECK-NEXT:    [[TMP31:%.*]] = add <2 x i32> [[TMP15]], [[TMP29]]
56 ; CHECK-NEXT:    [[TMP32:%.*]] = getelementptr inbounds i32, ptr [[DST]], i64 [[TMP0]]
57 ; CHECK-NEXT:    [[TMP33:%.*]] = getelementptr inbounds i32, ptr [[DST]], i64 [[TMP2]]
58 ; CHECK-NEXT:    [[TMP34:%.*]] = getelementptr inbounds i32, ptr [[TMP32]], i32 0
59 ; CHECK-NEXT:    store <2 x i32> [[TMP30]], ptr [[TMP34]], align 4, !alias.scope !3, !noalias !0
60 ; CHECK-NEXT:    [[TMP35:%.*]] = getelementptr inbounds i32, ptr [[TMP32]], i32 2
61 ; CHECK-NEXT:    store <2 x i32> [[TMP31]], ptr [[TMP35]], align 4, !alias.scope !3, !noalias !0
62 ; CHECK-NEXT:    [[INDEX_NEXT]] = add nuw i64 [[INDEX]], 4
63 ; CHECK-NEXT:    [[TMP36:%.*]] = icmp eq i64 [[INDEX_NEXT]], 10000
64 ; CHECK-NEXT:    br i1 [[TMP36]], label [[MIDDLE_BLOCK:%.*]], label [[VECTOR_BODY]], !llvm.loop [[LOOP5:![0-9]+]]
65 ; CHECK:       middle.block:
66 ; CHECK-NEXT:    [[CMP_N:%.*]] = icmp eq i64 10001, 10000
67 ; CHECK-NEXT:    br i1 [[CMP_N]], label [[EXIT:%.*]], label [[SCALAR_PH]]
68 ; CHECK:       scalar.ph:
69 ; CHECK-NEXT:    [[BC_RESUME_VAL:%.*]] = phi i64 [ 10000, [[MIDDLE_BLOCK]] ], [ 0, [[ENTRY:%.*]] ], [ 0, [[VECTOR_MEMCHECK]] ]
70 ; CHECK-NEXT:    br label [[LOOP:%.*]]
71 ; CHECK:       loop:
72 ; CHECK-NEXT:    [[IV:%.*]] = phi i64 [ [[BC_RESUME_VAL]], [[SCALAR_PH]] ], [ [[IV_NEXT:%.*]], [[LOOP]] ]
73 ; CHECK-NEXT:    [[GEP_IV:%.*]] = getelementptr inbounds i64, ptr [[SRC]], i64 [[IV]]
74 ; CHECK-NEXT:    [[V1:%.*]] = load i32, ptr [[GEP_IV]], align 4
75 ; CHECK-NEXT:    [[GEP:%.*]] = getelementptr inbounds i32, ptr [[GEP_IV]], i64 1
76 ; CHECK-NEXT:    [[V2:%.*]] = load i24, ptr [[GEP]], align 4
77 ; CHECK-NEXT:    [[V2_EXT:%.*]] = zext i24 [[V2]] to i32
78 ; CHECK-NEXT:    [[SUM:%.*]] = add i32 [[V1]], [[V2_EXT]]
79 ; CHECK-NEXT:    [[GEP_DST:%.*]] = getelementptr inbounds i32, ptr [[DST]], i64 [[IV]]
80 ; CHECK-NEXT:    store i32 [[SUM]], ptr [[GEP_DST]], align 4
81 ; CHECK-NEXT:    [[IV_NEXT]] = add i64 [[IV]], 1
82 ; CHECK-NEXT:    [[CMP:%.*]] = icmp eq i64 [[IV]], 10000
83 ; CHECK-NEXT:    br i1 [[CMP]], label [[EXIT]], label [[LOOP]], !llvm.loop [[LOOP7:![0-9]+]]
84 ; CHECK:       exit:
85 ; CHECK-NEXT:    ret void
86 ;
87 entry:
88   br label %loop
89
90 loop:
91   %iv = phi i64 [ 0, %entry ], [ %iv.next, %loop ]
92   %gep.iv = getelementptr inbounds i64, ptr %src, i64 %iv
93   %v1 = load i32, ptr %gep.iv, align 4
94   %gep = getelementptr inbounds i32, ptr %gep.iv, i64 1
95   %v2 = load i24, ptr %gep, align 4
96   %v2.ext = zext i24 %v2 to i32
97   %sum = add i32 %v1, %v2.ext
98   %gep.dst = getelementptr inbounds i32, ptr %dst, i64 %iv
99   store i32 %sum, ptr %gep.dst
100   %iv.next = add i64 %iv, 1
101   %cmp = icmp eq i64 %iv, 10000
102   br i1 %cmp, label %exit, label %loop
103
104 exit:
105   ret void
106 }
107
108 define void @pr58722_store_interleave_group(ptr %src, ptr %dst) {
109 ; CHECK-LABEL: @pr58722_store_interleave_group(
110 ; CHECK-NEXT:  entry:
111 ; CHECK-NEXT:    br label [[LOOP:%.*]]
112 ; CHECK:       loop:
113 ; CHECK-NEXT:    [[IV:%.*]] = phi i32 [ 0, [[ENTRY:%.*]] ], [ [[IV_NEXT:%.*]], [[LOOP]] ]
114 ; CHECK-NEXT:    [[GEP_IV:%.*]] = getelementptr inbounds i64, ptr [[SRC:%.*]], i32 [[IV]]
115 ; CHECK-NEXT:    store i32 [[IV]], ptr [[GEP_IV]], align 4
116 ; CHECK-NEXT:    [[GEP:%.*]] = getelementptr inbounds i64, ptr [[GEP_IV]], i64 1
117 ; CHECK-NEXT:    [[TRUNC_IV:%.*]] = trunc i32 [[IV]] to i24
118 ; CHECK-NEXT:    store i24 [[TRUNC_IV]], ptr [[GEP]], align 4
119 ; CHECK-NEXT:    [[IV_NEXT]] = add i32 [[IV]], 2
120 ; CHECK-NEXT:    [[CMP:%.*]] = icmp eq i32 [[IV]], 10000
121 ; CHECK-NEXT:    br i1 [[CMP]], label [[EXIT:%.*]], label [[LOOP]]
122 ; CHECK:       exit:
123 ; CHECK-NEXT:    ret void
124 ;
125 entry:
126   br label %loop
127
128 loop:
129   %iv = phi i32 [ 0, %entry ], [ %iv.next, %loop ]
130   %gep.iv = getelementptr inbounds i64, ptr %src, i32 %iv
131   store i32 %iv, ptr %gep.iv
132   %gep = getelementptr inbounds i64, ptr %gep.iv, i64 1
133   %trunc.iv = trunc i32 %iv to i24
134   store i24 %trunc.iv, ptr %gep
135   %iv.next = add i32 %iv, 2
136   %cmp = icmp eq i32 %iv, 10000
137   br i1 %cmp, label %exit, label %loop
138
139 exit:
140   ret void
141 }