fa5fccb1a5ba188552fe85405683f7469a412e19
[platform/upstream/llvm.git] / llvm / test / CodeGen / LoongArch / inline-asm-clobbers-fcc.mir
1 # NOTE: Assertions have been autogenerated by utils/update_mir_test_checks.py
2 # RUN: llc --mtriple=loongarch64 --mattr=+d --run-pass=greedy %s -o - | FileCheck %s
3
4 ## Check that fcc register clobbered by inlineasm is correctly saved by examing
5 ## a pair of pseudos (PseudoST_CFR and PseudoLD_CFR) are generated before and
6 ## after the INLINEASM.
7 ...
8 ---
9 name: test
10 tracksRegLiveness: true
11 body:             |
12   bb.0.entry:
13     liveins: $f0_64, $f1_64
14
15     ; CHECK-LABEL: name: test
16     ; CHECK: liveins: $f0_64, $f1_64
17     ; CHECK-NEXT: {{  $}}
18     ; CHECK-NEXT: [[COPY:%[0-9]+]]:fpr64 = COPY $f1_64
19     ; CHECK-NEXT: [[COPY1:%[0-9]+]]:fpr64 = COPY $f0_64
20     ; CHECK-NEXT: [[FCMP_CLT_D:%[0-9]+]]:cfr = FCMP_CLT_D [[COPY]], [[COPY1]]
21     ; CHECK-NEXT: PseudoST_CFR [[FCMP_CLT_D]], %stack.0, 0 :: (store (s64) into %stack.0)
22     ; CHECK-NEXT: INLINEASM &nop, 1 /* sideeffect attdialect */, 12 /* clobber */, implicit-def dead early-clobber $fcc0
23     ; CHECK-NEXT: [[PseudoLD_CFR:%[0-9]+]]:cfr = PseudoLD_CFR %stack.0, 0 :: (load (s64) from %stack.0)
24     ; CHECK-NEXT: $r4 = COPY [[PseudoLD_CFR]]
25     ; CHECK-NEXT: PseudoRET implicit killed $r4
26     %1:fpr64 = COPY $f1_64
27     %0:fpr64 = COPY $f0_64
28     %2:cfr = FCMP_CLT_D %1, %0
29     INLINEASM &"nop", 1 /* sideeffect attdialect */, 12 /* clobber */, implicit-def dead early-clobber $fcc0
30     $r4 = COPY %2
31     PseudoRET implicit killed $r4
32
33 ...