tizen 2.4 release
[external/binutils.git] / ld / testsuite / ld-powerpc / tls.d
1 #source: tls.s
2 #source: tlslib.s
3 #as: -a64
4 #ld:
5 #objdump: -dr
6 #target: powerpc64*-*-*
7
8 .*
9
10 Disassembly of section \.text:
11
12 0+100000e8 <\._start>:
13 .*:     (3c 6d 00 00|00 00 6d 3c)       addis   r3,r13,0
14 .*:     (60 00 00 00|00 00 00 60)       nop
15 .*:     (38 63 90 78|78 90 63 38)       addi    r3,r3,-28552
16 .*:     (3c 6d 00 00|00 00 6d 3c)       addis   r3,r13,0
17 .*:     (60 00 00 00|00 00 00 60)       nop
18 .*:     (38 63 10 00|00 10 63 38)       addi    r3,r3,4096
19 .*:     (3c 6d 00 00|00 00 6d 3c)       addis   r3,r13,0
20 .*:     (60 00 00 00|00 00 00 60)       nop
21 .*:     (38 63 90 40|40 90 63 38)       addi    r3,r3,-28608
22 .*:     (3c 6d 00 00|00 00 6d 3c)       addis   r3,r13,0
23 .*:     (60 00 00 00|00 00 00 60)       nop
24 .*:     (38 63 10 00|00 10 63 38)       addi    r3,r3,4096
25 .*:     (39 23 80 48|48 80 23 39)       addi    r9,r3,-32696
26 .*:     (3d 23 00 00|00 00 23 3d)       addis   r9,r3,0
27 .*:     (81 49 80 50|50 80 49 81)       lwz     r10,-32688\(r9\)
28 .*:     (e9 22 80 10|10 80 22 e9)       ld      r9,-32752\(r2\)
29 .*:     (7d 49 18 2a|2a 18 49 7d)       ldx     r10,r9,r3
30 .*:     (3d 2d 00 00|00 00 2d 3d)       addis   r9,r13,0
31 .*:     (a1 49 90 60|60 90 49 a1)       lhz     r10,-28576\(r9\)
32 .*:     (89 4d 90 68|68 90 4d 89)       lbz     r10,-28568\(r13\)
33 .*:     (3d 2d 00 00|00 00 2d 3d)       addis   r9,r13,0
34 .*:     (99 49 90 70|70 90 49 99)       stb     r10,-28560\(r9\)
35 .*:     (3c 6d 00 00|00 00 6d 3c)       addis   r3,r13,0
36 .*:     (60 00 00 00|00 00 00 60)       nop
37 .*:     (38 63 90 00|00 90 63 38)       addi    r3,r3,-28672
38 .*:     (3c 6d 00 00|00 00 6d 3c)       addis   r3,r13,0
39 .*:     (60 00 00 00|00 00 00 60)       nop
40 .*:     (38 63 10 00|00 10 63 38)       addi    r3,r3,4096
41 .*:     (f9 43 80 08|08 80 43 f9)       std     r10,-32760\(r3\)
42 .*:     (3d 23 00 00|00 00 23 3d)       addis   r9,r3,0
43 .*:     (91 49 80 10|10 80 49 91)       stw     r10,-32752\(r9\)
44 .*:     (e9 22 80 08|08 80 22 e9)       ld      r9,-32760\(r2\)
45 .*:     (7d 49 19 2a|2a 19 49 7d)       stdx    r10,r9,r3
46 .*:     (3d 2d 00 00|00 00 2d 3d)       addis   r9,r13,0
47 .*:     (b1 49 90 60|60 90 49 b1)       sth     r10,-28576\(r9\)
48 .*:     (e9 4d 90 2a|2a 90 4d e9)       lwa     r10,-28632\(r13\)
49 .*:     (3d 2d 00 00|00 00 2d 3d)       addis   r9,r13,0
50 .*:     (a9 49 90 30|30 90 49 a9)       lha     r10,-28624\(r9\)
51
52 0+10000180 <\.__tls_get_addr>:
53 .*:     (4e 80 00 20|20 00 80 4e)       blr