Reorder more powerpc64 sections for -z relro
[external/binutils.git] / ld / testsuite / ld-powerpc / elfv2exe.d
1 #source: elfv2.s
2 #as: -a64
3 #ld: -melf64ppc --defsym f2=0x1234 --defsym f3=0x10008888 --defsym f4=0x1200000 --defsym _start=f1
4 #objdump: -dr
5
6 .*
7
8 Disassembly of section \.text:
9
10 0+100000c0 <.*\.plt_branch\.f2>:
11 .*:     (ff ff 82 3d|3d 82 ff ff)       addis   r12,r2,-1
12 .*:     (f0 7f 8c e9|e9 8c 7f f0)       ld      r12,32752\(r12\)
13 .*:     (a6 03 89 7d|7d 89 03 a6)       mtctr   r12
14 .*:     (20 04 80 4e|4e 80 04 20)       bctr
15
16 0+100000d0 <.*\.plt_branch\.f4>:
17 .*:     (ff ff 82 3d|3d 82 ff ff)       addis   r12,r2,-1
18 .*:     (f8 7f 8c e9|e9 8c 7f f8)       ld      r12,32760\(r12\)
19 .*:     (a6 03 89 7d|7d 89 03 a6)       mtctr   r12
20 .*:     (20 04 80 4e|4e 80 04 20)       bctr
21
22 0+100000e0 <_start>:
23 .*:     (02 10 40 3c|3c 40 10 02)       lis     r2,4098
24 .*:     (38 81 42 38|38 42 81 38)       addi    r2,r2,-32456
25 .*:     (a6 02 08 7c|7c 08 02 a6)       mflr    r0
26 .*:     (e1 ff 21 f8|f8 21 ff e1)       stdu    r1,-32\(r1\)
27 .*:     (30 00 01 f8|f8 01 00 30)       std     r0,48\(r1\)
28 .*:     (f5 ff ff 4b|4b ff ff f5)       bl      .* <_start\+0x8>
29 .*:     (08 80 62 e8|e8 62 80 08)       ld      r3,-32760\(r2\)
30 .*:     (c5 ff ff 4b|4b ff ff c5)       bl      .*\.plt_branch\.f2>
31 .*:     (00 00 00 60|60 00 00 00)       nop
32 .*:     (10 80 62 e8|e8 62 80 10)       ld      r3,-32752\(r2\)
33 .*:     (81 87 00 48|48 00 87 81)       bl      10008888 <f3>
34 .*:     (00 00 00 60|60 00 00 00)       nop
35 .*:     (c1 ff ff 4b|4b ff ff c1)       bl      .*\.plt_branch\.f4>
36 .*:     (00 00 00 60|60 00 00 00)       nop
37 .*:     (30 00 01 e8|e8 01 00 30)       ld      r0,48\(r1\)
38 .*:     (20 00 21 38|38 21 00 20)       addi    r1,r1,32
39 .*:     (a6 03 08 7c|7c 08 03 a6)       mtlr    r0
40 .*:     (20 00 80 4e|4e 80 00 20)       blr