Upload Tizen:Base source
[external/binutils.git] / ld / testsuite / ld-powerpc / aix-glink-2-64.dd
1
2 tmpdir/aix64-glink-2:     file format aix5coff64-rs6000
3
4
5 Disassembly of section \.text:
6
7 0000000010000000 <\.b1>:
8     10000000:   60 00 00 00     nop
9
10 0000000010000004 <\.b2>:
11     10000004:   60 00 00 00     nop
12
13 0000000010000008 <\.b3>:
14     10000008:   60 00 00 00     nop
15
16 000000001000000c <\.main>:
17     1000000c:   48 00 f1 03     bla     f100 <.*>
18     10000010:   48 00 00 21     bl      10000030 <\.a2>
19     10000014:   48 00 00 45     bl      10000058 <\.a3>
20     10000018:   4b ff ff e9     bl      10000000 <\.b1>
21     1000001c:   4b ff ff e9     bl      10000004 <\.b2>
22     10000020:   4b ff ff e9     bl      10000008 <\.b3>
23     10000024:   48 00 f5 03     bla     f500 <.*>
24     10000028:   48 00 00 59     bl      10000080 <\.c2>
25     1000002c:   48 00 00 7d     bl      100000a8 <\.c3>
26
27 0000000010000030 <\.a2>:
28     10000030:   e9 82 00 00     ld      r12,0\(r2\)
29     10000034:   f8 41 00 28     std     r2,40\(r1\)
30     10000038:   e8 0c 00 00     ld      r0,0\(r12\)
31     1000003c:   e8 4c 00 08     ld      r2,8\(r12\)
32     10000040:   7c 09 03 a6     mtctr   r0
33     10000044:   4e 80 04 20     bctr
34     10000048:   00 00 00 00     \.long 0x0
35     1000004c:   00 0c a0 00     \.long 0xca000
36     10000050:   00 00 00 00     \.long 0x0
37     10000054:   00 00 00 18     \.long 0x18
38
39 0000000010000058 <\.a3>:
40     10000058:   e9 82 00 08     ld      r12,8\(r2\)
41     1000005c:   f8 41 00 28     std     r2,40\(r1\)
42     10000060:   e8 0c 00 00     ld      r0,0\(r12\)
43     10000064:   e8 4c 00 08     ld      r2,8\(r12\)
44     10000068:   7c 09 03 a6     mtctr   r0
45     1000006c:   4e 80 04 20     bctr
46     10000070:   00 00 00 00     \.long 0x0
47     10000074:   00 0c a0 00     \.long 0xca000
48     10000078:   00 00 00 00     \.long 0x0
49     1000007c:   00 00 00 18     \.long 0x18
50
51 0000000010000080 <\.c2>:
52     10000080:   e9 82 00 10     ld      r12,16\(r2\)
53     10000084:   f8 41 00 28     std     r2,40\(r1\)
54     10000088:   e8 0c 00 00     ld      r0,0\(r12\)
55     1000008c:   e8 4c 00 08     ld      r2,8\(r12\)
56     10000090:   7c 09 03 a6     mtctr   r0
57     10000094:   4e 80 04 20     bctr
58     10000098:   00 00 00 00     \.long 0x0
59     1000009c:   00 0c a0 00     \.long 0xca000
60     100000a0:   00 00 00 00     \.long 0x0
61     100000a4:   00 00 00 18     \.long 0x18
62
63 00000000100000a8 <\.c3>:
64     100000a8:   e9 82 00 18     ld      r12,24\(r2\)
65     100000ac:   f8 41 00 28     std     r2,40\(r1\)
66     100000b0:   e8 0c 00 00     ld      r0,0\(r12\)
67     100000b4:   e8 4c 00 08     ld      r2,8\(r12\)
68     100000b8:   7c 09 03 a6     mtctr   r0
69     100000bc:   4e 80 04 20     bctr
70     100000c0:   00 00 00 00     \.long 0x0
71     100000c4:   00 0c a0 00     \.long 0xca000
72     100000c8:   00 00 00 00     \.long 0x0
73     100000cc:   00 00 00 18     \.long 0x18