Upload Tizen:Base source
[external/binutils.git] / ld / testsuite / ld-ia64 / tlspic.dd
1 #source: tlspic1.s
2 #source: tlspic2.s
3 #as:
4 #ld:
5 #objdump: -drj.text
6 #target: ia64-*-*
7
8 .*: +file format elf..-ia64-.*
9
10 Disassembly of section .text:
11
12 0+1000 <fn1>:
13  +1000: 10 10 15 06 80 05[      ]+\[MIB\] +alloc r34=ar.pfs,5,3,0
14  +1006: 10 02 00 62 00 00[      ]+mov r33=b0
15  +100c: 00 00 00 20[    ]+nop.b 0x0
16  +1010: 0d 70 60 02 00 24[      ]+\[MFI\] +addl r14=24,r1
17  +1016: 00 00 00 02 00 e0[      ]+nop.f 0x0
18  +101c: 01 0a 00 90[    ]+addl r15=32,r1;;
19  +1020: 19 18 01 1c 18 10[      ]+\[MMB\] +ld8 r35=\[r14\]
20  +1026: 40 02 3c 30 20 00[      ]+ld8 r36=\[r15\]
21  +102c: [0-9a-f         ]+br.call.sptk.many b0=[0-9a-f]+ <.*>;;
22  +1030: 0d 70 c0 02 00 24[      ]+\[MFI\] +addl r14=48,r1
23  +1036: 00 00 00 02 00 e0[      ]+nop.f 0x0
24  +103c: 01 0c 00 90[    ]+addl r15=64,r1;;
25  +1040: 19 18 01 1c 18 10[      ]+\[MMB\] +ld8 r35=\[r14\]
26  +1046: 40 02 3c 30 20 00[      ]+ld8 r36=\[r15\]
27  +104c: [0-9a-f         ]+br.call.sptk.many b0=[0-9a-f]+ <.*>;;
28  +1050: 0d 70 c0 02 00 24[      ]+\[MFI\] +addl r14=48,r1
29  +1056: 00 00 00 02 00 80[      ]+nop.f 0x0
30  +105c: 14 02 00 90[    ]+mov r36=33;;
31  +1060: 1d 18 01 1c 18 10[      ]+\[MFB\] +ld8 r35=\[r14\]
32  +1066: 00 00 00 02 00 00[      ]+nop.f 0x0
33  +106c: [0-9a-f         ]+br.call.sptk.many b0=[0-9a-f]+ <.*>;;
34  +1070: 0d 70 c0 02 00 24[      ]+\[MFI\] +addl r14=48,r1
35  +1076: 00 00 00 02 00 80[      ]+nop.f 0x0
36  +107c: 04 00 00 84[    ]+mov r36=r0;;
37  +1080: 1d 18 01 1c 18 10[      ]+\[MFB\] +ld8 r35=\[r14\]
38  +1086: 00 00 00 02 00 00[      ]+nop.f 0x0
39  +108c: [0-9a-f         ]+br.call.sptk.many b0=[0-9a-f]+ <.*>;;
40  +1090: 0b 10 00 10 00 21[      ]+\[MMI\] +mov r2=r8;;
41  +1096: e0 00 0a 00 48 e0[      ]+addl r14=64,r2
42  +109c: 21 16 00 90[    ]+addl r15=98,r2;;
43  +10a0: 05 70 4c 11 00 21[      ]+\[MLX\] +adds r14=83,r8
44  +10a6: 00 00 00 00 00 e0[      ]+movl r15=0x71;;
45  +10ac: 11 07 00 60 
46  +10b0: 0b 78 3c 10 00 20[      ]+\[MMI\] +add r15=r15,r8;;
47  +10b6: e0 40 05 00 48 00[      ]+addl r14=40,r1
48  +10bc: 00 00 04 00[    ]+nop.i 0x0;;
49  +10c0: 0b 78 00 1c 18 10[      ]+\[MMI\] +ld8 r15=\[r14\];;
50  +10c6: e0 78 34 00 40 00[      ]+add r14=r15,r13
51  +10cc: 00 00 04 00[    ]+nop.i 0x0;;
52  +10d0: 0d 70 20 03 00 24[      ]+\[MFI\] +addl r14=72,r1
53  +10d6: 00 00 00 02 00 e0[      ]+nop.f 0x0
54  +10dc: 81 0b 00 90[    ]+addl r15=56,r1;;
55  +10e0: 09 70 00 1c 18 10[      ]+\[MMI\] +ld8 r14=\[r14\]
56  +10e6: f0 00 3c 30 20 00[      ]+ld8 r15=\[r15\]
57  +10ec: 00 00 04 00[    ]+nop.i 0x0;;
58  +10f0: 02 70 38 1a 00 20[      ]+\[MII\] +add r14=r14,r13
59  +10f6: f0 78 34 00 40 00[      ]+add r15=r15,r13;;
60  +10fc: 20 02 aa 00[    ]+mov.i ar.pfs=r34
61  +1100: 11 00 00 00 01 00[      ]+\[MIB\] +nop.m 0x0
62  +1106: 00 08 05 80 03 80[      ]+mov b0=r33
63  +110c: 08 00 84 00[    ]+br.ret.sptk.many b0;;
64 #pass