Upload Tizen:Base source
[external/binutils.git] / ld / testsuite / ld-arm / cortex-a8-fix-b-rel-arm.d
1
2 .*:     file format .*
3
4
5 Disassembly of section \.text:
6
7 00008f00 <targetfn>:
8     8f00:       e12fff1e        bx      lr
9     8f04:       e320f000        nop     \{0\}
10
11 00008f08 <_start>:
12     8f08:       bf00            nop
13     8f0a:       eb01 0002       add\.w  r0, r1, r2
14     8f0e:       f000 b87f       b\.w    9010 <__targetfn_from_thumb>
15     8f12:       eb01 0002       add\.w  r0, r1, r2
16     8f16:       f000 b87b       b\.w    9010 <__targetfn_from_thumb>
17     8f1a:       eb01 0002       add\.w  r0, r1, r2
18     8f1e:       f000 b877       b\.w    9010 <__targetfn_from_thumb>
19     8f22:       eb01 0002       add\.w  r0, r1, r2
20     8f26:       f000 b873       b\.w    9010 <__targetfn_from_thumb>
21     8f2a:       eb01 0002       add\.w  r0, r1, r2
22     8f2e:       f000 b86f       b\.w    9010 <__targetfn_from_thumb>
23     8f32:       eb01 0002       add\.w  r0, r1, r2
24     8f36:       f000 b86b       b\.w    9010 <__targetfn_from_thumb>
25     8f3a:       eb01 0002       add\.w  r0, r1, r2
26     8f3e:       f000 b867       b\.w    9010 <__targetfn_from_thumb>
27     8f42:       eb01 0002       add\.w  r0, r1, r2
28     8f46:       f000 b863       b\.w    9010 <__targetfn_from_thumb>
29     8f4a:       eb01 0002       add\.w  r0, r1, r2
30     8f4e:       f000 b85f       b\.w    9010 <__targetfn_from_thumb>
31     8f52:       eb01 0002       add\.w  r0, r1, r2
32     8f56:       f000 b85b       b\.w    9010 <__targetfn_from_thumb>
33     8f5a:       eb01 0002       add\.w  r0, r1, r2
34     8f5e:       f000 b857       b\.w    9010 <__targetfn_from_thumb>
35     8f62:       eb01 0002       add\.w  r0, r1, r2
36     8f66:       f000 b853       b\.w    9010 <__targetfn_from_thumb>
37     8f6a:       eb01 0002       add\.w  r0, r1, r2
38     8f6e:       f000 b84f       b\.w    9010 <__targetfn_from_thumb>
39     8f72:       eb01 0002       add\.w  r0, r1, r2
40     8f76:       f000 b84b       b\.w    9010 <__targetfn_from_thumb>
41     8f7a:       eb01 0002       add\.w  r0, r1, r2
42     8f7e:       f000 b847       b\.w    9010 <__targetfn_from_thumb>
43     8f82:       eb01 0002       add\.w  r0, r1, r2
44     8f86:       f000 b843       b\.w    9010 <__targetfn_from_thumb>
45     8f8a:       eb01 0002       add\.w  r0, r1, r2
46     8f8e:       f000 b83f       b\.w    9010 <__targetfn_from_thumb>
47     8f92:       eb01 0002       add\.w  r0, r1, r2
48     8f96:       f000 b83b       b\.w    9010 <__targetfn_from_thumb>
49     8f9a:       eb01 0002       add\.w  r0, r1, r2
50     8f9e:       f000 b837       b\.w    9010 <__targetfn_from_thumb>
51     8fa2:       eb01 0002       add\.w  r0, r1, r2
52     8fa6:       f000 b833       b\.w    9010 <__targetfn_from_thumb>
53     8faa:       eb01 0002       add\.w  r0, r1, r2
54     8fae:       f000 b82f       b\.w    9010 <__targetfn_from_thumb>
55     8fb2:       eb01 0002       add\.w  r0, r1, r2
56     8fb6:       f000 b82b       b\.w    9010 <__targetfn_from_thumb>
57     8fba:       eb01 0002       add\.w  r0, r1, r2
58     8fbe:       f000 b827       b\.w    9010 <__targetfn_from_thumb>
59     8fc2:       eb01 0002       add\.w  r0, r1, r2
60     8fc6:       f000 b823       b\.w    9010 <__targetfn_from_thumb>
61     8fca:       eb01 0002       add\.w  r0, r1, r2
62     8fce:       f000 b81f       b\.w    9010 <__targetfn_from_thumb>
63     8fd2:       eb01 0002       add\.w  r0, r1, r2
64     8fd6:       f000 b81b       b\.w    9010 <__targetfn_from_thumb>
65     8fda:       eb01 0002       add\.w  r0, r1, r2
66     8fde:       f000 b817       b\.w    9010 <__targetfn_from_thumb>
67     8fe2:       eb01 0002       add\.w  r0, r1, r2
68     8fe6:       f000 b813       b\.w    9010 <__targetfn_from_thumb>
69     8fea:       eb01 0002       add\.w  r0, r1, r2
70     8fee:       f000 b80f       b\.w    9010 <__targetfn_from_thumb>
71     8ff2:       eb01 0002       add\.w  r0, r1, r2
72     8ff6:       f000 b80b       b\.w    9010 <__targetfn_from_thumb>
73     8ffa:       eb01 0002       add\.w  r0, r1, r2
74     8ffe:       f000 b807       b\.w    9010 <__targetfn_from_thumb>
75     9002:       eb01 0002       add\.w  r0, r1, r2
76     9006:       f000 b803       b\.w    9010 <__targetfn_from_thumb>
77     900a:       4770            bx      lr
78     900c:       f3af 8000       nop\.w
79
80 00009010 <__targetfn_from_thumb>:
81     9010:       4778            bx      pc
82     9012:       46c0            nop                     ; \(mov r8, r8\)
83     9014:       eaffffb9        b       8f00 <targetfn>