ColdFire: Use CFI Flash driver for M54455EVB
[platform/kernel/u-boot.git] / include / ppc440.h
1 /*----------------------------------------------------------------------------+
2 |
3 |       This source code has been made available to you by IBM on an AS-IS
4 |       basis.  Anyone receiving this source is licensed under IBM
5 |       copyrights to use it in any way he or she deems fit, including
6 |       copying it, modifying it, compiling it, and redistributing it either
7 |       with or without modifications.  No license under IBM patents or
8 |       patent applications is to be implied by the copyright license.
9 |
10 |       Any user of this software should understand that IBM cannot provide
11 |       technical support for this software and will not be responsible for
12 |       any consequences resulting from the use of this software.
13 |
14 |       Any person who transfers this source code or any derivative work
15 |       must include the IBM copyright notice, this paragraph, and the
16 |       preceding two paragraphs in the transferred software.
17 |
18 |       COPYRIGHT   I B M   CORPORATION 1999
19 |       LICENSED MATERIAL  -  PROGRAM PROPERTY OF I B M
20 +----------------------------------------------------------------------------*/
21
22 /*
23  * (C) Copyright 2006
24  * Sylvie Gohl,             AMCC/IBM, gohl.sylvie@fr.ibm.com
25  * Jacqueline Pira-Ferriol, AMCC/IBM, jpira-ferriol@fr.ibm.com
26  * Thierry Roman,           AMCC/IBM, thierry_roman@fr.ibm.com
27  * Alain Saurel,            AMCC/IBM, alain.saurel@fr.ibm.com
28  * Robert Snyder,           AMCC/IBM, rob.snyder@fr.ibm.com
29  *
30  * This program is free software; you can redistribute it and/or
31  * modify it under the terms of the GNU General Public License as
32  * published by the Free Software Foundation; either version 2 of
33  * the License, or (at your option) any later version.
34  *
35  * This program is distributed in the hope that it will be useful,
36  * but WITHOUT ANY WARRANTY; without even the implied warranty of
37  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
38  * GNU General Public License for more details.
39  *
40  * You should have received a copy of the GNU General Public License
41  * along with this program; if not, write to the Free Software
42  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
43  * MA 02111-1307 USA
44  */
45
46 #ifndef __PPC440_H__
47 #define __PPC440_H__
48
49 #define CFG_DCACHE_SIZE         (32 << 10)      /* For AMCC 440 CPUs    */
50
51 /*--------------------------------------------------------------------- */
52 /* Special Purpose Registers                                            */
53 /*--------------------------------------------------------------------- */
54 #define  xer_reg 0x001
55 #define  lr_reg 0x008
56 #define  dec    0x016   /* decrementer */
57 #define  srr0   0x01a   /* save/restore register 0 */
58 #define  srr1   0x01b   /* save/restore register 1 */
59 #define  pid    0x030   /* process id */
60 #define  decar  0x036   /* decrementer auto-reload */
61 #define  csrr0  0x03a   /* critical save/restore register 0 */
62 #define  csrr1  0x03b   /* critical save/restore register 1 */
63 #define  dear   0x03d   /* data exception address register */
64 #define  esr    0x03e   /* exception syndrome register */
65 #define  ivpr   0x03f   /* interrupt prefix register */
66 #define  usprg0 0x100   /* user special purpose register general 0 */
67 #define  usprg1 0x110   /* user special purpose register general 1 */
68 #define  tblr   0x10c   /* time base lower, read only */
69 #define  tbur   0x10d   /* time base upper, read only */
70 #define  sprg1  0x111   /* special purpose register general 1 */
71 #define  sprg2  0x112   /* special purpose register general 2 */
72 #define  sprg3  0x113   /* special purpose register general 3 */
73 #define  sprg4  0x114   /* special purpose register general 4 */
74 #define  sprg5  0x115   /* special purpose register general 5 */
75 #define  sprg6  0x116   /* special purpose register general 6 */
76 #define  sprg7  0x117   /* special purpose register general 7 */
77 #define  tbl    0x11c   /* time base lower (supervisor)*/
78 #define  tbu    0x11d   /* time base upper (supervisor)*/
79 #define  pir    0x11e   /* processor id register */
80 #define  dbsr   0x130   /* debug status register */
81 #define  dbcr0  0x134   /* debug control register 0 */
82 #define  dbcr1  0x135   /* debug control register 1 */
83 #define  dbcr2  0x136   /* debug control register 2 */
84 #define  iac1   0x138   /* instruction address compare 1 */
85 #define  iac2   0x139   /* instruction address compare 2 */
86 #define  iac3   0x13a   /* instruction address compare 3 */
87 #define  iac4   0x13b   /* instruction address compare 4 */
88 #define  dac1   0x13c   /* data address compare 1 */
89 #define  dac2   0x13d   /* data address compare 2 */
90 #define  dvc1   0x13e   /* data value compare 1 */
91 #define  dvc2   0x13f   /* data value compare 2 */
92 #define  tsr    0x150   /* timer status register */
93 #define  tcr    0x154   /* timer control register */
94 #define  ivor0  0x190   /* interrupt vector offset register 0 */
95 #define  ivor1  0x191   /* interrupt vector offset register 1 */
96 #define  ivor2  0x192   /* interrupt vector offset register 2 */
97 #define  ivor3  0x193   /* interrupt vector offset register 3 */
98 #define  ivor4  0x194   /* interrupt vector offset register 4 */
99 #define  ivor5  0x195   /* interrupt vector offset register 5 */
100 #define  ivor6  0x196   /* interrupt vector offset register 6 */
101 #define  ivor7  0x197   /* interrupt vector offset register 7 */
102 #define  ivor8  0x198   /* interrupt vector offset register 8 */
103 #define  ivor9  0x199   /* interrupt vector offset register 9 */
104 #define  ivor10 0x19a   /* interrupt vector offset register 10 */
105 #define  ivor11 0x19b   /* interrupt vector offset register 11 */
106 #define  ivor12 0x19c   /* interrupt vector offset register 12 */
107 #define  ivor13 0x19d   /* interrupt vector offset register 13 */
108 #define  ivor14 0x19e   /* interrupt vector offset register 14 */
109 #define  ivor15 0x19f   /* interrupt vector offset register 15 */
110 #if defined(CONFIG_440)
111 #define  mcsrr0 0x23a   /* machine check save/restore register 0 */
112 #define  mcsrr1 0x23b   /* mahcine check save/restore register 1 */
113 #define  mcsr   0x23c   /* machine check status register */
114 #endif
115 #define  inv0   0x370   /* instruction cache normal victim 0 */
116 #define  inv1   0x371   /* instruction cache normal victim 1 */
117 #define  inv2   0x372   /* instruction cache normal victim 2 */
118 #define  inv3   0x373   /* instruction cache normal victim 3 */
119 #define  itv0   0x374   /* instruction cache transient victim 0 */
120 #define  itv1   0x375   /* instruction cache transient victim 1 */
121 #define  itv2   0x376   /* instruction cache transient victim 2 */
122 #define  itv3   0x377   /* instruction cache transient victim 3 */
123 #define  dnv0   0x390   /* data cache normal victim 0 */
124 #define  dnv1   0x391   /* data cache normal victim 1 */
125 #define  dnv2   0x392   /* data cache normal victim 2 */
126 #define  dnv3   0x393   /* data cache normal victim 3 */
127 #define  dtv0   0x394   /* data cache transient victim 0 */
128 #define  dtv1   0x395   /* data cache transient victim 1 */
129 #define  dtv2   0x396   /* data cache transient victim 2 */
130 #define  dtv3   0x397   /* data cache transient victim 3 */
131 #define  dvlim  0x398   /* data cache victim limit */
132 #define  ivlim  0x399   /* instruction cache victim limit */
133 #define  rstcfg 0x39b   /* reset configuration */
134 #define  dcdbtrl 0x39c  /* data cache debug tag register low */
135 #define  dcdbtrh 0x39d  /* data cache debug tag register high */
136 #define  icdbtrl 0x39e  /* instruction cache debug tag register low */
137 #define  icdbtrh 0x39f  /* instruction cache debug tag register high */
138 #define  mmucr  0x3b2   /* mmu control register */
139 #define  ccr0   0x3b3   /* core configuration register 0 */
140 #define  ccr1   0x378   /* core configuration for 440x5 only */
141 #define  icdbdr 0x3d3   /* instruction cache debug data register */
142 #define  dbdr   0x3f3   /* debug data register */
143
144 /******************************************************************************
145  * DCRs & Related
146  ******************************************************************************/
147
148 /*-----------------------------------------------------------------------------
149  | Clocking Controller
150  +----------------------------------------------------------------------------*/
151 /* values for clkcfga register - indirect addressing of these regs */
152 #define clk_clkukpd     0x0020
153 #define clk_pllc        0x0040
154 #define clk_plld        0x0060
155 #define clk_primad      0x0080
156 #define clk_primbd      0x00a0
157 #define clk_opbd        0x00c0
158 #define clk_perd        0x00e0
159 #define clk_mald        0x0100
160 #define clk_spcid       0x0120
161 #define clk_icfg        0x0140
162
163 /* 440gx sdr register definations */
164 #define sdr_sdstp0      0x0020      /* */
165 #define sdr_sdstp1      0x0021      /* */
166 #define SDR_PINSTP      0x0040
167 #define sdr_sdcs        0x0060
168 #define sdr_ecid0       0x0080
169 #define sdr_ecid1       0x0081
170 #define sdr_ecid2       0x0082
171 #define sdr_jtag        0x00c0
172 #if !defined(CONFIG_440EPX) && !defined(CONFIG_440GRX)
173 #define sdr_ddrdl       0x00e0
174 #else
175 #define sdr_cfg         0x00e0
176 #define SDR_CFG_LT2_MASK          0x01000000 /* Leakage test 2*/
177 #define SDR_CFG_64_32BITS_MASK    0x01000000 /* Switch DDR 64 bits or 32 bits */
178 #define SDR_CFG_32BITS            0x00000000  /* 32 bits */
179 #define SDR_CFG_64BITS            0x01000000  /* 64 bits */
180 #define SDR_CFG_MC_V2518_MASK     0x02000000 /* Low VDD2518 (2.5 or 1.8V) */
181 #define SDR_CFG_MC_V25            0x00000000  /* 2.5 V */
182 #define SDR_CFG_MC_V18            0x02000000  /* 1.8 V */
183 #endif /* !defined(CONFIG_440EPX) && !defined(CONFIG_440GRX) */
184 #define sdr_ebc         0x0100
185 #define sdr_uart0       0x0120  /* UART0 Config */
186 #define sdr_uart1       0x0121  /* UART1 Config */
187 #define sdr_uart2       0x0122  /* UART2 Config */
188 #define sdr_uart3       0x0123  /* UART3 Config */
189 #define sdr_cp440       0x0180
190 #define sdr_xcr         0x01c0
191 #define sdr_xpllc       0x01c1
192 #define sdr_xplld       0x01c2
193 #define sdr_srst        0x0200
194 #define sdr_slpipe      0x0220
195 #define sdr_amp0        0x0240  /* Override PLB4 prioritiy for up to 8 masters */
196 #define sdr_amp1        0x0241  /* Override PLB3 prioritiy for up to 8 masters */
197 #define sdr_mirq0       0x0260
198 #define sdr_mirq1       0x0261
199 #define sdr_maltbl      0x0280
200 #define sdr_malrbl      0x02a0
201 #define sdr_maltbs      0x02c0
202 #define sdr_malrbs      0x02e0
203 #define sdr_pci0        0x0300
204 #define sdr_usb0        0x0320
205 #define sdr_cust0       0x4000
206 #define sdr_cust1       0x4002
207 #define sdr_pfc0        0x4100  /* Pin Function 0 */
208 #define sdr_pfc1        0x4101  /* Pin Function 1 */
209 #define sdr_plbtr       0x4200
210 #define sdr_mfr         0x4300  /* SDR0_MFR reg */
211
212 #ifdef CONFIG_440GX
213 #define sdr_amp         0x0240
214 #define sdr_xpllc       0x01c1
215 #define sdr_xplld       0x01c2
216 #define sdr_xcr         0x01c0
217 #define sdr_sdstp2      0x4001
218 #define sdr_sdstp3      0x4003
219 #endif  /* CONFIG_440GX */
220
221 /*----------------------------------------------------------------------------+
222 | Core Configuration/MMU configuration for 440 (CCR1 for 440x5 only).
223 +----------------------------------------------------------------------------*/
224 #define CCR0_PRE                0x40000000
225 #define CCR0_CRPE               0x08000000
226 #define CCR0_DSTG               0x00200000
227 #define CCR0_DAPUIB             0x00100000
228 #define CCR0_DTB                0x00008000
229 #define CCR0_GICBT              0x00004000
230 #define CCR0_GDCBT              0x00002000
231 #define CCR0_FLSTA              0x00000100
232 #define CCR0_ICSLC_MASK         0x0000000C
233 #define CCR0_ICSLT_MASK         0x00000003
234 #define CCR1_TCS_MASK           0x00000080
235 #define CCR1_TCS_INTCLK         0x00000000
236 #define CCR1_TCS_EXTCLK         0x00000080
237 #define MMUCR_SWOA              0x01000000
238 #define MMUCR_U1TE              0x00400000
239 #define MMUCR_U2SWOAE           0x00200000
240 #define MMUCR_DULXE             0x00800000
241 #define MMUCR_IULXE             0x00400000
242 #define MMUCR_STS               0x00100000
243 #define MMUCR_STID_MASK         0x000000FF
244
245 #ifdef CONFIG_440SPE
246 #undef sdr_sdstp2
247 #define sdr_sdstp2      0x0022
248 #undef sdr_sdstp3
249 #define sdr_sdstp3      0x0023
250 #define sdr_ddr0        0x00E1
251 #define sdr_uart2       0x0122
252 #define sdr_xcr0        0x01c0
253 /* #define sdr_xcr1     0x01c3  only one PCIX - SG */
254 /* #define sdr_xcr2     0x01c6  only one PCIX - SG */
255 #define sdr_xpllc0      0x01c1
256 #define sdr_xplld0      0x01c2
257 #define sdr_xpllc1      0x01c4  /*notRCW  - SG */
258 #define sdr_xplld1      0x01c5  /*notRCW  - SG */
259 #define sdr_xpllc2      0x01c7  /*notRCW  - SG */
260 #define sdr_xplld2      0x01c8  /*notRCW  - SG */
261 #define sdr_amp0        0x0240
262 #define sdr_amp1        0x0241
263 #define sdr_cust2       0x4004
264 #define sdr_cust3       0x4006
265 #define sdr_sdstp4      0x4001
266 #define sdr_sdstp5      0x4003
267 #define sdr_sdstp6      0x4005
268 #define sdr_sdstp7      0x4007
269
270 #endif /* CONFIG_440SPE */
271
272 /*-----------------------------------------------------------------------------
273  | External Bus Controller
274  +----------------------------------------------------------------------------*/
275 /* values for ebccfga register - indirect addressing of these regs */
276 #define pb0cr           0x00    /* periph bank 0 config reg             */
277 #define pb1cr           0x01    /* periph bank 1 config reg             */
278 #define pb2cr           0x02    /* periph bank 2 config reg             */
279 #define pb3cr           0x03    /* periph bank 3 config reg             */
280 #define pb4cr           0x04    /* periph bank 4 config reg             */
281 #define pb5cr           0x05    /* periph bank 5 config reg             */
282 #define pb6cr           0x06    /* periph bank 6 config reg             */
283 #define pb7cr           0x07    /* periph bank 7 config reg             */
284 #define pb0ap           0x10    /* periph bank 0 access parameters      */
285 #define pb1ap           0x11    /* periph bank 1 access parameters      */
286 #define pb2ap           0x12    /* periph bank 2 access parameters      */
287 #define pb3ap           0x13    /* periph bank 3 access parameters      */
288 #define pb4ap           0x14    /* periph bank 4 access parameters      */
289 #define pb5ap           0x15    /* periph bank 5 access parameters      */
290 #define pb6ap           0x16    /* periph bank 6 access parameters      */
291 #define pb7ap           0x17    /* periph bank 7 access parameters      */
292 #define pbear           0x20    /* periph bus error addr reg            */
293 #define pbesr           0x21    /* periph bus error status reg          */
294 #define xbcfg           0x23    /* external bus configuration reg       */
295 #define EBC0_CFG        0x23    /* external bus configuration reg       */
296 #define xbcid           0x24    /* external bus core id reg             */
297
298 #if defined(CONFIG_440EP) || defined(CONFIG_440GR) || \
299     defined(CONFIG_440EPX) || defined(CONFIG_440GRX)
300
301 /* PLB4 to PLB3 Bridge OUT */
302 #define P4P3_DCR_BASE           0x020
303 #define p4p3_esr0_read          (P4P3_DCR_BASE+0x0)
304 #define p4p3_esr0_write         (P4P3_DCR_BASE+0x1)
305 #define p4p3_eadr               (P4P3_DCR_BASE+0x2)
306 #define p4p3_euadr              (P4P3_DCR_BASE+0x3)
307 #define p4p3_esr1_read          (P4P3_DCR_BASE+0x4)
308 #define p4p3_esr1_write         (P4P3_DCR_BASE+0x5)
309 #define p4p3_confg              (P4P3_DCR_BASE+0x6)
310 #define p4p3_pic                (P4P3_DCR_BASE+0x7)
311 #define p4p3_peir               (P4P3_DCR_BASE+0x8)
312 #define p4p3_rev                (P4P3_DCR_BASE+0xA)
313
314 /* PLB3 to PLB4 Bridge IN */
315 #define P3P4_DCR_BASE           0x030
316 #define p3p4_esr0_read          (P3P4_DCR_BASE+0x0)
317 #define p3p4_esr0_write         (P3P4_DCR_BASE+0x1)
318 #define p3p4_eadr               (P3P4_DCR_BASE+0x2)
319 #define p3p4_euadr              (P3P4_DCR_BASE+0x3)
320 #define p3p4_esr1_read          (P3P4_DCR_BASE+0x4)
321 #define p3p4_esr1_write         (P3P4_DCR_BASE+0x5)
322 #define p3p4_confg              (P3P4_DCR_BASE+0x6)
323 #define p3p4_pic                (P3P4_DCR_BASE+0x7)
324 #define p3p4_peir               (P3P4_DCR_BASE+0x8)
325 #define p3p4_rev                (P3P4_DCR_BASE+0xA)
326
327 /* PLB3 Arbiter */
328 #define PLB3_DCR_BASE           0x070
329 #define plb3_revid              (PLB3_DCR_BASE+0x2)
330 #define plb3_besr               (PLB3_DCR_BASE+0x3)
331 #define plb3_bear               (PLB3_DCR_BASE+0x6)
332 #define plb3_acr                (PLB3_DCR_BASE+0x7)
333
334 /* PLB4 Arbiter - PowerPC440EP Pass1 */
335 #define PLB4_DCR_BASE           0x080
336 #define plb4_acr                (PLB4_DCR_BASE+0x1)
337 #define plb4_revid              (PLB4_DCR_BASE+0x2)
338 #define plb4_besr               (PLB4_DCR_BASE+0x4)
339 #define plb4_bearl              (PLB4_DCR_BASE+0x6)
340 #define plb4_bearh              (PLB4_DCR_BASE+0x7)
341
342 #define PLB4_ACR_WRP            (0x80000000 >> 7)
343
344 /* Nebula PLB4 Arbiter - PowerPC440EP */
345 #define PLB_ARBITER_BASE   0x80
346
347 #define plb0_revid                (PLB_ARBITER_BASE+ 0x00)
348 #define plb0_acr                  (PLB_ARBITER_BASE+ 0x01)
349 #define   plb0_acr_ppm_mask             0xF0000000
350 #define   plb0_acr_ppm_fixed            0x00000000
351 #define   plb0_acr_ppm_fair             0xD0000000
352 #define   plb0_acr_hbu_mask             0x08000000
353 #define   plb0_acr_hbu_disabled         0x00000000
354 #define   plb0_acr_hbu_enabled          0x08000000
355 #define   plb0_acr_rdp_mask             0x06000000
356 #define   plb0_acr_rdp_disabled         0x00000000
357 #define   plb0_acr_rdp_2deep            0x02000000
358 #define   plb0_acr_rdp_3deep            0x04000000
359 #define   plb0_acr_rdp_4deep            0x06000000
360 #define   plb0_acr_wrp_mask             0x01000000
361 #define   plb0_acr_wrp_disabled         0x00000000
362 #define   plb0_acr_wrp_2deep            0x01000000
363
364 #define plb0_besrl                (PLB_ARBITER_BASE+ 0x02)
365 #define plb0_besrh                (PLB_ARBITER_BASE+ 0x03)
366 #define plb0_bearl                (PLB_ARBITER_BASE+ 0x04)
367 #define plb0_bearh                (PLB_ARBITER_BASE+ 0x05)
368 #define plb0_ccr                  (PLB_ARBITER_BASE+ 0x08)
369
370 #define plb1_acr                  (PLB_ARBITER_BASE+ 0x09)
371 #define   plb1_acr_ppm_mask             0xF0000000
372 #define   plb1_acr_ppm_fixed            0x00000000
373 #define   plb1_acr_ppm_fair             0xD0000000
374 #define   plb1_acr_hbu_mask             0x08000000
375 #define   plb1_acr_hbu_disabled         0x00000000
376 #define   plb1_acr_hbu_enabled          0x08000000
377 #define   plb1_acr_rdp_mask             0x06000000
378 #define   plb1_acr_rdp_disabled         0x00000000
379 #define   plb1_acr_rdp_2deep            0x02000000
380 #define   plb1_acr_rdp_3deep            0x04000000
381 #define   plb1_acr_rdp_4deep            0x06000000
382 #define   plb1_acr_wrp_mask             0x01000000
383 #define   plb1_acr_wrp_disabled         0x00000000
384 #define   plb1_acr_wrp_2deep            0x01000000
385
386 #define plb1_besrl                (PLB_ARBITER_BASE+ 0x0A)
387 #define plb1_besrh                (PLB_ARBITER_BASE+ 0x0B)
388 #define plb1_bearl                (PLB_ARBITER_BASE+ 0x0C)
389 #define plb1_bearh                (PLB_ARBITER_BASE+ 0x0D)
390
391 /* Pin Function Control Register 1 */
392 #define SDR0_PFC1                    0x4101
393 #define   SDR0_PFC1_U1ME_MASK         0x02000000    /* UART1 Mode Enable */
394 #define   SDR0_PFC1_U1ME_DSR_DTR      0x00000000      /* UART1 in DSR/DTR Mode */
395 #define   SDR0_PFC1_U1ME_CTS_RTS      0x02000000      /* UART1 in CTS/RTS Mode */
396 #define   SDR0_PFC1_U0ME_MASK         0x00080000    /* UART0 Mode Enable */
397 #define   SDR0_PFC1_U0ME_DSR_DTR      0x00000000      /* UART0 in DSR/DTR Mode */
398 #define   SDR0_PFC1_U0ME_CTS_RTS      0x00080000      /* UART0 in CTS/RTS Mode */
399 #define   SDR0_PFC1_U0IM_MASK         0x00040000    /* UART0 Interface Mode */
400 #define   SDR0_PFC1_U0IM_8PINS        0x00000000      /* UART0 Interface Mode 8 pins */
401 #define   SDR0_PFC1_U0IM_4PINS        0x00040000      /* UART0 Interface Mode 4 pins */
402 #define   SDR0_PFC1_SIS_MASK          0x00020000    /* SCP or IIC1 Selection */
403 #define   SDR0_PFC1_SIS_SCP_SEL       0x00000000      /* SCP Selected */
404 #define   SDR0_PFC1_SIS_IIC1_SEL      0x00020000      /* IIC1 Selected */
405 #define   SDR0_PFC1_UES_MASK          0x00010000    /* USB2D_RX_Active / EBC_Hold Req Selection */
406 #define   SDR0_PFC1_UES_USB2D_SEL     0x00000000      /* USB2D_RX_Active Selected */
407 #define   SDR0_PFC1_UES_EBCHR_SEL     0x00010000      /* EBC_Hold Req Selected */
408 #define   SDR0_PFC1_DIS_MASK          0x00008000    /* DMA_Req(1) / UIC_IRQ(5) Selection */
409 #define   SDR0_PFC1_DIS_DMAR_SEL      0x00000000      /* DMA_Req(1) Selected */
410 #define   SDR0_PFC1_DIS_UICIRQ5_SEL   0x00008000      /* UIC_IRQ(5) Selected */
411 #define   SDR0_PFC1_ERE_MASK          0x00004000    /* EBC Mast.Ext.Req.En./GPIO0(27) Selection */
412 #define   SDR0_PFC1_ERE_EXTR_SEL      0x00000000      /* EBC Mast.Ext.Req.En. Selected */
413 #define   SDR0_PFC1_ERE_GPIO0_27_SEL  0x00004000      /* GPIO0(27) Selected */
414 #define   SDR0_PFC1_UPR_MASK          0x00002000    /* USB2 Device Packet Reject Selection */
415 #define   SDR0_PFC1_UPR_DISABLE       0x00000000      /* USB2 Device Packet Reject Disable */
416 #define   SDR0_PFC1_UPR_ENABLE        0x00002000      /* USB2 Device Packet Reject Enable */
417
418 #define   SDR0_PFC1_PLB_PME_MASK      0x00001000    /* PLB3/PLB4 Perf. Monitor En. Selection */
419 #define   SDR0_PFC1_PLB_PME_PLB3_SEL  0x00000000      /* PLB3 Performance Monitor Enable */
420 #define   SDR0_PFC1_PLB_PME_PLB4_SEL  0x00001000      /* PLB3 Performance Monitor Enable */
421 #define   SDR0_PFC1_GFGGI_MASK        0x0000000F    /* GPT Frequency Generation Gated In */
422
423 /* USB Control Register */
424 #define SDR0_USB0                    0x0320
425 #define   SDR0_USB0_USB_DEVSEL_MASK   0x00000002    /* USB Device Selection */
426 #define   SDR0_USB0_USB20D_DEVSEL     0x00000000      /* USB2.0 Device Selected */
427 #define   SDR0_USB0_USB11D_DEVSEL     0x00000002      /* USB1.1 Device Selected */
428 #define   SDR0_USB0_LEEN_MASK         0x00000001    /* Little Endian selection */
429 #define   SDR0_USB0_LEEN_DISABLE      0x00000000      /* Little Endian Disable */
430 #define   SDR0_USB0_LEEN_ENABLE       0x00000001      /* Little Endian Enable */
431
432 /* Miscealleneaous Function Reg. */
433 #define SDR0_MFR                     0x4300
434 #define   SDR0_MFR_ETH0_CLK_SEL_MASK   0x08000000   /* Ethernet0 Clock Select */
435 #define   SDR0_MFR_ETH0_CLK_SEL_EXT    0x00000000
436 #define   SDR0_MFR_ETH1_CLK_SEL_MASK   0x04000000   /* Ethernet1 Clock Select */
437 #define   SDR0_MFR_ETH1_CLK_SEL_EXT    0x00000000
438 #define   SDR0_MFR_ZMII_MODE_MASK      0x03000000   /* ZMII Mode Mask */
439 #define   SDR0_MFR_ZMII_MODE_MII       0x00000000     /* ZMII Mode MII */
440 #define   SDR0_MFR_ZMII_MODE_SMII      0x01000000     /* ZMII Mode SMII */
441 #define   SDR0_MFR_ZMII_MODE_RMII_10M  0x02000000     /* ZMII Mode RMII - 10 Mbs */
442 #define   SDR0_MFR_ZMII_MODE_RMII_100M 0x03000000     /* ZMII Mode RMII - 100 Mbs */
443 #define   SDR0_MFR_ZMII_MODE_BIT0      0x02000000     /* ZMII Mode Bit0 */
444 #define   SDR0_MFR_ZMII_MODE_BIT1      0x01000000     /* ZMII Mode Bit1 */
445 #define   SDR0_MFR_ZM_ENCODE(n)        ((((unsigned long)(n))&0x3)<<24)
446 #define   SDR0_MFR_ZM_DECODE(n)        ((((unsigned long)(n))<<24)&0x3)
447
448 #define   SDR0_MFR_ERRATA3_EN0         0x00800000
449 #define   SDR0_MFR_ERRATA3_EN1         0x00400000
450 #define   SDR0_MFR_PKT_REJ_MASK        0x00180000   /* Pkt Rej. Enable Mask */
451 #define   SDR0_MFR_PKT_REJ_EN          0x00180000   /* Pkt Rej. Enable on both EMAC3 0-1 */
452 #define   SDR0_MFR_PKT_REJ_EN0         0x00100000   /* Pkt Rej. Enable on EMAC3(0) */
453 #define   SDR0_MFR_PKT_REJ_EN1         0x00080000   /* Pkt Rej. Enable on EMAC3(1) */
454 #define   SDR0_MFR_PKT_REJ_POL         0x00200000   /* Packet Reject Polarity */
455
456 #define GPT0_COMP6                      0x00000098
457 #define GPT0_COMP5                      0x00000094
458 #define GPT0_COMP4                      0x00000090
459 #define GPT0_COMP3                      0x0000008C
460 #define GPT0_COMP2                      0x00000088
461 #define GPT0_COMP1                      0x00000084
462
463 #define GPT0_MASK6                      0x000000D8
464 #define GPT0_MASK5                      0x000000D4
465 #define GPT0_MASK4                      0x000000D0
466 #define GPT0_MASK3                      0x000000CC
467 #define GPT0_MASK2                      0x000000C8
468 #define GPT0_MASK1                      0x000000C4
469
470 #if defined(CONFIG_440EPX) || defined(CONFIG_440GRX)
471 #define SDR0_USB2D0CR                 0x0320
472 #define   SDR0_USB2D0CR_USB2DEV_EBC_SEL_MASK   0x00000004    /* USB 2.0 Device/EBC Master Selection */
473 #define   SDR0_USB2D0CR_USB2DEV_SELECTION      0x00000004    /* USB 2.0 Device Selection */
474 #define   SDR0_USB2D0CR_EBC_SELECTION          0x00000000    /* EBC Selection */
475
476 #define   SDR0_USB2D0CR_USB_DEV_INT_SEL_MASK   0x00000002    /* USB Device Interface Selection */
477 #define   SDR0_USB2D0CR_USB20D_DEVSEL          0x00000000      /* USB2.0 Device Selected */
478 #define   SDR0_USB2D0CR_USB11D_DEVSEL          0x00000002      /* USB1.1 Device Selected */
479
480 #define   SDR0_USB2D0CR_LEEN_MASK              0x00000001    /* Little Endian selection */
481 #define   SDR0_USB2D0CR_LEEN_DISABLE           0x00000000      /* Little Endian Disable */
482 #define   SDR0_USB2D0CR_LEEN_ENABLE            0x00000001      /* Little Endian Enable */
483
484 /* USB2 Host Control Register */
485 #define SDR0_USB2H0CR                0x0340
486 #define   SDR0_USB2H0CR_WDINT_MASK             0x00000001 /* Host UTMI Word Interface */
487 #define   SDR0_USB2H0CR_WDINT_8BIT_60MHZ       0x00000000  /* 8-bit/60MHz */
488 #define   SDR0_USB2H0CR_WDINT_16BIT_30MHZ      0x00000001  /* 16-bit/30MHz */
489 #define   SDR0_USB2H0CR_EFLADJ_MASK            0x0000007e /* EHCI Frame Length Adjustment */
490
491 /* Pin Function Control Register 1 */
492 #define SDR0_PFC1                    0x4101
493 #define   SDR0_PFC1_U1ME_MASK                  0x02000000    /* UART1 Mode Enable */
494 #define   SDR0_PFC1_U1ME_DSR_DTR               0x00000000      /* UART1 in DSR/DTR Mode */
495 #define   SDR0_PFC1_U1ME_CTS_RTS               0x02000000      /* UART1 in CTS/RTS Mode */
496
497 #define   SDR0_PFC1_SELECT_MASK                0x01C00000 /* Ethernet Pin Select EMAC 0 */
498 #define   SDR0_PFC1_SELECT_CONFIG_1_1          0x00C00000   /* 1xMII   using RGMII bridge */
499 #define   SDR0_PFC1_SELECT_CONFIG_1_2          0x00000000   /* 1xMII   using  ZMII bridge */
500 #define   SDR0_PFC1_SELECT_CONFIG_2            0x00C00000   /* 1xGMII  using RGMII bridge */
501 #define   SDR0_PFC1_SELECT_CONFIG_3            0x01000000   /* 1xTBI   using RGMII bridge */
502 #define   SDR0_PFC1_SELECT_CONFIG_4            0x01400000   /* 2xRGMII using RGMII bridge */
503 #define   SDR0_PFC1_SELECT_CONFIG_5            0x01800000   /* 2xRTBI  using RGMII bridge */
504 #define   SDR0_PFC1_SELECT_CONFIG_6            0x00800000   /* 2xSMII  using  ZMII bridge */
505
506 #define   SDR0_PFC1_U0ME_MASK                  0x00080000    /* UART0 Mode Enable */
507 #define   SDR0_PFC1_U0ME_DSR_DTR               0x00000000      /* UART0 in DSR/DTR Mode */
508 #define   SDR0_PFC1_U0ME_CTS_RTS               0x00080000      /* UART0 in CTS/RTS Mode */
509 #define   SDR0_PFC1_U0IM_MASK                  0x00040000    /* UART0 Interface Mode */
510 #define   SDR0_PFC1_U0IM_8PINS                 0x00000000      /* UART0 Interface Mode 8 pins */
511 #define   SDR0_PFC1_U0IM_4PINS                 0x00040000      /* UART0 Interface Mode 4 pins */
512 #define   SDR0_PFC1_SIS_MASK                   0x00020000    /* SCP or IIC1 Selection */
513 #define   SDR0_PFC1_SIS_SCP_SEL                0x00000000      /* SCP Selected */
514 #define   SDR0_PFC1_SIS_IIC1_SEL               0x00020000      /* IIC1 Selected */
515 #define   SDR0_PFC1_UES_MASK                   0x00010000    /* USB2D_RX_Active / EBC_Hold Req Selection */
516 #define   SDR0_PFC1_UES_USB2D_SEL              0x00000000      /* USB2D_RX_Active Selected */
517 #define   SDR0_PFC1_UES_EBCHR_SEL              0x00010000      /* EBC_Hold Req Selected */
518 #define   SDR0_PFC1_DIS_MASK                   0x00008000    /* DMA_Req(1) / UIC_IRQ(5) Selection */
519 #define   SDR0_PFC1_DIS_DMAR_SEL               0x00000000      /* DMA_Req(1) Selected */
520 #define   SDR0_PFC1_DIS_UICIRQ5_SEL            0x00008000      /* UIC_IRQ(5) Selected */
521 #define   SDR0_PFC1_ERE_MASK                   0x00004000    /* EBC Mast.Ext.Req.En./GPIO0(27) Selection */
522 #define   SDR0_PFC1_ERE_EXTR_SEL               0x00000000      /* EBC Mast.Ext.Req.En. Selected */
523 #define   SDR0_PFC1_ERE_GPIO0_27_SEL           0x00004000      /* GPIO0(27) Selected */
524 #define   SDR0_PFC1_UPR_MASK                   0x00002000    /* USB2 Device Packet Reject Selection */
525 #define   SDR0_PFC1_UPR_DISABLE                0x00000000      /* USB2 Device Packet Reject Disable */
526 #define   SDR0_PFC1_UPR_ENABLE                 0x00002000      /* USB2 Device Packet Reject Enable */
527
528 #define   SDR0_PFC1_PLB_PME_MASK               0x00001000    /* PLB3/PLB4 Perf. Monitor En. Selection */
529 #define   SDR0_PFC1_PLB_PME_PLB3_SEL           0x00000000      /* PLB3 Performance Monitor Enable */
530 #define   SDR0_PFC1_PLB_PME_PLB4_SEL           0x00001000      /* PLB3 Performance Monitor Enable */
531 #define   SDR0_PFC1_GFGGI_MASK                 0x0000000F    /* GPT Frequency Generation Gated In */
532
533 /* Ethernet PLL Configuration Register */
534 #define SDR0_PFC2                    0x4102
535 #define   SDR0_PFC2_TUNE_MASK                  0x01FF8000  /* Loop stability tuning bits */
536 #define   SDR0_PFC2_MULTI_MASK                 0x00007C00  /* Frequency multiplication selector */
537 #define   SDR0_PFC2_RANGEB_MASK                0x00000380  /* PLLOUTB/C frequency selector */
538 #define   SDR0_PFC2_RANGEA_MASK                0x00000071  /* PLLOUTA frequency selector */
539
540 #define   SDR0_PFC2_SELECT_MASK                0xE0000000  /* Ethernet Pin select EMAC1 */
541 #define   SDR0_PFC2_SELECT_CONFIG_1_1          0x60000000   /* 1xMII   using RGMII bridge */
542 #define   SDR0_PFC2_SELECT_CONFIG_1_2          0x00000000   /* 1xMII   using  ZMII bridge */
543 #define   SDR0_PFC2_SELECT_CONFIG_2            0x60000000   /* 1xGMII  using RGMII bridge */
544 #define   SDR0_PFC2_SELECT_CONFIG_3            0x80000000   /* 1xTBI   using RGMII bridge */
545 #define   SDR0_PFC2_SELECT_CONFIG_4            0xA0000000   /* 2xRGMII using RGMII bridge */
546 #define   SDR0_PFC2_SELECT_CONFIG_5            0xC0000000   /* 2xRTBI  using RGMII bridge */
547 #define   SDR0_PFC2_SELECT_CONFIG_6            0x40000000   /* 2xSMII  using  ZMII bridge */
548
549 #define SDR0_PFC4               0x4104
550
551 /* USB2PHY0 Control Register */
552 #define SDR0_USB2PHY0CR               0x4103
553 #define   SDR0_USB2PHY0CR_UTMICN_MASK          0x00100000 /*  PHY UTMI interface connection */
554 #define   SDR0_USB2PHY0CR_UTMICN_DEV           0x00000000  /* Device support */
555 #define   SDR0_USB2PHY0CR_UTMICN_HOST          0x00100000  /* Host support */
556
557 #define   SDR0_USB2PHY0CR_DWNSTR_MASK          0x00400000 /* Select downstream port mode */
558 #define   SDR0_USB2PHY0CR_DWNSTR_DEV           0x00000000  /* Device */
559 #define   SDR0_USB2PHY0CR_DWNSTR_HOST          0x00400000  /* Host   */
560
561 #define   SDR0_USB2PHY0CR_DVBUS_MASK           0x00800000 /* VBus detect (Device mode only)  */
562 #define   SDR0_USB2PHY0CR_DVBUS_PURDIS         0x00000000  /* Pull-up resistance on D+ is disabled */
563 #define   SDR0_USB2PHY0CR_DVBUS_PUREN          0x00800000  /* Pull-up resistance on D+ is enabled */
564
565 #define   SDR0_USB2PHY0CR_WDINT_MASK           0x01000000 /* PHY UTMI data width and clock select  */
566 #define   SDR0_USB2PHY0CR_WDINT_8BIT_60MHZ     0x00000000  /* 8-bit data/60MHz */
567 #define   SDR0_USB2PHY0CR_WDINT_16BIT_30MHZ    0x01000000  /* 16-bit data/30MHz */
568
569 #define   SDR0_USB2PHY0CR_LOOPEN_MASK          0x02000000 /* Loop back test enable  */
570 #define   SDR0_USB2PHY0CR_LOOP_ENABLE          0x00000000  /* Loop back disabled */
571 #define   SDR0_USB2PHY0CR_LOOP_DISABLE         0x02000000  /* Loop back enabled (only test purposes) */
572
573 #define   SDR0_USB2PHY0CR_XOON_MASK            0x04000000 /* Force XO block on during a suspend  */
574 #define   SDR0_USB2PHY0CR_XO_ON                0x00000000  /* PHY XO block is powered-on */
575 #define   SDR0_USB2PHY0CR_XO_OFF               0x04000000  /* PHY XO block is powered-off when all ports are suspended */
576
577 #define   SDR0_USB2PHY0CR_PWRSAV_MASK          0x08000000 /* Select PHY power-save mode  */
578 #define   SDR0_USB2PHY0CR_PWRSAV_OFF           0x00000000  /* Non-power-save mode */
579 #define   SDR0_USB2PHY0CR_PWRSAV_ON            0x08000000  /* Power-save mode. Valid only for full-speed operation */
580
581 #define   SDR0_USB2PHY0CR_XOREF_MASK           0x10000000 /* Select reference clock source  */
582 #define   SDR0_USB2PHY0CR_XOREF_INTERNAL       0x00000000  /* PHY PLL uses chip internal 48M clock as a reference */
583 #define   SDR0_USB2PHY0CR_XOREF_XO             0x10000000  /* PHY PLL uses internal XO block output as a reference */
584
585 #define   SDR0_USB2PHY0CR_XOCLK_MASK           0x20000000 /* Select clock for XO block  */
586 #define   SDR0_USB2PHY0CR_XOCLK_EXTERNAL       0x00000000  /* PHY macro used an external clock */
587 #define   SDR0_USB2PHY0CR_XOCLK_CRYSTAL        0x20000000  /* PHY macro uses the clock from a crystal */
588
589 #define   SDR0_USB2PHY0CR_CLKSEL_MASK          0xc0000000 /* Select ref clk freq */
590 #define   SDR0_USB2PHY0CR_CLKSEL_12MHZ         0x00000000 /* Select ref clk freq = 12 MHz*/
591 #define   SDR0_USB2PHY0CR_CLKSEL_48MHZ         0x40000000 /* Select ref clk freq = 48 MHz*/
592 #define   SDR0_USB2PHY0CR_CLKSEL_24MHZ         0x80000000 /* Select ref clk freq = 24 MHz*/
593
594 /* Miscealleneaous Function Reg. */
595 #define SDR0_MFR                     0x4300
596 #define   SDR0_MFR_ETH0_CLK_SEL_MASK   0x08000000   /* Ethernet0 Clock Select */
597 #define   SDR0_MFR_ETH0_CLK_SEL_EXT    0x00000000
598 #define   SDR0_MFR_ETH1_CLK_SEL_MASK   0x04000000   /* Ethernet1 Clock Select */
599 #define   SDR0_MFR_ETH1_CLK_SEL_EXT    0x00000000
600 #define   SDR0_MFR_ZMII_MODE_MASK      0x03000000   /* ZMII Mode Mask */
601 #define   SDR0_MFR_ZMII_MODE_MII       0x00000000     /* ZMII Mode MII */
602 #define   SDR0_MFR_ZMII_MODE_SMII      0x01000000     /* ZMII Mode SMII */
603 #define   SDR0_MFR_ZMII_MODE_BIT0      0x02000000     /* ZMII Mode Bit0 */
604 #define   SDR0_MFR_ZMII_MODE_BIT1      0x01000000     /* ZMII Mode Bit1 */
605 #define   SDR0_MFR_ZM_ENCODE(n)        ((((unsigned long)(n))&0x3)<<24)
606 #define   SDR0_MFR_ZM_DECODE(n)        ((((unsigned long)(n))<<24)&0x3)
607
608 #define   SDR0_MFR_ERRATA3_EN0         0x00800000
609 #define   SDR0_MFR_ERRATA3_EN1         0x00400000
610 #define   SDR0_MFR_PKT_REJ_MASK        0x00180000   /* Pkt Rej. Enable Mask */
611 #define   SDR0_MFR_PKT_REJ_EN          0x00180000   /* Pkt Rej. Enable on both EMAC3 0-1 */
612 #define   SDR0_MFR_PKT_REJ_EN0         0x00100000   /* Pkt Rej. Enable on EMAC3(0) */
613 #define   SDR0_MFR_PKT_REJ_EN1         0x00080000   /* Pkt Rej. Enable on EMAC3(1) */
614 #define   SDR0_MFR_PKT_REJ_POL         0x00200000   /* Packet Reject Polarity */
615
616 #endif /* defined(CONFIG_440EPX) || defined(CONFIG_440GRX) */
617
618 /* CUST1 Customer Configuration Register1 */
619 #define   SDR0_CUST1                 0x4002
620 #define   SDR0_CUST1_NDRSC_MASK       0xFFFF0000     /* NDRSC Device Read Count */
621 #define   SDR0_CUST1_NDRSC_ENCODE(n) ((((unsigned long)(n))&0xFFFF)<<16)
622 #define   SDR0_CUST1_NDRSC_DECODE(n) ((((unsigned long)(n))>>16)&0xFFFF)
623
624 /* Pin Function Control Register 0 */
625 #define SDR0_PFC0                    0x4100
626 #define   SDR0_PFC0_CPU_TR_EN_MASK    0x00000100    /* CPU Trace Enable Mask */
627 #define   SDR0_PFC0_CPU_TRACE_EN      0x00000100      /* CPU Trace Enable */
628 #define   SDR0_PFC0_CPU_TRACE_DIS     0x00000100      /* CPU Trace Disable */
629 #define   SDR0_PFC0_CTE_ENCODE(n)    ((((unsigned long)(n))&0x01)<<8)
630 #define   SDR0_PFC0_CTE_DECODE(n)    ((((unsigned long)(n))>>8)&0x01)
631
632 /* Pin Function Control Register 1 */
633 #define SDR0_PFC1                    0x4101
634 #define   SDR0_PFC1_U1ME_MASK         0x02000000    /* UART1 Mode Enable */
635 #define   SDR0_PFC1_U1ME_DSR_DTR      0x00000000      /* UART1 in DSR/DTR Mode */
636 #define   SDR0_PFC1_U1ME_CTS_RTS      0x02000000      /* UART1 in CTS/RTS Mode */
637 #define   SDR0_PFC1_U0ME_MASK         0x00080000    /* UART0 Mode Enable */
638 #define   SDR0_PFC1_U0ME_DSR_DTR      0x00000000      /* UART0 in DSR/DTR Mode */
639 #define   SDR0_PFC1_U0ME_CTS_RTS      0x00080000      /* UART0 in CTS/RTS Mode */
640 #define   SDR0_PFC1_U0IM_MASK         0x00040000    /* UART0 Interface Mode */
641 #define   SDR0_PFC1_U0IM_8PINS        0x00000000      /* UART0 Interface Mode 8 pins */
642 #define   SDR0_PFC1_U0IM_4PINS        0x00040000      /* UART0 Interface Mode 4 pins */
643 #define   SDR0_PFC1_SIS_MASK          0x00020000    /* SCP or IIC1 Selection */
644 #define   SDR0_PFC1_SIS_SCP_SEL       0x00000000      /* SCP Selected */
645 #define   SDR0_PFC1_SIS_IIC1_SEL      0x00020000      /* IIC1 Selected */
646 #define   SDR0_PFC1_UES_MASK          0x00010000    /* USB2D_RX_Active / EBC_Hold Req Selection */
647 #define   SDR0_PFC1_UES_USB2D_SEL     0x00000000      /* USB2D_RX_Active Selected */
648 #define   SDR0_PFC1_UES_EBCHR_SEL     0x00010000      /* EBC_Hold Req Selected */
649 #define   SDR0_PFC1_DIS_MASK          0x00008000    /* DMA_Req(1) / UIC_IRQ(5) Selection */
650 #define   SDR0_PFC1_DIS_DMAR_SEL      0x00000000      /* DMA_Req(1) Selected */
651 #define   SDR0_PFC1_DIS_UICIRQ5_SEL   0x00008000      /* UIC_IRQ(5) Selected */
652 #define   SDR0_PFC1_ERE_MASK          0x00004000    /* EBC Mast.Ext.Req.En./GPIO0(27) Selection */
653 #define   SDR0_PFC1_ERE_EXTR_SEL      0x00000000      /* EBC Mast.Ext.Req.En. Selected */
654 #define   SDR0_PFC1_ERE_GPIO0_27_SEL  0x00004000      /* GPIO0(27) Selected */
655 #define   SDR0_PFC1_UPR_MASK          0x00002000    /* USB2 Device Packet Reject Selection */
656 #define   SDR0_PFC1_UPR_DISABLE       0x00000000      /* USB2 Device Packet Reject Disable */
657 #define   SDR0_PFC1_UPR_ENABLE        0x00002000      /* USB2 Device Packet Reject Enable */
658
659 #define   SDR0_PFC1_PLB_PME_MASK      0x00001000    /* PLB3/PLB4 Perf. Monitor En. Selection */
660 #define   SDR0_PFC1_PLB_PME_PLB3_SEL  0x00000000      /* PLB3 Performance Monitor Enable */
661 #define   SDR0_PFC1_PLB_PME_PLB4_SEL  0x00001000      /* PLB3 Performance Monitor Enable */
662 #define   SDR0_PFC1_GFGGI_MASK        0x0000000F    /* GPT Frequency Generation Gated In */
663
664 #endif /* 440EP || 440GR || 440EPX || 440GRX */
665
666 /*-----------------------------------------------------------------------------
667  | L2 Cache
668  +----------------------------------------------------------------------------*/
669 #if defined (CONFIG_440GX) || \
670     defined(CONFIG_440SP) || defined(CONFIG_440SPE) || \
671     defined(CONFIG_460EX) || defined(CONFIG_460GT) || \
672     defined(CONFIG_460SX)
673 #define L2_CACHE_BASE   0x030
674 #define l2_cache_cfg    (L2_CACHE_BASE+0x00)    /* L2 Cache Config      */
675 #define l2_cache_cmd    (L2_CACHE_BASE+0x01)    /* L2 Cache Command     */
676 #define l2_cache_addr   (L2_CACHE_BASE+0x02)    /* L2 Cache Address     */
677 #define l2_cache_data   (L2_CACHE_BASE+0x03)    /* L2 Cache Data        */
678 #define l2_cache_stat   (L2_CACHE_BASE+0x04)    /* L2 Cache Status      */
679 #define l2_cache_cver   (L2_CACHE_BASE+0x05)    /* L2 Cache Revision ID */
680 #define l2_cache_snp0   (L2_CACHE_BASE+0x06)    /* L2 Cache Snoop reg 0 */
681 #define l2_cache_snp1   (L2_CACHE_BASE+0x07)    /* L2 Cache Snoop reg 1 */
682
683 #endif /* CONFIG_440GX */
684
685 /*-----------------------------------------------------------------------------
686  | Internal SRAM
687  +----------------------------------------------------------------------------*/
688 #if defined(CONFIG_440EPX) || defined(CONFIG_440GRX)
689 #define ISRAM0_DCR_BASE 0x380
690 #else
691 #define ISRAM0_DCR_BASE 0x020
692 #endif
693 #define isram0_sb0cr    (ISRAM0_DCR_BASE+0x00)  /* SRAM bank config 0*/
694 #define isram0_sb1cr    (ISRAM0_DCR_BASE+0x01)  /* SRAM bank config 1*/
695 #define isram0_sb2cr    (ISRAM0_DCR_BASE+0x02)  /* SRAM bank config 2*/
696 #define isram0_sb3cr    (ISRAM0_DCR_BASE+0x03)  /* SRAM bank config 3*/
697 #define isram0_bear     (ISRAM0_DCR_BASE+0x04)  /* SRAM bus error addr reg */
698 #define isram0_besr0    (ISRAM0_DCR_BASE+0x05)  /* SRAM bus error status reg 0 */
699 #define isram0_besr1    (ISRAM0_DCR_BASE+0x06)  /* SRAM bus error status reg 1 */
700 #define isram0_pmeg     (ISRAM0_DCR_BASE+0x07)  /* SRAM power management */
701 #define isram0_cid      (ISRAM0_DCR_BASE+0x08)  /* SRAM bus core id reg */
702 #define isram0_revid    (ISRAM0_DCR_BASE+0x09)  /* SRAM bus revision id reg */
703 #define isram0_dpc      (ISRAM0_DCR_BASE+0x0a)  /* SRAM data parity check reg */
704
705 #if defined(CONFIG_440EP) || defined(CONFIG_440GR) || \
706     defined(CONFIG_440EPX) || defined(CONFIG_440GRX) || \
707     defined(CONFIG_460EX) || defined(CONFIG_460GT)
708 /* CUST0 Customer Configuration Register0 */
709 #define SDR0_CUST0                   0x4000
710 #define   SDR0_CUST0_MUX_E_N_G_MASK   0xC0000000     /* Mux_Emac_NDFC_GPIO */
711 #define   SDR0_CUST0_MUX_EMAC_SEL     0x40000000       /* Emac Selection */
712 #define   SDR0_CUST0_MUX_NDFC_SEL     0x80000000       /* NDFC Selection */
713 #define   SDR0_CUST0_MUX_GPIO_SEL     0xC0000000       /* GPIO Selection */
714
715 #define   SDR0_CUST0_NDFC_EN_MASK     0x20000000     /* NDFC Enable Mask */
716 #define   SDR0_CUST0_NDFC_ENABLE      0x20000000       /* NDFC Enable */
717 #define   SDR0_CUST0_NDFC_DISABLE     0x00000000       /* NDFC Disable */
718
719 #define   SDR0_CUST0_NDFC_BW_MASK     0x10000000     /* NDFC Boot Width */
720 #define   SDR0_CUST0_NDFC_BW_16_BIT   0x10000000       /* NDFC Boot Width = 16 Bit */
721 #define   SDR0_CUST0_NDFC_BW_8_BIT    0x00000000       /* NDFC Boot Width =  8 Bit */
722
723 #define   SDR0_CUST0_NDFC_BP_MASK     0x0F000000     /* NDFC Boot Page */
724 #define   SDR0_CUST0_NDFC_BP_ENCODE(n) ((((unsigned long)(n))&0xF)<<24)
725 #define   SDR0_CUST0_NDFC_BP_DECODE(n) ((((unsigned long)(n))>>24)&0x0F)
726
727 #define   SDR0_CUST0_NDFC_BAC_MASK    0x00C00000     /* NDFC Boot Address Cycle */
728 #define   SDR0_CUST0_NDFC_BAC_ENCODE(n) ((((unsigned long)(n))&0x3)<<22)
729 #define   SDR0_CUST0_NDFC_BAC_DECODE(n) ((((unsigned long)(n))>>22)&0x03)
730
731 #define   SDR0_CUST0_NDFC_ARE_MASK    0x00200000     /* NDFC Auto Read Enable */
732 #define   SDR0_CUST0_NDFC_ARE_ENABLE  0x00200000       /* NDFC Auto Read Enable */
733 #define   SDR0_CUST0_NDFC_ARE_DISABLE 0x00000000       /* NDFC Auto Read Disable */
734
735 #define   SDR0_CUST0_NRB_MASK         0x00100000     /* NDFC Ready / Busy */
736 #define   SDR0_CUST0_NRB_BUSY         0x00100000       /* Busy */
737 #define   SDR0_CUST0_NRB_READY        0x00000000       /* Ready */
738
739 #define   SDR0_CUST0_NDRSC_MASK       0x0000FFF0     /* NDFC Device Reset Count Mask */
740 #define   SDR0_CUST0_NDRSC_ENCODE(n) ((((unsigned long)(n))&0xFFF)<<4)
741 #define   SDR0_CUST0_NDRSC_DECODE(n) ((((unsigned long)(n))>>4)&0xFFF)
742
743 #define   SDR0_CUST0_CHIPSELGAT_MASK  0x0000000F     /* Chip Select Gating Mask */
744 #define   SDR0_CUST0_CHIPSELGAT_DIS   0x00000000       /* Chip Select Gating Disable */
745 #define   SDR0_CUST0_CHIPSELGAT_ENALL 0x0000000F       /* All Chip Select Gating Enable */
746 #define   SDR0_CUST0_CHIPSELGAT_EN0   0x00000008       /* Chip Select0 Gating Enable */
747 #define   SDR0_CUST0_CHIPSELGAT_EN1   0x00000004       /* Chip Select1 Gating Enable */
748 #define   SDR0_CUST0_CHIPSELGAT_EN2   0x00000002       /* Chip Select2 Gating Enable */
749 #define   SDR0_CUST0_CHIPSELGAT_EN3   0x00000001       /* Chip Select3 Gating Enable */
750 #endif
751
752 /*-----------------------------------------------------------------------------
753  | On-Chip Buses
754  +----------------------------------------------------------------------------*/
755 /* TODO: as needed */
756
757 /*-----------------------------------------------------------------------------
758  | Clocking, Power Management and Chip Control
759  +----------------------------------------------------------------------------*/
760 #if defined(CONFIG_460EX) || defined(CONFIG_460GT) || \
761     defined(CONFIG_460SX)
762 #define CNTRL_DCR_BASE 0x160
763 #else
764 #define CNTRL_DCR_BASE 0x0b0
765 #endif
766
767 #define cpc0_er         (CNTRL_DCR_BASE+0x00)   /* CPM enable register          */
768 #define cpc0_fr         (CNTRL_DCR_BASE+0x01)   /* CPM force register           */
769 #define cpc0_sr         (CNTRL_DCR_BASE+0x02)   /* CPM status register          */
770
771 #define cpc0_sys0       (CNTRL_DCR_BASE+0x30)   /* System configuration reg 0   */
772 #define cpc0_sys1       (CNTRL_DCR_BASE+0x31)   /* System configuration reg 1   */
773 #define cpc0_cust0      (CNTRL_DCR_BASE+0x32)   /* Customer configuration reg 0 */
774 #define cpc0_cust1      (CNTRL_DCR_BASE+0x33)   /* Customer configuration reg 1 */
775
776 #define cpc0_strp0      (CNTRL_DCR_BASE+0x34)   /* Power-on config reg 0 (RO)   */
777 #define cpc0_strp1      (CNTRL_DCR_BASE+0x35)   /* Power-on config reg 1 (RO)   */
778 #define cpc0_strp2      (CNTRL_DCR_BASE+0x36)   /* Power-on config reg 2 (RO)   */
779 #define cpc0_strp3      (CNTRL_DCR_BASE+0x37)   /* Power-on config reg 3 (RO)   */
780
781 #define cpc0_gpio       (CNTRL_DCR_BASE+0x38)   /* GPIO config reg (440GP)      */
782
783 #define cntrl0          (CNTRL_DCR_BASE+0x3b)   /* Control 0 register           */
784 #define cntrl1          (CNTRL_DCR_BASE+0x3a)   /* Control 1 register           */
785
786 /*-----------------------------------------------------------------------------
787  | DMA
788  +----------------------------------------------------------------------------*/
789 #if defined(CONFIG_460EX) || defined(CONFIG_460GT)
790 #define DMA_DCR_BASE 0x200
791 #else
792 #define DMA_DCR_BASE 0x100
793 #endif
794 #define dmacr0  (DMA_DCR_BASE+0x00)  /* DMA channel control register 0       */
795 #define dmact0  (DMA_DCR_BASE+0x01)  /* DMA count register 0                 */
796 #define dmasah0 (DMA_DCR_BASE+0x02)  /* DMA source address high 0            */
797 #define dmasal0 (DMA_DCR_BASE+0x03)  /* DMA source address low 0             */
798 #define dmadah0 (DMA_DCR_BASE+0x04)  /* DMA destination address high 0       */
799 #define dmadal0 (DMA_DCR_BASE+0x05)  /* DMA destination address low 0        */
800 #define dmasgh0 (DMA_DCR_BASE+0x06)  /* DMA scatter/gather desc addr high 0  */
801 #define dmasgl0 (DMA_DCR_BASE+0x07)  /* DMA scatter/gather desc addr low 0   */
802 #define dmacr1  (DMA_DCR_BASE+0x08)  /* DMA channel control register 1       */
803 #define dmact1  (DMA_DCR_BASE+0x09)  /* DMA count register 1                 */
804 #define dmasah1 (DMA_DCR_BASE+0x0a)  /* DMA source address high 1            */
805 #define dmasal1 (DMA_DCR_BASE+0x0b)  /* DMA source address low 1             */
806 #define dmadah1 (DMA_DCR_BASE+0x0c)  /* DMA destination address high 1       */
807 #define dmadal1 (DMA_DCR_BASE+0x0d)  /* DMA destination address low 1        */
808 #define dmasgh1 (DMA_DCR_BASE+0x0e)  /* DMA scatter/gather desc addr high 1  */
809 #define dmasgl1 (DMA_DCR_BASE+0x0f)  /* DMA scatter/gather desc addr low 1   */
810 #define dmacr2  (DMA_DCR_BASE+0x10)  /* DMA channel control register 2       */
811 #define dmact2  (DMA_DCR_BASE+0x11)  /* DMA count register 2                 */
812 #define dmasah2 (DMA_DCR_BASE+0x12)  /* DMA source address high 2            */
813 #define dmasal2 (DMA_DCR_BASE+0x13)  /* DMA source address low 2             */
814 #define dmadah2 (DMA_DCR_BASE+0x14)  /* DMA destination address high 2       */
815 #define dmadal2 (DMA_DCR_BASE+0x15)  /* DMA destination address low 2        */
816 #define dmasgh2 (DMA_DCR_BASE+0x16)  /* DMA scatter/gather desc addr high 2  */
817 #define dmasgl2 (DMA_DCR_BASE+0x17)  /* DMA scatter/gather desc addr low 2   */
818 #define dmacr3  (DMA_DCR_BASE+0x18)  /* DMA channel control register 2       */
819 #define dmact3  (DMA_DCR_BASE+0x19)  /* DMA count register 2                 */
820 #define dmasah3 (DMA_DCR_BASE+0x1a)  /* DMA source address high 2            */
821 #define dmasal3 (DMA_DCR_BASE+0x1b)  /* DMA source address low 2             */
822 #define dmadah3 (DMA_DCR_BASE+0x1c)  /* DMA destination address high 2       */
823 #define dmadal3 (DMA_DCR_BASE+0x1d)  /* DMA destination address low 2        */
824 #define dmasgh3 (DMA_DCR_BASE+0x1e)  /* DMA scatter/gather desc addr high 2  */
825 #define dmasgl3 (DMA_DCR_BASE+0x1f)  /* DMA scatter/gather desc addr low 2   */
826 #define dmasr   (DMA_DCR_BASE+0x20)  /* DMA status register                  */
827 #define dmasgc  (DMA_DCR_BASE+0x23)  /* DMA scatter/gather command register  */
828 #define dmaslp  (DMA_DCR_BASE+0x25)  /* DMA sleep mode register              */
829 #define dmapol  (DMA_DCR_BASE+0x26)  /* DMA polarity configuration register  */
830
831 /*-----------------------------------------------------------------------------
832  | Memory Access Layer
833  +----------------------------------------------------------------------------*/
834 #define MAL_DCR_BASE 0x180
835 #define malmcr      (MAL_DCR_BASE+0x00) /* MAL Config reg                   */
836 #define malesr      (MAL_DCR_BASE+0x01) /* Error Status reg (Read/Clear)    */
837 #define malier      (MAL_DCR_BASE+0x02) /* Interrupt enable reg             */
838 #define maldbr      (MAL_DCR_BASE+0x03) /* Mal Debug reg (Read only)        */
839 #define maltxcasr   (MAL_DCR_BASE+0x04) /* TX Channel active reg (set)      */
840 #define maltxcarr   (MAL_DCR_BASE+0x05) /* TX Channel active reg (Reset)    */
841 #define maltxeobisr (MAL_DCR_BASE+0x06) /* TX End of buffer int status reg  */
842 #define maltxdeir   (MAL_DCR_BASE+0x07) /* TX Descr. Error Int reg          */
843 #define maltxtattrr (MAL_DCR_BASE+0x08) /* TX PLB attribute reg             */
844 #define maltxbattr  (MAL_DCR_BASE+0x09) /* TX descriptor base addr reg      */
845 #define malrxcasr   (MAL_DCR_BASE+0x10) /* RX Channel active reg (set)      */
846 #define malrxcarr   (MAL_DCR_BASE+0x11) /* RX Channel active reg (Reset)    */
847 #define malrxeobisr (MAL_DCR_BASE+0x12) /* RX End of buffer int status reg  */
848 #define malrxdeir   (MAL_DCR_BASE+0x13) /* RX Descr. Error Int reg          */
849 #define malrxtattrr (MAL_DCR_BASE+0x14) /* RX PLB attribute reg             */
850 #define malrxbattr  (MAL_DCR_BASE+0x15) /* RX descriptor base addr reg      */
851 #define maltxctp0r  (MAL_DCR_BASE+0x20) /* TX 0 Channel table pointer reg   */
852 #define maltxctp1r  (MAL_DCR_BASE+0x21) /* TX 1 Channel table pointer reg   */
853 #define maltxctp2r  (MAL_DCR_BASE+0x22) /* TX 2 Channel table pointer reg   */
854 #define maltxctp3r  (MAL_DCR_BASE+0x23) /* TX 3 Channel table pointer reg   */
855 #define malrxctp0r  (MAL_DCR_BASE+0x40) /* RX 0 Channel table pointer reg   */
856 #define malrxctp1r  (MAL_DCR_BASE+0x41) /* RX 1 Channel table pointer reg   */
857 #define malrcbs0    (MAL_DCR_BASE+0x60) /* RX 0 Channel buffer size reg     */
858 #define malrcbs1    (MAL_DCR_BASE+0x61) /* RX 1 Channel buffer size reg     */
859 #if defined(CONFIG_440GX) || \
860     defined(CONFIG_460EX) || defined(CONFIG_460GT)
861 #define malrxctp2r  (MAL_DCR_BASE+0x42) /* RX 2 Channel table pointer reg   */
862 #define malrxctp3r  (MAL_DCR_BASE+0x43) /* RX 3 Channel table pointer reg   */
863 #define malrxctp8r  (MAL_DCR_BASE+0x48) /* RX 8 Channel table pointer reg   */
864 #define malrxctp16r (MAL_DCR_BASE+0x50) /* RX 16 Channel table pointer reg  */
865 #define malrxctp24r (MAL_DCR_BASE+0x58) /* RX 24 Channel table pointer reg  */
866 #define malrcbs2    (MAL_DCR_BASE+0x62) /* RX 2 Channel buffer size reg     */
867 #define malrcbs3    (MAL_DCR_BASE+0x63) /* RX 3 Channel buffer size reg     */
868 #define malrcbs8    (MAL_DCR_BASE+0x68) /* RX 8 Channel buffer size reg     */
869 #define malrcbs16   (MAL_DCR_BASE+0x70) /* RX 16 Channel buffer size reg    */
870 #define malrcbs24   (MAL_DCR_BASE+0x78) /* RX 24 Channel buffer size reg    */
871 #endif /* CONFIG_440GX */
872
873 /*-----------------------------------------------------------------------------+
874 |  SDR0 Bit Settings
875 +-----------------------------------------------------------------------------*/
876 #if defined(CONFIG_440SP)
877 #define SDR0_SRST                       0x0200
878
879 #define SDR0_DDR0                       0x00E1
880 #define SDR0_DDR0_DPLLRST               0x80000000
881 #define SDR0_DDR0_DDRM_MASK             0x60000000
882 #define SDR0_DDR0_DDRM_DDR1             0x20000000
883 #define SDR0_DDR0_DDRM_DDR2             0x40000000
884 #define SDR0_DDR0_DDRM_ENCODE(n)        ((((unsigned long)(n))&0x03)<<29)
885 #define SDR0_DDR0_DDRM_DECODE(n)        ((((unsigned long)(n))>>29)&0x03)
886 #define SDR0_DDR0_TUNE_ENCODE(n)        ((((unsigned long)(n))&0x2FF)<<0)
887 #define SDR0_DDR0_TUNE_DECODE(n)        ((((unsigned long)(n))>>0)&0x2FF)
888 #endif
889
890 #if defined(CONFIG_440SPE) || defined(CONFIG_460SX)
891 #define SDR0_CP440                      0x0180
892 #define SDR0_CP440_ERPN_MASK            0x30000000
893 #define SDR0_CP440_ERPN_MASK_HI         0x3000
894 #define SDR0_CP440_ERPN_MASK_LO         0x0000
895 #define SDR0_CP440_ERPN_EBC             0x10000000
896 #define SDR0_CP440_ERPN_EBC_HI          0x1000
897 #define SDR0_CP440_ERPN_EBC_LO          0x0000
898 #define SDR0_CP440_ERPN_PCI             0x20000000
899 #define SDR0_CP440_ERPN_PCI_HI          0x2000
900 #define SDR0_CP440_ERPN_PCI_LO          0x0000
901 #define SDR0_CP440_ERPN_ENCODE(n)       ((((unsigned long)(n))&0x03)<<28)
902 #define SDR0_CP440_ERPN_DECODE(n)       ((((unsigned long)(n))>>28)&0x03)
903 #define SDR0_CP440_NTO1_MASK            0x00000002
904 #define SDR0_CP440_NTO1_NTOP            0x00000000
905 #define SDR0_CP440_NTO1_NTO1            0x00000002
906 #define SDR0_CP440_NTO1_ENCODE(n)       ((((unsigned long)(n))&0x01)<<1)
907 #define SDR0_CP440_NTO1_DECODE(n)       ((((unsigned long)(n))>>1)&0x01)
908
909 #define SDR0_SDSTP0                     0x0020
910 #define SDR0_SDSTP0_ENG_MASK            0x80000000
911 #define SDR0_SDSTP0_ENG_PLLDIS          0x00000000
912 #define SDR0_SDSTP0_ENG_PLLENAB         0x80000000
913 #define SDR0_SDSTP0_ENG_ENCODE(n)       ((((unsigned long)(n))&0x01)<<31)
914 #define SDR0_SDSTP0_ENG_DECODE(n)       ((((unsigned long)(n))>>31)&0x01)
915 #define SDR0_SDSTP0_SRC_MASK            0x40000000
916 #define SDR0_SDSTP0_SRC_PLLOUTA         0x00000000
917 #define SDR0_SDSTP0_SRC_PLLOUTB         0x40000000
918 #define SDR0_SDSTP0_SRC_ENCODE(n)       ((((unsigned long)(n))&0x01)<<30)
919 #define SDR0_SDSTP0_SRC_DECODE(n)       ((((unsigned long)(n))>>30)&0x01)
920 #define SDR0_SDSTP0_SEL_MASK            0x38000000
921 #define SDR0_SDSTP0_SEL_PLLOUT          0x00000000
922 #define SDR0_SDSTP0_SEL_CPU             0x08000000
923 #define SDR0_SDSTP0_SEL_EBC             0x28000000
924 #define SDR0_SDSTP0_SEL_ENCODE(n)       ((((unsigned long)(n))&0x07)<<27)
925 #define SDR0_SDSTP0_SEL_DECODE(n)       ((((unsigned long)(n))>>27)&0x07)
926 #define SDR0_SDSTP0_TUNE_MASK           0x07FE0000
927 #define SDR0_SDSTP0_TUNE_ENCODE(n)      ((((unsigned long)(n))&0x3FF)<<17)
928 #define SDR0_SDSTP0_TUNE_DECODE(n)      ((((unsigned long)(n))>>17)&0x3FF)
929 #define SDR0_SDSTP0_FBDV_MASK           0x0001F000
930 #define SDR0_SDSTP0_FBDV_ENCODE(n)      ((((unsigned long)(n))&0x1F)<<12)
931 #define SDR0_SDSTP0_FBDV_DECODE(n)      ((((((unsigned long)(n))>>12)-1)&0x1F)+1)
932 #define SDR0_SDSTP0_FWDVA_MASK          0x00000F00
933 #define SDR0_SDSTP0_FWDVA_ENCODE(n)     ((((unsigned long)(n))&0x0F)<<8)
934 #define SDR0_SDSTP0_FWDVA_DECODE(n)     ((((((unsigned long)(n))>>8)-1)&0x0F)+1)
935 #define SDR0_SDSTP0_FWDVB_MASK          0x000000E0
936 #define SDR0_SDSTP0_FWDVB_ENCODE(n)     ((((unsigned long)(n))&0x07)<<5)
937 #define SDR0_SDSTP0_FWDVB_DECODE(n)     ((((((unsigned long)(n))>>5)-1)&0x07)+1)
938 #define SDR0_SDSTP0_PRBDV0_MASK         0x0000001C
939 #define SDR0_SDSTP0_PRBDV0_ENCODE(n)    ((((unsigned long)(n))&0x07)<<2)
940 #define SDR0_SDSTP0_PRBDV0_DECODE(n)    ((((((unsigned long)(n))>>2)-1)&0x07)+1)
941 #define SDR0_SDSTP0_OPBDV0_MASK         0x00000003
942 #define SDR0_SDSTP0_OPBDV0_ENCODE(n)    ((((unsigned long)(n))&0x03)<<0)
943 #define SDR0_SDSTP0_OPBDV0_DECODE(n)    ((((((unsigned long)(n))>>0)-1)&0x03)+1)
944
945
946 #define SDR0_SDSTP1                     0x0021
947 #define SDR0_SDSTP1_LFBDV_MASK          0xFC000000
948 #define SDR0_SDSTP1_LFBDV_ENCODE(n)     ((((unsigned long)(n))&0x3F)<<26)
949 #define SDR0_SDSTP1_LFBDV_DECODE(n)     ((((unsigned long)(n))>>26)&0x3F)
950 #define SDR0_SDSTP1_PERDV0_MASK         0x03000000
951 #define SDR0_SDSTP1_PERDV0_ENCODE(n)    ((((unsigned long)(n))&0x03)<<24)
952 #define SDR0_SDSTP1_PERDV0_DECODE(n)    ((((unsigned long)(n))>>24)&0x03)
953 #define SDR0_SDSTP1_MALDV0_MASK         0x00C00000
954 #define SDR0_SDSTP1_MALDV0_ENCODE(n)    ((((unsigned long)(n))&0x03)<<22)
955 #define SDR0_SDSTP1_MALDV0_DECODE(n)    ((((unsigned long)(n))>>22)&0x03)
956 #define SDR0_SDSTP1_DDR_MODE_MASK       0x00300000
957 #define SDR0_SDSTP1_DDR1_MODE           0x00100000
958 #define SDR0_SDSTP1_DDR2_MODE           0x00200000
959 #define SDR0_SDSTP1_DDR_ENCODE(n)       ((((unsigned long)(n))&0x03)<<20)
960 #define SDR0_SDSTP1_DDR_DECODE(n)       ((((unsigned long)(n))>>20)&0x03)
961 #define SDR0_SDSTP1_ERPN_MASK           0x00080000
962 #define SDR0_SDSTP1_ERPN_EBC            0x00000000
963 #define SDR0_SDSTP1_ERPN_PCI            0x00080000
964 #define SDR0_SDSTP1_PAE_MASK            0x00040000
965 #define SDR0_SDSTP1_PAE_DISABLE         0x00000000
966 #define SDR0_SDSTP1_PAE_ENABLE          0x00040000
967 #define SDR0_SDSTP1_PAE_ENCODE(n)       ((((unsigned long)(n))&0x01)<<18)
968 #define SDR0_SDSTP1_PAE_DECODE(n)       ((((unsigned long)(n))>>18)&0x01)
969 #define SDR0_SDSTP1_PHCE_MASK           0x00020000
970 #define SDR0_SDSTP1_PHCE_DISABLE        0x00000000
971 #define SDR0_SDSTP1_PHCE_ENABLE         0x00020000
972 #define SDR0_SDSTP1_PHCE_ENCODE(n)      ((((unsigned long)(n))&0x01)<<17)
973 #define SDR0_SDSTP1_PHCE_DECODE(n)      ((((unsigned long)(n))>>17)&0x01)
974 #define SDR0_SDSTP1_PISE_MASK           0x00010000
975 #define SDR0_SDSTP1_PISE_DISABLE        0x00000000
976 #define SDR0_SDSTP1_PISE_ENABLE         0x00001000
977 #define SDR0_SDSTP1_PISE_ENCODE(n)      ((((unsigned long)(n))&0x01)<<16)
978 #define SDR0_SDSTP1_PISE_DECODE(n)      ((((unsigned long)(n))>>16)&0x01)
979 #define SDR0_SDSTP1_PCWE_MASK           0x00008000
980 #define SDR0_SDSTP1_PCWE_DISABLE        0x00000000
981 #define SDR0_SDSTP1_PCWE_ENABLE         0x00008000
982 #define SDR0_SDSTP1_PCWE_ENCODE(n)      ((((unsigned long)(n))&0x01)<<15)
983 #define SDR0_SDSTP1_PCWE_DECODE(n)      ((((unsigned long)(n))>>15)&0x01)
984 #define SDR0_SDSTP1_PPIM_MASK           0x00007800
985 #define SDR0_SDSTP1_PPIM_ENCODE(n)      ((((unsigned long)(n))&0x0F)<<11)
986 #define SDR0_SDSTP1_PPIM_DECODE(n)      ((((unsigned long)(n))>>11)&0x0F)
987 #define SDR0_SDSTP1_PR64E_MASK          0x00000400
988 #define SDR0_SDSTP1_PR64E_DISABLE       0x00000000
989 #define SDR0_SDSTP1_PR64E_ENABLE        0x00000400
990 #define SDR0_SDSTP1_PR64E_ENCODE(n)     ((((unsigned long)(n))&0x01)<<10)
991 #define SDR0_SDSTP1_PR64E_DECODE(n)     ((((unsigned long)(n))>>10)&0x01)
992 #define SDR0_SDSTP1_PXFS_MASK           0x00000300
993 #define SDR0_SDSTP1_PXFS_100_133        0x00000000
994 #define SDR0_SDSTP1_PXFS_66_100         0x00000100
995 #define SDR0_SDSTP1_PXFS_50_66          0x00000200
996 #define SDR0_SDSTP1_PXFS_0_50           0x00000300
997 #define SDR0_SDSTP1_PXFS_ENCODE(n)      ((((unsigned long)(n))&0x03)<<8)
998 #define SDR0_SDSTP1_PXFS_DECODE(n)      ((((unsigned long)(n))>>8)&0x03)
999 #define SDR0_SDSTP1_EBCW_MASK           0x00000080 /* SOP */
1000 #define SDR0_SDSTP1_EBCW_8_BITS         0x00000000 /* SOP */
1001 #define SDR0_SDSTP1_EBCW_16_BITS        0x00000080 /* SOP */
1002 #define SDR0_SDSTP1_DBGEN_MASK          0x00000030 /* $218C */
1003 #define SDR0_SDSTP1_DBGEN_FUNC          0x00000000
1004 #define SDR0_SDSTP1_DBGEN_TRACE         0x00000010
1005 #define SDR0_SDSTP1_DBGEN_ENCODE(n)     ((((unsigned long)(n))&0x03)<<4) /* $218C */
1006 #define SDR0_SDSTP1_DBGEN_DECODE(n)     ((((unsigned long)(n))>>4)&0x03) /* $218C */
1007 #define SDR0_SDSTP1_ETH_MASK            0x00000004
1008 #define SDR0_SDSTP1_ETH_10_100          0x00000000
1009 #define SDR0_SDSTP1_ETH_GIGA            0x00000004
1010 #define SDR0_SDSTP1_ETH_ENCODE(n)       ((((unsigned long)(n))&0x01)<<2)
1011 #define SDR0_SDSTP1_ETH_DECODE(n)       ((((unsigned long)(n))>>2)&0x01)
1012 #define SDR0_SDSTP1_NTO1_MASK           0x00000001
1013 #define SDR0_SDSTP1_NTO1_DISABLE        0x00000000
1014 #define SDR0_SDSTP1_NTO1_ENABLE         0x00000001
1015 #define SDR0_SDSTP1_NTO1_ENCODE(n)      ((((unsigned long)(n))&0x01)<<0)
1016 #define SDR0_SDSTP1_NTO1_DECODE(n)      ((((unsigned long)(n))>>0)&0x01)
1017
1018 #define SDR0_SDSTP2                     0x0022
1019 #define SDR0_SDSTP2_P1AE_MASK           0x80000000
1020 #define SDR0_SDSTP2_P1AE_DISABLE        0x00000000
1021 #define SDR0_SDSTP2_P1AE_ENABLE         0x80000000
1022 #define SDR0_SDSTP2_P1AE_ENCODE(n)      ((((unsigned long)(n))&0x01)<<31)
1023 #define SDR0_SDSTP2_P1AE_DECODE(n)      ((((unsigned long)(n))>>31)&0x01)
1024 #define SDR0_SDSTP2_P1HCE_MASK          0x40000000
1025 #define SDR0_SDSTP2_P1HCE_DISABLE       0x00000000
1026 #define SDR0_SDSTP2_P1HCE_ENABLE        0x40000000
1027 #define SDR0_SDSTP2_P1HCE_ENCODE(n)     ((((unsigned long)(n))&0x01)<<30)
1028 #define SDR0_SDSTP2_P1HCE_DECODE(n)     ((((unsigned long)(n))>>30)&0x01)
1029 #define SDR0_SDSTP2_P1ISE_MASK          0x20000000
1030 #define SDR0_SDSTP2_P1ISE_DISABLE       0x00000000
1031 #define SDR0_SDSTP2_P1ISE_ENABLE        0x20000000
1032 #define SDR0_SDSTP2_P1ISE_ENCODE(n)     ((((unsigned long)(n))&0x01)<<29)
1033 #define SDR0_SDSTP2_P1ISE_DECODE(n)     ((((unsigned long)(n))>>29)&0x01)
1034 #define SDR0_SDSTP2_P1CWE_MASK          0x10000000
1035 #define SDR0_SDSTP2_P1CWE_DISABLE       0x00000000
1036 #define SDR0_SDSTP2_P1CWE_ENABLE        0x10000000
1037 #define SDR0_SDSTP2_P1CWE_ENCODE(n)     ((((unsigned long)(n))&0x01)<<28)
1038 #define SDR0_SDSTP2_P1CWE_DECODE(n)     ((((unsigned long)(n))>>28)&0x01)
1039 #define SDR0_SDSTP2_P1PIM_MASK          0x0F000000
1040 #define SDR0_SDSTP2_P1PIM_ENCODE(n)     ((((unsigned long)(n))&0x0F)<<24)
1041 #define SDR0_SDSTP2_P1PIM_DECODE(n)     ((((unsigned long)(n))>>24)&0x0F)
1042 #define SDR0_SDSTP2_P1R64E_MASK         0x00800000
1043 #define SDR0_SDSTP2_P1R64E_DISABLE      0x00000000
1044 #define SDR0_SDSTP2_P1R64E_ENABLE       0x00800000
1045 #define SDR0_SDSTP2_P1R64E_ENCODE(n)    ((((unsigned long)(n))&0x01)<<23)
1046 #define SDR0_SDSTP2_P1R64E_DECODE(n)    ((((unsigned long)(n))>>23)&0x01)
1047 #define SDR0_SDSTP2_P1XFS_MASK          0x00600000
1048 #define SDR0_SDSTP2_P1XFS_100_133       0x00000000
1049 #define SDR0_SDSTP2_P1XFS_66_100        0x00200000
1050 #define SDR0_SDSTP2_P1XFS_50_66         0x00400000
1051 #define SDR0_SDSTP2_P1XFS_0_50          0x00600000
1052 #define SDR0_SDSTP2_P1XFS_ENCODE(n)     ((((unsigned long)(n))&0x03)<<21)
1053 #define SDR0_SDSTP2_P1XFS_DECODE(n)     ((((unsigned long)(n))>>21)&0x03)
1054 #define SDR0_SDSTP2_P2AE_MASK           0x00040000
1055 #define SDR0_SDSTP2_P2AE_DISABLE        0x00000000
1056 #define SDR0_SDSTP2_P2AE_ENABLE         0x00040000
1057 #define SDR0_SDSTP2_P2AE_ENCODE(n)      ((((unsigned long)(n))&0x01)<<18)
1058 #define SDR0_SDSTP2_P2AE_DECODE(n)      ((((unsigned long)(n))>>18)&0x01)
1059 #define SDR0_SDSTP2_P2HCE_MASK          0x00020000
1060 #define SDR0_SDSTP2_P2HCE_DISABLE       0x00000000
1061 #define SDR0_SDSTP2_P2HCE_ENABLE        0x00020000
1062 #define SDR0_SDSTP2_P2HCE_ENCODE(n)     ((((unsigned long)(n))&0x01)<<17)
1063 #define SDR0_SDSTP2_P2HCE_DECODE(n)     ((((unsigned long)(n))>>17)&0x01)
1064 #define SDR0_SDSTP2_P2ISE_MASK          0x00010000
1065 #define SDR0_SDSTP2_P2ISE_DISABLE       0x00000000
1066 #define SDR0_SDSTP2_P2ISE_ENABLE        0x00010000
1067 #define SDR0_SDSTP2_P2ISE_ENCODE(n)     ((((unsigned long)(n))&0x01)<<16)
1068 #define SDR0_SDSTP2_P2ISE_DECODE(n)     ((((unsigned long)(n))>>16)&0x01)
1069 #define SDR0_SDSTP2_P2CWE_MASK          0x00008000
1070 #define SDR0_SDSTP2_P2CWE_DISABLE       0x00000000
1071 #define SDR0_SDSTP2_P2CWE_ENABLE        0x00008000
1072 #define SDR0_SDSTP2_P2CWE_ENCODE(n)     ((((unsigned long)(n))&0x01)<<15)
1073 #define SDR0_SDSTP2_P2CWE_DECODE(n)     ((((unsigned long)(n))>>15)&0x01)
1074 #define SDR0_SDSTP2_P2PIM_MASK          0x00007800
1075 #define SDR0_SDSTP2_P2PIM_ENCODE(n)     ((((unsigned long)(n))&0x0F)<<11)
1076 #define SDR0_SDSTP2_P2PIM_DECODE(n)     ((((unsigned long)(n))>>11)&0x0F)
1077 #define SDR0_SDSTP2_P2XFS_MASK          0x00000300
1078 #define SDR0_SDSTP2_P2XFS_100_133       0x00000000
1079 #define SDR0_SDSTP2_P2XFS_66_100        0x00000100
1080 #define SDR0_SDSTP2_P2XFS_50_66         0x00000200
1081 #define SDR0_SDSTP2_P2XFS_0_50          0x00000100
1082 #define SDR0_SDSTP2_P2XFS_ENCODE(n)     ((((unsigned long)(n))&0x03)<<8)
1083 #define SDR0_SDSTP2_P2XFS_DECODE(n)     ((((unsigned long)(n))>>8)&0x03)
1084
1085 #define SDR0_SDSTP3                     0x0023
1086
1087 #define SDR0_PINSTP                     0x0040
1088 #define SDR0_PINSTP_BOOTSTRAP_MASK      0xC0000000  /* Strap Bits */
1089 #define SDR0_PINSTP_BOOTSTRAP_SETTINGS0 0x00000000  /* Default strap settings 0 (EBC boot) */
1090 #define SDR0_PINSTP_BOOTSTRAP_SETTINGS1 0x40000000  /* Default strap settings 1 (PCI boot) */
1091 #define SDR0_PINSTP_BOOTSTRAP_IIC_54_EN 0x80000000  /* Serial Device Enabled - Addr = 0x54 */
1092 #define SDR0_PINSTP_BOOTSTRAP_IIC_50_EN 0xC0000000  /* Serial Device Enabled - Addr = 0x50 */
1093 #define SDR0_SDCS                       0x0060
1094 #define SDR0_ECID0                      0x0080
1095 #define SDR0_ECID1                      0x0081
1096 #define SDR0_ECID2                      0x0082
1097 #define SDR0_JTAG                       0x00C0
1098
1099 #define SDR0_DDR0                       0x00E1
1100 #define SDR0_DDR0_DPLLRST               0x80000000
1101 #define SDR0_DDR0_DDRM_MASK             0x60000000
1102 #define SDR0_DDR0_DDRM_DDR1             0x20000000
1103 #define SDR0_DDR0_DDRM_DDR2             0x40000000
1104 #define SDR0_DDR0_DDRM_ENCODE(n)        ((((unsigned long)(n))&0x03)<<29)
1105 #define SDR0_DDR0_DDRM_DECODE(n)        ((((unsigned long)(n))>>29)&0x03)
1106 #define SDR0_DDR0_TUNE_ENCODE(n)        ((((unsigned long)(n))&0x2FF)<<0)
1107 #define SDR0_DDR0_TUNE_DECODE(n)        ((((unsigned long)(n))>>0)&0x2FF)
1108
1109 #define SDR0_UART0                      0x0120
1110 #define SDR0_UART1                      0x0121
1111 #define SDR0_UART2                      0x0122
1112 #define SDR0_UARTX_UXICS_MASK           0xF0000000
1113 #define SDR0_UARTX_UXICS_PLB            0x20000000
1114 #define SDR0_UARTX_UXEC_MASK            0x00800000
1115 #define SDR0_UARTX_UXEC_INT             0x00000000
1116 #define SDR0_UARTX_UXEC_EXT             0x00800000
1117 #define SDR0_UARTX_UXDIV_MASK           0x000000FF
1118 #define SDR0_UARTX_UXDIV_ENCODE(n)      ((((unsigned long)(n))&0xFF)<<0)
1119 #define SDR0_UARTX_UXDIV_DECODE(n)      ((((((unsigned long)(n))>>0)-1)&0xFF)+1)
1120
1121 #define SDR0_CP440                      0x0180
1122 #define SDR0_CP440_ERPN_MASK            0x30000000
1123 #define SDR0_CP440_ERPN_MASK_HI         0x3000
1124 #define SDR0_CP440_ERPN_MASK_LO         0x0000
1125 #define SDR0_CP440_ERPN_EBC             0x10000000
1126 #define SDR0_CP440_ERPN_EBC_HI          0x1000
1127 #define SDR0_CP440_ERPN_EBC_LO          0x0000
1128 #define SDR0_CP440_ERPN_PCI             0x20000000
1129 #define SDR0_CP440_ERPN_PCI_HI          0x2000
1130 #define SDR0_CP440_ERPN_PCI_LO          0x0000
1131 #define SDR0_CP440_ERPN_ENCODE(n)       ((((unsigned long)(n))&0x03)<<28)
1132 #define SDR0_CP440_ERPN_DECODE(n)       ((((unsigned long)(n))>>28)&0x03)
1133 #define SDR0_CP440_NTO1_MASK            0x00000002
1134 #define SDR0_CP440_NTO1_NTOP            0x00000000
1135 #define SDR0_CP440_NTO1_NTO1            0x00000002
1136 #define SDR0_CP440_NTO1_ENCODE(n)       ((((unsigned long)(n))&0x01)<<1)
1137 #define SDR0_CP440_NTO1_DECODE(n)       ((((unsigned long)(n))>>1)&0x01)
1138
1139 #define SDR0_XCR0                       0x01C0
1140 #define SDR0_XCR1                       0x01C3
1141 #define SDR0_XCR2                       0x01C6
1142 #define SDR0_XCRn_PAE_MASK              0x80000000
1143 #define SDR0_XCRn_PAE_DISABLE           0x00000000
1144 #define SDR0_XCRn_PAE_ENABLE            0x80000000
1145 #define SDR0_XCRn_PAE_ENCODE(n)         ((((unsigned long)(n))&0x01)<<31)
1146 #define SDR0_XCRn_PAE_DECODE(n)         ((((unsigned long)(n))>>31)&0x01)
1147 #define SDR0_XCRn_PHCE_MASK             0x40000000
1148 #define SDR0_XCRn_PHCE_DISABLE          0x00000000
1149 #define SDR0_XCRn_PHCE_ENABLE           0x40000000
1150 #define SDR0_XCRn_PHCE_ENCODE(n)        ((((unsigned long)(n))&0x01)<<30)
1151 #define SDR0_XCRn_PHCE_DECODE(n)        ((((unsigned long)(n))>>30)&0x01)
1152 #define SDR0_XCRn_PISE_MASK             0x20000000
1153 #define SDR0_XCRn_PISE_DISABLE          0x00000000
1154 #define SDR0_XCRn_PISE_ENABLE           0x20000000
1155 #define SDR0_XCRn_PISE_ENCODE(n)        ((((unsigned long)(n))&0x01)<<29)
1156 #define SDR0_XCRn_PISE_DECODE(n)        ((((unsigned long)(n))>>29)&0x01)
1157 #define SDR0_XCRn_PCWE_MASK             0x10000000
1158 #define SDR0_XCRn_PCWE_DISABLE          0x00000000
1159 #define SDR0_XCRn_PCWE_ENABLE           0x10000000
1160 #define SDR0_XCRn_PCWE_ENCODE(n)        ((((unsigned long)(n))&0x01)<<28)
1161 #define SDR0_XCRn_PCWE_DECODE(n)        ((((unsigned long)(n))>>28)&0x01)
1162 #define SDR0_XCRn_PPIM_MASK             0x0F000000
1163 #define SDR0_XCRn_PPIM_ENCODE(n)        ((((unsigned long)(n))&0x0F)<<24)
1164 #define SDR0_XCRn_PPIM_DECODE(n)        ((((unsigned long)(n))>>24)&0x0F)
1165 #define SDR0_XCRn_PR64E_MASK            0x00800000
1166 #define SDR0_XCRn_PR64E_DISABLE         0x00000000
1167 #define SDR0_XCRn_PR64E_ENABLE          0x00800000
1168 #define SDR0_XCRn_PR64E_ENCODE(n)       ((((unsigned long)(n))&0x01)<<23)
1169 #define SDR0_XCRn_PR64E_DECODE(n)       ((((unsigned long)(n))>>23)&0x01)
1170 #define SDR0_XCRn_PXFS_MASK             0x00600000
1171 #define SDR0_XCRn_PXFS_100_133          0x00000000
1172 #define SDR0_XCRn_PXFS_66_100           0x00200000
1173 #define SDR0_XCRn_PXFS_50_66            0x00400000
1174 #define SDR0_XCRn_PXFS_0_33             0x00600000
1175 #define SDR0_XCRn_PXFS_ENCODE(n)        ((((unsigned long)(n))&0x03)<<21)
1176 #define SDR0_XCRn_PXFS_DECODE(n)        ((((unsigned long)(n))>>21)&0x03)
1177
1178 #define SDR0_XPLLC0                     0x01C1
1179 #define SDR0_XPLLD0                     0x01C2
1180 #define SDR0_XPLLC1                     0x01C4
1181 #define SDR0_XPLLD1                     0x01C5
1182 #define SDR0_XPLLC2                     0x01C7
1183 #define SDR0_XPLLD2                     0x01C8
1184 #define SDR0_SRST                       0x0200
1185 #define SDR0_SLPIPE                     0x0220
1186
1187 #define SDR0_AMP0                       0x0240
1188 #define SDR0_AMP0_PRIORITY              0xFFFF0000
1189 #define SDR0_AMP0_ALTERNATE_PRIORITY    0x0000FF00
1190 #define SDR0_AMP0_RESERVED_BITS_MASK    0x000000FF
1191
1192 #define SDR0_AMP1                       0x0241
1193 #define SDR0_AMP1_PRIORITY              0xFC000000
1194 #define SDR0_AMP1_ALTERNATE_PRIORITY    0x0000E000
1195 #define SDR0_AMP1_RESERVED_BITS_MASK    0x03FF1FFF
1196
1197 #define SDR0_MIRQ0                      0x0260
1198 #define SDR0_MIRQ1                      0x0261
1199 #define SDR0_MALTBL                     0x0280
1200 #define SDR0_MALRBL                     0x02A0
1201 #define SDR0_MALTBS                     0x02C0
1202 #define SDR0_MALRBS                     0x02E0
1203
1204 /* Reserved for Customer Use */
1205 #define SDR0_CUST0                      0x4000
1206 #define SDR0_CUST0_AUTONEG_MASK         0x8000000
1207 #define SDR0_CUST0_NO_AUTONEG           0x0000000
1208 #define SDR0_CUST0_AUTONEG              0x8000000
1209 #define SDR0_CUST0_ETH_FORCE_MASK       0x6000000
1210 #define SDR0_CUST0_ETH_FORCE_10MHZ      0x0000000
1211 #define SDR0_CUST0_ETH_FORCE_100MHZ     0x2000000
1212 #define SDR0_CUST0_ETH_FORCE_1000MHZ    0x4000000
1213 #define SDR0_CUST0_ETH_DUPLEX_MASK      0x1000000
1214 #define SDR0_CUST0_ETH_HALF_DUPLEX      0x0000000
1215 #define SDR0_CUST0_ETH_FULL_DUPLEX      0x1000000
1216
1217 #define SDR0_SDSTP4                     0x4001
1218 #define SDR0_CUST1                      0x4002
1219 #define SDR0_SDSTP5                     0x4003
1220 #define SDR0_CUST2                      0x4004
1221 #define SDR0_SDSTP6                     0x4005
1222 #define SDR0_CUST3                      0x4006
1223 #define SDR0_SDSTP7                     0x4007
1224
1225 #define SDR0_PFC0                       0x4100
1226 #define SDR0_PFC0_GPIO_0                0x80000000
1227 #define SDR0_PFC0_PCIX0REQ2_N           0x00000000
1228 #define SDR0_PFC0_GPIO_1                0x40000000
1229 #define SDR0_PFC0_PCIX0REQ3_N           0x00000000
1230 #define SDR0_PFC0_GPIO_2                0x20000000
1231 #define SDR0_PFC0_PCIX0GNT2_N           0x00000000
1232 #define SDR0_PFC0_GPIO_3                0x10000000
1233 #define SDR0_PFC0_PCIX0GNT3_N           0x00000000
1234 #define SDR0_PFC0_GPIO_4                0x08000000
1235 #define SDR0_PFC0_PCIX1REQ2_N           0x00000000
1236 #define SDR0_PFC0_GPIO_5                0x04000000
1237 #define SDR0_PFC0_PCIX1REQ3_N           0x00000000
1238 #define SDR0_PFC0_GPIO_6                0x02000000
1239 #define SDR0_PFC0_PCIX1GNT2_N           0x00000000
1240 #define SDR0_PFC0_GPIO_7                0x01000000
1241 #define SDR0_PFC0_PCIX1GNT3_N           0x00000000
1242 #define SDR0_PFC0_GPIO_8                0x00800000
1243 #define SDR0_PFC0_PERREADY              0x00000000
1244 #define SDR0_PFC0_GPIO_9                0x00400000
1245 #define SDR0_PFC0_PERCS1_N              0x00000000
1246 #define SDR0_PFC0_GPIO_10               0x00200000
1247 #define SDR0_PFC0_PERCS2_N              0x00000000
1248 #define SDR0_PFC0_GPIO_11               0x00100000
1249 #define SDR0_PFC0_IRQ0                  0x00000000
1250 #define SDR0_PFC0_GPIO_12               0x00080000
1251 #define SDR0_PFC0_IRQ1                  0x00000000
1252 #define SDR0_PFC0_GPIO_13               0x00040000
1253 #define SDR0_PFC0_IRQ2                  0x00000000
1254 #define SDR0_PFC0_GPIO_14               0x00020000
1255 #define SDR0_PFC0_IRQ3                  0x00000000
1256 #define SDR0_PFC0_GPIO_15               0x00010000
1257 #define SDR0_PFC0_IRQ4                  0x00000000
1258 #define SDR0_PFC0_GPIO_16               0x00008000
1259 #define SDR0_PFC0_IRQ5                  0x00000000
1260 #define SDR0_PFC0_GPIO_17               0x00004000
1261 #define SDR0_PFC0_PERBE0_N              0x00000000
1262 #define SDR0_PFC0_GPIO_18               0x00002000
1263 #define SDR0_PFC0_PCI0GNT0_N            0x00000000
1264 #define SDR0_PFC0_GPIO_19               0x00001000
1265 #define SDR0_PFC0_PCI0GNT1_N            0x00000000
1266 #define SDR0_PFC0_GPIO_20               0x00000800
1267 #define SDR0_PFC0_PCI0REQ0_N            0x00000000
1268 #define SDR0_PFC0_GPIO_21               0x00000400
1269 #define SDR0_PFC0_PCI0REQ1_N            0x00000000
1270 #define SDR0_PFC0_GPIO_22               0x00000200
1271 #define SDR0_PFC0_PCI1GNT0_N            0x00000000
1272 #define SDR0_PFC0_GPIO_23               0x00000100
1273 #define SDR0_PFC0_PCI1GNT1_N            0x00000000
1274 #define SDR0_PFC0_GPIO_24               0x00000080
1275 #define SDR0_PFC0_PCI1REQ0_N            0x00000000
1276 #define SDR0_PFC0_GPIO_25               0x00000040
1277 #define SDR0_PFC0_PCI1REQ1_N            0x00000000
1278 #define SDR0_PFC0_GPIO_26               0x00000020
1279 #define SDR0_PFC0_PCI2GNT0_N            0x00000000
1280 #define SDR0_PFC0_GPIO_27               0x00000010
1281 #define SDR0_PFC0_PCI2GNT1_N            0x00000000
1282 #define SDR0_PFC0_GPIO_28               0x00000008
1283 #define SDR0_PFC0_PCI2REQ0_N            0x00000000
1284 #define SDR0_PFC0_GPIO_29               0x00000004
1285 #define SDR0_PFC0_PCI2REQ1_N            0x00000000
1286 #define SDR0_PFC0_GPIO_30               0x00000002
1287 #define SDR0_PFC0_UART1RX               0x00000000
1288 #define SDR0_PFC0_GPIO_31               0x00000001
1289 #define SDR0_PFC0_UART1TX               0x00000000
1290
1291 #define SDR0_PFC1                       0x4101
1292 #define SDR0_PFC1_UART1_CTS_RTS_MASK    0x02000000
1293 #define SDR0_PFC1_UART1_DSR_DTR         0x00000000
1294 #define SDR0_PFC1_UART1_CTS_RTS         0x02000000
1295 #define SDR0_PFC1_UART2_IN_SERVICE_MASK 0x01000000
1296 #define SDR0_PFC1_UART2_NOT_IN_SERVICE  0x00000000
1297 #define SDR0_PFC1_UART2_IN_SERVICE      0x01000000
1298 #define SDR0_PFC1_ETH_GIGA_MASK         0x00200000
1299 #define SDR0_PFC1_ETH_10_100            0x00000000
1300 #define SDR0_PFC1_ETH_GIGA              0x00200000
1301 #define SDR0_PFC1_ETH_GIGA_ENCODE(n)    ((((unsigned long)(n))&0x1)<<21)
1302 #define SDR0_PFC1_ETH_GIGA_DECODE(n)    ((((unsigned long)(n))>>21)&0x01)
1303 #define SDR0_PFC1_CPU_TRACE_MASK        0x00180000   /* $218C */
1304 #define SDR0_PFC1_CPU_NO_TRACE          0x00000000
1305 #define SDR0_PFC1_CPU_TRACE             0x00080000
1306 #define SDR0_PFC1_CPU_TRACE_ENCODE(n)   ((((unsigned long)(n))&0x3)<<19)     /* $218C */
1307 #define SDR0_PFC1_CPU_TRACE_DECODE(n)   ((((unsigned long)(n))>>19)&0x03)    /* $218C */
1308
1309 #define SDR0_MFR                        0x4300
1310 #endif  /* CONFIG_440SPE        */
1311
1312 #if defined(CONFIG_460EX) || defined(CONFIG_460GT)
1313 /* Pin Function Control Register 0 (SDR0_PFC0) */
1314 #define SDR0_PFC0               0x4100
1315 #define SDR0_PFC0_DBG           0x00008000      /* debug enable */
1316 #define SDR0_PFC0_G49E          0x00004000      /* GPIO 49 enable */
1317 #define SDR0_PFC0_G50E          0x00002000      /* GPIO 50 enable */
1318 #define SDR0_PFC0_G51E          0x00001000      /* GPIO 51 enable */
1319 #define SDR0_PFC0_G52E          0x00000800      /* GPIO 52 enable */
1320 #define SDR0_PFC0_G53E          0x00000400      /* GPIO 53 enable */
1321 #define SDR0_PFC0_G54E          0x00000200      /* GPIO 54 enable */
1322 #define SDR0_PFC0_G55E          0x00000100      /* GPIO 55 enable */
1323 #define SDR0_PFC0_G56E          0x00000080      /* GPIO 56 enable */
1324 #define SDR0_PFC0_G57E          0x00000040      /* GPIO 57 enable */
1325 #define SDR0_PFC0_G58E          0x00000020      /* GPIO 58 enable */
1326 #define SDR0_PFC0_G59E          0x00000010      /* GPIO 59 enable */
1327 #define SDR0_PFC0_G60E          0x00000008      /* GPIO 60 enable */
1328 #define SDR0_PFC0_G61E          0x00000004      /* GPIO 61 enable */
1329 #define SDR0_PFC0_G62E          0x00000002      /* GPIO 62 enable */
1330 #define SDR0_PFC0_G63E          0x00000001      /* GPIO 63 enable */
1331
1332 /* Pin Function Control Register 1 (SDR0_PFC1) */
1333 #define SDR0_PFC1               0x4101
1334 #define SDR0_PFC1_U1ME_MASK     0x02000000      /* UART1 Mode Enable */
1335 #define SDR0_PFC1_U1ME_DSR_DTR  0x00000000      /* UART1 in DSR/DTR Mode */
1336 #define SDR0_PFC1_U1ME_CTS_RTS  0x02000000      /* UART1 in CTS/RTS Mode */
1337 #define SDR0_PFC1_U0ME_MASK     0x00080000      /* UART0 Mode Enable */
1338 #define SDR0_PFC1_U0ME_DSR_DTR  0x00000000      /* UART0 in DSR/DTR Mode */
1339 #define SDR0_PFC1_U0ME_CTS_RTS  0x00080000      /* UART0 in CTS/RTS Mode */
1340 #define SDR0_PFC1_U0IM_MASK     0x00040000      /* UART0 Interface Mode */
1341 #define SDR0_PFC1_U0IM_8PINS    0x00000000      /* UART0 Interface Mode 8 pins*/
1342 #define SDR0_PFC1_U0IM_4PINS    0x00040000      /* UART0 Interface Mode 4 pins*/
1343 #define SDR0_PFC1_SIS_MASK      0x00020000      /* SCP or IIC1 Selection */
1344 #define SDR0_PFC1_SIS_SCP_SEL   0x00000000      /* SCP Selected */
1345 #define SDR0_PFC1_SIS_IIC1_SEL  0x00020000      /* IIC1 Selected */
1346
1347 /* Ethernet PLL Configuration Register (SDR0_ETH_PLL) */
1348 #define SDR0_ETH_PLL            0x4102
1349 #define SDR0_ETH_PLL_PLLLOCK     0x80000000     /*Ethernet PLL lock indication*/
1350 #define SDR0_ETH_PLL_REF_CLK_SEL 0x10000000     /* Ethernet reference clock */
1351 #define SDR0_ETH_PLL_BYPASS      0x08000000     /* bypass mode enable */
1352 #define SDR0_ETH_PLL_STOPCLK     0x04000000     /* output clock disable */
1353 #define SDR0_ETH_PLL_TUNE_MASK   0x03FF0000     /* loop stability tuning bits */
1354 #define SDR0_ETH_PLL_TUNE_ENCODE(n)     ((((unsigned long)(n))&0x3ff)<<16)
1355 #define SDR0_ETH_PLL_MULTI_MASK  0x0000FF00     /* frequency multiplication */
1356 #define SDR0_ETH_PLL_MULTI_ENCODE(n)    ((((unsigned long)(n))&0xff)<<8)
1357 #define SDR0_ETH_PLL_RANGEB_MASK 0x000000F0     /* PLLOUTB/C frequency */
1358 #define SDR0_ETH_PLL_RANGEB_ENCODE(n)   ((((unsigned long)(n))&0x0f)<<4)
1359 #define SDR0_ETH_PLL_RANGEA_MASK 0x0000000F     /* PLLOUTA frequency */
1360 #define SDR0_ETH_PLL_RANGEA_ENCODE(n)   (((unsigned long)(n))&0x0f)
1361
1362 /* Ethernet Configuration Register (SDR0_ETH_CFG) */
1363 #define SDR0_ETH_CFG            0x4103
1364 #define SDR0_ETH_CFG_SGMII3_LPBK        0x00800000      /* SGMII3 port loopback enable */
1365 #define SDR0_ETH_CFG_SGMII2_LPBK        0x00400000      /* SGMII2 port loopback enable */
1366 #define SDR0_ETH_CFG_SGMII1_LPBK        0x00200000      /* SGMII1 port loopback enable */
1367 #define SDR0_ETH_CFG_SGMII0_LPBK        0x00100000      /* SGMII0 port loopback enable */
1368 #define SDR0_ETH_CFG_SGMII_MASK         0x00070000      /* SGMII Mask */
1369 #define SDR0_ETH_CFG_SGMII2_ENABLE      0x00040000      /* SGMII2 port enable */
1370 #define SDR0_ETH_CFG_SGMII1_ENABLE      0x00020000      /* SGMII1 port enable */
1371 #define SDR0_ETH_CFG_SGMII0_ENABLE      0x00010000      /* SGMII0 port enable */
1372 #define SDR0_ETH_CFG_TAHOE1_BYPASS      0x00002000      /* TAHOE1 Bypass selector */
1373 #define SDR0_ETH_CFG_TAHOE0_BYPASS      0x00001000      /* TAHOE0 Bypass selector */
1374 #define SDR0_ETH_CFG_EMAC3_PHY_CLK_SEL  0x00000800      /* EMAC 3 PHY clock selector */
1375 #define SDR0_ETH_CFG_EMAC2_PHY_CLK_SEL  0x00000400      /* EMAC 2 PHY clock selector */
1376 #define SDR0_ETH_CFG_EMAC1_PHY_CLK_SEL  0x00000200      /* EMAC 1 PHY clock selector */
1377 #define SDR0_ETH_CFG_EMAC0_PHY_CLK_SEL  0x00000100      /* EMAC 0 PHY clock selector */
1378 #define SDR0_ETH_CFG_EMAC_2_1_SWAP      0x00000080      /* Swap EMAC2 with EMAC1 */
1379 #define SDR0_ETH_CFG_EMAC_0_3_SWAP      0x00000040      /* Swap EMAC0 with EMAC3 */
1380 #define SDR0_ETH_CFG_MDIO_SEL_MASK      0x00000030      /* MDIO source selector mask */
1381 #define SDR0_ETH_CFG_MDIO_SEL_EMAC0     0x00000000      /* MDIO source - EMAC0 */
1382 #define SDR0_ETH_CFG_MDIO_SEL_EMAC1     0x00000010      /* MDIO source - EMAC1 */
1383 #define SDR0_ETH_CFG_MDIO_SEL_EMAC2     0x00000020      /* MDIO source - EMAC2 */
1384 #define SDR0_ETH_CFG_MDIO_SEL_EMAC3     0x00000030      /* MDIO source - EMAC3 */
1385 #define SDR0_ETH_CFG_ZMII_MODE_MASK     0x0000000C      /* ZMII bridge mode selector mask */
1386 #define SDR0_ETH_CFG_ZMII_SEL_MII       0x00000000      /* ZMII bridge mode - MII */
1387 #define SDR0_ETH_CFG_ZMII_SEL_SMII      0x00000004      /* ZMII bridge mode - SMII */
1388 #define SDR0_ETH_CFG_ZMII_SEL_RMII_10   0x00000008      /* ZMII bridge mode - RMII (10 Mbps) */
1389 #define SDR0_ETH_CFG_ZMII_SEL_RMII_100  0x0000000C      /* ZMII bridge mode - RMII (100 Mbps) */
1390 #define SDR0_ETH_CFG_GMC1_BRIDGE_SEL    0x00000002      /* GMC Port 1 bridge selector */
1391 #define SDR0_ETH_CFG_GMC0_BRIDGE_SEL    0x00000001      /* GMC Port 0 bridge selector */
1392
1393 #define SDR0_ETH_CFG_ZMII_MODE_SHIFT            4
1394 #define SDR0_ETH_CFG_ZMII_MII_MODE              0x00
1395 #define SDR0_ETH_CFG_ZMII_SMII_MODE             0x01
1396 #define SDR0_ETH_CFG_ZMII_RMII_MODE_10M         0x10
1397 #define SDR0_ETH_CFG_ZMII_RMII_MODE_100M        0x11
1398
1399 /* Miscealleneaous Function Reg. (SDR0_MFR) */
1400 #define SDR0_MFR                0x4300
1401 #define SDR0_MFR_T0TxFL         0x00800000      /* force parity error TAHOE0 Tx FIFO bits 0:63 */
1402 #define SDR0_MFR_T0TxFH         0x00400000      /* force parity error TAHOE0 Tx FIFO bits 64:127 */
1403 #define SDR0_MFR_T1TxFL         0x00200000      /* force parity error TAHOE1 Tx FIFO bits 0:63 */
1404 #define SDR0_MFR_T1TxFH         0x00100000      /* force parity error TAHOE1 Tx FIFO bits 64:127 */
1405 #define SDR0_MFR_E0TxFL         0x00008000      /* force parity error EMAC0 Tx FIFO bits 0:63 */
1406 #define SDR0_MFR_E0TxFH         0x00004000      /* force parity error EMAC0 Tx FIFO bits 64:127 */
1407 #define SDR0_MFR_E0RxFL         0x00002000      /* force parity error EMAC0 Rx FIFO bits 0:63 */
1408 #define SDR0_MFR_E0RxFH         0x00001000      /* force parity error EMAC0 Rx FIFO bits 64:127 */
1409 #define SDR0_MFR_E1TxFL         0x00000800      /* force parity error EMAC1 Tx FIFO bits 0:63 */
1410 #define SDR0_MFR_E1TxFH         0x00000400      /* force parity error EMAC1 Tx FIFO bits 64:127 */
1411 #define SDR0_MFR_E1RxFL         0x00000200      /* force parity error EMAC1 Rx FIFO bits 0:63 */
1412 #define SDR0_MFR_E1RxFH         0x00000100      /* force parity error EMAC1 Rx FIFO bits 64:127 */
1413 #define SDR0_MFR_E2TxFL         0x00000080      /* force parity error EMAC2 Tx FIFO bits 0:63 */
1414 #define SDR0_MFR_E2TxFH         0x00000040      /* force parity error EMAC2 Tx FIFO bits 64:127 */
1415 #define SDR0_MFR_E2RxFL         0x00000020      /* force parity error EMAC2 Rx FIFO bits 0:63 */
1416 #define SDR0_MFR_E2RxFH         0x00000010      /* force parity error EMAC2 Rx FIFO bits 64:127 */
1417 #define SDR0_MFR_E3TxFL         0x00000008      /* force parity error EMAC3 Tx FIFO bits 0:63 */
1418 #define SDR0_MFR_E3TxFH         0x00000004      /* force parity error EMAC3 Tx FIFO bits 64:127 */
1419 #define SDR0_MFR_E3RxFL         0x00000002      /* force parity error EMAC3 Rx FIFO bits 0:63 */
1420 #define SDR0_MFR_E3RxFH         0x00000001      /* force parity error EMAC3 Rx FIFO bits 64:127 */
1421
1422 /* EMACx TX Status Register (SDR0_EMACxTXST)*/
1423 #define SDR0_EMAC0TXST          0x4400
1424 #define SDR0_EMAC1TXST          0x4401
1425 #define SDR0_EMAC2TXST          0x4402
1426 #define SDR0_EMAC3TXST          0x4403
1427
1428 #define SDR0_EMACxTXST_FUR      0x02000000      /* TX FIFO underrun */
1429 #define SDR0_EMACxTXST_BC       0x01000000      /* broadcase address */
1430 #define SDR0_EMACxTXST_MC       0x00800000      /* multicast address */
1431 #define SDR0_EMACxTXST_UC       0x00400000      /* unicast address */
1432 #define SDR0_EMACxTXST_FP       0x00200000      /* frame paused by control packet */
1433 #define SDR0_EMACxTXST_BFCS     0x00100000      /* bad FCS in the transmitted frame */
1434 #define SDR0_EMACxTXST_CPF      0x00080000      /* TX control pause frame */
1435 #define SDR0_EMACxTXST_CF       0x00040000      /* TX control frame */
1436 #define SDR0_EMACxTXST_MSIZ     0x00020000      /* 1024-maxsize bytes transmitted */
1437 #define SDR0_EMACxTXST_1023     0x00010000      /* 512-1023 bytes transmitted */
1438 #define SDR0_EMACxTXST_511      0x00008000      /* 256-511 bytes transmitted */
1439 #define SDR0_EMACxTXST_255      0x00004000      /* 128-255 bytes transmitted */
1440 #define SDR0_EMACxTXST_127      0x00002000      /* 65-127 bytes transmitted */
1441 #define SDR0_EMACxTXST_64       0x00001000      /* 64 bytes transmitted */
1442 #define SDR0_EMACxTXST_SQE      0x00000800      /* SQE indication */
1443 #define SDR0_EMACxTXST_LOC      0x00000400      /* loss of carrier sense */
1444 #define SDR0_EMACxTXST_IERR     0x00000080      /* EMAC internal error */
1445 #define SDR0_EMACxTXST_EDF      0x00000040      /* excessive deferral */
1446 #define SDR0_EMACxTXST_ECOL     0x00000020      /* excessive collisions */
1447 #define SDR0_EMACxTXST_LCOL     0x00000010      /* late collision */
1448 #define SDR0_EMACxTXST_DFFR     0x00000008      /* deferred frame */
1449 #define SDR0_EMACxTXST_MCOL     0x00000004      /* multiple collision frame */
1450 #define SDR0_EMACxTXST_SCOL     0x00000002      /* single collision frame */
1451 #define SDR0_EMACxTXST_TXOK     0x00000001      /* transmit OK */
1452
1453 /* EMACx RX Status Register (SDR0_EMACxRXST)*/
1454 #define SDR0_EMAC0RXST          0x4404
1455 #define SDR0_EMAC1RXST          0x4405
1456 #define SDR0_EMAC2RXST          0x4406
1457 #define SDR0_EMAC3RXST          0x4407
1458
1459 #define SDR0_EMACxRXST_FOR      0x20000000      /* RX FIFO overrun */
1460 #define SDR0_EMACxRXST_BC       0x10000000      /* broadcast address */
1461 #define SDR0_EMACxRXST_MC       0x08000000      /* multicast address */
1462 #define SDR0_EMACxRXST_UC       0x04000000      /* unicast address */
1463 #define SDR0_EMACxRXST_UPR_MASK 0x03800000      /* user priority field */
1464 #define SDR0_EMACxRXST_UPR_ENCODE(n)    ((((unsigned long)(n))&0x07)<<23)
1465 #define SDR0_EMACxRXST_VLAN     0x00400000      /* RX VLAN tagged frame */
1466 #define SDR0_EMACxRXST_LOOP     0x00200000      /* received in loop-back mode */
1467 #define SDR0_EMACxRXST_UOP      0x00100000      /* RX unsupported opcode */
1468 #define SDR0_EMACxRXST_CPF      0x00080000      /* RX control pause frame */
1469 #define SDR0_EMACxRXST_CF       0x00040000      /* RX control frame*/
1470 #define SDR0_EMACxRXST_MSIZ     0x00020000      /* 1024-MaxSize bytes recieved*/
1471 #define SDR0_EMACxRXST_1023     0x00010000      /* 512-1023 bytes received */
1472 #define SDR0_EMACxRXST_511      0x00008000      /* 128-511 bytes received */
1473 #define SDR0_EMACxRXST_255      0x00004000      /* 128-255 bytes received */
1474 #define SDR0_EMACxRXST_127      0x00002000      /* 65-127 bytes received */
1475 #define SDR0_EMACxRXST_64       0x00001000      /* 64 bytes received */
1476 #define SDR0_EMACxRXST_RUNT     0x00000800      /* runt frame */
1477 #define SDR0_EMACxRXST_SEVT     0x00000400      /* short event */
1478 #define SDR0_EMACxRXST_AERR     0x00000200      /* alignment error */
1479 #define SDR0_EMACxRXST_SERR     0x00000100      /* received with symbol error */
1480 #define SDR0_EMACxRXST_BURST    0x00000040      /* received burst */
1481 #define SDR0_EMACxRXST_F2L      0x00000020      /* frame is to long */
1482 #define SDR0_EMACxRXST_OERR     0x00000010      /* out of range length error */
1483 #define SDR0_EMACxRXST_IERR     0x00000008      /* in range length error */
1484 #define SDR0_EMACxRXST_LOST     0x00000004      /* frame lost due to internal EMAC receive error */
1485 #define SDR0_EMACxRXST_BFCS     0x00000002      /* bad FCS in the recieved frame */
1486 #define SDR0_EMACxRXST_RXOK     0x00000001      /* Recieve OK */
1487
1488 /* EMACx TX Status Register (SDR0_EMACxREJCNT)*/
1489 #define SDR0_EMAC0REJCNT        0x4408
1490 #define SDR0_EMAC1REJCNT        0x4409
1491 #define SDR0_EMAC2REJCNT        0x440A
1492 #define SDR0_EMAC3REJCNT        0x440B
1493
1494 #define SDR0_DDR0                       0x00E1
1495 #define SDR0_DDR0_DPLLRST               0x80000000
1496 #define SDR0_DDR0_DDRM_MASK             0x60000000
1497 #define SDR0_DDR0_DDRM_DDR1             0x20000000
1498 #define SDR0_DDR0_DDRM_DDR2             0x40000000
1499 #define SDR0_DDR0_DDRM_ENCODE(n)        ((((unsigned long)(n))&0x03)<<29)
1500 #define SDR0_DDR0_DDRM_DECODE(n)        ((((unsigned long)(n))>>29)&0x03)
1501 #define SDR0_DDR0_TUNE_ENCODE(n)        ((((unsigned long)(n))&0x2FF)<<0)
1502 #define SDR0_DDR0_TUNE_DECODE(n)        ((((unsigned long)(n))>>0)&0x2FF)
1503
1504 #define AHB_TOP                 0xA4
1505 #define AHB_BOT                 0xA5
1506 #define SDR0_AHB_CFG            0x370
1507 #define SDR0_USB2HOST_CFG       0x371
1508 #endif /* CONFIG_460EX || CONFIG_460GT */
1509
1510 #define SDR0_SDCS_SDD                   (0x80000000 >> 31)
1511
1512 #if defined(CONFIG_440GP)
1513 #define CPC0_STRP1_PAE_MASK             (0x80000000 >> 11)
1514 #define CPC0_STRP1_PISE_MASK            (0x80000000 >> 13)
1515 #endif /* defined(CONFIG_440GP) */
1516 #if defined(CONFIG_440GX) || defined(CONFIG_440SP)
1517 #define SDR0_SDSTP1_PAE_MASK            (0x80000000 >> 13)
1518 #define SDR0_SDSTP1_PISE_MASK           (0x80000000 >> 15)
1519 #endif /* defined(CONFIG_440GX) || defined(CONFIG_440SP) */
1520 #if defined(CONFIG_440EP) || defined(CONFIG_440GR) || \
1521     defined(CONFIG_440EPX) || defined(CONFIG_440GRX)
1522 #define SDR0_SDSTP1_PAE_MASK            (0x80000000 >> 21)
1523 #define SDR0_SDSTP1_PAME_MASK           (0x80000000 >> 27)
1524 #endif /* defined(CONFIG_440EP) || defined(CONFIG_440GR) */
1525
1526 #define SDR0_UARTX_UXICS_MASK           0xF0000000
1527 #define SDR0_UARTX_UXICS_PLB            0x20000000
1528 #define SDR0_UARTX_UXEC_MASK            0x00800000
1529 #define SDR0_UARTX_UXEC_INT             0x00000000
1530 #define SDR0_UARTX_UXEC_EXT             0x00800000
1531 #define SDR0_UARTX_UXDTE_MASK           0x00400000
1532 #define SDR0_UARTX_UXDTE_DISABLE        0x00000000
1533 #define SDR0_UARTX_UXDTE_ENABLE         0x00400000
1534 #define SDR0_UARTX_UXDRE_MASK           0x00200000
1535 #define SDR0_UARTX_UXDRE_DISABLE        0x00000000
1536 #define SDR0_UARTX_UXDRE_ENABLE         0x00200000
1537 #define SDR0_UARTX_UXDC_MASK            0x00100000
1538 #define SDR0_UARTX_UXDC_NOTCLEARED      0x00000000
1539 #define SDR0_UARTX_UXDC_CLEARED         0x00100000
1540 #define SDR0_UARTX_UXDIV_MASK           0x000000FF
1541 #define SDR0_UARTX_UXDIV_ENCODE(n)      ((((unsigned long)(n))&0xFF)<<0)
1542 #define SDR0_UARTX_UXDIV_DECODE(n)      ((((((unsigned long)(n))>>0)-1)&0xFF)+1)
1543
1544 #define SDR0_CPU440_EARV_MASK           0x30000000
1545 #define SDR0_CPU440_EARV_EBC            0x10000000
1546 #define SDR0_CPU440_EARV_PCI            0x20000000
1547 #define SDR0_CPU440_EARV_ENCODE(n)      ((((unsigned long)(n))&0x03)<<28)
1548 #define SDR0_CPU440_EARV_DECODE(n)      ((((unsigned long)(n))>>28)&0x03)
1549 #define SDR0_CPU440_NTO1_MASK           0x00000002
1550 #define SDR0_CPU440_NTO1_NTOP           0x00000000
1551 #define SDR0_CPU440_NTO1_NTO1           0x00000002
1552 #define SDR0_CPU440_NTO1_ENCODE(n)      ((((unsigned long)(n))&0x01)<<1)
1553 #define SDR0_CPU440_NTO1_DECODE(n)      ((((unsigned long)(n))>>1)&0x01)
1554
1555 #define SDR0_XCR_PAE_MASK               0x80000000
1556 #define SDR0_XCR_PAE_DISABLE            0x00000000
1557 #define SDR0_XCR_PAE_ENABLE             0x80000000
1558 #define SDR0_XCR_PAE_ENCODE(n)          ((((unsigned long)(n))&0x01)<<31)
1559 #define SDR0_XCR_PAE_DECODE(n)          ((((unsigned long)(n))>>31)&0x01)
1560 #define SDR0_XCR_PHCE_MASK              0x40000000
1561 #define SDR0_XCR_PHCE_DISABLE           0x00000000
1562 #define SDR0_XCR_PHCE_ENABLE            0x40000000
1563 #define SDR0_XCR_PHCE_ENCODE(n)         ((((unsigned long)(n))&0x01)<<30)
1564 #define SDR0_XCR_PHCE_DECODE(n)         ((((unsigned long)(n))>>30)&0x01)
1565 #define SDR0_XCR_PISE_MASK              0x20000000
1566 #define SDR0_XCR_PISE_DISABLE           0x00000000
1567 #define SDR0_XCR_PISE_ENABLE            0x20000000
1568 #define SDR0_XCR_PISE_ENCODE(n)         ((((unsigned long)(n))&0x01)<<29)
1569 #define SDR0_XCR_PISE_DECODE(n)         ((((unsigned long)(n))>>29)&0x01)
1570 #define SDR0_XCR_PCWE_MASK              0x10000000
1571 #define SDR0_XCR_PCWE_DISABLE           0x00000000
1572 #define SDR0_XCR_PCWE_ENABLE            0x10000000
1573 #define SDR0_XCR_PCWE_ENCODE(n)         ((((unsigned long)(n))&0x01)<<28)
1574 #define SDR0_XCR_PCWE_DECODE(n)         ((((unsigned long)(n))>>28)&0x01)
1575 #define SDR0_XCR_PPIM_MASK              0x0F000000
1576 #define SDR0_XCR_PPIM_ENCODE(n)         ((((unsigned long)(n))&0x0F)<<24)
1577 #define SDR0_XCR_PPIM_DECODE(n)         ((((unsigned long)(n))>>24)&0x0F)
1578 #define SDR0_XCR_PR64E_MASK             0x00800000
1579 #define SDR0_XCR_PR64E_DISABLE          0x00000000
1580 #define SDR0_XCR_PR64E_ENABLE           0x00800000
1581 #define SDR0_XCR_PR64E_ENCODE(n)        ((((unsigned long)(n))&0x01)<<23)
1582 #define SDR0_XCR_PR64E_DECODE(n)        ((((unsigned long)(n))>>23)&0x01)
1583 #define SDR0_XCR_PXFS_MASK              0x00600000
1584 #define SDR0_XCR_PXFS_HIGH              0x00000000
1585 #define SDR0_XCR_PXFS_MED               0x00200000
1586 #define SDR0_XCR_PXFS_LOW               0x00400000
1587 #define SDR0_XCR_PXFS_ENCODE(n)         ((((unsigned long)(n))&0x03)<<21)
1588 #define SDR0_XCR_PXFS_DECODE(n)         ((((unsigned long)(n))>>21)&0x03)
1589 #define SDR0_XCR_PDM_MASK               0x00000040
1590 #define SDR0_XCR_PDM_MULTIPOINT         0x00000000
1591 #define SDR0_XCR_PDM_P2P                0x00000040
1592 #define SDR0_XCR_PDM_ENCODE(n)          ((((unsigned long)(n))&0x01)<<19)
1593 #define SDR0_XCR_PDM_DECODE(n)          ((((unsigned long)(n))>>19)&0x01)
1594
1595 #define SDR0_PFC0_UART1_DSR_CTS_EN_MASK 0x00030000
1596 #define SDR0_PFC0_GEIE_MASK             0x00003E00
1597 #define SDR0_PFC0_GEIE_TRE              0x00003E00
1598 #define SDR0_PFC0_GEIE_NOTRE            0x00000000
1599 #define SDR0_PFC0_TRE_MASK              0x00000100
1600 #define SDR0_PFC0_TRE_DISABLE           0x00000000
1601 #define SDR0_PFC0_TRE_ENABLE            0x00000100
1602 #define SDR0_PFC0_TRE_ENCODE(n)         ((((unsigned long)(n))&0x01)<<8)
1603 #define SDR0_PFC0_TRE_DECODE(n)         ((((unsigned long)(n))>>8)&0x01)
1604
1605 #define SDR0_PFC1_UART1_DSR_CTS_MASK    0x02000000
1606 #define SDR0_PFC1_EPS_MASK              0x01C00000
1607 #define SDR0_PFC1_EPS_GROUP0            0x00000000
1608 #define SDR0_PFC1_EPS_GROUP1            0x00400000
1609 #define SDR0_PFC1_EPS_GROUP2            0x00800000
1610 #define SDR0_PFC1_EPS_GROUP3            0x00C00000
1611 #define SDR0_PFC1_EPS_GROUP4            0x01000000
1612 #define SDR0_PFC1_EPS_GROUP5            0x01400000
1613 #define SDR0_PFC1_EPS_GROUP6            0x01800000
1614 #define SDR0_PFC1_EPS_GROUP7            0x01C00000
1615 #define SDR0_PFC1_EPS_ENCODE(n)         ((((unsigned long)(n))&0x07)<<22)
1616 #define SDR0_PFC1_EPS_DECODE(n)         ((((unsigned long)(n))>>22)&0x07)
1617 #define SDR0_PFC1_RMII_MASK             0x00200000
1618 #define SDR0_PFC1_RMII_100MBIT          0x00000000
1619 #define SDR0_PFC1_RMII_10MBIT           0x00200000
1620 #define SDR0_PFC1_RMII_ENCODE(n)        ((((unsigned long)(n))&0x01)<<21)
1621 #define SDR0_PFC1_RMII_DECODE(n)        ((((unsigned long)(n))>>21)&0x01)
1622 #define SDR0_PFC1_CTEMS_MASK            0x00100000
1623 #define SDR0_PFC1_CTEMS_EMS             0x00000000
1624 #define SDR0_PFC1_CTEMS_CPUTRACE        0x00100000
1625
1626 #define SDR0_MFR_TAH0_MASK              0x80000000
1627 #define SDR0_MFR_TAH0_ENABLE            0x00000000
1628 #define SDR0_MFR_TAH0_DISABLE           0x80000000
1629 #define SDR0_MFR_TAH1_MASK              0x40000000
1630 #define SDR0_MFR_TAH1_ENABLE            0x00000000
1631 #define SDR0_MFR_TAH1_DISABLE           0x40000000
1632 #define SDR0_MFR_PCM_MASK               0x20000000
1633 #define SDR0_MFR_PCM_PPC440GX           0x00000000
1634 #define SDR0_MFR_PCM_PPC440GP           0x20000000
1635 #define SDR0_MFR_ECS_MASK               0x10000000
1636 #define SDR0_MFR_ECS_INTERNAL           0x10000000
1637
1638 #define SDR0_MFR_ETH0_CLK_SEL        0x08000000   /* Ethernet0 Clock Select */
1639 #define SDR0_MFR_ETH1_CLK_SEL        0x04000000   /* Ethernet1 Clock Select */
1640 #define SDR0_MFR_ZMII_MODE_MASK      0x03000000   /* ZMII Mode Mask   */
1641 #define SDR0_MFR_ZMII_MODE_MII       0x00000000     /* ZMII Mode MII  */
1642 #define SDR0_MFR_ZMII_MODE_SMII      0x01000000     /* ZMII Mode SMII */
1643 #define SDR0_MFR_ZMII_MODE_RMII_10M  0x02000000     /* ZMII Mode RMII - 10 Mbs   */
1644 #define SDR0_MFR_ZMII_MODE_RMII_100M 0x03000000     /* ZMII Mode RMII - 100 Mbs  */
1645 #define SDR0_MFR_ZMII_MODE_BIT0      0x02000000     /* ZMII Mode Bit0 */
1646 #define SDR0_MFR_ZMII_MODE_BIT1      0x01000000     /* ZMII Mode Bit1 */
1647 #define SDR0_MFR_ERRATA3_EN0         0x00800000
1648 #define SDR0_MFR_ERRATA3_EN1         0x00400000
1649 #if defined(CONFIG_440GX) /* test-only: only 440GX or 440SPE??? */
1650 #define SDR0_MFR_PKT_REJ_MASK        0x00300000   /* Pkt Rej. Enable Mask */
1651 #define SDR0_MFR_PKT_REJ_EN          0x00300000   /* Pkt Rej. Enable on both EMAC3 0-1 */
1652 #define SDR0_MFR_PKT_REJ_EN0         0x00200000   /* Pkt Rej. Enable on EMAC3(0) */
1653 #define SDR0_MFR_PKT_REJ_EN1         0x00100000   /* Pkt Rej. Enable on EMAC3(1) */
1654 #define SDR0_MFR_PKT_REJ_POL         0x00080000   /* Packet Reject Polarity      */
1655 #endif
1656
1657 #if defined(CONFIG_440EPX) || defined(CONFIG_440GRX)
1658 #define SDR0_PFC1_EPS_ENCODE(n)         ((((unsigned long)(n))&0x07)<<22)
1659 #define SDR0_PFC1_EPS_DECODE(n)         ((((unsigned long)(n))>>22)&0x07)
1660 #define SDR0_PFC2_EPS_ENCODE(n)         ((((unsigned long)(n))&0x07)<<29)
1661 #define SDR0_PFC2_EPS_DECODE(n)         ((((unsigned long)(n))>>29)&0x07)
1662 #endif
1663
1664 #define SDR0_MFR_ECS_MASK               0x10000000
1665 #define SDR0_MFR_ECS_INTERNAL           0x10000000
1666
1667 #if defined(CONFIG_440EPX) || defined(CONFIG_440GRX)
1668 #define SDR0_SRST0        0x200
1669 #define SDR0_SRST0_BGO          0x80000000 /* PLB to OPB bridge */
1670 #define SDR0_SRST0_PLB4         0x40000000 /* PLB4 arbiter */
1671 #define SDR0_SRST0_EBC          0x20000000 /* External bus controller */
1672 #define SDR0_SRST0_OPB          0x10000000 /* OPB arbiter */
1673 #define SDR0_SRST0_UART0        0x08000000 /* Universal asynchronous receiver/transmitter 0 */
1674 #define SDR0_SRST0_UART1        0x04000000 /* Universal asynchronous receiver/transmitter 1 */
1675 #define SDR0_SRST0_IIC0         0x02000000 /* Inter integrated circuit 0 */
1676 #define SDR0_SRST0_USB2H        0x01000000 /* USB2.0 Host */
1677 #define SDR0_SRST0_GPIO         0x00800000 /* General purpose I/O */
1678 #define SDR0_SRST0_GPT          0x00400000 /* General purpose timer */
1679 #define SDR0_SRST0_DMC          0x00200000 /* DDR SDRAM memory controller */
1680 #define SDR0_SRST0_PCI          0x00100000 /* PCI */
1681 #define SDR0_SRST0_EMAC0        0x00080000 /* Ethernet media access controller 0 */
1682 #define SDR0_SRST0_EMAC1        0x00040000 /* Ethernet media access controller 1 */
1683 #define SDR0_SRST0_CPM0         0x00020000 /* Clock and power management */
1684 #define SDR0_SRST0_ZMII         0x00010000 /* ZMII bridge */
1685 #define SDR0_SRST0_UIC0         0x00008000 /* Universal interrupt controller 0 */
1686 #define SDR0_SRST0_UIC1         0x00004000 /* Universal interrupt controller 1 */
1687 #define SDR0_SRST0_IIC1         0x00002000 /* Inter integrated circuit 1 */
1688 #define SDR0_SRST0_SCP          0x00001000 /* Serial communications port */
1689 #define SDR0_SRST0_BGI          0x00000800 /* OPB to PLB bridge */
1690 #define SDR0_SRST0_DMA          0x00000400 /* Direct memory access controller */
1691 #define SDR0_SRST0_DMAC         0x00000200 /* DMA channel */
1692 #define SDR0_SRST0_MAL          0x00000100 /* Media access layer */
1693 #define SDR0_SRST0_USB2D        0x00000080 /* USB2.0 device */
1694 #define SDR0_SRST0_GPTR         0x00000040 /* General purpose timer */
1695 #define SDR0_SRST0_P4P3         0x00000010 /* PLB4 to PLB3 bridge */
1696 #define SDR0_SRST0_P3P4         0x00000008 /* PLB3 to PLB4 bridge */
1697 #define SDR0_SRST0_PLB3         0x00000004 /* PLB3 arbiter */
1698 #define SDR0_SRST0_UART2        0x00000002 /* Universal asynchronous receiver/transmitter 2 */
1699 #define SDR0_SRST0_UART3        0x00000001 /* Universal asynchronous receiver/transmitter 3 */
1700
1701 #define SDR0_SRST1        0x201
1702 #define SDR0_SRST1_NDFC         0x80000000 /* Nand flash controller */
1703 #define SDR0_SRST1_OPBA1        0x40000000 /* OPB Arbiter attached to PLB4 */
1704 #define SDR0_SRST1_P4OPB0       0x20000000 /* PLB4 to OPB Bridge0 */
1705 #define SDR0_SRST1_PLB42OPB0    SDR0_SRST1_P4OPB0
1706 #define SDR0_SRST1_DMA4         0x10000000 /* DMA to PLB4 */
1707 #define SDR0_SRST1_DMA4CH       0x08000000 /* DMA Channel to PLB4 */
1708 #define SDR0_SRST1_OPBA2        0x04000000 /* OPB Arbiter attached to PLB4 USB 2.0 Host */
1709 #define SDR0_SRST1_OPB2PLB40    0x02000000 /* OPB to PLB4 Bridge attached to USB 2.0 Host */
1710 #define SDR0_SRST1_PLB42OPB1    0x01000000 /* PLB4 to OPB Bridge attached to USB 2.0 Host */
1711 #define SDR0_SRST1_CPM1         0x00800000 /* Clock and Power management 1 */
1712 #define SDR0_SRST1_UIC2         0x00400000 /* Universal Interrupt Controller 2 */
1713 #define SDR0_SRST1_CRYP0        0x00200000 /* Security Engine */
1714 #define SDR0_SRST1_USB20PHY     0x00100000 /* USB 2.0 Phy */
1715 #define SDR0_SRST1_USB2HUTMI    0x00080000 /* USB 2.0 Host UTMI Interface */
1716 #define SDR0_SRST1_USB2HPHY     0x00040000 /* USB 2.0 Host Phy Interface */
1717 #define SDR0_SRST1_SRAM0        0x00020000 /* Internal SRAM Controller */
1718 #define SDR0_SRST1_RGMII0       0x00010000 /* RGMII Bridge */
1719 #define SDR0_SRST1_ETHPLL       0x00008000 /* Ethernet PLL */
1720 #define SDR0_SRST1_FPU          0x00004000 /* Floating Point Unit */
1721 #define SDR0_SRST1_KASU0        0x00002000 /* Kasumi Engine */
1722
1723 #elif defined(CONFIG_460EX) || defined(CONFIG_460GT)
1724
1725 #define SDR0_SRST0              0x0200
1726 #define SDR0_SRST               SDR0_SRST0 /* for compatability reasons */
1727 #define SDR0_SRST0_BGO          0x80000000 /* PLB to OPB bridge */
1728 #define SDR0_SRST0_PLB4         0x40000000 /* PLB4 arbiter */
1729 #define SDR0_SRST0_EBC          0x20000000 /* External bus controller */
1730 #define SDR0_SRST0_OPB          0x10000000 /* OPB arbiter */
1731 #define SDR0_SRST0_UART0        0x08000000 /* Universal asynchronous receiver/transmitter 0 */
1732 #define SDR0_SRST0_UART1        0x04000000 /* Universal asynchronous receiver/transmitter 1 */
1733 #define SDR0_SRST0_IIC0         0x02000000 /* Inter integrated circuit 0 */
1734 #define SDR0_SRST0_IIC1         0x01000000 /* Inter integrated circuit 1 */
1735 #define SDR0_SRST0_GPIO0        0x00800000 /* General purpose I/O 0 */
1736 #define SDR0_SRST0_GPT          0x00400000 /* General purpose timer */
1737 #define SDR0_SRST0_DMC          0x00200000 /* DDR SDRAM memory controller */
1738 #define SDR0_SRST0_PCI          0x00100000 /* PCI */
1739 #define SDR0_SRST0_CPM0         0x00020000 /* Clock and power management */
1740 #define SDR0_SRST0_IMU          0x00010000 /* I2O DMA */
1741 #define SDR0_SRST0_UIC0         0x00008000 /* Universal interrupt controller 0*/
1742 #define SDR0_SRST0_UIC1         0x00004000 /* Universal interrupt controller 1*/
1743 #define SDR0_SRST0_SRAM         0x00002000 /* Universal interrupt controller 0*/
1744 #define SDR0_SRST0_UIC2         0x00001000 /* Universal interrupt controller 2*/
1745 #define SDR0_SRST0_UIC3         0x00000800 /* Universal interrupt controller 3*/
1746 #define SDR0_SRST0_OCM          0x00000400 /* Universal interrupt controller 0*/
1747 #define SDR0_SRST0_UART2        0x00000200 /* Universal asynchronous receiver/transmitter 2 */
1748 #define SDR0_SRST0_MAL          0x00000100 /* Media access layer */
1749 #define SDR0_SRST0_GPTR         0x00000040 /* General purpose timer */
1750 #define SDR0_SRST0_L2CACHE      0x00000004 /* L2 Cache */
1751 #define SDR0_SRST0_UART3        0x00000002 /* Universal asynchronous receiver/transmitter 3 */
1752 #define SDR0_SRST0_GPIO1        0x00000001 /* General purpose I/O 1 */
1753
1754 #define SDR0_SRST1              0x201
1755 #define SDR0_SRST1_RLL          0x80000000 /* SRIO RLL */
1756 #define SDR0_SRST1_SCP          0x40000000 /* Serial communications port */
1757 #define SDR0_SRST1_PLBARB       0x20000000 /* PLB Arbiter */
1758 #define SDR0_SRST1_EIPPKP       0x10000000 /* EIPPPKP */
1759 #define SDR0_SRST1_EIP94        0x08000000 /* EIP 94 */
1760 #define SDR0_SRST1_EMAC0        0x04000000 /* Ethernet media access controller 0 */
1761 #define SDR0_SRST1_EMAC1        0x02000000 /* Ethernet media access controller 1 */
1762 #define SDR0_SRST1_EMAC2        0x01000000 /* Ethernet media access controller 2 */
1763 #define SDR0_SRST1_EMAC3        0x00800000 /* Ethernet media access controller 3 */
1764 #define SDR0_SRST1_ZMII         0x00400000 /* Ethernet ZMII/RMII/SMII */
1765 #define SDR0_SRST1_RGMII0       0x00200000 /* Ethernet RGMII/RTBI 0 */
1766 #define SDR0_SRST1_RGMII1       0x00100000 /* Ethernet RGMII/RTBI 1 */
1767 #define SDR0_SRST1_DMA4         0x00080000 /* DMA to PLB4 */
1768 #define SDR0_SRST1_DMA4CH       0x00040000 /* DMA Channel to PLB4 */
1769 #define SDR0_SRST1_SATAPHY      0x00020000 /* Serial ATA PHY */
1770 #define SDR0_SRST1_SRIODEV      0x00010000 /* Serial Rapid IO core, PCS, and serdes */
1771 #define SDR0_SRST1_SRIOPCS      0x00008000 /* Serial Rapid IO core and PCS */
1772 #define SDR0_SRST1_NDFC         0x00004000 /* Nand flash controller */
1773 #define SDR0_SRST1_SRIOPLB      0x00002000 /* Serial Rapid IO PLB */
1774 #define SDR0_SRST1_ETHPLL       0x00001000 /* Ethernet PLL */
1775 #define SDR0_SRST1_TAHOE1       0x00000800 /* Ethernet Tahoe 1 */
1776 #define SDR0_SRST1_TAHOE0       0x00000400 /* Ethernet Tahoe 0 */
1777 #define SDR0_SRST1_SGMII0       0x00000200 /* Ethernet SGMII 0 */
1778 #define SDR0_SRST1_SGMII1       0x00000100 /* Ethernet SGMII 1 */
1779 #define SDR0_SRST1_SGMII2       0x00000080 /* Ethernet SGMII 2 */
1780 #define SDR0_SRST1_AHB          0x00000040 /* PLB4XAHB bridge */
1781 #define SDR0_SRST1_USBOTGPHY    0x00000020 /* USB 2.0 OTG PHY */
1782 #define SDR0_SRST1_USBOTG       0x00000010 /* USB 2.0 OTG controller */
1783 #define SDR0_SRST1_USBHOST      0x00000008 /* USB 2.0 Host controller */
1784 #define SDR0_SRST1_AHBDMAC      0x00000004 /* AHB DMA controller */
1785 #define SDR0_SRST1_AHBICM       0x00000002 /* AHB inter-connect matrix */
1786 #define SDR0_SRST1_SATA         0x00000001 /* Serial ATA controller */
1787
1788 #define SDR0_PCI0               0x1c0           /* PCI Configuration Register */
1789
1790 #else
1791
1792 #define SDR0_SRST_BGO                   0x80000000
1793 #define SDR0_SRST_PLB                   0x40000000
1794 #define SDR0_SRST_EBC                   0x20000000
1795 #define SDR0_SRST_OPB                   0x10000000
1796 #define SDR0_SRST_UART0                 0x08000000
1797 #define SDR0_SRST_UART1                 0x04000000
1798 #define SDR0_SRST_IIC0                  0x02000000
1799 #define SDR0_SRST_IIC1                  0x01000000
1800 #define SDR0_SRST_GPIO                  0x00800000
1801 #define SDR0_SRST_GPT                   0x00400000
1802 #define SDR0_SRST_DMC                   0x00200000
1803 #define SDR0_SRST_PCI                   0x00100000
1804 #define SDR0_SRST_EMAC0                 0x00080000
1805 #define SDR0_SRST_EMAC1                 0x00040000
1806 #define SDR0_SRST_CPM                   0x00020000
1807 #define SDR0_SRST_IMU                   0x00010000
1808 #define SDR0_SRST_UIC01                 0x00008000
1809 #define SDR0_SRST_UICB2                 0x00004000
1810 #define SDR0_SRST_SRAM                  0x00002000
1811 #define SDR0_SRST_EBM                   0x00001000
1812 #define SDR0_SRST_BGI                   0x00000800
1813 #define SDR0_SRST_DMA                   0x00000400
1814 #define SDR0_SRST_DMAC                  0x00000200
1815 #define SDR0_SRST_MAL                   0x00000100
1816 #define SDR0_SRST_ZMII                  0x00000080
1817 #define SDR0_SRST_GPTR                  0x00000040
1818 #define SDR0_SRST_PPM                   0x00000020
1819 #define SDR0_SRST_EMAC2                 0x00000010
1820 #define SDR0_SRST_EMAC3                 0x00000008
1821 #define SDR0_SRST_RGMII                 0x00000001
1822
1823 #endif
1824
1825 /*-----------------------------------------------------------------------------+
1826 |  Clocking
1827 +-----------------------------------------------------------------------------*/
1828 #if defined(CONFIG_460EX) || defined(CONFIG_460GT) || \
1829     defined(CONFIG_460SX)
1830 #define PLLSYS0_FWD_DIV_A_MASK  0x000000f0      /* Fwd Div A */
1831 #define PLLSYS0_FWD_DIV_B_MASK  0x0000000f      /* Fwd Div B */
1832 #define PLLSYS0_FB_DIV_MASK     0x0000ff00      /* Feedback divisor */
1833 #define PLLSYS0_OPB_DIV_MASK    0x0c000000      /* OPB Divisor */
1834 #define PLLSYS0_PLBEDV0_DIV_MASK 0xe0000000     /* PLB Early Clock Divisor */
1835 #define PLLSYS0_PERCLK_DIV_MASK 0x03000000      /* Peripheral Clk Divisor */
1836 #define PLLSYS0_SEL_MASK        0x18000000      /* 0 = PLL, 1 = PerClk */
1837 #elif !defined (CONFIG_440GX) && \
1838     !defined(CONFIG_440EP) && !defined(CONFIG_440GR) && \
1839     !defined(CONFIG_440EPX) && !defined(CONFIG_440GRX) && \
1840     !defined(CONFIG_440SP) && !defined(CONFIG_440SPE)
1841 #define PLLSYS0_TUNE_MASK       0xffc00000      /* PLL TUNE bits            */
1842 #define PLLSYS0_FB_DIV_MASK     0x003c0000      /* Feedback divisor         */
1843 #define PLLSYS0_FWD_DIV_A_MASK  0x00038000      /* Forward divisor A        */
1844 #define PLLSYS0_FWD_DIV_B_MASK  0x00007000      /* Forward divisor B        */
1845 #define PLLSYS0_OPB_DIV_MASK    0x00000c00      /* OPB divisor              */
1846 #define PLLSYS0_EPB_DIV_MASK    0x00000300      /* EPB divisor              */
1847 #define PLLSYS0_EXTSL_MASK      0x00000080      /* PerClk feedback path     */
1848 #define PLLSYS0_RW_MASK         0x00000060      /* ROM width                */
1849 #define PLLSYS0_RL_MASK         0x00000010      /* ROM location             */
1850 #define PLLSYS0_ZMII_SEL_MASK   0x0000000c      /* ZMII selection           */
1851 #define PLLSYS0_BYPASS_MASK     0x00000002      /* Bypass PLL               */
1852 #define PLLSYS0_NTO1_MASK       0x00000001      /* CPU:PLB N-to-1 ratio     */
1853
1854 #define PLL_VCO_FREQ_MIN        500             /* Min VCO freq (MHz)       */
1855 #define PLL_VCO_FREQ_MAX        1000            /* Max VCO freq (MHz)       */
1856 #define PLL_CPU_FREQ_MAX        400             /* Max CPU freq (MHz)       */
1857 #define PLL_PLB_FREQ_MAX        133             /* Max PLB freq (MHz)       */
1858 #else /* !CONFIG_440GX or CONFIG_440EP or CONFIG_440GR */
1859 #define PLLSYS0_ENG_MASK        0x80000000      /* 0 = SysClk, 1 = PLL VCO */
1860 #define PLLSYS0_SRC_MASK        0x40000000      /* 0 = PLL A, 1 = PLL B */
1861 #define PLLSYS0_SEL_MASK        0x38000000      /* 0 = PLL, 1 = CPU, 5 = PerClk */
1862 #define PLLSYS0_TUNE_MASK       0x07fe0000      /* PLL Tune bits */
1863 #define PLLSYS0_FB_DIV_MASK     0x0001f000      /* Feedback divisor */
1864 #define PLLSYS0_FWD_DIV_A_MASK  0x00000f00      /* Fwd Div A */
1865 #define PLLSYS0_FWD_DIV_B_MASK  0x000000e0      /* Fwd Div B */
1866 #define PLLSYS0_PRI_DIV_B_MASK  0x0000001c      /* PLL Primary Divisor B */
1867 #define PLLSYS0_OPB_DIV_MASK    0x00000003      /* OPB Divisor */
1868
1869 #define PLLC_ENG_MASK       0x20000000  /* PLL primary forward divisor source   */
1870 #define PLLC_SRC_MASK       0x20000000  /* PLL feedback source   */
1871 #define PLLD_FBDV_MASK      0x1f000000  /* PLL Feedback Divisor  */
1872 #define PLLD_FWDVA_MASK     0x000f0000  /* PLL Forward Divisor A */
1873 #define PLLD_FWDVB_MASK     0x00000700  /* PLL Forward Divisor B */
1874 #define PLLD_LFBDV_MASK     0x0000003f  /* PLL Local Feedback Divisor */
1875
1876 #define OPBDDV_MASK         0x03000000  /* OPB Clock Divisor Register */
1877 #define PERDV_MASK          0x07000000  /* Periferal Clock Divisor */
1878 #define PRADV_MASK          0x07000000  /* Primary Divisor A */
1879 #define PRBDV_MASK          0x07000000  /* Primary Divisor B */
1880 #define SPCID_MASK          0x03000000  /* Sync PCI Divisor  */
1881
1882 #define PLL_VCO_FREQ_MIN        500             /* Min VCO freq (MHz)       */
1883 #define PLL_VCO_FREQ_MAX        1000            /* Max VCO freq (MHz)       */
1884 #define PLL_CPU_FREQ_MAX        400             /* Max CPU freq (MHz)       */
1885 #define PLL_PLB_FREQ_MAX        133             /* Max PLB freq (MHz)       */
1886
1887 /* Strap 1 Register */
1888 #define PLLSYS1_LF_DIV_MASK     0xfc000000      /* PLL Local Feedback Divisor */
1889 #define PLLSYS1_PERCLK_DIV_MASK 0x03000000      /* Peripheral Clk Divisor */
1890 #define PLLSYS1_MAL_DIV_MASK    0x00c00000      /* MAL Clk Divisor */
1891 #define PLLSYS1_RW_MASK         0x00300000      /* ROM width */
1892 #define PLLSYS1_EAR_MASK        0x00080000      /* ERAP Addres reset vector */
1893 #define PLLSYS1_PAE_MASK        0x00040000      /* PCI arbitor enable */
1894 #define PLLSYS1_PCHE_MASK       0x00020000      /* PCI host config enable */
1895 #define PLLSYS1_PISE_MASK       0x00010000      /* PCI init seq. enable */
1896 #define PLLSYS1_PCWE_MASK       0x00008000      /* PCI local cpu wait enable */
1897 #define PLLSYS1_PPIM_MASK       0x00007800      /* PCI inbound map */
1898 #define PLLSYS1_PR64E_MASK      0x00000400      /* PCI init Req64 enable */
1899 #define PLLSYS1_PXFS_MASK       0x00000300      /* PCI-X Freq Sel */
1900 #define PLLSYS1_RSVD_MASK       0x00000080      /* RSVD */
1901 #define PLLSYS1_PDM_MASK        0x00000040      /* PCI-X Driver Mode */
1902 #define PLLSYS1_EPS_MASK        0x00000038      /* Ethernet Pin Select */
1903 #define PLLSYS1_RMII_MASK       0x00000004      /* RMII Mode */
1904 #define PLLSYS1_TRE_MASK        0x00000002      /* GPIO Trace Enable */
1905 #define PLLSYS1_NTO1_MASK       0x00000001      /* CPU:PLB N-to-1 ratio */
1906 #endif /* CONFIG_440GX */
1907
1908 #if defined (CONFIG_440EPX) || defined (CONFIG_440GRX)
1909 #define CPR0_ICFG_RLI_MASK      0x80000000
1910 #define CPR0_SPCID_SPCIDV0_MASK 0x03000000
1911 #define CPR0_PERD_PERDV0_MASK   0x07000000
1912 #endif
1913
1914 /*-----------------------------------------------------------------------------
1915 | IIC Register Offsets
1916 '----------------------------------------------------------------------------*/
1917 #define IICMDBUF                0x00
1918 #define IICSDBUF                0x02
1919 #define IICLMADR                0x04
1920 #define IICHMADR                0x05
1921 #define IICCNTL                 0x06
1922 #define IICMDCNTL               0x07
1923 #define IICSTS                  0x08
1924 #define IICEXTSTS               0x09
1925 #define IICLSADR                0x0A
1926 #define IICHSADR                0x0B
1927 #define IICCLKDIV               0x0C
1928 #define IICINTRMSK              0x0D
1929 #define IICXFRCNT               0x0E
1930 #define IICXTCNTLSS             0x0F
1931 #define IICDIRECTCNTL           0x10
1932
1933 /*-----------------------------------------------------------------------------
1934 | PCI Internal Registers et. al. (accessed via plb)
1935 +----------------------------------------------------------------------------*/
1936 #define PCIX0_CFGADR            (CFG_PCI_BASE + 0x0ec00000)
1937 #define PCIX0_CFGDATA           (CFG_PCI_BASE + 0x0ec00004)
1938 #define PCIX0_CFGBASE           (CFG_PCI_BASE + 0x0ec80000)
1939 #define PCIX0_IOBASE            (CFG_PCI_BASE + 0x08000000)
1940
1941 #if defined(CONFIG_440EP) || defined(CONFIG_440GR) || \
1942     defined(CONFIG_440EPX) || defined(CONFIG_440GRX)
1943
1944 /* PCI Local Configuration Registers
1945    --------------------------------- */
1946 #define PCI_MMIO_LCR_BASE (CFG_PCI_BASE + 0x0f400000)    /* Real => 0x0EF400000 */
1947
1948 /* PCI Master Local Configuration Registers */
1949 #define PCIX0_PMM0LA         (PCI_MMIO_LCR_BASE + 0x00) /* PMM0 Local Address */
1950 #define PCIX0_PMM0MA         (PCI_MMIO_LCR_BASE + 0x04) /* PMM0 Mask/Attribute */
1951 #define PCIX0_PMM0PCILA      (PCI_MMIO_LCR_BASE + 0x08) /* PMM0 PCI Low Address */
1952 #define PCIX0_PMM0PCIHA      (PCI_MMIO_LCR_BASE + 0x0C) /* PMM0 PCI High Address */
1953 #define PCIX0_PMM1LA         (PCI_MMIO_LCR_BASE + 0x10) /* PMM1 Local Address */
1954 #define PCIX0_PMM1MA         (PCI_MMIO_LCR_BASE + 0x14) /* PMM1 Mask/Attribute */
1955 #define PCIX0_PMM1PCILA      (PCI_MMIO_LCR_BASE + 0x18) /* PMM1 PCI Low Address */
1956 #define PCIX0_PMM1PCIHA      (PCI_MMIO_LCR_BASE + 0x1C) /* PMM1 PCI High Address */
1957 #define PCIX0_PMM2LA         (PCI_MMIO_LCR_BASE + 0x20) /* PMM2 Local Address */
1958 #define PCIX0_PMM2MA         (PCI_MMIO_LCR_BASE + 0x24) /* PMM2 Mask/Attribute */
1959 #define PCIX0_PMM2PCILA      (PCI_MMIO_LCR_BASE + 0x28) /* PMM2 PCI Low Address */
1960 #define PCIX0_PMM2PCIHA      (PCI_MMIO_LCR_BASE + 0x2C) /* PMM2 PCI High Address */
1961
1962 /* PCI Target Local Configuration Registers */
1963 #define PCIX0_PTM1MS         (PCI_MMIO_LCR_BASE + 0x30) /* PTM1 Memory Size/Attribute */
1964 #define PCIX0_PTM1LA         (PCI_MMIO_LCR_BASE + 0x34) /* PTM1 Local Addr. Reg */
1965 #define PCIX0_PTM2MS         (PCI_MMIO_LCR_BASE + 0x38) /* PTM2 Memory Size/Attribute */
1966 #define PCIX0_PTM2LA         (PCI_MMIO_LCR_BASE + 0x3C) /* PTM2 Local Addr. Reg */
1967
1968 #else
1969
1970 #define PCIX0_VENDID            (PCIX0_CFGBASE + PCI_VENDOR_ID )
1971 #define PCIX0_DEVID             (PCIX0_CFGBASE + PCI_DEVICE_ID )
1972 #define PCIX0_CMD               (PCIX0_CFGBASE + PCI_COMMAND )
1973 #define PCIX0_STATUS            (PCIX0_CFGBASE + PCI_STATUS )
1974 #define PCIX0_REVID             (PCIX0_CFGBASE + PCI_REVISION_ID )
1975 #define PCIX0_CLS               (PCIX0_CFGBASE + PCI_CLASS_CODE)
1976 #define PCIX0_CACHELS           (PCIX0_CFGBASE + PCI_CACHE_LINE_SIZE )
1977 #define PCIX0_LATTIM            (PCIX0_CFGBASE + PCI_LATENCY_TIMER )
1978 #define PCIX0_HDTYPE            (PCIX0_CFGBASE + PCI_HEADER_TYPE )
1979 #define PCIX0_BIST              (PCIX0_CFGBASE + PCI_BIST )
1980 #define PCIX0_BAR0              (PCIX0_CFGBASE + PCI_BASE_ADDRESS_0 )
1981 #define PCIX0_BAR1              (PCIX0_CFGBASE + PCI_BASE_ADDRESS_1 )
1982 #define PCIX0_BAR2              (PCIX0_CFGBASE + PCI_BASE_ADDRESS_2 )
1983 #define PCIX0_BAR3              (PCIX0_CFGBASE + PCI_BASE_ADDRESS_3 )
1984 #define PCIX0_BAR4              (PCIX0_CFGBASE + PCI_BASE_ADDRESS_4 )
1985 #define PCIX0_BAR5              (PCIX0_CFGBASE + PCI_BASE_ADDRESS_5 )
1986 #define PCIX0_CISPTR            (PCIX0_CFGBASE + PCI_CARDBUS_CIS )
1987 #define PCIX0_SBSYSVID          (PCIX0_CFGBASE + PCI_SUBSYSTEM_VENDOR_ID )
1988 #define PCIX0_SBSYSID           (PCIX0_CFGBASE + PCI_SUBSYSTEM_ID )
1989 #define PCIX0_EROMBA            (PCIX0_CFGBASE + PCI_ROM_ADDRESS )
1990 #define PCIX0_CAP               (PCIX0_CFGBASE + PCI_CAPABILITY_LIST )
1991 #define PCIX0_RES0              (PCIX0_CFGBASE + 0x0035 )
1992 #define PCIX0_RES1              (PCIX0_CFGBASE + 0x0036 )
1993 #define PCIX0_RES2              (PCIX0_CFGBASE + 0x0038 )
1994 #define PCIX0_INTLN             (PCIX0_CFGBASE + PCI_INTERRUPT_LINE )
1995 #define PCIX0_INTPN             (PCIX0_CFGBASE + PCI_INTERRUPT_PIN )
1996 #define PCIX0_MINGNT            (PCIX0_CFGBASE + PCI_MIN_GNT )
1997 #define PCIX0_MAXLTNCY          (PCIX0_CFGBASE + PCI_MAX_LAT )
1998
1999 #define PCIX0_BRDGOPT1          (PCIX0_CFGBASE + 0x0040)
2000 #define PCIX0_BRDGOPT2          (PCIX0_CFGBASE + 0x0044)
2001
2002 #define PCIX0_POM0LAL           (PCIX0_CFGBASE + 0x0068)
2003 #define PCIX0_POM0LAH           (PCIX0_CFGBASE + 0x006c)
2004 #define PCIX0_POM0SA            (PCIX0_CFGBASE + 0x0070)
2005 #define PCIX0_POM0PCIAL         (PCIX0_CFGBASE + 0x0074)
2006 #define PCIX0_POM0PCIAH         (PCIX0_CFGBASE + 0x0078)
2007 #define PCIX0_POM1LAL           (PCIX0_CFGBASE + 0x007c)
2008 #define PCIX0_POM1LAH           (PCIX0_CFGBASE + 0x0080)
2009 #define PCIX0_POM1SA            (PCIX0_CFGBASE + 0x0084)
2010 #define PCIX0_POM1PCIAL         (PCIX0_CFGBASE + 0x0088)
2011 #define PCIX0_POM1PCIAH         (PCIX0_CFGBASE + 0x008c)
2012 #define PCIX0_POM2SA            (PCIX0_CFGBASE + 0x0090)
2013
2014 #define PCIX0_PIM0SA            (PCIX0_CFGBASE + 0x0098)
2015 #define PCIX0_PIM0LAL           (PCIX0_CFGBASE + 0x009c)
2016 #define PCIX0_PIM0LAH           (PCIX0_CFGBASE + 0x00a0)
2017 #define PCIX0_PIM1SA            (PCIX0_CFGBASE + 0x00a4)
2018 #define PCIX0_PIM1LAL           (PCIX0_CFGBASE + 0x00a8)
2019 #define PCIX0_PIM1LAH           (PCIX0_CFGBASE + 0x00ac)
2020 #define PCIX0_PIM2SA            (PCIX0_CFGBASE + 0x00b0)
2021 #define PCIX0_PIM2LAL           (PCIX0_CFGBASE + 0x00b4)
2022 #define PCIX0_PIM2LAH           (PCIX0_CFGBASE + 0x00b8)
2023
2024 #define PCIX0_STS               (PCIX0_CFGBASE + 0x00e0)
2025
2026 #endif /* !defined(CONFIG_440EP) !defined(CONFIG_440GR) */
2027
2028 #if defined(CONFIG_440EPX) || defined(CONFIG_440GRX)
2029
2030 /* USB2.0 Device */
2031 #define USB2D0_BASE         CFG_USB2D0_BASE
2032
2033 #define USB2D0_INTRIN       (USB2D0_BASE + 0x00000000)
2034
2035 #define USB2D0_INTRIN       (USB2D0_BASE + 0x00000000) /* Interrupt register for Endpoint 0 plus IN Endpoints 1 to 3 */
2036 #define USB2D0_POWER        (USB2D0_BASE + 0x00000000) /* Power management register */
2037 #define USB2D0_FADDR        (USB2D0_BASE + 0x00000000) /* Function address register */
2038 #define USB2D0_INTRINE      (USB2D0_BASE + 0x00000000) /* Interrupt enable register for USB2D0_INTRIN */
2039 #define USB2D0_INTROUT      (USB2D0_BASE + 0x00000000) /* Interrupt register for OUT Endpoints 1 to 3 */
2040 #define USB2D0_INTRUSBE     (USB2D0_BASE + 0x00000000) /* Interrupt enable register for USB2D0_INTRUSB */
2041 #define USB2D0_INTRUSB      (USB2D0_BASE + 0x00000000) /* Interrupt register for common USB interrupts */
2042 #define USB2D0_INTROUTE     (USB2D0_BASE + 0x00000000) /* Interrupt enable register for IntrOut */
2043 #define USB2D0_TSTMODE      (USB2D0_BASE + 0x00000000) /* Enables the USB 2.0 test modes */
2044 #define USB2D0_INDEX        (USB2D0_BASE + 0x00000000) /* Index register for selecting the Endpoint status/control registers */
2045 #define USB2D0_FRAME        (USB2D0_BASE + 0x00000000) /* Frame number */
2046 #define USB2D0_INCSR0       (USB2D0_BASE + 0x00000000) /* Control Status register for Endpoint 0. (Index register set to select Endpoint 0) */
2047 #define USB2D0_INCSR        (USB2D0_BASE + 0x00000000) /* Control Status register for IN Endpoint. (Index register set to select Endpoints 13) */
2048 #define USB2D0_INMAXP       (USB2D0_BASE + 0x00000000) /* Maximum packet size for IN Endpoint. (Index register set to select Endpoints 13) */
2049 #define USB2D0_OUTCSR       (USB2D0_BASE + 0x00000000) /* Control Status register for OUT Endpoint. (Index register set to select Endpoints 13) */
2050 #define USB2D0_OUTMAXP      (USB2D0_BASE + 0x00000000) /* Maximum packet size for OUT Endpoint. (Index register set to select Endpoints 13) */
2051 #define USB2D0_OUTCOUNT0    (USB2D0_BASE + 0x00000000) /* Number of received bytes in Endpoint 0 FIFO. (Index register set to select Endpoint 0) */
2052 #define USB2D0_OUTCOUNT     (USB2D0_BASE + 0x00000000) /* Number of bytes in OUT Endpoint FIFO. (Index register set to select Endpoints 13) */
2053 #endif
2054
2055 /******************************************************************************
2056  * GPIO macro register defines
2057  ******************************************************************************/
2058 #if defined(CONFIG_440GP) || defined(CONFIG_440GX) || \
2059     defined(CONFIG_440SP) || defined(CONFIG_440SPE) || \
2060     defined(CONFIG_460SX)
2061 #define GPIO0_BASE             (CFG_PERIPHERAL_BASE+0x00000700)
2062
2063 #define GPIO0_OR               (GPIO0_BASE+0x0)
2064 #define GPIO0_TCR              (GPIO0_BASE+0x4)
2065 #define GPIO0_ODR              (GPIO0_BASE+0x18)
2066 #define GPIO0_IR               (GPIO0_BASE+0x1C)
2067 #endif /* CONFIG_440GP */
2068
2069 #if defined(CONFIG_440EP) || defined(CONFIG_440GR) || \
2070     defined(CONFIG_440EPX) || defined(CONFIG_440GRX) || \
2071     defined(CONFIG_460EX) || defined(CONFIG_460GT)
2072 #define GPIO0_BASE             (CFG_PERIPHERAL_BASE+0x00000B00)
2073 #define GPIO1_BASE             (CFG_PERIPHERAL_BASE+0x00000C00)
2074
2075 #define GPIO0_OR               (GPIO0_BASE+0x0)
2076 #define GPIO0_TCR              (GPIO0_BASE+0x4)
2077 #define GPIO0_OSRL             (GPIO0_BASE+0x8)
2078 #define GPIO0_OSRH             (GPIO0_BASE+0xC)
2079 #define GPIO0_TSRL             (GPIO0_BASE+0x10)
2080 #define GPIO0_TSRH             (GPIO0_BASE+0x14)
2081 #define GPIO0_ODR              (GPIO0_BASE+0x18)
2082 #define GPIO0_IR               (GPIO0_BASE+0x1C)
2083 #define GPIO0_RR1              (GPIO0_BASE+0x20)
2084 #define GPIO0_RR2              (GPIO0_BASE+0x24)
2085 #define GPIO0_RR3              (GPIO0_BASE+0x28)
2086 #define GPIO0_ISR1L            (GPIO0_BASE+0x30)
2087 #define GPIO0_ISR1H            (GPIO0_BASE+0x34)
2088 #define GPIO0_ISR2L            (GPIO0_BASE+0x38)
2089 #define GPIO0_ISR2H            (GPIO0_BASE+0x3C)
2090 #define GPIO0_ISR3L            (GPIO0_BASE+0x40)
2091 #define GPIO0_ISR3H            (GPIO0_BASE+0x44)
2092
2093 #define GPIO1_OR               (GPIO1_BASE+0x0)
2094 #define GPIO1_TCR              (GPIO1_BASE+0x4)
2095 #define GPIO1_OSRL             (GPIO1_BASE+0x8)
2096 #define GPIO1_OSRH             (GPIO1_BASE+0xC)
2097 #define GPIO1_TSRL             (GPIO1_BASE+0x10)
2098 #define GPIO1_TSRH             (GPIO1_BASE+0x14)
2099 #define GPIO1_ODR              (GPIO1_BASE+0x18)
2100 #define GPIO1_IR               (GPIO1_BASE+0x1C)
2101 #define GPIO1_RR1              (GPIO1_BASE+0x20)
2102 #define GPIO1_RR2              (GPIO1_BASE+0x24)
2103 #define GPIO1_RR3              (GPIO1_BASE+0x28)
2104 #define GPIO1_ISR1L            (GPIO1_BASE+0x30)
2105 #define GPIO1_ISR1H            (GPIO1_BASE+0x34)
2106 #define GPIO1_ISR2L            (GPIO1_BASE+0x38)
2107 #define GPIO1_ISR2H            (GPIO1_BASE+0x3C)
2108 #define GPIO1_ISR3L            (GPIO1_BASE+0x40)
2109 #define GPIO1_ISR3H            (GPIO1_BASE+0x44)
2110 #endif
2111
2112 #ifndef __ASSEMBLY__
2113
2114 static inline u32 get_mcsr(void)
2115 {
2116         u32 val;
2117
2118         asm volatile("mfspr %0, 0x23c" : "=r" (val) :);
2119         return val;
2120 }
2121
2122 static inline void set_mcsr(u32 val)
2123 {
2124         asm volatile("mtspr 0x23c, %0" : "=r" (val) :);
2125 }
2126
2127 #endif  /* _ASMLANGUAGE */
2128
2129 #endif  /* __PPC440_H__ */