281f353916892dff4202ccb073421d380d9850ef
[platform/kernel/u-boot.git] / include / pci.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * (C) Copyright 2001 Sysgo Real-Time Solutions, GmbH <www.elinos.com>
4  * Andreas Heppel <aheppel@sysgo.de>
5  *
6  * (C) Copyright 2002
7  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
8  */
9
10 #ifndef _PCI_H
11 #define _PCI_H
12
13 #define PCI_CFG_SPACE_SIZE      256
14 #define PCI_CFG_SPACE_EXP_SIZE  4096
15
16 /*
17  * Under PCI, each device has 256 bytes of configuration address space,
18  * of which the first 64 bytes are standardized as follows:
19  */
20 #define PCI_STD_HEADER_SIZEOF   64
21 #define PCI_VENDOR_ID           0x00    /* 16 bits */
22 #define PCI_DEVICE_ID           0x02    /* 16 bits */
23 #define PCI_COMMAND             0x04    /* 16 bits */
24 #define  PCI_COMMAND_IO         0x1     /* Enable response in I/O space */
25 #define  PCI_COMMAND_MEMORY     0x2     /* Enable response in Memory space */
26 #define  PCI_COMMAND_MASTER     0x4     /* Enable bus mastering */
27 #define  PCI_COMMAND_SPECIAL    0x8     /* Enable response to special cycles */
28 #define  PCI_COMMAND_INVALIDATE 0x10    /* Use memory write and invalidate */
29 #define  PCI_COMMAND_VGA_PALETTE 0x20   /* Enable palette snooping */
30 #define  PCI_COMMAND_PARITY     0x40    /* Enable parity checking */
31 #define  PCI_COMMAND_WAIT       0x80    /* Enable address/data stepping */
32 #define  PCI_COMMAND_SERR       0x100   /* Enable SERR */
33 #define  PCI_COMMAND_FAST_BACK  0x200   /* Enable back-to-back writes */
34
35 #define PCI_STATUS              0x06    /* 16 bits */
36 #define  PCI_STATUS_CAP_LIST    0x10    /* Support Capability List */
37 #define  PCI_STATUS_66MHZ       0x20    /* Support 66 Mhz PCI 2.1 bus */
38 #define  PCI_STATUS_UDF         0x40    /* Support User Definable Features [obsolete] */
39 #define  PCI_STATUS_FAST_BACK   0x80    /* Accept fast-back to back */
40 #define  PCI_STATUS_PARITY      0x100   /* Detected parity error */
41 #define  PCI_STATUS_DEVSEL_MASK 0x600   /* DEVSEL timing */
42 #define  PCI_STATUS_DEVSEL_FAST 0x000
43 #define  PCI_STATUS_DEVSEL_MEDIUM 0x200
44 #define  PCI_STATUS_DEVSEL_SLOW 0x400
45 #define  PCI_STATUS_SIG_TARGET_ABORT 0x800 /* Set on target abort */
46 #define  PCI_STATUS_REC_TARGET_ABORT 0x1000 /* Master ack of " */
47 #define  PCI_STATUS_REC_MASTER_ABORT 0x2000 /* Set on master abort */
48 #define  PCI_STATUS_SIG_SYSTEM_ERROR 0x4000 /* Set when we drive SERR */
49 #define  PCI_STATUS_DETECTED_PARITY 0x8000 /* Set on parity error */
50
51 #define PCI_CLASS_REVISION      0x08    /* High 24 bits are class, low 8
52                                            revision */
53 #define PCI_REVISION_ID         0x08    /* Revision ID */
54 #define PCI_CLASS_PROG          0x09    /* Reg. Level Programming Interface */
55 #define PCI_CLASS_DEVICE        0x0a    /* Device class */
56 #define PCI_CLASS_CODE          0x0b    /* Device class code */
57 #define  PCI_CLASS_CODE_TOO_OLD 0x00
58 #define  PCI_CLASS_CODE_STORAGE 0x01
59 #define  PCI_CLASS_CODE_NETWORK 0x02
60 #define  PCI_CLASS_CODE_DISPLAY 0x03
61 #define  PCI_CLASS_CODE_MULTIMEDIA 0x04
62 #define  PCI_CLASS_CODE_MEMORY  0x05
63 #define  PCI_CLASS_CODE_BRIDGE  0x06
64 #define  PCI_CLASS_CODE_COMM    0x07
65 #define  PCI_CLASS_CODE_PERIPHERAL 0x08
66 #define  PCI_CLASS_CODE_INPUT   0x09
67 #define  PCI_CLASS_CODE_DOCKING 0x0A
68 #define  PCI_CLASS_CODE_PROCESSOR 0x0B
69 #define  PCI_CLASS_CODE_SERIAL  0x0C
70 #define  PCI_CLASS_CODE_WIRELESS 0x0D
71 #define  PCI_CLASS_CODE_I2O     0x0E
72 #define  PCI_CLASS_CODE_SATELLITE 0x0F
73 #define  PCI_CLASS_CODE_CRYPTO  0x10
74 #define  PCI_CLASS_CODE_DATA    0x11
75 /* Base Class 0x12 - 0xFE is reserved */
76 #define  PCI_CLASS_CODE_OTHER   0xFF
77
78 #define PCI_CLASS_SUB_CODE      0x0a    /* Device sub-class code */
79 #define  PCI_CLASS_SUB_CODE_TOO_OLD_NOTVGA      0x00
80 #define  PCI_CLASS_SUB_CODE_TOO_OLD_VGA         0x01
81 #define  PCI_CLASS_SUB_CODE_STORAGE_SCSI        0x00
82 #define  PCI_CLASS_SUB_CODE_STORAGE_IDE         0x01
83 #define  PCI_CLASS_SUB_CODE_STORAGE_FLOPPY      0x02
84 #define  PCI_CLASS_SUB_CODE_STORAGE_IPIBUS      0x03
85 #define  PCI_CLASS_SUB_CODE_STORAGE_RAID        0x04
86 #define  PCI_CLASS_SUB_CODE_STORAGE_ATA         0x05
87 #define  PCI_CLASS_SUB_CODE_STORAGE_SATA        0x06
88 #define  PCI_CLASS_SUB_CODE_STORAGE_SAS         0x07
89 #define  PCI_CLASS_SUB_CODE_STORAGE_OTHER       0x80
90 #define  PCI_CLASS_SUB_CODE_NETWORK_ETHERNET    0x00
91 #define  PCI_CLASS_SUB_CODE_NETWORK_TOKENRING   0x01
92 #define  PCI_CLASS_SUB_CODE_NETWORK_FDDI        0x02
93 #define  PCI_CLASS_SUB_CODE_NETWORK_ATM         0x03
94 #define  PCI_CLASS_SUB_CODE_NETWORK_ISDN        0x04
95 #define  PCI_CLASS_SUB_CODE_NETWORK_WORLDFIP    0x05
96 #define  PCI_CLASS_SUB_CODE_NETWORK_PICMG       0x06
97 #define  PCI_CLASS_SUB_CODE_NETWORK_OTHER       0x80
98 #define  PCI_CLASS_SUB_CODE_DISPLAY_VGA         0x00
99 #define  PCI_CLASS_SUB_CODE_DISPLAY_XGA         0x01
100 #define  PCI_CLASS_SUB_CODE_DISPLAY_3D          0x02
101 #define  PCI_CLASS_SUB_CODE_DISPLAY_OTHER       0x80
102 #define  PCI_CLASS_SUB_CODE_MULTIMEDIA_VIDEO    0x00
103 #define  PCI_CLASS_SUB_CODE_MULTIMEDIA_AUDIO    0x01
104 #define  PCI_CLASS_SUB_CODE_MULTIMEDIA_PHONE    0x02
105 #define  PCI_CLASS_SUB_CODE_MULTIMEDIA_OTHER    0x80
106 #define  PCI_CLASS_SUB_CODE_MEMORY_RAM          0x00
107 #define  PCI_CLASS_SUB_CODE_MEMORY_FLASH        0x01
108 #define  PCI_CLASS_SUB_CODE_MEMORY_OTHER        0x80
109 #define  PCI_CLASS_SUB_CODE_BRIDGE_HOST         0x00
110 #define  PCI_CLASS_SUB_CODE_BRIDGE_ISA          0x01
111 #define  PCI_CLASS_SUB_CODE_BRIDGE_EISA         0x02
112 #define  PCI_CLASS_SUB_CODE_BRIDGE_MCA          0x03
113 #define  PCI_CLASS_SUB_CODE_BRIDGE_PCI          0x04
114 #define  PCI_CLASS_SUB_CODE_BRIDGE_PCMCIA       0x05
115 #define  PCI_CLASS_SUB_CODE_BRIDGE_NUBUS        0x06
116 #define  PCI_CLASS_SUB_CODE_BRIDGE_CARDBUS      0x07
117 #define  PCI_CLASS_SUB_CODE_BRIDGE_RACEWAY      0x08
118 #define  PCI_CLASS_SUB_CODE_BRIDGE_SEMI_PCI     0x09
119 #define  PCI_CLASS_SUB_CODE_BRIDGE_INFINIBAND   0x0A
120 #define  PCI_CLASS_SUB_CODE_BRIDGE_OTHER        0x80
121 #define  PCI_CLASS_SUB_CODE_COMM_SERIAL         0x00
122 #define  PCI_CLASS_SUB_CODE_COMM_PARALLEL       0x01
123 #define  PCI_CLASS_SUB_CODE_COMM_MULTIPORT      0x02
124 #define  PCI_CLASS_SUB_CODE_COMM_MODEM          0x03
125 #define  PCI_CLASS_SUB_CODE_COMM_GPIB           0x04
126 #define  PCI_CLASS_SUB_CODE_COMM_SMARTCARD      0x05
127 #define  PCI_CLASS_SUB_CODE_COMM_OTHER          0x80
128 #define  PCI_CLASS_SUB_CODE_PERIPHERAL_PIC      0x00
129 #define  PCI_CLASS_SUB_CODE_PERIPHERAL_DMA      0x01
130 #define  PCI_CLASS_SUB_CODE_PERIPHERAL_TIMER    0x02
131 #define  PCI_CLASS_SUB_CODE_PERIPHERAL_RTC      0x03
132 #define  PCI_CLASS_SUB_CODE_PERIPHERAL_HOTPLUG  0x04
133 #define  PCI_CLASS_SUB_CODE_PERIPHERAL_SD       0x05
134 #define  PCI_CLASS_SUB_CODE_PERIPHERAL_OTHER    0x80
135 #define  PCI_CLASS_SUB_CODE_INPUT_KEYBOARD      0x00
136 #define  PCI_CLASS_SUB_CODE_INPUT_DIGITIZER     0x01
137 #define  PCI_CLASS_SUB_CODE_INPUT_MOUSE         0x02
138 #define  PCI_CLASS_SUB_CODE_INPUT_SCANNER       0x03
139 #define  PCI_CLASS_SUB_CODE_INPUT_GAMEPORT      0x04
140 #define  PCI_CLASS_SUB_CODE_INPUT_OTHER         0x80
141 #define  PCI_CLASS_SUB_CODE_DOCKING_GENERIC     0x00
142 #define  PCI_CLASS_SUB_CODE_DOCKING_OTHER       0x80
143 #define  PCI_CLASS_SUB_CODE_PROCESSOR_386       0x00
144 #define  PCI_CLASS_SUB_CODE_PROCESSOR_486       0x01
145 #define  PCI_CLASS_SUB_CODE_PROCESSOR_PENTIUM   0x02
146 #define  PCI_CLASS_SUB_CODE_PROCESSOR_ALPHA     0x10
147 #define  PCI_CLASS_SUB_CODE_PROCESSOR_POWERPC   0x20
148 #define  PCI_CLASS_SUB_CODE_PROCESSOR_MIPS      0x30
149 #define  PCI_CLASS_SUB_CODE_PROCESSOR_COPROC    0x40
150 #define  PCI_CLASS_SUB_CODE_SERIAL_1394         0x00
151 #define  PCI_CLASS_SUB_CODE_SERIAL_ACCESSBUS    0x01
152 #define  PCI_CLASS_SUB_CODE_SERIAL_SSA          0x02
153 #define  PCI_CLASS_SUB_CODE_SERIAL_USB          0x03
154 #define  PCI_CLASS_SUB_CODE_SERIAL_FIBRECHAN    0x04
155 #define  PCI_CLASS_SUB_CODE_SERIAL_SMBUS        0x05
156 #define  PCI_CLASS_SUB_CODE_SERIAL_INFINIBAND   0x06
157 #define  PCI_CLASS_SUB_CODE_SERIAL_IPMI         0x07
158 #define  PCI_CLASS_SUB_CODE_SERIAL_SERCOS       0x08
159 #define  PCI_CLASS_SUB_CODE_SERIAL_CANBUS       0x09
160 #define  PCI_CLASS_SUB_CODE_WIRELESS_IRDA       0x00
161 #define  PCI_CLASS_SUB_CODE_WIRELESS_IR         0x01
162 #define  PCI_CLASS_SUB_CODE_WIRELESS_RF         0x10
163 #define  PCI_CLASS_SUB_CODE_WIRELESS_BLUETOOTH  0x11
164 #define  PCI_CLASS_SUB_CODE_WIRELESS_BROADBAND  0x12
165 #define  PCI_CLASS_SUB_CODE_WIRELESS_80211A     0x20
166 #define  PCI_CLASS_SUB_CODE_WIRELESS_80211B     0x21
167 #define  PCI_CLASS_SUB_CODE_WIRELESS_OTHER      0x80
168 #define  PCI_CLASS_SUB_CODE_I2O_V1_0            0x00
169 #define  PCI_CLASS_SUB_CODE_SATELLITE_TV        0x01
170 #define  PCI_CLASS_SUB_CODE_SATELLITE_AUDIO     0x02
171 #define  PCI_CLASS_SUB_CODE_SATELLITE_VOICE     0x03
172 #define  PCI_CLASS_SUB_CODE_SATELLITE_DATA      0x04
173 #define  PCI_CLASS_SUB_CODE_CRYPTO_NETWORK      0x00
174 #define  PCI_CLASS_SUB_CODE_CRYPTO_ENTERTAINMENT 0x10
175 #define  PCI_CLASS_SUB_CODE_CRYPTO_OTHER        0x80
176 #define  PCI_CLASS_SUB_CODE_DATA_DPIO           0x00
177 #define  PCI_CLASS_SUB_CODE_DATA_PERFCNTR       0x01
178 #define  PCI_CLASS_SUB_CODE_DATA_COMMSYNC       0x10
179 #define  PCI_CLASS_SUB_CODE_DATA_MGMT           0x20
180 #define  PCI_CLASS_SUB_CODE_DATA_OTHER          0x80
181
182 #define PCI_CACHE_LINE_SIZE     0x0c    /* 8 bits */
183 #define PCI_LATENCY_TIMER       0x0d    /* 8 bits */
184 #define PCI_HEADER_TYPE         0x0e    /* 8 bits */
185 #define  PCI_HEADER_TYPE_NORMAL 0
186 #define  PCI_HEADER_TYPE_BRIDGE 1
187 #define  PCI_HEADER_TYPE_CARDBUS 2
188
189 #define PCI_BIST                0x0f    /* 8 bits */
190 #define PCI_BIST_CODE_MASK      0x0f    /* Return result */
191 #define PCI_BIST_START          0x40    /* 1 to start BIST, 2 secs or less */
192 #define PCI_BIST_CAPABLE        0x80    /* 1 if BIST capable */
193
194 /*
195  * Base addresses specify locations in memory or I/O space.
196  * Decoded size can be determined by writing a value of
197  * 0xffffffff to the register, and reading it back.  Only
198  * 1 bits are decoded.
199  */
200 #define PCI_BASE_ADDRESS_0      0x10    /* 32 bits */
201 #define PCI_BASE_ADDRESS_1      0x14    /* 32 bits [htype 0,1 only] */
202 #define PCI_BASE_ADDRESS_2      0x18    /* 32 bits [htype 0 only] */
203 #define PCI_BASE_ADDRESS_3      0x1c    /* 32 bits */
204 #define PCI_BASE_ADDRESS_4      0x20    /* 32 bits */
205 #define PCI_BASE_ADDRESS_5      0x24    /* 32 bits */
206 #define  PCI_BASE_ADDRESS_SPACE 0x01    /* 0 = memory, 1 = I/O */
207 #define  PCI_BASE_ADDRESS_SPACE_IO 0x01
208 #define  PCI_BASE_ADDRESS_SPACE_MEMORY 0x00
209 #define  PCI_BASE_ADDRESS_MEM_TYPE_MASK 0x06
210 #define  PCI_BASE_ADDRESS_MEM_TYPE_32   0x00    /* 32 bit address */
211 #define  PCI_BASE_ADDRESS_MEM_TYPE_1M   0x02    /* Below 1M [obsolete] */
212 #define  PCI_BASE_ADDRESS_MEM_TYPE_64   0x04    /* 64 bit address */
213 #define  PCI_BASE_ADDRESS_MEM_PREFETCH  0x08    /* prefetchable? */
214 #define  PCI_BASE_ADDRESS_MEM_MASK      (~0x0fULL)
215 #define  PCI_BASE_ADDRESS_IO_MASK       (~0x03ULL)
216 /* bit 1 is reserved if address_space = 1 */
217
218 /* Convert a regsister address (e.g. PCI_BASE_ADDRESS_1) to a bar # (e.g. 1) */
219 #define pci_offset_to_barnum(offset)    \
220                 (((offset) - PCI_BASE_ADDRESS_0) / sizeof(u32))
221
222 /* Header type 0 (normal devices) */
223 #define PCI_CARDBUS_CIS         0x28
224 #define PCI_SUBSYSTEM_VENDOR_ID 0x2c
225 #define PCI_SUBSYSTEM_ID        0x2e
226 #define PCI_ROM_ADDRESS         0x30    /* Bits 31..11 are address, 10..1 reserved */
227 #define  PCI_ROM_ADDRESS_ENABLE 0x01
228 #define PCI_ROM_ADDRESS_MASK    (~0x7ffULL)
229
230 #define PCI_CAPABILITY_LIST     0x34    /* Offset of first capability list entry */
231
232 /* 0x35-0x3b are reserved */
233 #define PCI_INTERRUPT_LINE      0x3c    /* 8 bits */
234 #define PCI_INTERRUPT_PIN       0x3d    /* 8 bits */
235 #define PCI_MIN_GNT             0x3e    /* 8 bits */
236 #define PCI_MAX_LAT             0x3f    /* 8 bits */
237
238 #define PCI_INTERRUPT_LINE_DISABLE      0xff
239
240 /* Header type 1 (PCI-to-PCI bridges) */
241 #define PCI_PRIMARY_BUS         0x18    /* Primary bus number */
242 #define PCI_SECONDARY_BUS       0x19    /* Secondary bus number */
243 #define PCI_SUBORDINATE_BUS     0x1a    /* Highest bus number behind the bridge */
244 #define PCI_SEC_LATENCY_TIMER   0x1b    /* Latency timer for secondary interface */
245 #define PCI_IO_BASE             0x1c    /* I/O range behind the bridge */
246 #define PCI_IO_LIMIT            0x1d
247 #define  PCI_IO_RANGE_TYPE_MASK 0x0f    /* I/O bridging type */
248 #define  PCI_IO_RANGE_TYPE_16   0x00
249 #define  PCI_IO_RANGE_TYPE_32   0x01
250 #define  PCI_IO_RANGE_MASK      ~0x0f
251 #define PCI_SEC_STATUS          0x1e    /* Secondary status register, only bit 14 used */
252 #define PCI_MEMORY_BASE         0x20    /* Memory range behind */
253 #define PCI_MEMORY_LIMIT        0x22
254 #define  PCI_MEMORY_RANGE_TYPE_MASK 0x0f
255 #define  PCI_MEMORY_RANGE_MASK  ~0x0f
256 #define PCI_PREF_MEMORY_BASE    0x24    /* Prefetchable memory range behind */
257 #define PCI_PREF_MEMORY_LIMIT   0x26
258 #define  PCI_PREF_RANGE_TYPE_MASK 0x0f
259 #define  PCI_PREF_RANGE_TYPE_32 0x00
260 #define  PCI_PREF_RANGE_TYPE_64 0x01
261 #define  PCI_PREF_RANGE_MASK    ~0x0f
262 #define PCI_PREF_BASE_UPPER32   0x28    /* Upper half of prefetchable memory range */
263 #define PCI_PREF_LIMIT_UPPER32  0x2c
264 #define PCI_IO_BASE_UPPER16     0x30    /* Upper half of I/O addresses */
265 #define PCI_IO_LIMIT_UPPER16    0x32
266 /* 0x34 same as for htype 0 */
267 /* 0x35-0x3b is reserved */
268 #define PCI_ROM_ADDRESS1        0x38    /* Same as PCI_ROM_ADDRESS, but for htype 1 */
269 /* 0x3c-0x3d are same as for htype 0 */
270 #define PCI_BRIDGE_CONTROL      0x3e
271 #define  PCI_BRIDGE_CTL_PARITY  0x01    /* Enable parity detection on secondary interface */
272 #define  PCI_BRIDGE_CTL_SERR    0x02    /* The same for SERR forwarding */
273 #define  PCI_BRIDGE_CTL_NO_ISA  0x04    /* Disable bridging of ISA ports */
274 #define  PCI_BRIDGE_CTL_VGA     0x08    /* Forward VGA addresses */
275 #define  PCI_BRIDGE_CTL_MASTER_ABORT 0x20  /* Report master aborts */
276 #define  PCI_BRIDGE_CTL_BUS_RESET 0x40  /* Secondary bus reset */
277 #define  PCI_BRIDGE_CTL_FAST_BACK 0x80  /* Fast Back2Back enabled on secondary interface */
278
279 /* Header type 2 (CardBus bridges) */
280 #define PCI_CB_CAPABILITY_LIST  0x14
281 /* 0x15 reserved */
282 #define PCI_CB_SEC_STATUS       0x16    /* Secondary status */
283 #define PCI_CB_PRIMARY_BUS      0x18    /* PCI bus number */
284 #define PCI_CB_CARD_BUS         0x19    /* CardBus bus number */
285 #define PCI_CB_SUBORDINATE_BUS  0x1a    /* Subordinate bus number */
286 #define PCI_CB_LATENCY_TIMER    0x1b    /* CardBus latency timer */
287 #define PCI_CB_MEMORY_BASE_0    0x1c
288 #define PCI_CB_MEMORY_LIMIT_0   0x20
289 #define PCI_CB_MEMORY_BASE_1    0x24
290 #define PCI_CB_MEMORY_LIMIT_1   0x28
291 #define PCI_CB_IO_BASE_0        0x2c
292 #define PCI_CB_IO_BASE_0_HI     0x2e
293 #define PCI_CB_IO_LIMIT_0       0x30
294 #define PCI_CB_IO_LIMIT_0_HI    0x32
295 #define PCI_CB_IO_BASE_1        0x34
296 #define PCI_CB_IO_BASE_1_HI     0x36
297 #define PCI_CB_IO_LIMIT_1       0x38
298 #define PCI_CB_IO_LIMIT_1_HI    0x3a
299 #define  PCI_CB_IO_RANGE_MASK   ~0x03
300 /* 0x3c-0x3d are same as for htype 0 */
301 #define PCI_CB_BRIDGE_CONTROL   0x3e
302 #define  PCI_CB_BRIDGE_CTL_PARITY       0x01    /* Similar to standard bridge control register */
303 #define  PCI_CB_BRIDGE_CTL_SERR         0x02
304 #define  PCI_CB_BRIDGE_CTL_ISA          0x04
305 #define  PCI_CB_BRIDGE_CTL_VGA          0x08
306 #define  PCI_CB_BRIDGE_CTL_MASTER_ABORT 0x20
307 #define  PCI_CB_BRIDGE_CTL_CB_RESET     0x40    /* CardBus reset */
308 #define  PCI_CB_BRIDGE_CTL_16BIT_INT    0x80    /* Enable interrupt for 16-bit cards */
309 #define  PCI_CB_BRIDGE_CTL_PREFETCH_MEM0 0x100  /* Prefetch enable for both memory regions */
310 #define  PCI_CB_BRIDGE_CTL_PREFETCH_MEM1 0x200
311 #define  PCI_CB_BRIDGE_CTL_POST_WRITES  0x400
312 #define PCI_CB_SUBSYSTEM_VENDOR_ID 0x40
313 #define PCI_CB_SUBSYSTEM_ID     0x42
314 #define PCI_CB_LEGACY_MODE_BASE 0x44    /* 16-bit PC Card legacy mode base address (ExCa) */
315 /* 0x48-0x7f reserved */
316
317 /* Capability lists */
318
319 #define PCI_CAP_LIST_ID         0       /* Capability ID */
320 #define  PCI_CAP_ID_PM          0x01    /* Power Management */
321 #define  PCI_CAP_ID_AGP         0x02    /* Accelerated Graphics Port */
322 #define  PCI_CAP_ID_VPD         0x03    /* Vital Product Data */
323 #define  PCI_CAP_ID_SLOTID      0x04    /* Slot Identification */
324 #define  PCI_CAP_ID_MSI         0x05    /* Message Signalled Interrupts */
325 #define  PCI_CAP_ID_CHSWP       0x06    /* CompactPCI HotSwap */
326 #define  PCI_CAP_ID_PCIX        0x07    /* PCI-X */
327 #define  PCI_CAP_ID_HT          0x08    /* HyperTransport */
328 #define  PCI_CAP_ID_VNDR        0x09    /* Vendor-Specific */
329 #define  PCI_CAP_ID_DBG         0x0A    /* Debug port */
330 #define  PCI_CAP_ID_CCRC        0x0B    /* CompactPCI Central Resource Control */
331 #define  PCI_CAP_ID_SHPC        0x0C    /* PCI Standard Hot-Plug Controller */
332 #define  PCI_CAP_ID_SSVID       0x0D    /* Bridge subsystem vendor/device ID */
333 #define  PCI_CAP_ID_AGP3        0x0E    /* AGP Target PCI-PCI bridge */
334 #define  PCI_CAP_ID_SECDEV      0x0F    /* Secure Device */
335 #define  PCI_CAP_ID_EXP         0x10    /* PCI Express */
336 #define  PCI_CAP_ID_MSIX        0x11    /* MSI-X */
337 #define  PCI_CAP_ID_SATA        0x12    /* SATA Data/Index Conf. */
338 #define  PCI_CAP_ID_AF          0x13    /* PCI Advanced Features */
339 #define  PCI_CAP_ID_EA          0x14    /* PCI Enhanced Allocation */
340 #define  PCI_CAP_ID_MAX         PCI_CAP_ID_EA
341 #define PCI_CAP_LIST_NEXT       1       /* Next capability in the list */
342 #define PCI_CAP_FLAGS           2       /* Capability defined flags (16 bits) */
343 #define PCI_CAP_SIZEOF          4
344
345 /* Power Management Registers */
346
347 #define  PCI_PM_CAP_VER_MASK    0x0007  /* Version */
348 #define  PCI_PM_CAP_PME_CLOCK   0x0008  /* PME clock required */
349 #define  PCI_PM_CAP_AUX_POWER   0x0010  /* Auxilliary power support */
350 #define  PCI_PM_CAP_DSI         0x0020  /* Device specific initialization */
351 #define  PCI_PM_CAP_D1          0x0200  /* D1 power state support */
352 #define  PCI_PM_CAP_D2          0x0400  /* D2 power state support */
353 #define  PCI_PM_CAP_PME         0x0800  /* PME pin supported */
354 #define PCI_PM_CTRL             4       /* PM control and status register */
355 #define  PCI_PM_CTRL_STATE_MASK 0x0003  /* Current power state (D0 to D3) */
356 #define  PCI_PM_CTRL_PME_ENABLE 0x0100  /* PME pin enable */
357 #define  PCI_PM_CTRL_DATA_SEL_MASK      0x1e00  /* Data select (??) */
358 #define  PCI_PM_CTRL_DATA_SCALE_MASK    0x6000  /* Data scale (??) */
359 #define  PCI_PM_CTRL_PME_STATUS 0x8000  /* PME pin status */
360 #define PCI_PM_PPB_EXTENSIONS   6       /* PPB support extensions (??) */
361 #define  PCI_PM_PPB_B2_B3       0x40    /* Stop clock when in D3hot (??) */
362 #define  PCI_PM_BPCC_ENABLE     0x80    /* Bus power/clock control enable (??) */
363 #define PCI_PM_DATA_REGISTER    7       /* (??) */
364 #define PCI_PM_SIZEOF           8
365
366 /* AGP registers */
367
368 #define PCI_AGP_VERSION         2       /* BCD version number */
369 #define PCI_AGP_RFU             3       /* Rest of capability flags */
370 #define PCI_AGP_STATUS          4       /* Status register */
371 #define  PCI_AGP_STATUS_RQ_MASK 0xff000000      /* Maximum number of requests - 1 */
372 #define  PCI_AGP_STATUS_SBA     0x0200  /* Sideband addressing supported */
373 #define  PCI_AGP_STATUS_64BIT   0x0020  /* 64-bit addressing supported */
374 #define  PCI_AGP_STATUS_FW      0x0010  /* FW transfers supported */
375 #define  PCI_AGP_STATUS_RATE4   0x0004  /* 4x transfer rate supported */
376 #define  PCI_AGP_STATUS_RATE2   0x0002  /* 2x transfer rate supported */
377 #define  PCI_AGP_STATUS_RATE1   0x0001  /* 1x transfer rate supported */
378 #define PCI_AGP_COMMAND         8       /* Control register */
379 #define  PCI_AGP_COMMAND_RQ_MASK 0xff000000  /* Master: Maximum number of requests */
380 #define  PCI_AGP_COMMAND_SBA    0x0200  /* Sideband addressing enabled */
381 #define  PCI_AGP_COMMAND_AGP    0x0100  /* Allow processing of AGP transactions */
382 #define  PCI_AGP_COMMAND_64BIT  0x0020  /* Allow processing of 64-bit addresses */
383 #define  PCI_AGP_COMMAND_FW     0x0010  /* Force FW transfers */
384 #define  PCI_AGP_COMMAND_RATE4  0x0004  /* Use 4x rate */
385 #define  PCI_AGP_COMMAND_RATE2  0x0002  /* Use 4x rate */
386 #define  PCI_AGP_COMMAND_RATE1  0x0001  /* Use 4x rate */
387 #define PCI_AGP_SIZEOF          12
388
389 /* PCI-X registers */
390
391 #define  PCI_X_CMD_DPERR_E      0x0001  /* Data Parity Error Recovery Enable */
392 #define  PCI_X_CMD_ERO          0x0002  /* Enable Relaxed Ordering */
393 #define  PCI_X_CMD_MAX_READ     0x0000  /* Max Memory Read Byte Count */
394 #define  PCI_X_CMD_MAX_SPLIT    0x0030  /* Max Outstanding Split Transactions */
395 #define  PCI_X_CMD_VERSION(x)   (((x) >> 12) & 3) /* Version */
396
397
398 /* Slot Identification */
399
400 #define PCI_SID_ESR             2       /* Expansion Slot Register */
401 #define  PCI_SID_ESR_NSLOTS     0x1f    /* Number of expansion slots available */
402 #define  PCI_SID_ESR_FIC        0x20    /* First In Chassis Flag */
403 #define PCI_SID_CHASSIS_NR      3       /* Chassis Number */
404
405 /* Message Signalled Interrupts registers */
406
407 #define PCI_MSI_FLAGS           2       /* Various flags */
408 #define  PCI_MSI_FLAGS_64BIT    0x80    /* 64-bit addresses allowed */
409 #define  PCI_MSI_FLAGS_QSIZE    0x70    /* Message queue size configured */
410 #define  PCI_MSI_FLAGS_QMASK    0x0e    /* Maximum queue size available */
411 #define  PCI_MSI_FLAGS_ENABLE   0x01    /* MSI feature enabled */
412 #define  PCI_MSI_FLAGS_MASKBIT  0x0100  /* Per-vector masking capable */
413 #define PCI_MSI_RFU             3       /* Rest of capability flags */
414 #define PCI_MSI_ADDRESS_LO      4       /* Lower 32 bits */
415 #define PCI_MSI_ADDRESS_HI      8       /* Upper 32 bits (if PCI_MSI_FLAGS_64BIT set) */
416 #define PCI_MSI_DATA_32         8       /* 16 bits of data for 32-bit devices */
417 #define PCI_MSI_DATA_64         12      /* 16 bits of data for 64-bit devices */
418
419 #define PCI_MAX_PCI_DEVICES     32
420 #define PCI_MAX_PCI_FUNCTIONS   8
421
422 #define PCI_FIND_CAP_TTL 0x48
423 #define CAP_START_POS 0x40
424
425 /* Extended Capabilities (PCI-X 2.0 and Express) */
426 #define PCI_EXT_CAP_ID(header)          (header & 0x0000ffff)
427 #define PCI_EXT_CAP_VER(header)         ((header >> 16) & 0xf)
428 #define PCI_EXT_CAP_NEXT(header)        ((header >> 20) & 0xffc)
429
430 #define PCI_EXT_CAP_ID_ERR      0x01    /* Advanced Error Reporting */
431 #define PCI_EXT_CAP_ID_VC       0x02    /* Virtual Channel Capability */
432 #define PCI_EXT_CAP_ID_DSN      0x03    /* Device Serial Number */
433 #define PCI_EXT_CAP_ID_PWR      0x04    /* Power Budgeting */
434 #define PCI_EXT_CAP_ID_RCLD     0x05    /* Root Complex Link Declaration */
435 #define PCI_EXT_CAP_ID_RCILC    0x06    /* Root Complex Internal Link Control */
436 #define PCI_EXT_CAP_ID_RCEC     0x07    /* Root Complex Event Collector */
437 #define PCI_EXT_CAP_ID_MFVC     0x08    /* Multi-Function VC Capability */
438 #define PCI_EXT_CAP_ID_VC9      0x09    /* same as _VC */
439 #define PCI_EXT_CAP_ID_RCRB     0x0A    /* Root Complex RB? */
440 #define PCI_EXT_CAP_ID_VNDR     0x0B    /* Vendor-Specific */
441 #define PCI_EXT_CAP_ID_CAC      0x0C    /* Config Access - obsolete */
442 #define PCI_EXT_CAP_ID_ACS      0x0D    /* Access Control Services */
443 #define PCI_EXT_CAP_ID_ARI      0x0E    /* Alternate Routing ID */
444 #define PCI_EXT_CAP_ID_ATS      0x0F    /* Address Translation Services */
445 #define PCI_EXT_CAP_ID_SRIOV    0x10    /* Single Root I/O Virtualization */
446 #define PCI_EXT_CAP_ID_MRIOV    0x11    /* Multi Root I/O Virtualization */
447 #define PCI_EXT_CAP_ID_MCAST    0x12    /* Multicast */
448 #define PCI_EXT_CAP_ID_PRI      0x13    /* Page Request Interface */
449 #define PCI_EXT_CAP_ID_AMD_XXX  0x14    /* Reserved for AMD */
450 #define PCI_EXT_CAP_ID_REBAR    0x15    /* Resizable BAR */
451 #define PCI_EXT_CAP_ID_DPA      0x16    /* Dynamic Power Allocation */
452 #define PCI_EXT_CAP_ID_TPH      0x17    /* TPH Requester */
453 #define PCI_EXT_CAP_ID_LTR      0x18    /* Latency Tolerance Reporting */
454 #define PCI_EXT_CAP_ID_SECPCI   0x19    /* Secondary PCIe Capability */
455 #define PCI_EXT_CAP_ID_PMUX     0x1A    /* Protocol Multiplexing */
456 #define PCI_EXT_CAP_ID_PASID    0x1B    /* Process Address Space ID */
457 #define PCI_EXT_CAP_ID_DPC      0x1D    /* Downstream Port Containment */
458 #define PCI_EXT_CAP_ID_L1SS     0x1E    /* L1 PM Substates */
459 #define PCI_EXT_CAP_ID_PTM      0x1F    /* Precision Time Measurement */
460 #define PCI_EXT_CAP_ID_MAX      PCI_EXT_CAP_ID_PTM
461
462 /* Enhanced Allocation Registers */
463 #define PCI_EA_NUM_ENT          2       /* Number of Capability Entries */
464 #define  PCI_EA_NUM_ENT_MASK    0x3f    /* Num Entries Mask */
465 #define PCI_EA_FIRST_ENT        4       /* First EA Entry in List */
466 #define  PCI_EA_ES              0x00000007 /* Entry Size */
467 #define  PCI_EA_BEI             0x000000f0 /* BAR Equivalent Indicator */
468 /* Base, MaxOffset registers */
469 /* bit 0 is reserved */
470 #define  PCI_EA_IS_64           0x00000002      /* 64-bit field flag */
471 #define  PCI_EA_FIELD_MASK      0xfffffffc      /* For Base & Max Offset */
472
473 /* PCI Express capabilities */
474 #define PCI_EXP_FLAGS           2       /* Capabilities register */
475 #define  PCI_EXP_FLAGS_TYPE     0x00f0  /* Device/Port type */
476 #define  PCI_EXP_TYPE_ROOT_PORT 0x4     /* Root Port */
477 #define PCI_EXP_DEVCAP          4       /* Device capabilities */
478 #define  PCI_EXP_DEVCAP_FLR     0x10000000 /* Function Level Reset */
479 #define PCI_EXP_DEVCTL          8       /* Device Control */
480 #define  PCI_EXP_DEVCTL_BCR_FLR 0x8000  /* Bridge Configuration Retry / FLR */
481 #define PCI_EXP_LNKCAP          12      /* Link Capabilities */
482 #define  PCI_EXP_LNKCAP_SLS     0x0000000f /* Supported Link Speeds */
483 #define  PCI_EXP_LNKCAP_MLW     0x000003f0 /* Maximum Link Width */
484 #define  PCI_EXP_LNKCAP_DLLLARC 0x00100000 /* Data Link Layer Link Active Reporting Capable */
485 #define PCI_EXP_LNKSTA          18      /* Link Status */
486 #define  PCI_EXP_LNKSTA_CLS     0x000f  /* Current Link Speed */
487 #define  PCI_EXP_LNKSTA_CLS_2_5GB 0x0001 /* Current Link Speed 2.5GT/s */
488 #define  PCI_EXP_LNKSTA_CLS_5_0GB 0x0002 /* Current Link Speed 5.0GT/s */
489 #define  PCI_EXP_LNKSTA_CLS_8_0GB 0x0003 /* Current Link Speed 8.0GT/s */
490 #define  PCI_EXP_LNKSTA_NLW     0x03f0  /* Negotiated Link Width */
491 #define  PCI_EXP_LNKSTA_NLW_SHIFT 4     /* start of NLW mask in link status */
492 #define  PCI_EXP_LNKSTA_DLLLA   0x2000  /* Data Link Layer Link Active */
493 #define PCI_EXP_SLTCAP          20      /* Slot Capabilities */
494 #define  PCI_EXP_SLTCAP_PSN     0xfff80000 /* Physical Slot Number */
495 #define PCI_EXP_LNKCTL2         48      /* Link Control 2 */
496
497 /* Include the ID list */
498
499 #include <pci_ids.h>
500
501 #ifndef __ASSEMBLY__
502
503 #include <dm/pci.h>
504
505 #ifdef CONFIG_SYS_PCI_64BIT
506 typedef u64 pci_addr_t;
507 typedef u64 pci_size_t;
508 #else
509 typedef unsigned long pci_addr_t;
510 typedef unsigned long pci_size_t;
511 #endif
512
513 struct pci_region {
514         pci_addr_t bus_start;   /* Start on the bus */
515         phys_addr_t phys_start; /* Start in physical address space */
516         pci_size_t size;        /* Size */
517         unsigned long flags;    /* Resource flags */
518
519         pci_addr_t bus_lower;
520 };
521
522 #define PCI_REGION_MEM          0x00000000      /* PCI memory space */
523 #define PCI_REGION_IO           0x00000001      /* PCI IO space */
524 #define PCI_REGION_TYPE         0x00000001
525 #define PCI_REGION_PREFETCH     0x00000008      /* prefetchable PCI memory */
526
527 #define PCI_REGION_SYS_MEMORY   0x00000100      /* System memory */
528 #define PCI_REGION_RO           0x00000200      /* Read-only memory */
529
530 static inline void pci_set_region(struct pci_region *reg,
531                                       pci_addr_t bus_start,
532                                       phys_addr_t phys_start,
533                                       pci_size_t size,
534                                       unsigned long flags) {
535         reg->bus_start  = bus_start;
536         reg->phys_start = phys_start;
537         reg->size       = size;
538         reg->flags      = flags;
539 }
540
541 typedef int pci_dev_t;
542
543 #define PCI_BUS(d)              (((d) >> 16) & 0xff)
544
545 /*
546  * Please note the difference in DEVFN usage in U-Boot vs Linux. U-Boot
547  * uses DEVFN in bits 15-8 but Linux instead expects DEVFN in bits 7-0.
548  * Please see the Linux header include/uapi/linux/pci.h for more details.
549  * This is relevant for the following macros:
550  * PCI_DEV, PCI_FUNC, PCI_DEVFN
551  * The U-Boot macro PCI_DEV is equivalent to the Linux PCI_SLOT version with
552  * the remark from above (input is in bits 15-8 instead of 7-0.
553  */
554 #define PCI_DEV(d)              (((d) >> 11) & 0x1f)
555 #define PCI_FUNC(d)             (((d) >> 8) & 0x7)
556 #define PCI_DEVFN(d, f)         ((d) << 11 | (f) << 8)
557
558 #define PCI_MASK_BUS(bdf)       ((bdf) & 0xffff)
559 #define PCI_ADD_BUS(bus, devfn) (((bus) << 16) | (devfn))
560 #define PCI_BDF(b, d, f)        ((b) << 16 | PCI_DEVFN(d, f))
561 #define PCI_VENDEV(v, d)        (((v) << 16) | (d))
562 #define PCI_ANY_ID              (~0)
563
564 /* Convert from Linux format to U-Boot format */
565 #define PCI_TO_BDF(val)         ((val) << 8)
566
567 struct pci_device_id {
568         unsigned int vendor, device;    /* Vendor and device ID or PCI_ANY_ID */
569         unsigned int subvendor, subdevice; /* Subsystem ID's or PCI_ANY_ID */
570         unsigned int class, class_mask; /* (class,subclass,prog-if) triplet */
571         unsigned long driver_data;      /* Data private to the driver */
572 };
573
574 struct pci_controller;
575
576 struct pci_config_table {
577         unsigned int vendor, device;            /* Vendor and device ID or PCI_ANY_ID */
578         unsigned int class;                     /* Class ID, or  PCI_ANY_ID */
579         unsigned int bus;                       /* Bus number, or PCI_ANY_ID */
580         unsigned int dev;                       /* Device number, or PCI_ANY_ID */
581         unsigned int func;                      /* Function number, or PCI_ANY_ID */
582
583         void (*config_device)(struct pci_controller* hose, pci_dev_t dev,
584                               struct pci_config_table *);
585         unsigned long priv[3];
586 };
587
588 extern void pci_cfgfunc_do_nothing(struct pci_controller* hose, pci_dev_t dev,
589                                    struct pci_config_table *);
590 extern void pci_cfgfunc_config_device(struct pci_controller* hose, pci_dev_t dev,
591                                       struct pci_config_table *);
592
593 #define MAX_PCI_REGIONS         7
594
595 #define INDIRECT_TYPE_NO_PCIE_LINK      1
596
597 /**
598  * Structure of a PCI controller (host bridge)
599  *
600  * With driver model this is dev_get_uclass_priv(bus)
601  *
602  * @skip_auto_config_until_reloc: true to avoid auto-config until U-Boot has
603  *      relocated. Normally if PCI is used before relocation, this happens
604  *      before relocation also. Some platforms set up static configuration in
605  *      TPL/SPL to reduce code size and boot time, since these phases only know
606  *      about a small subset of PCI devices. This is normally false.
607  */
608 struct pci_controller {
609 #ifdef CONFIG_DM_PCI
610         struct udevice *bus;
611         struct udevice *ctlr;
612         bool skip_auto_config_until_reloc;
613 #else
614         struct pci_controller *next;
615 #endif
616
617         int first_busno;
618         int last_busno;
619
620         volatile unsigned int *cfg_addr;
621         volatile unsigned char *cfg_data;
622
623         int indirect_type;
624
625         /*
626          * TODO(sjg@chromium.org): With driver model we use struct
627          * pci_controller for both the controller and any bridge devices
628          * attached to it. But there is only one region list and it is in the
629          * top-level controller.
630          *
631          * This could be changed so that struct pci_controller is only used
632          * for PCI controllers and a separate UCLASS (or perhaps
633          * UCLASS_PCI_GENERIC) is used for bridges.
634          */
635         struct pci_region regions[MAX_PCI_REGIONS];
636         int region_count;
637
638         struct pci_config_table *config_table;
639
640         void (*fixup_irq)(struct pci_controller *, pci_dev_t);
641 #ifndef CONFIG_DM_PCI
642         /* Low-level architecture-dependent routines */
643         int (*read_byte)(struct pci_controller*, pci_dev_t, int where, u8 *);
644         int (*read_word)(struct pci_controller*, pci_dev_t, int where, u16 *);
645         int (*read_dword)(struct pci_controller*, pci_dev_t, int where, u32 *);
646         int (*write_byte)(struct pci_controller*, pci_dev_t, int where, u8);
647         int (*write_word)(struct pci_controller*, pci_dev_t, int where, u16);
648         int (*write_dword)(struct pci_controller*, pci_dev_t, int where, u32);
649 #endif
650
651         /* Used by auto config */
652         struct pci_region *pci_mem, *pci_io, *pci_prefetch;
653
654 #ifndef CONFIG_DM_PCI
655         int current_busno;
656
657         void *priv_data;
658 #endif
659 };
660
661 #ifndef CONFIG_DM_PCI
662 static inline void pci_set_ops(struct pci_controller *hose,
663                                    int (*read_byte)(struct pci_controller*,
664                                                     pci_dev_t, int where, u8 *),
665                                    int (*read_word)(struct pci_controller*,
666                                                     pci_dev_t, int where, u16 *),
667                                    int (*read_dword)(struct pci_controller*,
668                                                      pci_dev_t, int where, u32 *),
669                                    int (*write_byte)(struct pci_controller*,
670                                                      pci_dev_t, int where, u8),
671                                    int (*write_word)(struct pci_controller*,
672                                                      pci_dev_t, int where, u16),
673                                    int (*write_dword)(struct pci_controller*,
674                                                       pci_dev_t, int where, u32)) {
675         hose->read_byte   = read_byte;
676         hose->read_word   = read_word;
677         hose->read_dword  = read_dword;
678         hose->write_byte  = write_byte;
679         hose->write_word  = write_word;
680         hose->write_dword = write_dword;
681 }
682 #endif
683
684 #ifdef CONFIG_PCI_INDIRECT_BRIDGE
685 extern void pci_setup_indirect(struct pci_controller* hose, u32 cfg_addr, u32 cfg_data);
686 #endif
687
688 #if !defined(CONFIG_DM_PCI) || defined(CONFIG_DM_PCI_COMPAT)
689 extern phys_addr_t pci_hose_bus_to_phys(struct pci_controller* hose,
690                                         pci_addr_t addr, unsigned long flags);
691 extern pci_addr_t pci_hose_phys_to_bus(struct pci_controller* hose,
692                                         phys_addr_t addr, unsigned long flags);
693
694 #define pci_phys_to_bus(dev, addr, flags) \
695         pci_hose_phys_to_bus(pci_bus_to_hose(PCI_BUS(dev)), (addr), (flags))
696 #define pci_bus_to_phys(dev, addr, flags) \
697         pci_hose_bus_to_phys(pci_bus_to_hose(PCI_BUS(dev)), (addr), (flags))
698
699 #define pci_virt_to_bus(dev, addr, flags) \
700         pci_hose_phys_to_bus(pci_bus_to_hose(PCI_BUS(dev)), \
701                              (virt_to_phys(addr)), (flags))
702 #define pci_bus_to_virt(dev, addr, flags, len, map_flags) \
703         map_physmem(pci_hose_bus_to_phys(pci_bus_to_hose(PCI_BUS(dev)), \
704                                          (addr), (flags)), \
705                     (len), (map_flags))
706
707 #define pci_phys_to_mem(dev, addr) \
708         pci_phys_to_bus((dev), (addr), PCI_REGION_MEM)
709 #define pci_mem_to_phys(dev, addr) \
710         pci_bus_to_phys((dev), (addr), PCI_REGION_MEM)
711 #define pci_phys_to_io(dev, addr)  pci_phys_to_bus((dev), (addr), PCI_REGION_IO)
712 #define pci_io_to_phys(dev, addr)  pci_bus_to_phys((dev), (addr), PCI_REGION_IO)
713
714 #define pci_virt_to_mem(dev, addr) \
715         pci_virt_to_bus((dev), (addr), PCI_REGION_MEM)
716 #define pci_mem_to_virt(dev, addr, len, map_flags) \
717         pci_bus_to_virt((dev), (addr), PCI_REGION_MEM, (len), (map_flags))
718 #define pci_virt_to_io(dev, addr) \
719         pci_virt_to_bus((dev), (addr), PCI_REGION_IO)
720 #define pci_io_to_virt(dev, addr, len, map_flags) \
721         pci_bus_to_virt((dev), (addr), PCI_REGION_IO, (len), (map_flags))
722
723 /* For driver model these are defined in macros in pci_compat.c */
724 extern int pci_hose_read_config_byte(struct pci_controller *hose,
725                                      pci_dev_t dev, int where, u8 *val);
726 extern int pci_hose_read_config_word(struct pci_controller *hose,
727                                      pci_dev_t dev, int where, u16 *val);
728 extern int pci_hose_read_config_dword(struct pci_controller *hose,
729                                       pci_dev_t dev, int where, u32 *val);
730 extern int pci_hose_write_config_byte(struct pci_controller *hose,
731                                       pci_dev_t dev, int where, u8 val);
732 extern int pci_hose_write_config_word(struct pci_controller *hose,
733                                       pci_dev_t dev, int where, u16 val);
734 extern int pci_hose_write_config_dword(struct pci_controller *hose,
735                                        pci_dev_t dev, int where, u32 val);
736 #endif
737
738 #ifndef CONFIG_DM_PCI
739 extern int pci_read_config_byte(pci_dev_t dev, int where, u8 *val);
740 extern int pci_read_config_word(pci_dev_t dev, int where, u16 *val);
741 extern int pci_read_config_dword(pci_dev_t dev, int where, u32 *val);
742 extern int pci_write_config_byte(pci_dev_t dev, int where, u8 val);
743 extern int pci_write_config_word(pci_dev_t dev, int where, u16 val);
744 extern int pci_write_config_dword(pci_dev_t dev, int where, u32 val);
745 #endif
746
747 void pciauto_region_init(struct pci_region *res);
748 void pciauto_region_align(struct pci_region *res, pci_size_t size);
749 void pciauto_config_init(struct pci_controller *hose);
750
751 /**
752  * pciauto_region_allocate() - Allocate resources from a PCI resource region
753  *
754  * Allocates @size bytes from the PCI resource @res. If @supports_64bit is
755  * false, the result will be guaranteed to fit in 32 bits.
756  *
757  * @res:                PCI region to allocate from
758  * @size:               Amount of bytes to allocate
759  * @bar:                Returns the PCI bus address of the allocated resource
760  * @supports_64bit:     Whether to allow allocations above the 32-bit boundary
761  * @return 0 if successful, -1 on failure
762  */
763 int pciauto_region_allocate(struct pci_region *res, pci_size_t size,
764                             pci_addr_t *bar, bool supports_64bit);
765
766 #if !defined(CONFIG_DM_PCI) || defined(CONFIG_DM_PCI_COMPAT)
767 extern int pci_hose_read_config_byte_via_dword(struct pci_controller *hose,
768                                                pci_dev_t dev, int where, u8 *val);
769 extern int pci_hose_read_config_word_via_dword(struct pci_controller *hose,
770                                                pci_dev_t dev, int where, u16 *val);
771 extern int pci_hose_write_config_byte_via_dword(struct pci_controller *hose,
772                                                 pci_dev_t dev, int where, u8 val);
773 extern int pci_hose_write_config_word_via_dword(struct pci_controller *hose,
774                                                 pci_dev_t dev, int where, u16 val);
775
776 extern void *pci_map_bar(pci_dev_t pdev, int bar, int flags);
777 extern void pci_register_hose(struct pci_controller* hose);
778 extern struct pci_controller* pci_bus_to_hose(int bus);
779 extern struct pci_controller *find_hose_by_cfg_addr(void *cfg_addr);
780 extern struct pci_controller *pci_get_hose_head(void);
781
782 extern int pci_skip_dev(struct pci_controller *hose, pci_dev_t dev);
783 extern int pci_hose_scan(struct pci_controller *hose);
784 extern int pci_hose_scan_bus(struct pci_controller *hose, int bus);
785
786 extern void pciauto_setup_device(struct pci_controller *hose,
787                                  pci_dev_t dev, int bars_num,
788                                  struct pci_region *mem,
789                                  struct pci_region *prefetch,
790                                  struct pci_region *io);
791 extern void pciauto_prescan_setup_bridge(struct pci_controller *hose,
792                                  pci_dev_t dev, int sub_bus);
793 extern void pciauto_postscan_setup_bridge(struct pci_controller *hose,
794                                  pci_dev_t dev, int sub_bus);
795 extern int pciauto_config_device(struct pci_controller *hose, pci_dev_t dev);
796
797 extern pci_dev_t pci_find_device (unsigned int vendor, unsigned int device, int index);
798 extern pci_dev_t pci_find_devices (struct pci_device_id *ids, int index);
799 pci_dev_t pci_find_class(unsigned int find_class, int index);
800
801 extern int pci_hose_find_capability(struct pci_controller *hose, pci_dev_t dev,
802                                     int cap);
803 extern int pci_hose_find_cap_start(struct pci_controller *hose, pci_dev_t dev,
804                                    u8 hdr_type);
805 extern int pci_find_cap(struct pci_controller *hose, pci_dev_t dev, int pos,
806                         int cap);
807
808 int pci_find_next_ext_capability(struct pci_controller *hose,
809                                  pci_dev_t dev, int start, int cap);
810 int pci_hose_find_ext_capability(struct pci_controller *hose,
811                                  pci_dev_t dev, int cap);
812
813 #ifdef CONFIG_PCI_FIXUP_DEV
814 extern void board_pci_fixup_dev(struct pci_controller *hose, pci_dev_t dev,
815                                 unsigned short vendor,
816                                 unsigned short device,
817                                 unsigned short class);
818 #endif
819 #endif /* !defined(CONFIG_DM_PCI) || defined(CONFIG_DM_PCI_COMPAT) */
820
821 const char * pci_class_str(u8 class);
822 int pci_last_busno(void);
823
824 #ifdef CONFIG_MPC85xx
825 extern void pci_mpc85xx_init (struct pci_controller *hose);
826 #endif
827
828 #ifdef CONFIG_PCIE_IMX
829 extern void imx_pcie_remove(void);
830 #endif
831
832 #if !defined(CONFIG_DM_PCI) || defined(CONFIG_DM_PCI_COMPAT)
833 /**
834  * pci_write_bar32() - Write the address of a BAR including control bits
835  *
836  * This writes a raw address (with control bits) to a bar. This can be used
837  * with devices which require hard-coded addresses, not part of the normal
838  * PCI enumeration process.
839  *
840  * @hose:       PCI hose to use
841  * @dev:        PCI device to update
842  * @barnum:     BAR number (0-5)
843  * @addr:       BAR address with control bits
844  */
845 void pci_write_bar32(struct pci_controller *hose, pci_dev_t dev, int barnum,
846                      u32 addr);
847
848 /**
849  * pci_read_bar32() - read the address of a bar
850  *
851  * @hose:       PCI hose to use
852  * @dev:        PCI device to inspect
853  * @barnum:     BAR number (0-5)
854  * @return address of the bar, masking out any control bits
855  * */
856 u32 pci_read_bar32(struct pci_controller *hose, pci_dev_t dev, int barnum);
857
858 /**
859  * pci_hose_find_devices() - Find devices by vendor/device ID
860  *
861  * @hose:       PCI hose to search
862  * @busnum:     Bus number to search
863  * @ids:        PCI vendor/device IDs to look for, terminated by 0, 0 record
864  * @indexp:     Pointer to device index to find. To find the first matching
865  *              device, pass 0; to find the second, pass 1, etc. This
866  *              parameter is decremented for each non-matching device so
867  *              can be called repeatedly.
868  */
869 pci_dev_t pci_hose_find_devices(struct pci_controller *hose, int busnum,
870                                 struct pci_device_id *ids, int *indexp);
871 #endif /* !CONFIG_DM_PCI || CONFIG_DM_PCI_COMPAT */
872
873 /* Access sizes for PCI reads and writes */
874 enum pci_size_t {
875         PCI_SIZE_8,
876         PCI_SIZE_16,
877         PCI_SIZE_32,
878 };
879
880 struct udevice;
881
882 #ifdef CONFIG_DM_PCI
883 /**
884  * struct pci_child_platdata - information stored about each PCI device
885  *
886  * Every device on a PCI bus has this per-child data.
887  *
888  * It can be accessed using dev_get_parent_platdata(dev) if dev->parent is a
889  * PCI bus (i.e. UCLASS_PCI)
890  *
891  * @devfn:      Encoded device and function index - see PCI_DEVFN()
892  * @vendor:     PCI vendor ID (see pci_ids.h)
893  * @device:     PCI device ID (see pci_ids.h)
894  * @class:      PCI class, 3 bytes: (base, sub, prog-if)
895  */
896 struct pci_child_platdata {
897         int devfn;
898         unsigned short vendor;
899         unsigned short device;
900         unsigned int class;
901 };
902
903 /* PCI bus operations */
904 struct dm_pci_ops {
905         /**
906          * read_config() - Read a PCI configuration value
907          *
908          * PCI buses must support reading and writing configuration values
909          * so that the bus can be scanned and its devices configured.
910          *
911          * Normally PCI_BUS(@bdf) is the same as @bus->seq, but not always.
912          * If bridges exist it is possible to use the top-level bus to
913          * access a sub-bus. In that case @bus will be the top-level bus
914          * and PCI_BUS(bdf) will be a different (higher) value
915          *
916          * @bus:        Bus to read from
917          * @bdf:        Bus, device and function to read
918          * @offset:     Byte offset within the device's configuration space
919          * @valuep:     Place to put the returned value
920          * @size:       Access size
921          * @return 0 if OK, -ve on error
922          */
923         int (*read_config)(const struct udevice *bus, pci_dev_t bdf,
924                            uint offset, ulong *valuep, enum pci_size_t size);
925         /**
926          * write_config() - Write a PCI configuration value
927          *
928          * @bus:        Bus to write to
929          * @bdf:        Bus, device and function to write
930          * @offset:     Byte offset within the device's configuration space
931          * @value:      Value to write
932          * @size:       Access size
933          * @return 0 if OK, -ve on error
934          */
935         int (*write_config)(struct udevice *bus, pci_dev_t bdf, uint offset,
936                             ulong value, enum pci_size_t size);
937 };
938
939 /* Get access to a PCI bus' operations */
940 #define pci_get_ops(dev)        ((struct dm_pci_ops *)(dev)->driver->ops)
941
942 /**
943  * dm_pci_get_bdf() - Get the BDF value for a device
944  *
945  * @dev:        Device to check
946  * @return bus/device/function value (see PCI_BDF())
947  */
948 pci_dev_t dm_pci_get_bdf(const struct udevice *dev);
949
950 /**
951  * pci_bind_bus_devices() - scan a PCI bus and bind devices
952  *
953  * Scan a PCI bus looking for devices. Bind each one that is found. If
954  * devices are already bound that match the scanned devices, just update the
955  * child data so that the device can be used correctly (this happens when
956  * the device tree describes devices we expect to see on the bus).
957  *
958  * Devices that are bound in this way will use a generic PCI driver which
959  * does nothing. The device can still be accessed but will not provide any
960  * driver interface.
961  *
962  * @bus:        Bus containing devices to bind
963  * @return 0 if OK, -ve on error
964  */
965 int pci_bind_bus_devices(struct udevice *bus);
966
967 /**
968  * pci_auto_config_devices() - configure bus devices ready for use
969  *
970  * This works through all devices on a bus by scanning the driver model
971  * data structures (normally these have been set up by pci_bind_bus_devices()
972  * earlier).
973  *
974  * Space is allocated for each PCI base address register (BAR) so that the
975  * devices are mapped into memory and I/O space ready for use.
976  *
977  * @bus:        Bus containing devices to bind
978  * @return 0 if OK, -ve on error
979  */
980 int pci_auto_config_devices(struct udevice *bus);
981
982 /**
983  * dm_pci_bus_find_bdf() - Find a device given its PCI bus address
984  *
985  * @bdf:        PCI device address: bus, device and function -see PCI_BDF()
986  * @devp:       Returns the device for this address, if found
987  * @return 0 if OK, -ENODEV if not found
988  */
989 int dm_pci_bus_find_bdf(pci_dev_t bdf, struct udevice **devp);
990
991 /**
992  * pci_bus_find_devfn() - Find a device on a bus
993  *
994  * @find_devfn:         PCI device address (device and function only)
995  * @devp:       Returns the device for this address, if found
996  * @return 0 if OK, -ENODEV if not found
997  */
998 int pci_bus_find_devfn(const struct udevice *bus, pci_dev_t find_devfn,
999                        struct udevice **devp);
1000
1001 /**
1002  * pci_find_first_device() - return the first available PCI device
1003  *
1004  * This function and pci_find_first_device() allow iteration through all
1005  * available PCI devices on all buses. Assuming there are any, this will
1006  * return the first one.
1007  *
1008  * @devp:       Set to the first available device, or NULL if no more are left
1009  *              or we got an error
1010  * @return 0 if all is OK, -ve on error (e.g. a bus/bridge failed to probe)
1011  */
1012 int pci_find_first_device(struct udevice **devp);
1013
1014 /**
1015  * pci_find_next_device() - return the next available PCI device
1016  *
1017  * Finds the next available PCI device after the one supplied, or sets @devp
1018  * to NULL if there are no more.
1019  *
1020  * @devp:       On entry, the last device returned. Set to the next available
1021  *              device, or NULL if no more are left or we got an error
1022  * @return 0 if all is OK, -ve on error (e.g. a bus/bridge failed to probe)
1023  */
1024 int pci_find_next_device(struct udevice **devp);
1025
1026 /**
1027  * pci_get_ff() - Returns a mask for the given access size
1028  *
1029  * @size:       Access size
1030  * @return 0xff for PCI_SIZE_8, 0xffff for PCI_SIZE_16, 0xffffffff for
1031  * PCI_SIZE_32
1032  */
1033 int pci_get_ff(enum pci_size_t size);
1034
1035 /**
1036  * pci_bus_find_devices () - Find devices on a bus
1037  *
1038  * @bus:        Bus to search
1039  * @ids:        PCI vendor/device IDs to look for, terminated by 0, 0 record
1040  * @indexp:     Pointer to device index to find. To find the first matching
1041  *              device, pass 0; to find the second, pass 1, etc. This
1042  *              parameter is decremented for each non-matching device so
1043  *              can be called repeatedly.
1044  * @devp:       Returns matching device if found
1045  * @return 0 if found, -ENODEV if not
1046  */
1047 int pci_bus_find_devices(struct udevice *bus, struct pci_device_id *ids,
1048                          int *indexp, struct udevice **devp);
1049
1050 /**
1051  * pci_find_device_id() - Find a device on any bus
1052  *
1053  * @ids:        PCI vendor/device IDs to look for, terminated by 0, 0 record
1054  * @index:      Index number of device to find, 0 for the first match, 1 for
1055  *              the second, etc.
1056  * @devp:       Returns matching device if found
1057  * @return 0 if found, -ENODEV if not
1058  */
1059 int pci_find_device_id(struct pci_device_id *ids, int index,
1060                        struct udevice **devp);
1061
1062 /**
1063  * dm_pci_hose_probe_bus() - probe a subordinate bus, scanning it for devices
1064  *
1065  * This probes the given bus which causes it to be scanned for devices. The
1066  * devices will be bound but not probed.
1067  *
1068  * @hose specifies the PCI hose that will be used for the scan. This is
1069  * always a top-level bus with uclass UCLASS_PCI. The bus to scan is
1070  * in @bdf, and is a subordinate bus reachable from @hose.
1071  *
1072  * @hose:       PCI hose to scan
1073  * @bdf:        PCI bus address to scan (PCI_BUS(bdf) is the bus number)
1074  * @return 0 if OK, -ve on error
1075  */
1076 int dm_pci_hose_probe_bus(struct udevice *bus);
1077
1078 /**
1079  * pci_bus_read_config() - Read a configuration value from a device
1080  *
1081  * TODO(sjg@chromium.org): We should be able to pass just a device and have
1082  * it do the right thing. It would be good to have that function also.
1083  *
1084  * @bus:        Bus to read from
1085  * @bdf:        PCI device address: bus, device and function -see PCI_BDF()
1086  * @offset:     Register offset to read
1087  * @valuep:     Place to put the returned value
1088  * @size:       Access size
1089  * @return 0 if OK, -ve on error
1090  */
1091 int pci_bus_read_config(const struct udevice *bus, pci_dev_t bdf, int offset,
1092                         unsigned long *valuep, enum pci_size_t size);
1093
1094 /**
1095  * pci_bus_write_config() - Write a configuration value to a device
1096  *
1097  * @bus:        Bus to write from
1098  * @bdf:        PCI device address: bus, device and function -see PCI_BDF()
1099  * @offset:     Register offset to write
1100  * @value:      Value to write
1101  * @size:       Access size
1102  * @return 0 if OK, -ve on error
1103  */
1104 int pci_bus_write_config(struct udevice *bus, pci_dev_t bdf, int offset,
1105                          unsigned long value, enum pci_size_t size);
1106
1107 /**
1108  * pci_bus_clrset_config32() - Update a configuration value for a device
1109  *
1110  * The register at @offset is updated to (oldvalue & ~clr) | set.
1111  *
1112  * @bus:        Bus to access
1113  * @bdf:        PCI device address: bus, device and function -see PCI_BDF()
1114  * @offset:     Register offset to update
1115  * @clr:        Bits to clear
1116  * @set:        Bits to set
1117  * @return 0 if OK, -ve on error
1118  */
1119 int pci_bus_clrset_config32(struct udevice *bus, pci_dev_t bdf, int offset,
1120                             u32 clr, u32 set);
1121
1122 /**
1123  * Driver model PCI config access functions. Use these in preference to others
1124  * when you have a valid device
1125  */
1126 int dm_pci_read_config(const struct udevice *dev, int offset,
1127                        unsigned long *valuep, enum pci_size_t size);
1128
1129 int dm_pci_read_config8(const struct udevice *dev, int offset, u8 *valuep);
1130 int dm_pci_read_config16(const struct udevice *dev, int offset, u16 *valuep);
1131 int dm_pci_read_config32(const struct udevice *dev, int offset, u32 *valuep);
1132
1133 int dm_pci_write_config(struct udevice *dev, int offset, unsigned long value,
1134                         enum pci_size_t size);
1135
1136 int dm_pci_write_config8(struct udevice *dev, int offset, u8 value);
1137 int dm_pci_write_config16(struct udevice *dev, int offset, u16 value);
1138 int dm_pci_write_config32(struct udevice *dev, int offset, u32 value);
1139
1140 /**
1141  * These permit convenient read/modify/write on PCI configuration. The
1142  * register is updated to (oldvalue & ~clr) | set.
1143  */
1144 int dm_pci_clrset_config8(struct udevice *dev, int offset, u32 clr, u32 set);
1145 int dm_pci_clrset_config16(struct udevice *dev, int offset, u32 clr, u32 set);
1146 int dm_pci_clrset_config32(struct udevice *dev, int offset, u32 clr, u32 set);
1147
1148 /*
1149  * The following functions provide access to the above without needing the
1150  * size parameter. We are trying to encourage the use of the 8/16/32-style
1151  * functions, rather than byte/word/dword. But both are supported.
1152  */
1153 int pci_write_config32(pci_dev_t pcidev, int offset, u32 value);
1154 int pci_write_config16(pci_dev_t pcidev, int offset, u16 value);
1155 int pci_write_config8(pci_dev_t pcidev, int offset, u8 value);
1156 int pci_read_config32(pci_dev_t pcidev, int offset, u32 *valuep);
1157 int pci_read_config16(pci_dev_t pcidev, int offset, u16 *valuep);
1158 int pci_read_config8(pci_dev_t pcidev, int offset, u8 *valuep);
1159
1160 /**
1161  * pci_generic_mmap_write_config() - Generic helper for writing to
1162  * memory-mapped PCI configuration space.
1163  * @bus: Pointer to the PCI bus
1164  * @addr_f: Callback for calculating the config space address
1165  * @bdf: Identifies the PCI device to access
1166  * @offset: The offset into the device's configuration space
1167  * @value: The value to write
1168  * @size: Indicates the size of access to perform
1169  *
1170  * Write the value @value of size @size from offset @offset within the
1171  * configuration space of the device identified by the bus, device & function
1172  * numbers in @bdf on the PCI bus @bus. The callback function @addr_f is
1173  * responsible for calculating the CPU address of the respective configuration
1174  * space offset.
1175  *
1176  * Return: 0 on success, else -EINVAL
1177  */
1178 int pci_generic_mmap_write_config(
1179         const struct udevice *bus,
1180         int (*addr_f)(const struct udevice *bus, pci_dev_t bdf, uint offset,
1181                       void **addrp),
1182         pci_dev_t bdf,
1183         uint offset,
1184         ulong value,
1185         enum pci_size_t size);
1186
1187 /**
1188  * pci_generic_mmap_read_config() - Generic helper for reading from
1189  * memory-mapped PCI configuration space.
1190  * @bus: Pointer to the PCI bus
1191  * @addr_f: Callback for calculating the config space address
1192  * @bdf: Identifies the PCI device to access
1193  * @offset: The offset into the device's configuration space
1194  * @valuep: A pointer at which to store the read value
1195  * @size: Indicates the size of access to perform
1196  *
1197  * Read a value of size @size from offset @offset within the configuration
1198  * space of the device identified by the bus, device & function numbers in @bdf
1199  * on the PCI bus @bus. The callback function @addr_f is responsible for
1200  * calculating the CPU address of the respective configuration space offset.
1201  *
1202  * Return: 0 on success, else -EINVAL
1203  */
1204 int pci_generic_mmap_read_config(
1205         const struct udevice *bus,
1206         int (*addr_f)(const struct udevice *bus, pci_dev_t bdf, uint offset,
1207                       void **addrp),
1208         pci_dev_t bdf,
1209         uint offset,
1210         ulong *valuep,
1211         enum pci_size_t size);
1212
1213 #ifdef CONFIG_DM_PCI_COMPAT
1214 /* Compatibility with old naming */
1215 static inline int pci_write_config_dword(pci_dev_t pcidev, int offset,
1216                                          u32 value)
1217 {
1218         return pci_write_config32(pcidev, offset, value);
1219 }
1220
1221 /* Compatibility with old naming */
1222 static inline int pci_write_config_word(pci_dev_t pcidev, int offset,
1223                                         u16 value)
1224 {
1225         return pci_write_config16(pcidev, offset, value);
1226 }
1227
1228 /* Compatibility with old naming */
1229 static inline int pci_write_config_byte(pci_dev_t pcidev, int offset,
1230                                         u8 value)
1231 {
1232         return pci_write_config8(pcidev, offset, value);
1233 }
1234
1235 /* Compatibility with old naming */
1236 static inline int pci_read_config_dword(pci_dev_t pcidev, int offset,
1237                                         u32 *valuep)
1238 {
1239         return pci_read_config32(pcidev, offset, valuep);
1240 }
1241
1242 /* Compatibility with old naming */
1243 static inline int pci_read_config_word(pci_dev_t pcidev, int offset,
1244                                        u16 *valuep)
1245 {
1246         return pci_read_config16(pcidev, offset, valuep);
1247 }
1248
1249 /* Compatibility with old naming */
1250 static inline int pci_read_config_byte(pci_dev_t pcidev, int offset,
1251                                        u8 *valuep)
1252 {
1253         return pci_read_config8(pcidev, offset, valuep);
1254 }
1255 #endif /* CONFIG_DM_PCI_COMPAT */
1256
1257 /**
1258  * dm_pciauto_config_device() - configure a device ready for use
1259  *
1260  * Space is allocated for each PCI base address register (BAR) so that the
1261  * devices are mapped into memory and I/O space ready for use.
1262  *
1263  * @dev:        Device to configure
1264  * @return 0 if OK, -ve on error
1265  */
1266 int dm_pciauto_config_device(struct udevice *dev);
1267
1268 /**
1269  * pci_conv_32_to_size() - convert a 32-bit read value to the given size
1270  *
1271  * Some PCI buses must always perform 32-bit reads. The data must then be
1272  * shifted and masked to reflect the required access size and offset. This
1273  * function performs this transformation.
1274  *
1275  * @value:      Value to transform (32-bit value read from @offset & ~3)
1276  * @offset:     Register offset that was read
1277  * @size:       Required size of the result
1278  * @return the value that would have been obtained if the read had been
1279  * performed at the given offset with the correct size
1280  */
1281 ulong pci_conv_32_to_size(ulong value, uint offset, enum pci_size_t size);
1282
1283 /**
1284  * pci_conv_size_to_32() - update a 32-bit value to prepare for a write
1285  *
1286  * Some PCI buses must always perform 32-bit writes. To emulate a smaller
1287  * write the old 32-bit data must be read, updated with the required new data
1288  * and written back as a 32-bit value. This function performs the
1289  * transformation from the old value to the new value.
1290  *
1291  * @value:      Value to transform (32-bit value read from @offset & ~3)
1292  * @offset:     Register offset that should be written
1293  * @size:       Required size of the write
1294  * @return the value that should be written as a 32-bit access to @offset & ~3.
1295  */
1296 ulong pci_conv_size_to_32(ulong old, ulong value, uint offset,
1297                           enum pci_size_t size);
1298
1299 /**
1300  * pci_get_controller() - obtain the controller to use for a bus
1301  *
1302  * @dev:        Device to check
1303  * @return pointer to the controller device for this bus
1304  */
1305 struct udevice *pci_get_controller(struct udevice *dev);
1306
1307 /**
1308  * pci_get_regions() - obtain pointers to all the region types
1309  *
1310  * @dev:        Device to check
1311  * @iop:        Returns a pointer to the I/O region, or NULL if none
1312  * @memp:       Returns a pointer to the memory region, or NULL if none
1313  * @prefp:      Returns a pointer to the pre-fetch region, or NULL if none
1314  * @return the number of non-NULL regions returned, normally 3
1315  */
1316 int pci_get_regions(struct udevice *dev, struct pci_region **iop,
1317                     struct pci_region **memp, struct pci_region **prefp);
1318
1319 /**
1320  * dm_pci_write_bar32() - Write the address of a BAR
1321  *
1322  * This writes a raw address to a bar
1323  *
1324  * @dev:        PCI device to update
1325  * @barnum:     BAR number (0-5)
1326  * @addr:       BAR address
1327  */
1328 void dm_pci_write_bar32(struct udevice *dev, int barnum, u32 addr);
1329
1330 /**
1331  * dm_pci_read_bar32() - read a base address register from a device
1332  *
1333  * @dev:        Device to check
1334  * @barnum:     Bar number to read (numbered from 0)
1335  * @return: value of BAR
1336  */
1337 u32 dm_pci_read_bar32(const struct udevice *dev, int barnum);
1338
1339 /**
1340  * dm_pci_bus_to_phys() - convert a PCI bus address to a physical address
1341  *
1342  * @dev:        Device containing the PCI address
1343  * @addr:       PCI address to convert
1344  * @flags:      Flags for the region type (PCI_REGION_...)
1345  * @return physical address corresponding to that PCI bus address
1346  */
1347 phys_addr_t dm_pci_bus_to_phys(struct udevice *dev, pci_addr_t addr,
1348                                unsigned long flags);
1349
1350 /**
1351  * dm_pci_phys_to_bus() - convert a physical address to a PCI bus address
1352  *
1353  * @dev:        Device containing the bus address
1354  * @addr:       Physical address to convert
1355  * @flags:      Flags for the region type (PCI_REGION_...)
1356  * @return PCI bus address corresponding to that physical address
1357  */
1358 pci_addr_t dm_pci_phys_to_bus(struct udevice *dev, phys_addr_t addr,
1359                               unsigned long flags);
1360
1361 /**
1362  * dm_pci_map_bar() - get a virtual address associated with a BAR region
1363  *
1364  * Looks up a base address register and finds the physical memory address
1365  * that corresponds to it.
1366  * Can be used for 32b BARs 0-5 on type 0 functions and for 32b BARs 0-1 on
1367  * type 1 functions.
1368  * Can also be used on type 0 functions that support Enhanced Allocation for
1369  * 32b/64b BARs.  Note that duplicate BEI entries are not supported.
1370  *
1371  * @dev:        Device to check
1372  * @bar:        Bar register offset (PCI_BASE_ADDRESS_...)
1373  * @flags:      Flags for the region type (PCI_REGION_...)
1374  * @return: pointer to the virtual address to use or 0 on error
1375  */
1376 void *dm_pci_map_bar(struct udevice *dev, int bar, int flags);
1377
1378 /**
1379  * dm_pci_find_next_capability() - find a capability starting from an offset
1380  *
1381  * Tell if a device supports a given PCI capability. Returns the
1382  * address of the requested capability structure within the device's
1383  * PCI configuration space or 0 in case the device does not support it.
1384  *
1385  * Possible values for @cap:
1386  *
1387  *  %PCI_CAP_ID_MSI     Message Signalled Interrupts
1388  *  %PCI_CAP_ID_PCIX    PCI-X
1389  *  %PCI_CAP_ID_EXP     PCI Express
1390  *  %PCI_CAP_ID_MSIX    MSI-X
1391  *
1392  * See PCI_CAP_ID_xxx for the complete capability ID codes.
1393  *
1394  * @dev:        PCI device to query
1395  * @start:      offset to start from
1396  * @cap:        capability code
1397  * @return:     capability address or 0 if not supported
1398  */
1399 int dm_pci_find_next_capability(struct udevice *dev, u8 start, int cap);
1400
1401 /**
1402  * dm_pci_find_capability() - find a capability
1403  *
1404  * Tell if a device supports a given PCI capability. Returns the
1405  * address of the requested capability structure within the device's
1406  * PCI configuration space or 0 in case the device does not support it.
1407  *
1408  * Possible values for @cap:
1409  *
1410  *  %PCI_CAP_ID_MSI     Message Signalled Interrupts
1411  *  %PCI_CAP_ID_PCIX    PCI-X
1412  *  %PCI_CAP_ID_EXP     PCI Express
1413  *  %PCI_CAP_ID_MSIX    MSI-X
1414  *
1415  * See PCI_CAP_ID_xxx for the complete capability ID codes.
1416  *
1417  * @dev:        PCI device to query
1418  * @cap:        capability code
1419  * @return:     capability address or 0 if not supported
1420  */
1421 int dm_pci_find_capability(struct udevice *dev, int cap);
1422
1423 /**
1424  * dm_pci_find_next_ext_capability() - find an extended capability
1425  *                                     starting from an offset
1426  *
1427  * Tell if a device supports a given PCI express extended capability.
1428  * Returns the address of the requested extended capability structure
1429  * within the device's PCI configuration space or 0 in case the device
1430  * does not support it.
1431  *
1432  * Possible values for @cap:
1433  *
1434  *  %PCI_EXT_CAP_ID_ERR Advanced Error Reporting
1435  *  %PCI_EXT_CAP_ID_VC  Virtual Channel
1436  *  %PCI_EXT_CAP_ID_DSN Device Serial Number
1437  *  %PCI_EXT_CAP_ID_PWR Power Budgeting
1438  *
1439  * See PCI_EXT_CAP_ID_xxx for the complete extended capability ID codes.
1440  *
1441  * @dev:        PCI device to query
1442  * @start:      offset to start from
1443  * @cap:        extended capability code
1444  * @return:     extended capability address or 0 if not supported
1445  */
1446 int dm_pci_find_next_ext_capability(struct udevice *dev, int start, int cap);
1447
1448 /**
1449  * dm_pci_find_ext_capability() - find an extended capability
1450  *
1451  * Tell if a device supports a given PCI express extended capability.
1452  * Returns the address of the requested extended capability structure
1453  * within the device's PCI configuration space or 0 in case the device
1454  * does not support it.
1455  *
1456  * Possible values for @cap:
1457  *
1458  *  %PCI_EXT_CAP_ID_ERR Advanced Error Reporting
1459  *  %PCI_EXT_CAP_ID_VC  Virtual Channel
1460  *  %PCI_EXT_CAP_ID_DSN Device Serial Number
1461  *  %PCI_EXT_CAP_ID_PWR Power Budgeting
1462  *
1463  * See PCI_EXT_CAP_ID_xxx for the complete extended capability ID codes.
1464  *
1465  * @dev:        PCI device to query
1466  * @cap:        extended capability code
1467  * @return:     extended capability address or 0 if not supported
1468  */
1469 int dm_pci_find_ext_capability(struct udevice *dev, int cap);
1470
1471 /**
1472  * dm_pci_flr() - Perform FLR if the device suppoorts it
1473  *
1474  * @dev:        PCI device to reset
1475  * @return:     0 if OK, -ENOENT if FLR is not supported by dev
1476  */
1477 int dm_pci_flr(struct udevice *dev);
1478
1479 #define dm_pci_virt_to_bus(dev, addr, flags) \
1480         dm_pci_phys_to_bus(dev, (virt_to_phys(addr)), (flags))
1481 #define dm_pci_bus_to_virt(dev, addr, flags, len, map_flags) \
1482         map_physmem(dm_pci_bus_to_phys(dev, (addr), (flags)), \
1483                     (len), (map_flags))
1484
1485 #define dm_pci_phys_to_mem(dev, addr) \
1486         dm_pci_phys_to_bus((dev), (addr), PCI_REGION_MEM)
1487 #define dm_pci_mem_to_phys(dev, addr) \
1488         dm_pci_bus_to_phys((dev), (addr), PCI_REGION_MEM)
1489 #define dm_pci_phys_to_io(dev, addr) \
1490         dm_pci_phys_to_bus((dev), (addr), PCI_REGION_IO)
1491 #define dm_pci_io_to_phys(dev, addr) \
1492         dm_pci_bus_to_phys((dev), (addr), PCI_REGION_IO)
1493
1494 #define dm_pci_virt_to_mem(dev, addr) \
1495         dm_pci_virt_to_bus((dev), (addr), PCI_REGION_MEM)
1496 #define dm_pci_mem_to_virt(dev, addr, len, map_flags) \
1497         dm_pci_bus_to_virt((dev), (addr), PCI_REGION_MEM, (len), (map_flags))
1498 #define dm_pci_virt_to_io(dev, addr) \
1499         dm_pci_virt_to_bus((dev), (addr), PCI_REGION_IO)
1500 #define dm_pci_io_to_virt(dev, addr, len, map_flags) \
1501         dm_pci_bus_to_virt((dev), (addr), PCI_REGION_IO, (len), (map_flags))
1502
1503 /**
1504  * dm_pci_find_device() - find a device by vendor/device ID
1505  *
1506  * @vendor:     Vendor ID
1507  * @device:     Device ID
1508  * @index:      0 to find the first match, 1 for second, etc.
1509  * @devp:       Returns pointer to the device, if found
1510  * @return 0 if found, -ve on error
1511  */
1512 int dm_pci_find_device(unsigned int vendor, unsigned int device, int index,
1513                        struct udevice **devp);
1514
1515 /**
1516  * dm_pci_find_class() - find a device by class
1517  *
1518  * @find_class: 3-byte (24-bit) class value to find
1519  * @index:      0 to find the first match, 1 for second, etc.
1520  * @devp:       Returns pointer to the device, if found
1521  * @return 0 if found, -ve on error
1522  */
1523 int dm_pci_find_class(uint find_class, int index, struct udevice **devp);
1524
1525 /**
1526  * struct pci_emul_uc_priv - holds info about an emulator device
1527  *
1528  * There is always at most one emulator per client
1529  *
1530  * @client: Client device if any, else NULL
1531  */
1532 struct pci_emul_uc_priv {
1533         struct udevice *client;
1534 };
1535
1536 /**
1537  * struct dm_pci_emul_ops - PCI device emulator operations
1538  */
1539 struct dm_pci_emul_ops {
1540         /**
1541          * read_config() - Read a PCI configuration value
1542          *
1543          * @dev:        Emulated device to read from
1544          * @offset:     Byte offset within the device's configuration space
1545          * @valuep:     Place to put the returned value
1546          * @size:       Access size
1547          * @return 0 if OK, -ve on error
1548          */
1549         int (*read_config)(const struct udevice *dev, uint offset,
1550                            ulong *valuep, enum pci_size_t size);
1551         /**
1552          * write_config() - Write a PCI configuration value
1553          *
1554          * @dev:        Emulated device to write to
1555          * @offset:     Byte offset within the device's configuration space
1556          * @value:      Value to write
1557          * @size:       Access size
1558          * @return 0 if OK, -ve on error
1559          */
1560         int (*write_config)(struct udevice *dev, uint offset, ulong value,
1561                             enum pci_size_t size);
1562         /**
1563          * read_io() - Read a PCI I/O value
1564          *
1565          * @dev:        Emulated device to read from
1566          * @addr:       I/O address to read
1567          * @valuep:     Place to put the returned value
1568          * @size:       Access size
1569          * @return 0 if OK, -ENOENT if @addr is not mapped by this device,
1570          *              other -ve value on error
1571          */
1572         int (*read_io)(struct udevice *dev, unsigned int addr, ulong *valuep,
1573                        enum pci_size_t size);
1574         /**
1575          * write_io() - Write a PCI I/O value
1576          *
1577          * @dev:        Emulated device to write from
1578          * @addr:       I/O address to write
1579          * @value:      Value to write
1580          * @size:       Access size
1581          * @return 0 if OK, -ENOENT if @addr is not mapped by this device,
1582          *              other -ve value on error
1583          */
1584         int (*write_io)(struct udevice *dev, unsigned int addr,
1585                         ulong value, enum pci_size_t size);
1586         /**
1587          * map_physmem() - Map a device into sandbox memory
1588          *
1589          * @dev:        Emulated device to map
1590          * @addr:       Memory address, normally corresponding to a PCI BAR.
1591          *              The device should have been configured to have a BAR
1592          *              at this address.
1593          * @lenp:       On entry, the size of the area to map, On exit it is
1594          *              updated to the size actually mapped, which may be less
1595          *              if the device has less space
1596          * @ptrp:       Returns a pointer to the mapped address. The device's
1597          *              space can be accessed as @lenp bytes starting here
1598          * @return 0 if OK, -ENOENT if @addr is not mapped by this device,
1599          *              other -ve value on error
1600          */
1601         int (*map_physmem)(struct udevice *dev, phys_addr_t addr,
1602                            unsigned long *lenp, void **ptrp);
1603         /**
1604          * unmap_physmem() - undo a memory mapping
1605          *
1606          * This must be called after map_physmem() to undo the mapping.
1607          * Some devices can use this to check what has been written into
1608          * their mapped memory and perform an operations they require on it.
1609          * In this way, map/unmap can be used as a sort of handshake between
1610          * the emulated device and its users.
1611          *
1612          * @dev:        Emuated device to unmap
1613          * @vaddr:      Mapped memory address, as passed to map_physmem()
1614          * @len:        Size of area mapped, as returned by map_physmem()
1615          * @return 0 if OK, -ve on error
1616          */
1617         int (*unmap_physmem)(struct udevice *dev, const void *vaddr,
1618                              unsigned long len);
1619 };
1620
1621 /* Get access to a PCI device emulator's operations */
1622 #define pci_get_emul_ops(dev)   ((struct dm_pci_emul_ops *)(dev)->driver->ops)
1623
1624 /**
1625  * sandbox_pci_get_emul() - Get the emulation device for a PCI device
1626  *
1627  * Searches for a suitable emulator for the given PCI bus device
1628  *
1629  * @bus:        PCI bus to search
1630  * @find_devfn: PCI device and function address (PCI_DEVFN())
1631  * @containerp: Returns container device if found
1632  * @emulp:      Returns emulated device if found
1633  * @return 0 if found, -ENODEV if not found
1634  */
1635 int sandbox_pci_get_emul(const struct udevice *bus, pci_dev_t find_devfn,
1636                          struct udevice **containerp, struct udevice **emulp);
1637
1638 /**
1639  * sandbox_pci_get_client() - Find the client for an emulation device
1640  *
1641  * @emul:       Emulation device to check
1642  * @devp:       Returns the client device emulated by this device
1643  * @return 0 if OK, -ENOENT if the device has no client yet
1644  */
1645 int sandbox_pci_get_client(struct udevice *emul, struct udevice **devp);
1646
1647 #endif /* CONFIG_DM_PCI */
1648
1649 /**
1650  * PCI_DEVICE - macro used to describe a specific pci device
1651  * @vend: the 16 bit PCI Vendor ID
1652  * @dev: the 16 bit PCI Device ID
1653  *
1654  * This macro is used to create a struct pci_device_id that matches a
1655  * specific device.  The subvendor and subdevice fields will be set to
1656  * PCI_ANY_ID.
1657  */
1658 #define PCI_DEVICE(vend, dev) \
1659         .vendor = (vend), .device = (dev), \
1660         .subvendor = PCI_ANY_ID, .subdevice = PCI_ANY_ID
1661
1662 /**
1663  * PCI_DEVICE_SUB - macro used to describe a specific pci device with subsystem
1664  * @vend: the 16 bit PCI Vendor ID
1665  * @dev: the 16 bit PCI Device ID
1666  * @subvend: the 16 bit PCI Subvendor ID
1667  * @subdev: the 16 bit PCI Subdevice ID
1668  *
1669  * This macro is used to create a struct pci_device_id that matches a
1670  * specific device with subsystem information.
1671  */
1672 #define PCI_DEVICE_SUB(vend, dev, subvend, subdev) \
1673         .vendor = (vend), .device = (dev), \
1674         .subvendor = (subvend), .subdevice = (subdev)
1675
1676 /**
1677  * PCI_DEVICE_CLASS - macro used to describe a specific pci device class
1678  * @dev_class: the class, subclass, prog-if triple for this device
1679  * @dev_class_mask: the class mask for this device
1680  *
1681  * This macro is used to create a struct pci_device_id that matches a
1682  * specific PCI class.  The vendor, device, subvendor, and subdevice
1683  * fields will be set to PCI_ANY_ID.
1684  */
1685 #define PCI_DEVICE_CLASS(dev_class, dev_class_mask) \
1686         .class = (dev_class), .class_mask = (dev_class_mask), \
1687         .vendor = PCI_ANY_ID, .device = PCI_ANY_ID, \
1688         .subvendor = PCI_ANY_ID, .subdevice = PCI_ANY_ID
1689
1690 /**
1691  * PCI_VDEVICE - macro used to describe a specific pci device in short form
1692  * @vend: the vendor name
1693  * @dev: the 16 bit PCI Device ID
1694  *
1695  * This macro is used to create a struct pci_device_id that matches a
1696  * specific PCI device.  The subvendor, and subdevice fields will be set
1697  * to PCI_ANY_ID. The macro allows the next field to follow as the device
1698  * private data.
1699  */
1700
1701 #define PCI_VDEVICE(vend, dev) \
1702         .vendor = PCI_VENDOR_ID_##vend, .device = (dev), \
1703         .subvendor = PCI_ANY_ID, .subdevice = PCI_ANY_ID, 0, 0
1704
1705 /**
1706  * struct pci_driver_entry - Matches a driver to its pci_device_id list
1707  * @driver: Driver to use
1708  * @match: List of match records for this driver, terminated by {}
1709  */
1710 struct pci_driver_entry {
1711         struct driver *driver;
1712         const struct pci_device_id *match;
1713 };
1714
1715 #define U_BOOT_PCI_DEVICE(__name, __match)                              \
1716         ll_entry_declare(struct pci_driver_entry, __name, pci_driver_entry) = {\
1717                 .driver = llsym(struct driver, __name, driver), \
1718                 .match = __match, \
1719                 }
1720
1721 #endif /* __ASSEMBLY__ */
1722 #endif /* _PCI_H */