Merge tag 'u-boot-imx-20200825' of https://gitlab.denx.de/u-boot/custodians/u-boot-imx
[platform/kernel/u-boot.git] / include / pci.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * (C) Copyright 2001 Sysgo Real-Time Solutions, GmbH <www.elinos.com>
4  * Andreas Heppel <aheppel@sysgo.de>
5  *
6  * (C) Copyright 2002
7  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
8  */
9
10 #ifndef _PCI_H
11 #define _PCI_H
12
13 #define PCI_CFG_SPACE_SIZE      256
14 #define PCI_CFG_SPACE_EXP_SIZE  4096
15
16 /*
17  * Under PCI, each device has 256 bytes of configuration address space,
18  * of which the first 64 bytes are standardized as follows:
19  */
20 #define PCI_STD_HEADER_SIZEOF   64
21 #define PCI_VENDOR_ID           0x00    /* 16 bits */
22 #define PCI_DEVICE_ID           0x02    /* 16 bits */
23 #define PCI_COMMAND             0x04    /* 16 bits */
24 #define  PCI_COMMAND_IO         0x1     /* Enable response in I/O space */
25 #define  PCI_COMMAND_MEMORY     0x2     /* Enable response in Memory space */
26 #define  PCI_COMMAND_MASTER     0x4     /* Enable bus mastering */
27 #define  PCI_COMMAND_SPECIAL    0x8     /* Enable response to special cycles */
28 #define  PCI_COMMAND_INVALIDATE 0x10    /* Use memory write and invalidate */
29 #define  PCI_COMMAND_VGA_PALETTE 0x20   /* Enable palette snooping */
30 #define  PCI_COMMAND_PARITY     0x40    /* Enable parity checking */
31 #define  PCI_COMMAND_WAIT       0x80    /* Enable address/data stepping */
32 #define  PCI_COMMAND_SERR       0x100   /* Enable SERR */
33 #define  PCI_COMMAND_FAST_BACK  0x200   /* Enable back-to-back writes */
34
35 #define PCI_STATUS              0x06    /* 16 bits */
36 #define  PCI_STATUS_CAP_LIST    0x10    /* Support Capability List */
37 #define  PCI_STATUS_66MHZ       0x20    /* Support 66 Mhz PCI 2.1 bus */
38 #define  PCI_STATUS_UDF         0x40    /* Support User Definable Features [obsolete] */
39 #define  PCI_STATUS_FAST_BACK   0x80    /* Accept fast-back to back */
40 #define  PCI_STATUS_PARITY      0x100   /* Detected parity error */
41 #define  PCI_STATUS_DEVSEL_MASK 0x600   /* DEVSEL timing */
42 #define  PCI_STATUS_DEVSEL_FAST 0x000
43 #define  PCI_STATUS_DEVSEL_MEDIUM 0x200
44 #define  PCI_STATUS_DEVSEL_SLOW 0x400
45 #define  PCI_STATUS_SIG_TARGET_ABORT 0x800 /* Set on target abort */
46 #define  PCI_STATUS_REC_TARGET_ABORT 0x1000 /* Master ack of " */
47 #define  PCI_STATUS_REC_MASTER_ABORT 0x2000 /* Set on master abort */
48 #define  PCI_STATUS_SIG_SYSTEM_ERROR 0x4000 /* Set when we drive SERR */
49 #define  PCI_STATUS_DETECTED_PARITY 0x8000 /* Set on parity error */
50
51 #define PCI_CLASS_REVISION      0x08    /* High 24 bits are class, low 8
52                                            revision */
53 #define PCI_REVISION_ID         0x08    /* Revision ID */
54 #define PCI_CLASS_PROG          0x09    /* Reg. Level Programming Interface */
55 #define PCI_CLASS_DEVICE        0x0a    /* Device class */
56 #define PCI_CLASS_CODE          0x0b    /* Device class code */
57 #define  PCI_CLASS_CODE_TOO_OLD 0x00
58 #define  PCI_CLASS_CODE_STORAGE 0x01
59 #define  PCI_CLASS_CODE_NETWORK 0x02
60 #define  PCI_CLASS_CODE_DISPLAY 0x03
61 #define  PCI_CLASS_CODE_MULTIMEDIA 0x04
62 #define  PCI_CLASS_CODE_MEMORY  0x05
63 #define  PCI_CLASS_CODE_BRIDGE  0x06
64 #define  PCI_CLASS_CODE_COMM    0x07
65 #define  PCI_CLASS_CODE_PERIPHERAL 0x08
66 #define  PCI_CLASS_CODE_INPUT   0x09
67 #define  PCI_CLASS_CODE_DOCKING 0x0A
68 #define  PCI_CLASS_CODE_PROCESSOR 0x0B
69 #define  PCI_CLASS_CODE_SERIAL  0x0C
70 #define  PCI_CLASS_CODE_WIRELESS 0x0D
71 #define  PCI_CLASS_CODE_I2O     0x0E
72 #define  PCI_CLASS_CODE_SATELLITE 0x0F
73 #define  PCI_CLASS_CODE_CRYPTO  0x10
74 #define  PCI_CLASS_CODE_DATA    0x11
75 /* Base Class 0x12 - 0xFE is reserved */
76 #define  PCI_CLASS_CODE_OTHER   0xFF
77
78 #define PCI_CLASS_SUB_CODE      0x0a    /* Device sub-class code */
79 #define  PCI_CLASS_SUB_CODE_TOO_OLD_NOTVGA      0x00
80 #define  PCI_CLASS_SUB_CODE_TOO_OLD_VGA         0x01
81 #define  PCI_CLASS_SUB_CODE_STORAGE_SCSI        0x00
82 #define  PCI_CLASS_SUB_CODE_STORAGE_IDE         0x01
83 #define  PCI_CLASS_SUB_CODE_STORAGE_FLOPPY      0x02
84 #define  PCI_CLASS_SUB_CODE_STORAGE_IPIBUS      0x03
85 #define  PCI_CLASS_SUB_CODE_STORAGE_RAID        0x04
86 #define  PCI_CLASS_SUB_CODE_STORAGE_ATA         0x05
87 #define  PCI_CLASS_SUB_CODE_STORAGE_SATA        0x06
88 #define  PCI_CLASS_SUB_CODE_STORAGE_SAS         0x07
89 #define  PCI_CLASS_SUB_CODE_STORAGE_OTHER       0x80
90 #define  PCI_CLASS_SUB_CODE_NETWORK_ETHERNET    0x00
91 #define  PCI_CLASS_SUB_CODE_NETWORK_TOKENRING   0x01
92 #define  PCI_CLASS_SUB_CODE_NETWORK_FDDI        0x02
93 #define  PCI_CLASS_SUB_CODE_NETWORK_ATM         0x03
94 #define  PCI_CLASS_SUB_CODE_NETWORK_ISDN        0x04
95 #define  PCI_CLASS_SUB_CODE_NETWORK_WORLDFIP    0x05
96 #define  PCI_CLASS_SUB_CODE_NETWORK_PICMG       0x06
97 #define  PCI_CLASS_SUB_CODE_NETWORK_OTHER       0x80
98 #define  PCI_CLASS_SUB_CODE_DISPLAY_VGA         0x00
99 #define  PCI_CLASS_SUB_CODE_DISPLAY_XGA         0x01
100 #define  PCI_CLASS_SUB_CODE_DISPLAY_3D          0x02
101 #define  PCI_CLASS_SUB_CODE_DISPLAY_OTHER       0x80
102 #define  PCI_CLASS_SUB_CODE_MULTIMEDIA_VIDEO    0x00
103 #define  PCI_CLASS_SUB_CODE_MULTIMEDIA_AUDIO    0x01
104 #define  PCI_CLASS_SUB_CODE_MULTIMEDIA_PHONE    0x02
105 #define  PCI_CLASS_SUB_CODE_MULTIMEDIA_OTHER    0x80
106 #define  PCI_CLASS_SUB_CODE_MEMORY_RAM          0x00
107 #define  PCI_CLASS_SUB_CODE_MEMORY_FLASH        0x01
108 #define  PCI_CLASS_SUB_CODE_MEMORY_OTHER        0x80
109 #define  PCI_CLASS_SUB_CODE_BRIDGE_HOST         0x00
110 #define  PCI_CLASS_SUB_CODE_BRIDGE_ISA          0x01
111 #define  PCI_CLASS_SUB_CODE_BRIDGE_EISA         0x02
112 #define  PCI_CLASS_SUB_CODE_BRIDGE_MCA          0x03
113 #define  PCI_CLASS_SUB_CODE_BRIDGE_PCI          0x04
114 #define  PCI_CLASS_SUB_CODE_BRIDGE_PCMCIA       0x05
115 #define  PCI_CLASS_SUB_CODE_BRIDGE_NUBUS        0x06
116 #define  PCI_CLASS_SUB_CODE_BRIDGE_CARDBUS      0x07
117 #define  PCI_CLASS_SUB_CODE_BRIDGE_RACEWAY      0x08
118 #define  PCI_CLASS_SUB_CODE_BRIDGE_SEMI_PCI     0x09
119 #define  PCI_CLASS_SUB_CODE_BRIDGE_INFINIBAND   0x0A
120 #define  PCI_CLASS_SUB_CODE_BRIDGE_OTHER        0x80
121 #define  PCI_CLASS_SUB_CODE_COMM_SERIAL         0x00
122 #define  PCI_CLASS_SUB_CODE_COMM_PARALLEL       0x01
123 #define  PCI_CLASS_SUB_CODE_COMM_MULTIPORT      0x02
124 #define  PCI_CLASS_SUB_CODE_COMM_MODEM          0x03
125 #define  PCI_CLASS_SUB_CODE_COMM_GPIB           0x04
126 #define  PCI_CLASS_SUB_CODE_COMM_SMARTCARD      0x05
127 #define  PCI_CLASS_SUB_CODE_COMM_OTHER          0x80
128 #define  PCI_CLASS_SUB_CODE_PERIPHERAL_PIC      0x00
129 #define  PCI_CLASS_SUB_CODE_PERIPHERAL_DMA      0x01
130 #define  PCI_CLASS_SUB_CODE_PERIPHERAL_TIMER    0x02
131 #define  PCI_CLASS_SUB_CODE_PERIPHERAL_RTC      0x03
132 #define  PCI_CLASS_SUB_CODE_PERIPHERAL_HOTPLUG  0x04
133 #define  PCI_CLASS_SUB_CODE_PERIPHERAL_SD       0x05
134 #define  PCI_CLASS_SUB_CODE_PERIPHERAL_OTHER    0x80
135 #define  PCI_CLASS_SUB_CODE_INPUT_KEYBOARD      0x00
136 #define  PCI_CLASS_SUB_CODE_INPUT_DIGITIZER     0x01
137 #define  PCI_CLASS_SUB_CODE_INPUT_MOUSE         0x02
138 #define  PCI_CLASS_SUB_CODE_INPUT_SCANNER       0x03
139 #define  PCI_CLASS_SUB_CODE_INPUT_GAMEPORT      0x04
140 #define  PCI_CLASS_SUB_CODE_INPUT_OTHER         0x80
141 #define  PCI_CLASS_SUB_CODE_DOCKING_GENERIC     0x00
142 #define  PCI_CLASS_SUB_CODE_DOCKING_OTHER       0x80
143 #define  PCI_CLASS_SUB_CODE_PROCESSOR_386       0x00
144 #define  PCI_CLASS_SUB_CODE_PROCESSOR_486       0x01
145 #define  PCI_CLASS_SUB_CODE_PROCESSOR_PENTIUM   0x02
146 #define  PCI_CLASS_SUB_CODE_PROCESSOR_ALPHA     0x10
147 #define  PCI_CLASS_SUB_CODE_PROCESSOR_POWERPC   0x20
148 #define  PCI_CLASS_SUB_CODE_PROCESSOR_MIPS      0x30
149 #define  PCI_CLASS_SUB_CODE_PROCESSOR_COPROC    0x40
150 #define  PCI_CLASS_SUB_CODE_SERIAL_1394         0x00
151 #define  PCI_CLASS_SUB_CODE_SERIAL_ACCESSBUS    0x01
152 #define  PCI_CLASS_SUB_CODE_SERIAL_SSA          0x02
153 #define  PCI_CLASS_SUB_CODE_SERIAL_USB          0x03
154 #define  PCI_CLASS_SUB_CODE_SERIAL_FIBRECHAN    0x04
155 #define  PCI_CLASS_SUB_CODE_SERIAL_SMBUS        0x05
156 #define  PCI_CLASS_SUB_CODE_SERIAL_INFINIBAND   0x06
157 #define  PCI_CLASS_SUB_CODE_SERIAL_IPMI         0x07
158 #define  PCI_CLASS_SUB_CODE_SERIAL_SERCOS       0x08
159 #define  PCI_CLASS_SUB_CODE_SERIAL_CANBUS       0x09
160 #define  PCI_CLASS_SUB_CODE_WIRELESS_IRDA       0x00
161 #define  PCI_CLASS_SUB_CODE_WIRELESS_IR         0x01
162 #define  PCI_CLASS_SUB_CODE_WIRELESS_RF         0x10
163 #define  PCI_CLASS_SUB_CODE_WIRELESS_BLUETOOTH  0x11
164 #define  PCI_CLASS_SUB_CODE_WIRELESS_BROADBAND  0x12
165 #define  PCI_CLASS_SUB_CODE_WIRELESS_80211A     0x20
166 #define  PCI_CLASS_SUB_CODE_WIRELESS_80211B     0x21
167 #define  PCI_CLASS_SUB_CODE_WIRELESS_OTHER      0x80
168 #define  PCI_CLASS_SUB_CODE_I2O_V1_0            0x00
169 #define  PCI_CLASS_SUB_CODE_SATELLITE_TV        0x01
170 #define  PCI_CLASS_SUB_CODE_SATELLITE_AUDIO     0x02
171 #define  PCI_CLASS_SUB_CODE_SATELLITE_VOICE     0x03
172 #define  PCI_CLASS_SUB_CODE_SATELLITE_DATA      0x04
173 #define  PCI_CLASS_SUB_CODE_CRYPTO_NETWORK      0x00
174 #define  PCI_CLASS_SUB_CODE_CRYPTO_ENTERTAINMENT 0x10
175 #define  PCI_CLASS_SUB_CODE_CRYPTO_OTHER        0x80
176 #define  PCI_CLASS_SUB_CODE_DATA_DPIO           0x00
177 #define  PCI_CLASS_SUB_CODE_DATA_PERFCNTR       0x01
178 #define  PCI_CLASS_SUB_CODE_DATA_COMMSYNC       0x10
179 #define  PCI_CLASS_SUB_CODE_DATA_MGMT           0x20
180 #define  PCI_CLASS_SUB_CODE_DATA_OTHER          0x80
181
182 #define PCI_CACHE_LINE_SIZE     0x0c    /* 8 bits */
183 #define PCI_LATENCY_TIMER       0x0d    /* 8 bits */
184 #define PCI_HEADER_TYPE         0x0e    /* 8 bits */
185 #define  PCI_HEADER_TYPE_NORMAL 0
186 #define  PCI_HEADER_TYPE_BRIDGE 1
187 #define  PCI_HEADER_TYPE_CARDBUS 2
188
189 #define PCI_BIST                0x0f    /* 8 bits */
190 #define PCI_BIST_CODE_MASK      0x0f    /* Return result */
191 #define PCI_BIST_START          0x40    /* 1 to start BIST, 2 secs or less */
192 #define PCI_BIST_CAPABLE        0x80    /* 1 if BIST capable */
193
194 /*
195  * Base addresses specify locations in memory or I/O space.
196  * Decoded size can be determined by writing a value of
197  * 0xffffffff to the register, and reading it back.  Only
198  * 1 bits are decoded.
199  */
200 #define PCI_BASE_ADDRESS_0      0x10    /* 32 bits */
201 #define PCI_BASE_ADDRESS_1      0x14    /* 32 bits [htype 0,1 only] */
202 #define PCI_BASE_ADDRESS_2      0x18    /* 32 bits [htype 0 only] */
203 #define PCI_BASE_ADDRESS_3      0x1c    /* 32 bits */
204 #define PCI_BASE_ADDRESS_4      0x20    /* 32 bits */
205 #define PCI_BASE_ADDRESS_5      0x24    /* 32 bits */
206 #define  PCI_BASE_ADDRESS_SPACE 0x01    /* 0 = memory, 1 = I/O */
207 #define  PCI_BASE_ADDRESS_SPACE_IO 0x01
208 #define  PCI_BASE_ADDRESS_SPACE_MEMORY 0x00
209 #define  PCI_BASE_ADDRESS_MEM_TYPE_MASK 0x06
210 #define  PCI_BASE_ADDRESS_MEM_TYPE_32   0x00    /* 32 bit address */
211 #define  PCI_BASE_ADDRESS_MEM_TYPE_1M   0x02    /* Below 1M [obsolete] */
212 #define  PCI_BASE_ADDRESS_MEM_TYPE_64   0x04    /* 64 bit address */
213 #define  PCI_BASE_ADDRESS_MEM_PREFETCH  0x08    /* prefetchable? */
214 #define  PCI_BASE_ADDRESS_MEM_MASK      (~0x0fULL)
215 #define  PCI_BASE_ADDRESS_IO_MASK       (~0x03ULL)
216 /* bit 1 is reserved if address_space = 1 */
217
218 /* Convert a regsister address (e.g. PCI_BASE_ADDRESS_1) to a bar # (e.g. 1) */
219 #define pci_offset_to_barnum(offset)    \
220                 (((offset) - PCI_BASE_ADDRESS_0) / sizeof(u32))
221
222 /* Header type 0 (normal devices) */
223 #define PCI_CARDBUS_CIS         0x28
224 #define PCI_SUBSYSTEM_VENDOR_ID 0x2c
225 #define PCI_SUBSYSTEM_ID        0x2e
226 #define PCI_ROM_ADDRESS         0x30    /* Bits 31..11 are address, 10..1 reserved */
227 #define  PCI_ROM_ADDRESS_ENABLE 0x01
228 #define PCI_ROM_ADDRESS_MASK    (~0x7ffULL)
229
230 #define PCI_CAPABILITY_LIST     0x34    /* Offset of first capability list entry */
231
232 /* 0x35-0x3b are reserved */
233 #define PCI_INTERRUPT_LINE      0x3c    /* 8 bits */
234 #define PCI_INTERRUPT_PIN       0x3d    /* 8 bits */
235 #define PCI_MIN_GNT             0x3e    /* 8 bits */
236 #define PCI_MAX_LAT             0x3f    /* 8 bits */
237
238 #define PCI_INTERRUPT_LINE_DISABLE      0xff
239
240 /* Header type 1 (PCI-to-PCI bridges) */
241 #define PCI_PRIMARY_BUS         0x18    /* Primary bus number */
242 #define PCI_SECONDARY_BUS       0x19    /* Secondary bus number */
243 #define PCI_SUBORDINATE_BUS     0x1a    /* Highest bus number behind the bridge */
244 #define PCI_SEC_LATENCY_TIMER   0x1b    /* Latency timer for secondary interface */
245 #define PCI_IO_BASE             0x1c    /* I/O range behind the bridge */
246 #define PCI_IO_LIMIT            0x1d
247 #define  PCI_IO_RANGE_TYPE_MASK 0x0f    /* I/O bridging type */
248 #define  PCI_IO_RANGE_TYPE_16   0x00
249 #define  PCI_IO_RANGE_TYPE_32   0x01
250 #define  PCI_IO_RANGE_MASK      ~0x0f
251 #define PCI_SEC_STATUS          0x1e    /* Secondary status register, only bit 14 used */
252 #define PCI_MEMORY_BASE         0x20    /* Memory range behind */
253 #define PCI_MEMORY_LIMIT        0x22
254 #define  PCI_MEMORY_RANGE_TYPE_MASK 0x0f
255 #define  PCI_MEMORY_RANGE_MASK  ~0x0f
256 #define PCI_PREF_MEMORY_BASE    0x24    /* Prefetchable memory range behind */
257 #define PCI_PREF_MEMORY_LIMIT   0x26
258 #define  PCI_PREF_RANGE_TYPE_MASK 0x0f
259 #define  PCI_PREF_RANGE_TYPE_32 0x00
260 #define  PCI_PREF_RANGE_TYPE_64 0x01
261 #define  PCI_PREF_RANGE_MASK    ~0x0f
262 #define PCI_PREF_BASE_UPPER32   0x28    /* Upper half of prefetchable memory range */
263 #define PCI_PREF_LIMIT_UPPER32  0x2c
264 #define PCI_IO_BASE_UPPER16     0x30    /* Upper half of I/O addresses */
265 #define PCI_IO_LIMIT_UPPER16    0x32
266 /* 0x34 same as for htype 0 */
267 /* 0x35-0x3b is reserved */
268 #define PCI_ROM_ADDRESS1        0x38    /* Same as PCI_ROM_ADDRESS, but for htype 1 */
269 /* 0x3c-0x3d are same as for htype 0 */
270 #define PCI_BRIDGE_CONTROL      0x3e
271 #define  PCI_BRIDGE_CTL_PARITY  0x01    /* Enable parity detection on secondary interface */
272 #define  PCI_BRIDGE_CTL_SERR    0x02    /* The same for SERR forwarding */
273 #define  PCI_BRIDGE_CTL_NO_ISA  0x04    /* Disable bridging of ISA ports */
274 #define  PCI_BRIDGE_CTL_VGA     0x08    /* Forward VGA addresses */
275 #define  PCI_BRIDGE_CTL_MASTER_ABORT 0x20  /* Report master aborts */
276 #define  PCI_BRIDGE_CTL_BUS_RESET 0x40  /* Secondary bus reset */
277 #define  PCI_BRIDGE_CTL_FAST_BACK 0x80  /* Fast Back2Back enabled on secondary interface */
278
279 /* Header type 2 (CardBus bridges) */
280 #define PCI_CB_CAPABILITY_LIST  0x14
281 /* 0x15 reserved */
282 #define PCI_CB_SEC_STATUS       0x16    /* Secondary status */
283 #define PCI_CB_PRIMARY_BUS      0x18    /* PCI bus number */
284 #define PCI_CB_CARD_BUS         0x19    /* CardBus bus number */
285 #define PCI_CB_SUBORDINATE_BUS  0x1a    /* Subordinate bus number */
286 #define PCI_CB_LATENCY_TIMER    0x1b    /* CardBus latency timer */
287 #define PCI_CB_MEMORY_BASE_0    0x1c
288 #define PCI_CB_MEMORY_LIMIT_0   0x20
289 #define PCI_CB_MEMORY_BASE_1    0x24
290 #define PCI_CB_MEMORY_LIMIT_1   0x28
291 #define PCI_CB_IO_BASE_0        0x2c
292 #define PCI_CB_IO_BASE_0_HI     0x2e
293 #define PCI_CB_IO_LIMIT_0       0x30
294 #define PCI_CB_IO_LIMIT_0_HI    0x32
295 #define PCI_CB_IO_BASE_1        0x34
296 #define PCI_CB_IO_BASE_1_HI     0x36
297 #define PCI_CB_IO_LIMIT_1       0x38
298 #define PCI_CB_IO_LIMIT_1_HI    0x3a
299 #define  PCI_CB_IO_RANGE_MASK   ~0x03
300 /* 0x3c-0x3d are same as for htype 0 */
301 #define PCI_CB_BRIDGE_CONTROL   0x3e
302 #define  PCI_CB_BRIDGE_CTL_PARITY       0x01    /* Similar to standard bridge control register */
303 #define  PCI_CB_BRIDGE_CTL_SERR         0x02
304 #define  PCI_CB_BRIDGE_CTL_ISA          0x04
305 #define  PCI_CB_BRIDGE_CTL_VGA          0x08
306 #define  PCI_CB_BRIDGE_CTL_MASTER_ABORT 0x20
307 #define  PCI_CB_BRIDGE_CTL_CB_RESET     0x40    /* CardBus reset */
308 #define  PCI_CB_BRIDGE_CTL_16BIT_INT    0x80    /* Enable interrupt for 16-bit cards */
309 #define  PCI_CB_BRIDGE_CTL_PREFETCH_MEM0 0x100  /* Prefetch enable for both memory regions */
310 #define  PCI_CB_BRIDGE_CTL_PREFETCH_MEM1 0x200
311 #define  PCI_CB_BRIDGE_CTL_POST_WRITES  0x400
312 #define PCI_CB_SUBSYSTEM_VENDOR_ID 0x40
313 #define PCI_CB_SUBSYSTEM_ID     0x42
314 #define PCI_CB_LEGACY_MODE_BASE 0x44    /* 16-bit PC Card legacy mode base address (ExCa) */
315 /* 0x48-0x7f reserved */
316
317 /* Capability lists */
318
319 #define PCI_CAP_LIST_ID         0       /* Capability ID */
320 #define  PCI_CAP_ID_PM          0x01    /* Power Management */
321 #define  PCI_CAP_ID_AGP         0x02    /* Accelerated Graphics Port */
322 #define  PCI_CAP_ID_VPD         0x03    /* Vital Product Data */
323 #define  PCI_CAP_ID_SLOTID      0x04    /* Slot Identification */
324 #define  PCI_CAP_ID_MSI         0x05    /* Message Signalled Interrupts */
325 #define  PCI_CAP_ID_CHSWP       0x06    /* CompactPCI HotSwap */
326 #define  PCI_CAP_ID_PCIX        0x07    /* PCI-X */
327 #define  PCI_CAP_ID_HT          0x08    /* HyperTransport */
328 #define  PCI_CAP_ID_VNDR        0x09    /* Vendor-Specific */
329 #define  PCI_CAP_ID_DBG         0x0A    /* Debug port */
330 #define  PCI_CAP_ID_CCRC        0x0B    /* CompactPCI Central Resource Control */
331 #define  PCI_CAP_ID_SHPC        0x0C    /* PCI Standard Hot-Plug Controller */
332 #define  PCI_CAP_ID_SSVID       0x0D    /* Bridge subsystem vendor/device ID */
333 #define  PCI_CAP_ID_AGP3        0x0E    /* AGP Target PCI-PCI bridge */
334 #define  PCI_CAP_ID_SECDEV      0x0F    /* Secure Device */
335 #define  PCI_CAP_ID_EXP         0x10    /* PCI Express */
336 #define  PCI_CAP_ID_MSIX        0x11    /* MSI-X */
337 #define  PCI_CAP_ID_SATA        0x12    /* SATA Data/Index Conf. */
338 #define  PCI_CAP_ID_AF          0x13    /* PCI Advanced Features */
339 #define  PCI_CAP_ID_EA          0x14    /* PCI Enhanced Allocation */
340 #define  PCI_CAP_ID_MAX         PCI_CAP_ID_EA
341 #define PCI_CAP_LIST_NEXT       1       /* Next capability in the list */
342 #define PCI_CAP_FLAGS           2       /* Capability defined flags (16 bits) */
343 #define PCI_CAP_SIZEOF          4
344
345 /* Power Management Registers */
346
347 #define  PCI_PM_CAP_VER_MASK    0x0007  /* Version */
348 #define  PCI_PM_CAP_PME_CLOCK   0x0008  /* PME clock required */
349 #define  PCI_PM_CAP_AUX_POWER   0x0010  /* Auxilliary power support */
350 #define  PCI_PM_CAP_DSI         0x0020  /* Device specific initialization */
351 #define  PCI_PM_CAP_D1          0x0200  /* D1 power state support */
352 #define  PCI_PM_CAP_D2          0x0400  /* D2 power state support */
353 #define  PCI_PM_CAP_PME         0x0800  /* PME pin supported */
354 #define PCI_PM_CTRL             4       /* PM control and status register */
355 #define  PCI_PM_CTRL_STATE_MASK 0x0003  /* Current power state (D0 to D3) */
356 #define  PCI_PM_CTRL_PME_ENABLE 0x0100  /* PME pin enable */
357 #define  PCI_PM_CTRL_DATA_SEL_MASK      0x1e00  /* Data select (??) */
358 #define  PCI_PM_CTRL_DATA_SCALE_MASK    0x6000  /* Data scale (??) */
359 #define  PCI_PM_CTRL_PME_STATUS 0x8000  /* PME pin status */
360 #define PCI_PM_PPB_EXTENSIONS   6       /* PPB support extensions (??) */
361 #define  PCI_PM_PPB_B2_B3       0x40    /* Stop clock when in D3hot (??) */
362 #define  PCI_PM_BPCC_ENABLE     0x80    /* Bus power/clock control enable (??) */
363 #define PCI_PM_DATA_REGISTER    7       /* (??) */
364 #define PCI_PM_SIZEOF           8
365
366 /* AGP registers */
367
368 #define PCI_AGP_VERSION         2       /* BCD version number */
369 #define PCI_AGP_RFU             3       /* Rest of capability flags */
370 #define PCI_AGP_STATUS          4       /* Status register */
371 #define  PCI_AGP_STATUS_RQ_MASK 0xff000000      /* Maximum number of requests - 1 */
372 #define  PCI_AGP_STATUS_SBA     0x0200  /* Sideband addressing supported */
373 #define  PCI_AGP_STATUS_64BIT   0x0020  /* 64-bit addressing supported */
374 #define  PCI_AGP_STATUS_FW      0x0010  /* FW transfers supported */
375 #define  PCI_AGP_STATUS_RATE4   0x0004  /* 4x transfer rate supported */
376 #define  PCI_AGP_STATUS_RATE2   0x0002  /* 2x transfer rate supported */
377 #define  PCI_AGP_STATUS_RATE1   0x0001  /* 1x transfer rate supported */
378 #define PCI_AGP_COMMAND         8       /* Control register */
379 #define  PCI_AGP_COMMAND_RQ_MASK 0xff000000  /* Master: Maximum number of requests */
380 #define  PCI_AGP_COMMAND_SBA    0x0200  /* Sideband addressing enabled */
381 #define  PCI_AGP_COMMAND_AGP    0x0100  /* Allow processing of AGP transactions */
382 #define  PCI_AGP_COMMAND_64BIT  0x0020  /* Allow processing of 64-bit addresses */
383 #define  PCI_AGP_COMMAND_FW     0x0010  /* Force FW transfers */
384 #define  PCI_AGP_COMMAND_RATE4  0x0004  /* Use 4x rate */
385 #define  PCI_AGP_COMMAND_RATE2  0x0002  /* Use 4x rate */
386 #define  PCI_AGP_COMMAND_RATE1  0x0001  /* Use 4x rate */
387 #define PCI_AGP_SIZEOF          12
388
389 /* PCI-X registers */
390
391 #define  PCI_X_CMD_DPERR_E      0x0001  /* Data Parity Error Recovery Enable */
392 #define  PCI_X_CMD_ERO          0x0002  /* Enable Relaxed Ordering */
393 #define  PCI_X_CMD_MAX_READ     0x0000  /* Max Memory Read Byte Count */
394 #define  PCI_X_CMD_MAX_SPLIT    0x0030  /* Max Outstanding Split Transactions */
395 #define  PCI_X_CMD_VERSION(x)   (((x) >> 12) & 3) /* Version */
396
397
398 /* Slot Identification */
399
400 #define PCI_SID_ESR             2       /* Expansion Slot Register */
401 #define  PCI_SID_ESR_NSLOTS     0x1f    /* Number of expansion slots available */
402 #define  PCI_SID_ESR_FIC        0x20    /* First In Chassis Flag */
403 #define PCI_SID_CHASSIS_NR      3       /* Chassis Number */
404
405 /* Message Signalled Interrupts registers */
406
407 #define PCI_MSI_FLAGS           2       /* Various flags */
408 #define  PCI_MSI_FLAGS_64BIT    0x80    /* 64-bit addresses allowed */
409 #define  PCI_MSI_FLAGS_QSIZE    0x70    /* Message queue size configured */
410 #define  PCI_MSI_FLAGS_QMASK    0x0e    /* Maximum queue size available */
411 #define  PCI_MSI_FLAGS_ENABLE   0x01    /* MSI feature enabled */
412 #define  PCI_MSI_FLAGS_MASKBIT  0x0100  /* Per-vector masking capable */
413 #define PCI_MSI_RFU             3       /* Rest of capability flags */
414 #define PCI_MSI_ADDRESS_LO      4       /* Lower 32 bits */
415 #define PCI_MSI_ADDRESS_HI      8       /* Upper 32 bits (if PCI_MSI_FLAGS_64BIT set) */
416 #define PCI_MSI_DATA_32         8       /* 16 bits of data for 32-bit devices */
417 #define PCI_MSI_DATA_64         12      /* 16 bits of data for 64-bit devices */
418
419 #define PCI_MAX_PCI_DEVICES     32
420 #define PCI_MAX_PCI_FUNCTIONS   8
421
422 #define PCI_FIND_CAP_TTL 0x48
423 #define CAP_START_POS 0x40
424
425 /* Extended Capabilities (PCI-X 2.0 and Express) */
426 #define PCI_EXT_CAP_ID(header)          (header & 0x0000ffff)
427 #define PCI_EXT_CAP_VER(header)         ((header >> 16) & 0xf)
428 #define PCI_EXT_CAP_NEXT(header)        ((header >> 20) & 0xffc)
429
430 #define PCI_EXT_CAP_ID_ERR      0x01    /* Advanced Error Reporting */
431 #define PCI_EXT_CAP_ID_VC       0x02    /* Virtual Channel Capability */
432 #define PCI_EXT_CAP_ID_DSN      0x03    /* Device Serial Number */
433 #define PCI_EXT_CAP_ID_PWR      0x04    /* Power Budgeting */
434 #define PCI_EXT_CAP_ID_RCLD     0x05    /* Root Complex Link Declaration */
435 #define PCI_EXT_CAP_ID_RCILC    0x06    /* Root Complex Internal Link Control */
436 #define PCI_EXT_CAP_ID_RCEC     0x07    /* Root Complex Event Collector */
437 #define PCI_EXT_CAP_ID_MFVC     0x08    /* Multi-Function VC Capability */
438 #define PCI_EXT_CAP_ID_VC9      0x09    /* same as _VC */
439 #define PCI_EXT_CAP_ID_RCRB     0x0A    /* Root Complex RB? */
440 #define PCI_EXT_CAP_ID_VNDR     0x0B    /* Vendor-Specific */
441 #define PCI_EXT_CAP_ID_CAC      0x0C    /* Config Access - obsolete */
442 #define PCI_EXT_CAP_ID_ACS      0x0D    /* Access Control Services */
443 #define PCI_EXT_CAP_ID_ARI      0x0E    /* Alternate Routing ID */
444 #define PCI_EXT_CAP_ID_ATS      0x0F    /* Address Translation Services */
445 #define PCI_EXT_CAP_ID_SRIOV    0x10    /* Single Root I/O Virtualization */
446 #define PCI_EXT_CAP_ID_MRIOV    0x11    /* Multi Root I/O Virtualization */
447 #define PCI_EXT_CAP_ID_MCAST    0x12    /* Multicast */
448 #define PCI_EXT_CAP_ID_PRI      0x13    /* Page Request Interface */
449 #define PCI_EXT_CAP_ID_AMD_XXX  0x14    /* Reserved for AMD */
450 #define PCI_EXT_CAP_ID_REBAR    0x15    /* Resizable BAR */
451 #define PCI_EXT_CAP_ID_DPA      0x16    /* Dynamic Power Allocation */
452 #define PCI_EXT_CAP_ID_TPH      0x17    /* TPH Requester */
453 #define PCI_EXT_CAP_ID_LTR      0x18    /* Latency Tolerance Reporting */
454 #define PCI_EXT_CAP_ID_SECPCI   0x19    /* Secondary PCIe Capability */
455 #define PCI_EXT_CAP_ID_PMUX     0x1A    /* Protocol Multiplexing */
456 #define PCI_EXT_CAP_ID_PASID    0x1B    /* Process Address Space ID */
457 #define PCI_EXT_CAP_ID_DPC      0x1D    /* Downstream Port Containment */
458 #define PCI_EXT_CAP_ID_L1SS     0x1E    /* L1 PM Substates */
459 #define PCI_EXT_CAP_ID_PTM      0x1F    /* Precision Time Measurement */
460 #define PCI_EXT_CAP_ID_MAX      PCI_EXT_CAP_ID_PTM
461
462 /* Enhanced Allocation Registers */
463 #define PCI_EA_NUM_ENT          2       /* Number of Capability Entries */
464 #define  PCI_EA_NUM_ENT_MASK    0x3f    /* Num Entries Mask */
465 #define PCI_EA_FIRST_ENT        4       /* First EA Entry in List */
466 #define  PCI_EA_ES              0x00000007 /* Entry Size */
467 #define  PCI_EA_BEI             0x000000f0 /* BAR Equivalent Indicator */
468 /* 9-14 map to VF BARs 0-5 respectively */
469 #define  PCI_EA_BEI_VF_BAR0     9
470 #define  PCI_EA_BEI_VF_BAR5     14
471 /* Base, MaxOffset registers */
472 /* bit 0 is reserved */
473 #define  PCI_EA_IS_64           0x00000002      /* 64-bit field flag */
474 #define  PCI_EA_FIELD_MASK      0xfffffffc      /* For Base & Max Offset */
475
476 /* PCI Express capabilities */
477 #define PCI_EXP_FLAGS           2       /* Capabilities register */
478 #define  PCI_EXP_FLAGS_TYPE     0x00f0  /* Device/Port type */
479 #define  PCI_EXP_TYPE_ROOT_PORT 0x4     /* Root Port */
480 #define PCI_EXP_DEVCAP          4       /* Device capabilities */
481 #define  PCI_EXP_DEVCAP_FLR     0x10000000 /* Function Level Reset */
482 #define PCI_EXP_DEVCTL          8       /* Device Control */
483 #define  PCI_EXP_DEVCTL_BCR_FLR 0x8000  /* Bridge Configuration Retry / FLR */
484 #define PCI_EXP_LNKCAP          12      /* Link Capabilities */
485 #define  PCI_EXP_LNKCAP_SLS     0x0000000f /* Supported Link Speeds */
486 #define  PCI_EXP_LNKCAP_MLW     0x000003f0 /* Maximum Link Width */
487 #define  PCI_EXP_LNKCAP_DLLLARC 0x00100000 /* Data Link Layer Link Active Reporting Capable */
488 #define PCI_EXP_LNKSTA          18      /* Link Status */
489 #define  PCI_EXP_LNKSTA_CLS     0x000f  /* Current Link Speed */
490 #define  PCI_EXP_LNKSTA_CLS_2_5GB 0x0001 /* Current Link Speed 2.5GT/s */
491 #define  PCI_EXP_LNKSTA_CLS_5_0GB 0x0002 /* Current Link Speed 5.0GT/s */
492 #define  PCI_EXP_LNKSTA_CLS_8_0GB 0x0003 /* Current Link Speed 8.0GT/s */
493 #define  PCI_EXP_LNKSTA_NLW     0x03f0  /* Negotiated Link Width */
494 #define  PCI_EXP_LNKSTA_NLW_SHIFT 4     /* start of NLW mask in link status */
495 #define  PCI_EXP_LNKSTA_DLLLA   0x2000  /* Data Link Layer Link Active */
496 #define PCI_EXP_SLTCAP          20      /* Slot Capabilities */
497 #define  PCI_EXP_SLTCAP_PSN     0xfff80000 /* Physical Slot Number */
498 #define PCI_EXP_LNKCTL2         48      /* Link Control 2 */
499 /* Single Root I/O Virtualization Registers */
500 #define PCI_SRIOV_CAP           0x04    /* SR-IOV Capabilities */
501 #define PCI_SRIOV_CTRL          0x08    /* SR-IOV Control */
502 #define  PCI_SRIOV_CTRL_VFE     0x01    /* VF Enable */
503 #define  PCI_SRIOV_CTRL_MSE     0x08    /* VF Memory Space Enable */
504 #define PCI_SRIOV_INITIAL_VF    0x0c    /* Initial VFs */
505 #define PCI_SRIOV_TOTAL_VF      0x0e    /* Total VFs */
506 #define PCI_SRIOV_NUM_VF        0x10    /* Number of VFs */
507 #define PCI_SRIOV_VF_OFFSET     0x14    /* First VF Offset */
508 #define PCI_SRIOV_VF_STRIDE     0x16    /* Following VF Stride */
509 #define PCI_SRIOV_VF_DID        0x1a    /* VF Device ID */
510
511 /* Include the ID list */
512
513 #include <pci_ids.h>
514
515 #ifndef __ASSEMBLY__
516
517 #include <dm/pci.h>
518
519 #ifdef CONFIG_SYS_PCI_64BIT
520 typedef u64 pci_addr_t;
521 typedef u64 pci_size_t;
522 #else
523 typedef unsigned long pci_addr_t;
524 typedef unsigned long pci_size_t;
525 #endif
526
527 struct pci_region {
528         pci_addr_t bus_start;   /* Start on the bus */
529         phys_addr_t phys_start; /* Start in physical address space */
530         pci_size_t size;        /* Size */
531         unsigned long flags;    /* Resource flags */
532
533         pci_addr_t bus_lower;
534 };
535
536 #define PCI_REGION_MEM          0x00000000      /* PCI memory space */
537 #define PCI_REGION_IO           0x00000001      /* PCI IO space */
538 #define PCI_REGION_TYPE         0x00000001
539 #define PCI_REGION_PREFETCH     0x00000008      /* prefetchable PCI memory */
540
541 #define PCI_REGION_SYS_MEMORY   0x00000100      /* System memory */
542 #define PCI_REGION_RO           0x00000200      /* Read-only memory */
543
544 static inline void pci_set_region(struct pci_region *reg,
545                                       pci_addr_t bus_start,
546                                       phys_addr_t phys_start,
547                                       pci_size_t size,
548                                       unsigned long flags) {
549         reg->bus_start  = bus_start;
550         reg->phys_start = phys_start;
551         reg->size       = size;
552         reg->flags      = flags;
553 }
554
555 typedef int pci_dev_t;
556
557 #define PCI_BUS(d)              (((d) >> 16) & 0xff)
558
559 /*
560  * Please note the difference in DEVFN usage in U-Boot vs Linux. U-Boot
561  * uses DEVFN in bits 15-8 but Linux instead expects DEVFN in bits 7-0.
562  * Please see the Linux header include/uapi/linux/pci.h for more details.
563  * This is relevant for the following macros:
564  * PCI_DEV, PCI_FUNC, PCI_DEVFN
565  * The U-Boot macro PCI_DEV is equivalent to the Linux PCI_SLOT version with
566  * the remark from above (input is in bits 15-8 instead of 7-0.
567  */
568 #define PCI_DEV(d)              (((d) >> 11) & 0x1f)
569 #define PCI_FUNC(d)             (((d) >> 8) & 0x7)
570 #define PCI_DEVFN(d, f)         ((d) << 11 | (f) << 8)
571
572 #define PCI_MASK_BUS(bdf)       ((bdf) & 0xffff)
573 #define PCI_ADD_BUS(bus, devfn) (((bus) << 16) | (devfn))
574 #define PCI_BDF(b, d, f)        ((b) << 16 | PCI_DEVFN(d, f))
575 #define PCI_VENDEV(v, d)        (((v) << 16) | (d))
576 #define PCI_ANY_ID              (~0)
577
578 /* Convert from Linux format to U-Boot format */
579 #define PCI_TO_BDF(val)         ((val) << 8)
580
581 struct pci_device_id {
582         unsigned int vendor, device;    /* Vendor and device ID or PCI_ANY_ID */
583         unsigned int subvendor, subdevice; /* Subsystem ID's or PCI_ANY_ID */
584         unsigned int class, class_mask; /* (class,subclass,prog-if) triplet */
585         unsigned long driver_data;      /* Data private to the driver */
586 };
587
588 struct pci_controller;
589
590 struct pci_config_table {
591         unsigned int vendor, device;            /* Vendor and device ID or PCI_ANY_ID */
592         unsigned int class;                     /* Class ID, or  PCI_ANY_ID */
593         unsigned int bus;                       /* Bus number, or PCI_ANY_ID */
594         unsigned int dev;                       /* Device number, or PCI_ANY_ID */
595         unsigned int func;                      /* Function number, or PCI_ANY_ID */
596
597         void (*config_device)(struct pci_controller* hose, pci_dev_t dev,
598                               struct pci_config_table *);
599         unsigned long priv[3];
600 };
601
602 extern void pci_cfgfunc_do_nothing(struct pci_controller* hose, pci_dev_t dev,
603                                    struct pci_config_table *);
604 extern void pci_cfgfunc_config_device(struct pci_controller* hose, pci_dev_t dev,
605                                       struct pci_config_table *);
606
607 #define INDIRECT_TYPE_NO_PCIE_LINK      1
608
609 /**
610  * Structure of a PCI controller (host bridge)
611  *
612  * With driver model this is dev_get_uclass_priv(bus)
613  *
614  * @skip_auto_config_until_reloc: true to avoid auto-config until U-Boot has
615  *      relocated. Normally if PCI is used before relocation, this happens
616  *      before relocation also. Some platforms set up static configuration in
617  *      TPL/SPL to reduce code size and boot time, since these phases only know
618  *      about a small subset of PCI devices. This is normally false.
619  */
620 struct pci_controller {
621 #ifdef CONFIG_DM_PCI
622         struct udevice *bus;
623         struct udevice *ctlr;
624         bool skip_auto_config_until_reloc;
625 #else
626         struct pci_controller *next;
627 #endif
628
629         int first_busno;
630         int last_busno;
631
632         volatile unsigned int *cfg_addr;
633         volatile unsigned char *cfg_data;
634
635         int indirect_type;
636
637         /*
638          * TODO(sjg@chromium.org): With driver model we use struct
639          * pci_controller for both the controller and any bridge devices
640          * attached to it. But there is only one region list and it is in the
641          * top-level controller.
642          *
643          * This could be changed so that struct pci_controller is only used
644          * for PCI controllers and a separate UCLASS (or perhaps
645          * UCLASS_PCI_GENERIC) is used for bridges.
646          */
647         struct pci_region *regions;
648         int region_count;
649
650         struct pci_config_table *config_table;
651
652         void (*fixup_irq)(struct pci_controller *, pci_dev_t);
653 #ifndef CONFIG_DM_PCI
654         /* Low-level architecture-dependent routines */
655         int (*read_byte)(struct pci_controller*, pci_dev_t, int where, u8 *);
656         int (*read_word)(struct pci_controller*, pci_dev_t, int where, u16 *);
657         int (*read_dword)(struct pci_controller*, pci_dev_t, int where, u32 *);
658         int (*write_byte)(struct pci_controller*, pci_dev_t, int where, u8);
659         int (*write_word)(struct pci_controller*, pci_dev_t, int where, u16);
660         int (*write_dword)(struct pci_controller*, pci_dev_t, int where, u32);
661 #endif
662
663         /* Used by auto config */
664         struct pci_region *pci_mem, *pci_io, *pci_prefetch;
665
666 #ifndef CONFIG_DM_PCI
667         int current_busno;
668
669         void *priv_data;
670 #endif
671 };
672
673 #ifndef CONFIG_DM_PCI
674 static inline void pci_set_ops(struct pci_controller *hose,
675                                    int (*read_byte)(struct pci_controller*,
676                                                     pci_dev_t, int where, u8 *),
677                                    int (*read_word)(struct pci_controller*,
678                                                     pci_dev_t, int where, u16 *),
679                                    int (*read_dword)(struct pci_controller*,
680                                                      pci_dev_t, int where, u32 *),
681                                    int (*write_byte)(struct pci_controller*,
682                                                      pci_dev_t, int where, u8),
683                                    int (*write_word)(struct pci_controller*,
684                                                      pci_dev_t, int where, u16),
685                                    int (*write_dword)(struct pci_controller*,
686                                                       pci_dev_t, int where, u32)) {
687         hose->read_byte   = read_byte;
688         hose->read_word   = read_word;
689         hose->read_dword  = read_dword;
690         hose->write_byte  = write_byte;
691         hose->write_word  = write_word;
692         hose->write_dword = write_dword;
693 }
694 #endif
695
696 #ifdef CONFIG_PCI_INDIRECT_BRIDGE
697 extern void pci_setup_indirect(struct pci_controller* hose, u32 cfg_addr, u32 cfg_data);
698 #endif
699
700 #if !defined(CONFIG_DM_PCI) || defined(CONFIG_DM_PCI_COMPAT)
701 extern phys_addr_t pci_hose_bus_to_phys(struct pci_controller* hose,
702                                         pci_addr_t addr, unsigned long flags);
703 extern pci_addr_t pci_hose_phys_to_bus(struct pci_controller* hose,
704                                         phys_addr_t addr, unsigned long flags);
705
706 #define pci_phys_to_bus(dev, addr, flags) \
707         pci_hose_phys_to_bus(pci_bus_to_hose(PCI_BUS(dev)), (addr), (flags))
708 #define pci_bus_to_phys(dev, addr, flags) \
709         pci_hose_bus_to_phys(pci_bus_to_hose(PCI_BUS(dev)), (addr), (flags))
710
711 #define pci_virt_to_bus(dev, addr, flags) \
712         pci_hose_phys_to_bus(pci_bus_to_hose(PCI_BUS(dev)), \
713                              (virt_to_phys(addr)), (flags))
714 #define pci_bus_to_virt(dev, addr, flags, len, map_flags) \
715         map_physmem(pci_hose_bus_to_phys(pci_bus_to_hose(PCI_BUS(dev)), \
716                                          (addr), (flags)), \
717                     (len), (map_flags))
718
719 #define pci_phys_to_mem(dev, addr) \
720         pci_phys_to_bus((dev), (addr), PCI_REGION_MEM)
721 #define pci_mem_to_phys(dev, addr) \
722         pci_bus_to_phys((dev), (addr), PCI_REGION_MEM)
723 #define pci_phys_to_io(dev, addr)  pci_phys_to_bus((dev), (addr), PCI_REGION_IO)
724 #define pci_io_to_phys(dev, addr)  pci_bus_to_phys((dev), (addr), PCI_REGION_IO)
725
726 #define pci_virt_to_mem(dev, addr) \
727         pci_virt_to_bus((dev), (addr), PCI_REGION_MEM)
728 #define pci_mem_to_virt(dev, addr, len, map_flags) \
729         pci_bus_to_virt((dev), (addr), PCI_REGION_MEM, (len), (map_flags))
730 #define pci_virt_to_io(dev, addr) \
731         pci_virt_to_bus((dev), (addr), PCI_REGION_IO)
732 #define pci_io_to_virt(dev, addr, len, map_flags) \
733         pci_bus_to_virt((dev), (addr), PCI_REGION_IO, (len), (map_flags))
734
735 /* For driver model these are defined in macros in pci_compat.c */
736 extern int pci_hose_read_config_byte(struct pci_controller *hose,
737                                      pci_dev_t dev, int where, u8 *val);
738 extern int pci_hose_read_config_word(struct pci_controller *hose,
739                                      pci_dev_t dev, int where, u16 *val);
740 extern int pci_hose_read_config_dword(struct pci_controller *hose,
741                                       pci_dev_t dev, int where, u32 *val);
742 extern int pci_hose_write_config_byte(struct pci_controller *hose,
743                                       pci_dev_t dev, int where, u8 val);
744 extern int pci_hose_write_config_word(struct pci_controller *hose,
745                                       pci_dev_t dev, int where, u16 val);
746 extern int pci_hose_write_config_dword(struct pci_controller *hose,
747                                        pci_dev_t dev, int where, u32 val);
748 #endif
749
750 #ifndef CONFIG_DM_PCI
751 extern int pci_read_config_byte(pci_dev_t dev, int where, u8 *val);
752 extern int pci_read_config_word(pci_dev_t dev, int where, u16 *val);
753 extern int pci_read_config_dword(pci_dev_t dev, int where, u32 *val);
754 extern int pci_write_config_byte(pci_dev_t dev, int where, u8 val);
755 extern int pci_write_config_word(pci_dev_t dev, int where, u16 val);
756 extern int pci_write_config_dword(pci_dev_t dev, int where, u32 val);
757 #endif
758
759 void pciauto_region_init(struct pci_region *res);
760 void pciauto_region_align(struct pci_region *res, pci_size_t size);
761 void pciauto_config_init(struct pci_controller *hose);
762
763 /**
764  * pciauto_region_allocate() - Allocate resources from a PCI resource region
765  *
766  * Allocates @size bytes from the PCI resource @res. If @supports_64bit is
767  * false, the result will be guaranteed to fit in 32 bits.
768  *
769  * @res:                PCI region to allocate from
770  * @size:               Amount of bytes to allocate
771  * @bar:                Returns the PCI bus address of the allocated resource
772  * @supports_64bit:     Whether to allow allocations above the 32-bit boundary
773  * @return 0 if successful, -1 on failure
774  */
775 int pciauto_region_allocate(struct pci_region *res, pci_size_t size,
776                             pci_addr_t *bar, bool supports_64bit);
777
778 #if !defined(CONFIG_DM_PCI) || defined(CONFIG_DM_PCI_COMPAT)
779 extern int pci_hose_read_config_byte_via_dword(struct pci_controller *hose,
780                                                pci_dev_t dev, int where, u8 *val);
781 extern int pci_hose_read_config_word_via_dword(struct pci_controller *hose,
782                                                pci_dev_t dev, int where, u16 *val);
783 extern int pci_hose_write_config_byte_via_dword(struct pci_controller *hose,
784                                                 pci_dev_t dev, int where, u8 val);
785 extern int pci_hose_write_config_word_via_dword(struct pci_controller *hose,
786                                                 pci_dev_t dev, int where, u16 val);
787
788 extern void *pci_map_bar(pci_dev_t pdev, int bar, int flags);
789 extern void pci_register_hose(struct pci_controller* hose);
790 extern struct pci_controller* pci_bus_to_hose(int bus);
791 extern struct pci_controller *find_hose_by_cfg_addr(void *cfg_addr);
792 extern struct pci_controller *pci_get_hose_head(void);
793
794 extern int pci_skip_dev(struct pci_controller *hose, pci_dev_t dev);
795 extern int pci_hose_scan(struct pci_controller *hose);
796 extern int pci_hose_scan_bus(struct pci_controller *hose, int bus);
797
798 extern void pciauto_setup_device(struct pci_controller *hose,
799                                  pci_dev_t dev, int bars_num,
800                                  struct pci_region *mem,
801                                  struct pci_region *prefetch,
802                                  struct pci_region *io);
803 extern void pciauto_prescan_setup_bridge(struct pci_controller *hose,
804                                  pci_dev_t dev, int sub_bus);
805 extern void pciauto_postscan_setup_bridge(struct pci_controller *hose,
806                                  pci_dev_t dev, int sub_bus);
807 extern int pciauto_config_device(struct pci_controller *hose, pci_dev_t dev);
808
809 extern pci_dev_t pci_find_device (unsigned int vendor, unsigned int device, int index);
810 extern pci_dev_t pci_find_devices (struct pci_device_id *ids, int index);
811 pci_dev_t pci_find_class(unsigned int find_class, int index);
812
813 extern int pci_hose_find_capability(struct pci_controller *hose, pci_dev_t dev,
814                                     int cap);
815 extern int pci_hose_find_cap_start(struct pci_controller *hose, pci_dev_t dev,
816                                    u8 hdr_type);
817 extern int pci_find_cap(struct pci_controller *hose, pci_dev_t dev, int pos,
818                         int cap);
819
820 int pci_find_next_ext_capability(struct pci_controller *hose,
821                                  pci_dev_t dev, int start, int cap);
822 int pci_hose_find_ext_capability(struct pci_controller *hose,
823                                  pci_dev_t dev, int cap);
824
825 #ifdef CONFIG_PCI_FIXUP_DEV
826 extern void board_pci_fixup_dev(struct pci_controller *hose, pci_dev_t dev,
827                                 unsigned short vendor,
828                                 unsigned short device,
829                                 unsigned short class);
830 #endif
831 #endif /* !defined(CONFIG_DM_PCI) || defined(CONFIG_DM_PCI_COMPAT) */
832
833 const char * pci_class_str(u8 class);
834 int pci_last_busno(void);
835
836 #ifdef CONFIG_MPC85xx
837 extern void pci_mpc85xx_init (struct pci_controller *hose);
838 #endif
839
840 #ifdef CONFIG_PCIE_IMX
841 extern void imx_pcie_remove(void);
842 #endif
843
844 #if !defined(CONFIG_DM_PCI) || defined(CONFIG_DM_PCI_COMPAT)
845 /**
846  * pci_write_bar32() - Write the address of a BAR including control bits
847  *
848  * This writes a raw address (with control bits) to a bar. This can be used
849  * with devices which require hard-coded addresses, not part of the normal
850  * PCI enumeration process.
851  *
852  * @hose:       PCI hose to use
853  * @dev:        PCI device to update
854  * @barnum:     BAR number (0-5)
855  * @addr:       BAR address with control bits
856  */
857 void pci_write_bar32(struct pci_controller *hose, pci_dev_t dev, int barnum,
858                      u32 addr);
859
860 /**
861  * pci_read_bar32() - read the address of a bar
862  *
863  * @hose:       PCI hose to use
864  * @dev:        PCI device to inspect
865  * @barnum:     BAR number (0-5)
866  * @return address of the bar, masking out any control bits
867  * */
868 u32 pci_read_bar32(struct pci_controller *hose, pci_dev_t dev, int barnum);
869
870 /**
871  * pci_hose_find_devices() - Find devices by vendor/device ID
872  *
873  * @hose:       PCI hose to search
874  * @busnum:     Bus number to search
875  * @ids:        PCI vendor/device IDs to look for, terminated by 0, 0 record
876  * @indexp:     Pointer to device index to find. To find the first matching
877  *              device, pass 0; to find the second, pass 1, etc. This
878  *              parameter is decremented for each non-matching device so
879  *              can be called repeatedly.
880  */
881 pci_dev_t pci_hose_find_devices(struct pci_controller *hose, int busnum,
882                                 struct pci_device_id *ids, int *indexp);
883 #endif /* !CONFIG_DM_PCI || CONFIG_DM_PCI_COMPAT */
884
885 /* Access sizes for PCI reads and writes */
886 enum pci_size_t {
887         PCI_SIZE_8,
888         PCI_SIZE_16,
889         PCI_SIZE_32,
890 };
891
892 struct udevice;
893
894 #ifdef CONFIG_DM_PCI
895 /**
896  * struct pci_child_platdata - information stored about each PCI device
897  *
898  * Every device on a PCI bus has this per-child data.
899  *
900  * It can be accessed using dev_get_parent_platdata(dev) if dev->parent is a
901  * PCI bus (i.e. UCLASS_PCI)
902  *
903  * @devfn:      Encoded device and function index - see PCI_DEVFN()
904  * @vendor:     PCI vendor ID (see pci_ids.h)
905  * @device:     PCI device ID (see pci_ids.h)
906  * @class:      PCI class, 3 bytes: (base, sub, prog-if)
907  * @is_virtfn:  True for Virtual Function device
908  * @pfdev:      Handle to Physical Function device
909  * @virtid:     Virtual Function Index
910  */
911 struct pci_child_platdata {
912         int devfn;
913         unsigned short vendor;
914         unsigned short device;
915         unsigned int class;
916
917         /* Variables for CONFIG_PCI_SRIOV */
918         bool is_virtfn;
919         struct udevice *pfdev;
920         int virtid;
921 };
922
923 /* PCI bus operations */
924 struct dm_pci_ops {
925         /**
926          * read_config() - Read a PCI configuration value
927          *
928          * PCI buses must support reading and writing configuration values
929          * so that the bus can be scanned and its devices configured.
930          *
931          * Normally PCI_BUS(@bdf) is the same as @bus->seq, but not always.
932          * If bridges exist it is possible to use the top-level bus to
933          * access a sub-bus. In that case @bus will be the top-level bus
934          * and PCI_BUS(bdf) will be a different (higher) value
935          *
936          * @bus:        Bus to read from
937          * @bdf:        Bus, device and function to read
938          * @offset:     Byte offset within the device's configuration space
939          * @valuep:     Place to put the returned value
940          * @size:       Access size
941          * @return 0 if OK, -ve on error
942          */
943         int (*read_config)(const struct udevice *bus, pci_dev_t bdf,
944                            uint offset, ulong *valuep, enum pci_size_t size);
945         /**
946          * write_config() - Write a PCI configuration value
947          *
948          * @bus:        Bus to write to
949          * @bdf:        Bus, device and function to write
950          * @offset:     Byte offset within the device's configuration space
951          * @value:      Value to write
952          * @size:       Access size
953          * @return 0 if OK, -ve on error
954          */
955         int (*write_config)(struct udevice *bus, pci_dev_t bdf, uint offset,
956                             ulong value, enum pci_size_t size);
957 };
958
959 /* Get access to a PCI bus' operations */
960 #define pci_get_ops(dev)        ((struct dm_pci_ops *)(dev)->driver->ops)
961
962 /**
963  * dm_pci_get_bdf() - Get the BDF value for a device
964  *
965  * @dev:        Device to check
966  * @return bus/device/function value (see PCI_BDF())
967  */
968 pci_dev_t dm_pci_get_bdf(const struct udevice *dev);
969
970 /**
971  * pci_bind_bus_devices() - scan a PCI bus and bind devices
972  *
973  * Scan a PCI bus looking for devices. Bind each one that is found. If
974  * devices are already bound that match the scanned devices, just update the
975  * child data so that the device can be used correctly (this happens when
976  * the device tree describes devices we expect to see on the bus).
977  *
978  * Devices that are bound in this way will use a generic PCI driver which
979  * does nothing. The device can still be accessed but will not provide any
980  * driver interface.
981  *
982  * @bus:        Bus containing devices to bind
983  * @return 0 if OK, -ve on error
984  */
985 int pci_bind_bus_devices(struct udevice *bus);
986
987 /**
988  * pci_auto_config_devices() - configure bus devices ready for use
989  *
990  * This works through all devices on a bus by scanning the driver model
991  * data structures (normally these have been set up by pci_bind_bus_devices()
992  * earlier).
993  *
994  * Space is allocated for each PCI base address register (BAR) so that the
995  * devices are mapped into memory and I/O space ready for use.
996  *
997  * @bus:        Bus containing devices to bind
998  * @return 0 if OK, -ve on error
999  */
1000 int pci_auto_config_devices(struct udevice *bus);
1001
1002 /**
1003  * dm_pci_bus_find_bdf() - Find a device given its PCI bus address
1004  *
1005  * @bdf:        PCI device address: bus, device and function -see PCI_BDF()
1006  * @devp:       Returns the device for this address, if found
1007  * @return 0 if OK, -ENODEV if not found
1008  */
1009 int dm_pci_bus_find_bdf(pci_dev_t bdf, struct udevice **devp);
1010
1011 /**
1012  * pci_bus_find_devfn() - Find a device on a bus
1013  *
1014  * @find_devfn:         PCI device address (device and function only)
1015  * @devp:       Returns the device for this address, if found
1016  * @return 0 if OK, -ENODEV if not found
1017  */
1018 int pci_bus_find_devfn(const struct udevice *bus, pci_dev_t find_devfn,
1019                        struct udevice **devp);
1020
1021 /**
1022  * pci_find_first_device() - return the first available PCI device
1023  *
1024  * This function and pci_find_first_device() allow iteration through all
1025  * available PCI devices on all buses. Assuming there are any, this will
1026  * return the first one.
1027  *
1028  * @devp:       Set to the first available device, or NULL if no more are left
1029  *              or we got an error
1030  * @return 0 if all is OK, -ve on error (e.g. a bus/bridge failed to probe)
1031  */
1032 int pci_find_first_device(struct udevice **devp);
1033
1034 /**
1035  * pci_find_next_device() - return the next available PCI device
1036  *
1037  * Finds the next available PCI device after the one supplied, or sets @devp
1038  * to NULL if there are no more.
1039  *
1040  * @devp:       On entry, the last device returned. Set to the next available
1041  *              device, or NULL if no more are left or we got an error
1042  * @return 0 if all is OK, -ve on error (e.g. a bus/bridge failed to probe)
1043  */
1044 int pci_find_next_device(struct udevice **devp);
1045
1046 /**
1047  * pci_get_ff() - Returns a mask for the given access size
1048  *
1049  * @size:       Access size
1050  * @return 0xff for PCI_SIZE_8, 0xffff for PCI_SIZE_16, 0xffffffff for
1051  * PCI_SIZE_32
1052  */
1053 int pci_get_ff(enum pci_size_t size);
1054
1055 /**
1056  * pci_bus_find_devices () - Find devices on a bus
1057  *
1058  * @bus:        Bus to search
1059  * @ids:        PCI vendor/device IDs to look for, terminated by 0, 0 record
1060  * @indexp:     Pointer to device index to find. To find the first matching
1061  *              device, pass 0; to find the second, pass 1, etc. This
1062  *              parameter is decremented for each non-matching device so
1063  *              can be called repeatedly.
1064  * @devp:       Returns matching device if found
1065  * @return 0 if found, -ENODEV if not
1066  */
1067 int pci_bus_find_devices(struct udevice *bus, struct pci_device_id *ids,
1068                          int *indexp, struct udevice **devp);
1069
1070 /**
1071  * pci_find_device_id() - Find a device on any bus
1072  *
1073  * @ids:        PCI vendor/device IDs to look for, terminated by 0, 0 record
1074  * @index:      Index number of device to find, 0 for the first match, 1 for
1075  *              the second, etc.
1076  * @devp:       Returns matching device if found
1077  * @return 0 if found, -ENODEV if not
1078  */
1079 int pci_find_device_id(struct pci_device_id *ids, int index,
1080                        struct udevice **devp);
1081
1082 /**
1083  * dm_pci_hose_probe_bus() - probe a subordinate bus, scanning it for devices
1084  *
1085  * This probes the given bus which causes it to be scanned for devices. The
1086  * devices will be bound but not probed.
1087  *
1088  * @hose specifies the PCI hose that will be used for the scan. This is
1089  * always a top-level bus with uclass UCLASS_PCI. The bus to scan is
1090  * in @bdf, and is a subordinate bus reachable from @hose.
1091  *
1092  * @hose:       PCI hose to scan
1093  * @bdf:        PCI bus address to scan (PCI_BUS(bdf) is the bus number)
1094  * @return 0 if OK, -ve on error
1095  */
1096 int dm_pci_hose_probe_bus(struct udevice *bus);
1097
1098 /**
1099  * pci_bus_read_config() - Read a configuration value from a device
1100  *
1101  * TODO(sjg@chromium.org): We should be able to pass just a device and have
1102  * it do the right thing. It would be good to have that function also.
1103  *
1104  * @bus:        Bus to read from
1105  * @bdf:        PCI device address: bus, device and function -see PCI_BDF()
1106  * @offset:     Register offset to read
1107  * @valuep:     Place to put the returned value
1108  * @size:       Access size
1109  * @return 0 if OK, -ve on error
1110  */
1111 int pci_bus_read_config(const struct udevice *bus, pci_dev_t bdf, int offset,
1112                         unsigned long *valuep, enum pci_size_t size);
1113
1114 /**
1115  * pci_bus_write_config() - Write a configuration value to a device
1116  *
1117  * @bus:        Bus to write from
1118  * @bdf:        PCI device address: bus, device and function -see PCI_BDF()
1119  * @offset:     Register offset to write
1120  * @value:      Value to write
1121  * @size:       Access size
1122  * @return 0 if OK, -ve on error
1123  */
1124 int pci_bus_write_config(struct udevice *bus, pci_dev_t bdf, int offset,
1125                          unsigned long value, enum pci_size_t size);
1126
1127 /**
1128  * pci_bus_clrset_config32() - Update a configuration value for a device
1129  *
1130  * The register at @offset is updated to (oldvalue & ~clr) | set.
1131  *
1132  * @bus:        Bus to access
1133  * @bdf:        PCI device address: bus, device and function -see PCI_BDF()
1134  * @offset:     Register offset to update
1135  * @clr:        Bits to clear
1136  * @set:        Bits to set
1137  * @return 0 if OK, -ve on error
1138  */
1139 int pci_bus_clrset_config32(struct udevice *bus, pci_dev_t bdf, int offset,
1140                             u32 clr, u32 set);
1141
1142 /**
1143  * Driver model PCI config access functions. Use these in preference to others
1144  * when you have a valid device
1145  */
1146 int dm_pci_read_config(const struct udevice *dev, int offset,
1147                        unsigned long *valuep, enum pci_size_t size);
1148
1149 int dm_pci_read_config8(const struct udevice *dev, int offset, u8 *valuep);
1150 int dm_pci_read_config16(const struct udevice *dev, int offset, u16 *valuep);
1151 int dm_pci_read_config32(const struct udevice *dev, int offset, u32 *valuep);
1152
1153 int dm_pci_write_config(struct udevice *dev, int offset, unsigned long value,
1154                         enum pci_size_t size);
1155
1156 int dm_pci_write_config8(struct udevice *dev, int offset, u8 value);
1157 int dm_pci_write_config16(struct udevice *dev, int offset, u16 value);
1158 int dm_pci_write_config32(struct udevice *dev, int offset, u32 value);
1159
1160 /**
1161  * These permit convenient read/modify/write on PCI configuration. The
1162  * register is updated to (oldvalue & ~clr) | set.
1163  */
1164 int dm_pci_clrset_config8(struct udevice *dev, int offset, u32 clr, u32 set);
1165 int dm_pci_clrset_config16(struct udevice *dev, int offset, u32 clr, u32 set);
1166 int dm_pci_clrset_config32(struct udevice *dev, int offset, u32 clr, u32 set);
1167
1168 /*
1169  * The following functions provide access to the above without needing the
1170  * size parameter. We are trying to encourage the use of the 8/16/32-style
1171  * functions, rather than byte/word/dword. But both are supported.
1172  */
1173 int pci_write_config32(pci_dev_t pcidev, int offset, u32 value);
1174 int pci_write_config16(pci_dev_t pcidev, int offset, u16 value);
1175 int pci_write_config8(pci_dev_t pcidev, int offset, u8 value);
1176 int pci_read_config32(pci_dev_t pcidev, int offset, u32 *valuep);
1177 int pci_read_config16(pci_dev_t pcidev, int offset, u16 *valuep);
1178 int pci_read_config8(pci_dev_t pcidev, int offset, u8 *valuep);
1179
1180 /**
1181  * pci_generic_mmap_write_config() - Generic helper for writing to
1182  * memory-mapped PCI configuration space.
1183  * @bus: Pointer to the PCI bus
1184  * @addr_f: Callback for calculating the config space address
1185  * @bdf: Identifies the PCI device to access
1186  * @offset: The offset into the device's configuration space
1187  * @value: The value to write
1188  * @size: Indicates the size of access to perform
1189  *
1190  * Write the value @value of size @size from offset @offset within the
1191  * configuration space of the device identified by the bus, device & function
1192  * numbers in @bdf on the PCI bus @bus. The callback function @addr_f is
1193  * responsible for calculating the CPU address of the respective configuration
1194  * space offset.
1195  *
1196  * Return: 0 on success, else -EINVAL
1197  */
1198 int pci_generic_mmap_write_config(
1199         const struct udevice *bus,
1200         int (*addr_f)(const struct udevice *bus, pci_dev_t bdf, uint offset,
1201                       void **addrp),
1202         pci_dev_t bdf,
1203         uint offset,
1204         ulong value,
1205         enum pci_size_t size);
1206
1207 /**
1208  * pci_generic_mmap_read_config() - Generic helper for reading from
1209  * memory-mapped PCI configuration space.
1210  * @bus: Pointer to the PCI bus
1211  * @addr_f: Callback for calculating the config space address
1212  * @bdf: Identifies the PCI device to access
1213  * @offset: The offset into the device's configuration space
1214  * @valuep: A pointer at which to store the read value
1215  * @size: Indicates the size of access to perform
1216  *
1217  * Read a value of size @size from offset @offset within the configuration
1218  * space of the device identified by the bus, device & function numbers in @bdf
1219  * on the PCI bus @bus. The callback function @addr_f is responsible for
1220  * calculating the CPU address of the respective configuration space offset.
1221  *
1222  * Return: 0 on success, else -EINVAL
1223  */
1224 int pci_generic_mmap_read_config(
1225         const struct udevice *bus,
1226         int (*addr_f)(const struct udevice *bus, pci_dev_t bdf, uint offset,
1227                       void **addrp),
1228         pci_dev_t bdf,
1229         uint offset,
1230         ulong *valuep,
1231         enum pci_size_t size);
1232
1233 #if defined(CONFIG_PCI_SRIOV)
1234 /**
1235  * pci_sriov_init() - Scan Virtual Function devices
1236  *
1237  * @pdev:       Physical Function udevice handle
1238  * @vf_en:      Number of Virtual Function devices to enable
1239  * @return 0 on success, -ve on error
1240  */
1241 int pci_sriov_init(struct udevice *pdev, int vf_en);
1242
1243 /**
1244  * pci_sriov_get_totalvfs() - Get total available Virtual Function devices
1245  *
1246  * @pdev:       Physical Function udevice handle
1247  * @return count on success, -ve on error
1248  */
1249 int pci_sriov_get_totalvfs(struct udevice *pdev);
1250 #endif
1251
1252 #ifdef CONFIG_DM_PCI_COMPAT
1253 /* Compatibility with old naming */
1254 static inline int pci_write_config_dword(pci_dev_t pcidev, int offset,
1255                                          u32 value)
1256 {
1257         return pci_write_config32(pcidev, offset, value);
1258 }
1259
1260 /* Compatibility with old naming */
1261 static inline int pci_write_config_word(pci_dev_t pcidev, int offset,
1262                                         u16 value)
1263 {
1264         return pci_write_config16(pcidev, offset, value);
1265 }
1266
1267 /* Compatibility with old naming */
1268 static inline int pci_write_config_byte(pci_dev_t pcidev, int offset,
1269                                         u8 value)
1270 {
1271         return pci_write_config8(pcidev, offset, value);
1272 }
1273
1274 /* Compatibility with old naming */
1275 static inline int pci_read_config_dword(pci_dev_t pcidev, int offset,
1276                                         u32 *valuep)
1277 {
1278         return pci_read_config32(pcidev, offset, valuep);
1279 }
1280
1281 /* Compatibility with old naming */
1282 static inline int pci_read_config_word(pci_dev_t pcidev, int offset,
1283                                        u16 *valuep)
1284 {
1285         return pci_read_config16(pcidev, offset, valuep);
1286 }
1287
1288 /* Compatibility with old naming */
1289 static inline int pci_read_config_byte(pci_dev_t pcidev, int offset,
1290                                        u8 *valuep)
1291 {
1292         return pci_read_config8(pcidev, offset, valuep);
1293 }
1294 #endif /* CONFIG_DM_PCI_COMPAT */
1295
1296 /**
1297  * dm_pciauto_config_device() - configure a device ready for use
1298  *
1299  * Space is allocated for each PCI base address register (BAR) so that the
1300  * devices are mapped into memory and I/O space ready for use.
1301  *
1302  * @dev:        Device to configure
1303  * @return 0 if OK, -ve on error
1304  */
1305 int dm_pciauto_config_device(struct udevice *dev);
1306
1307 /**
1308  * pci_conv_32_to_size() - convert a 32-bit read value to the given size
1309  *
1310  * Some PCI buses must always perform 32-bit reads. The data must then be
1311  * shifted and masked to reflect the required access size and offset. This
1312  * function performs this transformation.
1313  *
1314  * @value:      Value to transform (32-bit value read from @offset & ~3)
1315  * @offset:     Register offset that was read
1316  * @size:       Required size of the result
1317  * @return the value that would have been obtained if the read had been
1318  * performed at the given offset with the correct size
1319  */
1320 ulong pci_conv_32_to_size(ulong value, uint offset, enum pci_size_t size);
1321
1322 /**
1323  * pci_conv_size_to_32() - update a 32-bit value to prepare for a write
1324  *
1325  * Some PCI buses must always perform 32-bit writes. To emulate a smaller
1326  * write the old 32-bit data must be read, updated with the required new data
1327  * and written back as a 32-bit value. This function performs the
1328  * transformation from the old value to the new value.
1329  *
1330  * @value:      Value to transform (32-bit value read from @offset & ~3)
1331  * @offset:     Register offset that should be written
1332  * @size:       Required size of the write
1333  * @return the value that should be written as a 32-bit access to @offset & ~3.
1334  */
1335 ulong pci_conv_size_to_32(ulong old, ulong value, uint offset,
1336                           enum pci_size_t size);
1337
1338 /**
1339  * pci_get_controller() - obtain the controller to use for a bus
1340  *
1341  * @dev:        Device to check
1342  * @return pointer to the controller device for this bus
1343  */
1344 struct udevice *pci_get_controller(struct udevice *dev);
1345
1346 /**
1347  * pci_get_regions() - obtain pointers to all the region types
1348  *
1349  * @dev:        Device to check
1350  * @iop:        Returns a pointer to the I/O region, or NULL if none
1351  * @memp:       Returns a pointer to the memory region, or NULL if none
1352  * @prefp:      Returns a pointer to the pre-fetch region, or NULL if none
1353  * @return the number of non-NULL regions returned, normally 3
1354  */
1355 int pci_get_regions(struct udevice *dev, struct pci_region **iop,
1356                     struct pci_region **memp, struct pci_region **prefp);
1357 int
1358 pci_get_dma_regions(struct udevice *dev, struct pci_region *memp, int index);
1359 /**
1360  * dm_pci_write_bar32() - Write the address of a BAR
1361  *
1362  * This writes a raw address to a bar
1363  *
1364  * @dev:        PCI device to update
1365  * @barnum:     BAR number (0-5)
1366  * @addr:       BAR address
1367  */
1368 void dm_pci_write_bar32(struct udevice *dev, int barnum, u32 addr);
1369
1370 /**
1371  * dm_pci_read_bar32() - read a base address register from a device
1372  *
1373  * @dev:        Device to check
1374  * @barnum:     Bar number to read (numbered from 0)
1375  * @return: value of BAR
1376  */
1377 u32 dm_pci_read_bar32(const struct udevice *dev, int barnum);
1378
1379 /**
1380  * dm_pci_bus_to_phys() - convert a PCI bus address to a physical address
1381  *
1382  * @dev:        Device containing the PCI address
1383  * @addr:       PCI address to convert
1384  * @flags:      Flags for the region type (PCI_REGION_...)
1385  * @return physical address corresponding to that PCI bus address
1386  */
1387 phys_addr_t dm_pci_bus_to_phys(struct udevice *dev, pci_addr_t addr,
1388                                unsigned long flags);
1389
1390 /**
1391  * dm_pci_phys_to_bus() - convert a physical address to a PCI bus address
1392  *
1393  * @dev:        Device containing the bus address
1394  * @addr:       Physical address to convert
1395  * @flags:      Flags for the region type (PCI_REGION_...)
1396  * @return PCI bus address corresponding to that physical address
1397  */
1398 pci_addr_t dm_pci_phys_to_bus(struct udevice *dev, phys_addr_t addr,
1399                               unsigned long flags);
1400
1401 /**
1402  * dm_pci_map_bar() - get a virtual address associated with a BAR region
1403  *
1404  * Looks up a base address register and finds the physical memory address
1405  * that corresponds to it.
1406  * Can be used for 32b BARs 0-5 on type 0 functions and for 32b BARs 0-1 on
1407  * type 1 functions.
1408  * Can also be used on type 0 functions that support Enhanced Allocation for
1409  * 32b/64b BARs.  Note that duplicate BEI entries are not supported.
1410  *
1411  * @dev:        Device to check
1412  * @bar:        Bar register offset (PCI_BASE_ADDRESS_...)
1413  * @flags:      Flags for the region type (PCI_REGION_...)
1414  * @return: pointer to the virtual address to use or 0 on error
1415  */
1416 void *dm_pci_map_bar(struct udevice *dev, int bar, int flags);
1417
1418 /**
1419  * dm_pci_find_next_capability() - find a capability starting from an offset
1420  *
1421  * Tell if a device supports a given PCI capability. Returns the
1422  * address of the requested capability structure within the device's
1423  * PCI configuration space or 0 in case the device does not support it.
1424  *
1425  * Possible values for @cap:
1426  *
1427  *  %PCI_CAP_ID_MSI     Message Signalled Interrupts
1428  *  %PCI_CAP_ID_PCIX    PCI-X
1429  *  %PCI_CAP_ID_EXP     PCI Express
1430  *  %PCI_CAP_ID_MSIX    MSI-X
1431  *
1432  * See PCI_CAP_ID_xxx for the complete capability ID codes.
1433  *
1434  * @dev:        PCI device to query
1435  * @start:      offset to start from
1436  * @cap:        capability code
1437  * @return:     capability address or 0 if not supported
1438  */
1439 int dm_pci_find_next_capability(struct udevice *dev, u8 start, int cap);
1440
1441 /**
1442  * dm_pci_find_capability() - find a capability
1443  *
1444  * Tell if a device supports a given PCI capability. Returns the
1445  * address of the requested capability structure within the device's
1446  * PCI configuration space or 0 in case the device does not support it.
1447  *
1448  * Possible values for @cap:
1449  *
1450  *  %PCI_CAP_ID_MSI     Message Signalled Interrupts
1451  *  %PCI_CAP_ID_PCIX    PCI-X
1452  *  %PCI_CAP_ID_EXP     PCI Express
1453  *  %PCI_CAP_ID_MSIX    MSI-X
1454  *
1455  * See PCI_CAP_ID_xxx for the complete capability ID codes.
1456  *
1457  * @dev:        PCI device to query
1458  * @cap:        capability code
1459  * @return:     capability address or 0 if not supported
1460  */
1461 int dm_pci_find_capability(struct udevice *dev, int cap);
1462
1463 /**
1464  * dm_pci_find_next_ext_capability() - find an extended capability
1465  *                                     starting from an offset
1466  *
1467  * Tell if a device supports a given PCI express extended capability.
1468  * Returns the address of the requested extended capability structure
1469  * within the device's PCI configuration space or 0 in case the device
1470  * does not support it.
1471  *
1472  * Possible values for @cap:
1473  *
1474  *  %PCI_EXT_CAP_ID_ERR Advanced Error Reporting
1475  *  %PCI_EXT_CAP_ID_VC  Virtual Channel
1476  *  %PCI_EXT_CAP_ID_DSN Device Serial Number
1477  *  %PCI_EXT_CAP_ID_PWR Power Budgeting
1478  *
1479  * See PCI_EXT_CAP_ID_xxx for the complete extended capability ID codes.
1480  *
1481  * @dev:        PCI device to query
1482  * @start:      offset to start from
1483  * @cap:        extended capability code
1484  * @return:     extended capability address or 0 if not supported
1485  */
1486 int dm_pci_find_next_ext_capability(struct udevice *dev, int start, int cap);
1487
1488 /**
1489  * dm_pci_find_ext_capability() - find an extended capability
1490  *
1491  * Tell if a device supports a given PCI express extended capability.
1492  * Returns the address of the requested extended capability structure
1493  * within the device's PCI configuration space or 0 in case the device
1494  * does not support it.
1495  *
1496  * Possible values for @cap:
1497  *
1498  *  %PCI_EXT_CAP_ID_ERR Advanced Error Reporting
1499  *  %PCI_EXT_CAP_ID_VC  Virtual Channel
1500  *  %PCI_EXT_CAP_ID_DSN Device Serial Number
1501  *  %PCI_EXT_CAP_ID_PWR Power Budgeting
1502  *
1503  * See PCI_EXT_CAP_ID_xxx for the complete extended capability ID codes.
1504  *
1505  * @dev:        PCI device to query
1506  * @cap:        extended capability code
1507  * @return:     extended capability address or 0 if not supported
1508  */
1509 int dm_pci_find_ext_capability(struct udevice *dev, int cap);
1510
1511 /**
1512  * dm_pci_flr() - Perform FLR if the device suppoorts it
1513  *
1514  * @dev:        PCI device to reset
1515  * @return:     0 if OK, -ENOENT if FLR is not supported by dev
1516  */
1517 int dm_pci_flr(struct udevice *dev);
1518
1519 #define dm_pci_virt_to_bus(dev, addr, flags) \
1520         dm_pci_phys_to_bus(dev, (virt_to_phys(addr)), (flags))
1521 #define dm_pci_bus_to_virt(dev, addr, flags, len, map_flags) \
1522         map_physmem(dm_pci_bus_to_phys(dev, (addr), (flags)), \
1523                     (len), (map_flags))
1524
1525 #define dm_pci_phys_to_mem(dev, addr) \
1526         dm_pci_phys_to_bus((dev), (addr), PCI_REGION_MEM)
1527 #define dm_pci_mem_to_phys(dev, addr) \
1528         dm_pci_bus_to_phys((dev), (addr), PCI_REGION_MEM)
1529 #define dm_pci_phys_to_io(dev, addr) \
1530         dm_pci_phys_to_bus((dev), (addr), PCI_REGION_IO)
1531 #define dm_pci_io_to_phys(dev, addr) \
1532         dm_pci_bus_to_phys((dev), (addr), PCI_REGION_IO)
1533
1534 #define dm_pci_virt_to_mem(dev, addr) \
1535         dm_pci_virt_to_bus((dev), (addr), PCI_REGION_MEM)
1536 #define dm_pci_mem_to_virt(dev, addr, len, map_flags) \
1537         dm_pci_bus_to_virt((dev), (addr), PCI_REGION_MEM, (len), (map_flags))
1538 #define dm_pci_virt_to_io(dev, addr) \
1539         dm_pci_virt_to_bus((dev), (addr), PCI_REGION_IO)
1540 #define dm_pci_io_to_virt(dev, addr, len, map_flags) \
1541         dm_pci_bus_to_virt((dev), (addr), PCI_REGION_IO, (len), (map_flags))
1542
1543 /**
1544  * dm_pci_find_device() - find a device by vendor/device ID
1545  *
1546  * @vendor:     Vendor ID
1547  * @device:     Device ID
1548  * @index:      0 to find the first match, 1 for second, etc.
1549  * @devp:       Returns pointer to the device, if found
1550  * @return 0 if found, -ve on error
1551  */
1552 int dm_pci_find_device(unsigned int vendor, unsigned int device, int index,
1553                        struct udevice **devp);
1554
1555 /**
1556  * dm_pci_find_class() - find a device by class
1557  *
1558  * @find_class: 3-byte (24-bit) class value to find
1559  * @index:      0 to find the first match, 1 for second, etc.
1560  * @devp:       Returns pointer to the device, if found
1561  * @return 0 if found, -ve on error
1562  */
1563 int dm_pci_find_class(uint find_class, int index, struct udevice **devp);
1564
1565 /**
1566  * struct pci_emul_uc_priv - holds info about an emulator device
1567  *
1568  * There is always at most one emulator per client
1569  *
1570  * @client: Client device if any, else NULL
1571  */
1572 struct pci_emul_uc_priv {
1573         struct udevice *client;
1574 };
1575
1576 /**
1577  * struct dm_pci_emul_ops - PCI device emulator operations
1578  */
1579 struct dm_pci_emul_ops {
1580         /**
1581          * read_config() - Read a PCI configuration value
1582          *
1583          * @dev:        Emulated device to read from
1584          * @offset:     Byte offset within the device's configuration space
1585          * @valuep:     Place to put the returned value
1586          * @size:       Access size
1587          * @return 0 if OK, -ve on error
1588          */
1589         int (*read_config)(const struct udevice *dev, uint offset,
1590                            ulong *valuep, enum pci_size_t size);
1591         /**
1592          * write_config() - Write a PCI configuration value
1593          *
1594          * @dev:        Emulated device to write to
1595          * @offset:     Byte offset within the device's configuration space
1596          * @value:      Value to write
1597          * @size:       Access size
1598          * @return 0 if OK, -ve on error
1599          */
1600         int (*write_config)(struct udevice *dev, uint offset, ulong value,
1601                             enum pci_size_t size);
1602         /**
1603          * read_io() - Read a PCI I/O value
1604          *
1605          * @dev:        Emulated device to read from
1606          * @addr:       I/O address to read
1607          * @valuep:     Place to put the returned value
1608          * @size:       Access size
1609          * @return 0 if OK, -ENOENT if @addr is not mapped by this device,
1610          *              other -ve value on error
1611          */
1612         int (*read_io)(struct udevice *dev, unsigned int addr, ulong *valuep,
1613                        enum pci_size_t size);
1614         /**
1615          * write_io() - Write a PCI I/O value
1616          *
1617          * @dev:        Emulated device to write from
1618          * @addr:       I/O address to write
1619          * @value:      Value to write
1620          * @size:       Access size
1621          * @return 0 if OK, -ENOENT if @addr is not mapped by this device,
1622          *              other -ve value on error
1623          */
1624         int (*write_io)(struct udevice *dev, unsigned int addr,
1625                         ulong value, enum pci_size_t size);
1626         /**
1627          * map_physmem() - Map a device into sandbox memory
1628          *
1629          * @dev:        Emulated device to map
1630          * @addr:       Memory address, normally corresponding to a PCI BAR.
1631          *              The device should have been configured to have a BAR
1632          *              at this address.
1633          * @lenp:       On entry, the size of the area to map, On exit it is
1634          *              updated to the size actually mapped, which may be less
1635          *              if the device has less space
1636          * @ptrp:       Returns a pointer to the mapped address. The device's
1637          *              space can be accessed as @lenp bytes starting here
1638          * @return 0 if OK, -ENOENT if @addr is not mapped by this device,
1639          *              other -ve value on error
1640          */
1641         int (*map_physmem)(struct udevice *dev, phys_addr_t addr,
1642                            unsigned long *lenp, void **ptrp);
1643         /**
1644          * unmap_physmem() - undo a memory mapping
1645          *
1646          * This must be called after map_physmem() to undo the mapping.
1647          * Some devices can use this to check what has been written into
1648          * their mapped memory and perform an operations they require on it.
1649          * In this way, map/unmap can be used as a sort of handshake between
1650          * the emulated device and its users.
1651          *
1652          * @dev:        Emuated device to unmap
1653          * @vaddr:      Mapped memory address, as passed to map_physmem()
1654          * @len:        Size of area mapped, as returned by map_physmem()
1655          * @return 0 if OK, -ve on error
1656          */
1657         int (*unmap_physmem)(struct udevice *dev, const void *vaddr,
1658                              unsigned long len);
1659 };
1660
1661 /* Get access to a PCI device emulator's operations */
1662 #define pci_get_emul_ops(dev)   ((struct dm_pci_emul_ops *)(dev)->driver->ops)
1663
1664 /**
1665  * sandbox_pci_get_emul() - Get the emulation device for a PCI device
1666  *
1667  * Searches for a suitable emulator for the given PCI bus device
1668  *
1669  * @bus:        PCI bus to search
1670  * @find_devfn: PCI device and function address (PCI_DEVFN())
1671  * @containerp: Returns container device if found
1672  * @emulp:      Returns emulated device if found
1673  * @return 0 if found, -ENODEV if not found
1674  */
1675 int sandbox_pci_get_emul(const struct udevice *bus, pci_dev_t find_devfn,
1676                          struct udevice **containerp, struct udevice **emulp);
1677
1678 /**
1679  * sandbox_pci_get_client() - Find the client for an emulation device
1680  *
1681  * @emul:       Emulation device to check
1682  * @devp:       Returns the client device emulated by this device
1683  * @return 0 if OK, -ENOENT if the device has no client yet
1684  */
1685 int sandbox_pci_get_client(struct udevice *emul, struct udevice **devp);
1686
1687 #endif /* CONFIG_DM_PCI */
1688
1689 /**
1690  * PCI_DEVICE - macro used to describe a specific pci device
1691  * @vend: the 16 bit PCI Vendor ID
1692  * @dev: the 16 bit PCI Device ID
1693  *
1694  * This macro is used to create a struct pci_device_id that matches a
1695  * specific device.  The subvendor and subdevice fields will be set to
1696  * PCI_ANY_ID.
1697  */
1698 #define PCI_DEVICE(vend, dev) \
1699         .vendor = (vend), .device = (dev), \
1700         .subvendor = PCI_ANY_ID, .subdevice = PCI_ANY_ID
1701
1702 /**
1703  * PCI_DEVICE_SUB - macro used to describe a specific pci device with subsystem
1704  * @vend: the 16 bit PCI Vendor ID
1705  * @dev: the 16 bit PCI Device ID
1706  * @subvend: the 16 bit PCI Subvendor ID
1707  * @subdev: the 16 bit PCI Subdevice ID
1708  *
1709  * This macro is used to create a struct pci_device_id that matches a
1710  * specific device with subsystem information.
1711  */
1712 #define PCI_DEVICE_SUB(vend, dev, subvend, subdev) \
1713         .vendor = (vend), .device = (dev), \
1714         .subvendor = (subvend), .subdevice = (subdev)
1715
1716 /**
1717  * PCI_DEVICE_CLASS - macro used to describe a specific pci device class
1718  * @dev_class: the class, subclass, prog-if triple for this device
1719  * @dev_class_mask: the class mask for this device
1720  *
1721  * This macro is used to create a struct pci_device_id that matches a
1722  * specific PCI class.  The vendor, device, subvendor, and subdevice
1723  * fields will be set to PCI_ANY_ID.
1724  */
1725 #define PCI_DEVICE_CLASS(dev_class, dev_class_mask) \
1726         .class = (dev_class), .class_mask = (dev_class_mask), \
1727         .vendor = PCI_ANY_ID, .device = PCI_ANY_ID, \
1728         .subvendor = PCI_ANY_ID, .subdevice = PCI_ANY_ID
1729
1730 /**
1731  * PCI_VDEVICE - macro used to describe a specific pci device in short form
1732  * @vend: the vendor name
1733  * @dev: the 16 bit PCI Device ID
1734  *
1735  * This macro is used to create a struct pci_device_id that matches a
1736  * specific PCI device.  The subvendor, and subdevice fields will be set
1737  * to PCI_ANY_ID. The macro allows the next field to follow as the device
1738  * private data.
1739  */
1740
1741 #define PCI_VDEVICE(vend, dev) \
1742         .vendor = PCI_VENDOR_ID_##vend, .device = (dev), \
1743         .subvendor = PCI_ANY_ID, .subdevice = PCI_ANY_ID, 0, 0
1744
1745 /**
1746  * struct pci_driver_entry - Matches a driver to its pci_device_id list
1747  * @driver: Driver to use
1748  * @match: List of match records for this driver, terminated by {}
1749  */
1750 struct pci_driver_entry {
1751         struct driver *driver;
1752         const struct pci_device_id *match;
1753 };
1754
1755 #define U_BOOT_PCI_DEVICE(__name, __match)                              \
1756         ll_entry_declare(struct pci_driver_entry, __name, pci_driver_entry) = {\
1757                 .driver = llsym(struct driver, __name, driver), \
1758                 .match = __match, \
1759                 }
1760
1761 #endif /* __ASSEMBLY__ */
1762 #endif /* _PCI_H */