[PATCH, BINUTULS, AARCH64, 9/9] Add SSBS to MSR/MRS
[external/binutils.git] / include / opcode / nds32.h
1 /* nds32.h -- Header file for nds32 opcode table
2    Copyright (C) 2012-2018 Free Software Foundation, Inc.
3    Contributed by Andes Technology Corporation.
4
5    This program is free software; you can redistribute it and/or modify
6    it under the terms of the GNU General Public License as published by
7    the Free Software Foundation; either version 3, or (at your option)
8    any later version.
9
10    This program is distributed in the hope that it will be useful,
11    but WITHOUT ANY WARRANTY; without even the implied warranty of
12    MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
13    GNU General Public License for more details.
14
15    You should have received a copy of the GNU General Public License
16    along with this program; if not, write to the Free Software
17    Foundation, Inc., 51 Franklin Street - Fifth Floor, Boston, MA
18    02110-1301, USA.  */
19
20 #ifndef OPCODE_NDS32_H
21 #define OPCODE_NDS32_H
22
23 /* Registers.  */
24 #define REG_R0          (0)
25 #define REG_R5          (5)
26 #define REG_R8          (8)
27 #define REG_R10         (10)
28 #define REG_R12         (12)
29 #define REG_R15         (15)
30 #define REG_R16         (16)
31 #define REG_R20         (20)
32 #define REG_TA          (15)
33 #define REG_TP          (25)
34 #define REG_FP          (28)
35 #define REG_GP          (29)
36 #define REG_LP          (30)
37 #define REG_SP          (31)
38 \f
39 /* Macros for extracting fields or making an instruction.  */
40 static const int nds32_r45map[] ATTRIBUTE_UNUSED =
41 {
42   0, 1, 2,  3,  4,  5,  6,  7,
43   8, 9, 10, 11, 16, 17, 18, 19
44 };
45
46 static const int nds32_r54map[] ATTRIBUTE_UNUSED =
47 {
48    0,  1,  2,  3,  4,  5,  6,  7,
49    8,  9, 10, 11, -1, -1, -1, -1,
50   12, 13, 14, 15, -1, -1, -1, -1,
51   -1, -1, -1, -1, -1, -1, -1, -1
52 };
53
54 #define N32_BIT(n)              (1 << (n))
55 #define __MASK(n)               (N32_BIT (n) - 1)
56 #define __MF(v, off, bs)        (((v) & __MASK (bs)) << (off))
57 #define __GF(v, off, bs)        (((v) >> off) & __MASK (bs))
58 #define __SEXT(v, bs)           ((((v) & ((1 << (bs)) - 1)) ^ (1 << ((bs) - 1))) - (1 << ((bs) - 1)))
59
60 /* Make nds32 instructions.  */
61
62 #define N32_TYPE4(op6, rt5, ra5, rb5, rd5, sub5)  \
63         (__MF (N32_OP6_##op6, 25, 6) | __MF (rt5, 20, 5) \
64          | __MF (ra5, 15, 5) | __MF (rb5, 10, 5) \
65          | __MF (rd5, 5, 5) | __MF (sub5, 0, 5))
66 #define N32_TYPE3(op6, rt5, ra5, rb5, sub10) \
67         (N32_TYPE4 (op6, rt5, ra5, rb5, 0, 0) \
68          | __MF (sub10, 0, 10))
69 #define N32_TYPE2(op6, rt5, ra5, imm15) \
70         (N32_TYPE3 (op6, rt5, ra5, 0, 0) | __MF (imm15, 0, 15))
71 #define N32_TYPE1(op6, rt5, imm20) \
72         (N32_TYPE2 (op6, rt5, 0, 0) | __MF (imm20, 0, 20))
73 #define N32_TYPE0(op6, imm25) \
74         (N32_TYPE1 (op6, 0, 0) | __MF (imm25, 0, 25))
75 #define N32_ALU1(sub, rt, ra, rb) \
76         N32_TYPE4 (ALU1, rt, ra, rb, 0, N32_ALU1_##sub)
77 #define N32_ALU1_SH(sub, rt, ra, rb, rd) \
78         N32_TYPE4 (ALU1, rt, ra, rb, rd, N32_ALU1_##sub)
79 #define N32_ALU2(sub, rt, ra, rb) \
80         N32_TYPE3 (ALU2, rt, ra, rb, N32_ALU2_##sub)
81 #define N32_BR1(sub, rt, ra, imm14s) \
82         N32_TYPE2 (BR1, rt, ra, (N32_BR1_##sub << 14) | (imm14s & __MASK (14)))
83 #define N32_BR2(sub, rt, imm16s) \
84         N32_TYPE1 (BR2, rt, (N32_BR2_##sub << 16) | (imm16s & __MASK (16)))
85 #define N32_BR3(sub, rt, imm11s, imm8s) \
86         N32_TYPE1 (BR3, rt, (N32_BR3_##sub << 19) \
87                             | ((imm11s & __MASK (11)) << 8) \
88                             | (imm8s & __MASK (8)))
89 #define N32_JI(sub, imm24s) \
90         N32_TYPE0 (JI, (N32_JI_##sub << 24) | (imm24s & __MASK (24)))
91 #define N32_JREG(sub, rt, rb, dtit, hint) \
92         N32_TYPE4(JREG, rt, 0, rb, (dtit << 3) | (hint & 7), N32_JREG_##sub)
93 #define N32_MEM(sub, rt, ra, rb, sv) \
94         N32_TYPE3 (MEM, rt, ra, rb, (sv << 8) | N32_MEM_##sub)
95
96 #define N16_TYPE55(op5, rt5, ra5) \
97         (0x8000 | __MF (N16_T55_##op5, 10, 5) | __MF (rt5, 5, 5) \
98          | __MF (ra5, 0, 5))
99 #define N16_TYPE45(op6, rt4, ra5) \
100         (0x8000 | __MF (N16_T45_##op6, 9, 6) | __MF (rt4, 5, 4) \
101          | __MF (ra5, 0, 5))
102 #define N16_TYPE333(op6, rt3, ra3, rb3) \
103         (0x8000 | __MF (N16_T333_##op6, 9, 6) | __MF (rt3, 6, 3) \
104          | __MF (ra3, 3, 3) | __MF (rb3, 0, 3))
105 #define N16_TYPE36(op6, rt3, imm6) \
106         (0x8000 | __MF (N16_T36_##op6, 9, 6) | __MF (rt3, 6, 3) \
107          | __MF (imm6, 0, 6))
108 #define N16_TYPE38(op4, rt3, imm8) \
109         (0x8000 | __MF (N16_T38_##op4, 11, 4) | __MF (rt3, 8, 3) \
110          | __MF (imm8, 0, 8))
111 #define N16_TYPE37(op4, rt3, ls, imm7) \
112         (0x8000 | __MF (N16_T37_##op4, 11, 4) | __MF (rt3, 8, 3) \
113          | __MF (imm7, 0, 7) | __MF (ls, 7, 1))
114 #define N16_TYPE5(op10, imm5) \
115         (0x8000 | __MF (N16_T5_##op10, 5, 10) | __MF (imm5, 0, 5))
116 #define N16_TYPE8(op7, imm8) \
117         (0x8000 | __MF (N16_T8_##op7, 8, 7) | __MF (imm8, 0, 8))
118 #define N16_TYPE9(op6, imm9) \
119         (0x8000 | __MF (N16_T9_##op6, 9, 6) | __MF (imm9, 0, 9))
120 #define N16_TYPE10(op5, imm10) \
121         (0x8000 | __MF (N16_T10_##op5, 10, 5) | __MF (imm10, 0, 10))
122 #define N16_TYPE25(op8, re, imm5) \
123         (0x8000 | __MF (N16_T25_##op8, 7, 8) | __MF (re, 5, 2) \
124          | __MF (imm5, 0, 5))
125
126 #define N16_MISC33(sub, rt, ra) \
127         N16_TYPE333 (MISC33, rt, ra, N16_MISC33_##sub)
128 #define N16_BFMI333(sub, rt, ra) \
129         N16_TYPE333 (BFMI333, rt, ra, N16_BFMI333_##sub)
130
131 /* Get instruction fields.
132
133    Macros used for handling 32-bit and 16-bit instructions are
134    prefixed with N32_ and N16_ respectively.  */
135
136 #define N32_OP6(insn)           (((insn) >> 25) & 0x3f)
137 #define N32_RT5(insn)           (((insn) >> 20) & 0x1f)
138 #define N32_RT53(insn)          (N32_RT5 (insn) & 0x7)
139 #define N32_RT54(insn)          nds32_r54map[N32_RT5 (insn)]
140 #define N32_RA5(insn)           (((insn) >> 15) & 0x1f)
141 #define N32_RA53(insn)          (N32_RA5 (insn) & 0x7)
142 #define N32_RA54(insn)          nds32_r54map[N32_RA5 (insn)]
143 #define N32_RB5(insn)           (((insn) >> 10) & 0x1f)
144 #define N32_UB5(insn)           (((insn) >> 10) & 0x1f)
145 #define N32_RB53(insn)          (N32_RB5 (insn) & 0x7)
146 #define N32_RB54(insn)          nds32_r54map[N32_RB5 (insn)]
147 #define N32_RD5(insn)           (((insn) >> 5) & 0x1f)
148 #define N32_SH5(insn)           (((insn) >> 5) & 0x1f)
149 #define N32_SUB5(insn)          (((insn) >> 0) & 0x1f)
150 #define N32_SUB6(insn)          (((insn) >> 0) & 0x3f)
151 #define N32_SWID(insn)          (((insn) >> 5) & 0x3ff)
152 #define N32_IMMU(insn, bs)      ((insn) & __MASK (bs))
153 #define N32_IMMS(insn, bs)      ((signed) __SEXT (((insn) & __MASK (bs)), bs))
154 #define N32_IMM5U(insn)         N32_IMMU (insn, 5)
155 #define N32_IMM12S(insn)        N32_IMMS (insn, 12)
156 #define N32_IMM14S(insn)        N32_IMMS (insn, 14)
157 #define N32_IMM15U(insn)        N32_IMMU (insn, 15)
158 #define N32_IMM15S(insn)        N32_IMMS (insn, 15)
159 #define N32_IMM16S(insn)        N32_IMMS (insn, 16)
160 #define N32_IMM17S(insn)        N32_IMMS (insn, 17)
161 #define N32_IMM20S(insn)        N32_IMMS (insn, 20)
162 #define N32_IMM20U(insn)        N32_IMMU (insn, 20)
163 #define N32_IMM24S(insn)        N32_IMMS (insn, 24)
164
165 #define N16_RT5(insn)           (((insn) >> 5) & 0x1f)
166 #define N16_RT4(insn)           nds32_r45map[(((insn) >> 5) & 0xf)]
167 #define N16_RT3(insn)           (((insn) >> 6) & 0x7)
168 #define N16_RT38(insn)          (((insn) >> 8) & 0x7)
169 #define N16_RT8(insn)           (((insn) >> 8) & 0x7)
170 #define N16_RA5(insn)           ((insn) & 0x1f)
171 #define N16_RA3(insn)           (((insn) >> 3) & 0x7)
172 #define N16_RB3(insn)           ((insn) & 0x7)
173 #define N16_IMM3U(insn)         N32_IMMU (insn, 3)
174 #define N16_IMM5U(insn)         N32_IMMU (insn, 5)
175 #define N16_IMM5S(insn)         N32_IMMS (insn, 5)
176 #define N16_IMM6U(insn)         N32_IMMU (insn, 6)
177 #define N16_IMM7U(insn)         N32_IMMU (insn, 7)
178 #define N16_IMM8S(insn)         N32_IMMS (insn, 8)
179 #define N16_IMM9U(insn)         N32_IMMU (insn, 9)
180 #define N16_IMM10S(insn)        N32_IMMS (insn, 10)
181
182 #define IS_WITHIN_U(v, n)       (((v) >> n) == 0)
183 #define IS_WITHIN_S(v, n)       IS_WITHIN_U ((v) + (1 << ((n) - 1)), n)
184
185 /* Get fields for specific instruction.  */
186 #define N32_JREG_T(insn)        (((insn) >> 8) & 0x3)
187 #define N32_JREG_HINT(insn)     (((insn) >> 5) & 0x7)
188 #define N32_BR2_SUB(insn)       (((insn) >> 16) & 0xf)
189 #define N32_COP_SUB(insn)       ((insn) & 0xf)
190 #define N32_COP_CP(insn)        (((insn) >> 4) & 0x3)
191
192 /* Check fields.  */
193 #define N32_IS_RT3(insn)        (N32_RT5 (insn) < 8)
194 #define N32_IS_RA3(insn)        (N32_RA5 (insn) < 8)
195 #define N32_IS_RB3(insn)        (N32_RB5 (insn) < 8)
196 #define N32_IS_RT4(insn)        (nds32_r54map[N32_RT5 (insn)] != -1)
197 #define N32_IS_RA4(insn)        (nds32_r54map[N32_RA5 (insn)] != -1)
198 #define N32_IS_RB4(insn)        (nds32_r54map[N32_RB5 (insn)] != -1)
199
200
201 /* These are opcodes for Nxx_TYPE macros.
202    They are prefixed by corresponding TYPE to avoid misusing.  */
203
204 enum n32_opcodes
205 {
206   /* Main opcodes (OP6).  */
207
208   N32_OP6_LBI = 0x0,
209   N32_OP6_LHI,
210   N32_OP6_LWI,
211   N32_OP6_LDI,
212   N32_OP6_LBI_BI,
213   N32_OP6_LHI_BI,
214   N32_OP6_LWI_BI,
215   N32_OP6_LDI_BI,
216
217   N32_OP6_SBI = 0x8,
218   N32_OP6_SHI,
219   N32_OP6_SWI,
220   N32_OP6_SDI,
221   N32_OP6_SBI_BI,
222   N32_OP6_SHI_BI,
223   N32_OP6_SWI_BI,
224   N32_OP6_SDI_BI,
225
226   N32_OP6_LBSI = 0x10,
227   N32_OP6_LHSI,
228   N32_OP6_LWSI,
229   N32_OP6_DPREFI,
230   N32_OP6_LBSI_BI,
231   N32_OP6_LHSI_BI,
232   N32_OP6_LWSI_BI,
233   N32_OP6_LBGP,
234
235   N32_OP6_LWC = 0x18,
236   N32_OP6_SWC,
237   N32_OP6_LDC,
238   N32_OP6_SDC,
239   N32_OP6_MEM,
240   N32_OP6_LSMW,
241   N32_OP6_HWGP,
242   N32_OP6_SBGP,
243
244   N32_OP6_ALU1 = 0x20,
245   N32_OP6_ALU2,
246   N32_OP6_MOVI,
247   N32_OP6_SETHI,
248   N32_OP6_JI,
249   N32_OP6_JREG,
250   N32_OP6_BR1,
251   N32_OP6_BR2,
252
253   N32_OP6_ADDI = 0x28,
254   N32_OP6_SUBRI,
255   N32_OP6_ANDI,
256   N32_OP6_XORI,
257   N32_OP6_ORI,
258   N32_OP6_BR3,
259   N32_OP6_SLTI,
260   N32_OP6_SLTSI,
261
262   N32_OP6_AEXT = 0x30,
263   N32_OP6_CEXT,
264   N32_OP6_MISC,
265   N32_OP6_BITCI,
266   N32_OP6_0x34,
267   N32_OP6_COP,
268   N32_OP6_0x36,
269   N32_OP6_0x37,
270
271   N32_OP6_SIMD = 0x38,
272
273   /* Sub-opcodes of specific opcode.  */
274
275   /* bit-24 */
276   N32_BR1_BEQ = 0,
277   N32_BR1_BNE = 1,
278
279   /* bit[16:19] */
280   N32_BR2_SOP0 = 0,
281   N32_BR2_BEQZ = 2,
282   N32_BR2_BNEZ = 3,
283   N32_BR2_BGEZ = 4,
284   N32_BR2_BLTZ = 5,
285   N32_BR2_BGTZ = 6,
286   N32_BR2_BLEZ = 7,
287   N32_BR2_BGEZAL = 0xc,
288   N32_BR2_BLTZAL = 0xd,
289
290   /* bit-19 */
291   N32_BR3_BEQC = 0,
292   N32_BR3_BNEC = 1,
293
294   /* bit-24 */
295   N32_JI_J = 0,
296   N32_JI_JAL = 1,
297
298   /* bit[0:4] */
299   N32_JREG_JR = 0,
300   N32_JREG_JRAL = 1,
301   N32_JREG_JRNEZ = 2,
302   N32_JREG_JRALNEZ = 3,
303
304   /* bit[0:4] */
305   N32_ALU1_ADD_SLLI = 0x0,
306   N32_ALU1_SUB_SLLI,
307   N32_ALU1_AND_SLLI,
308   N32_ALU1_XOR_SLLI,
309   N32_ALU1_OR_SLLI,
310   N32_ALU1_ADD = 0x0,
311   N32_ALU1_SUB,
312   N32_ALU1_AND,
313   N32_ALU1_XOR,
314   N32_ALU1_OR,
315   N32_ALU1_NOR,
316   N32_ALU1_SLT,
317   N32_ALU1_SLTS,
318   N32_ALU1_SLLI = 0x8,
319   N32_ALU1_SRLI,
320   N32_ALU1_SRAI,
321   N32_ALU1_ROTRI,
322   N32_ALU1_SLL,
323   N32_ALU1_SRL,
324   N32_ALU1_SRA,
325   N32_ALU1_ROTR,
326   N32_ALU1_SEB = 0x10,
327   N32_ALU1_SEH,
328   N32_ALU1_BITC,
329   N32_ALU1_ZEH,
330   N32_ALU1_WSBH,
331   N32_ALU1_OR_SRLI,
332   N32_ALU1_DIVSR,
333   N32_ALU1_DIVR,
334   N32_ALU1_SVA = 0x18,
335   N32_ALU1_SVS,
336   N32_ALU1_CMOVZ,
337   N32_ALU1_CMOVN,
338   N32_ALU1_ADD_SRLI,
339   N32_ALU1_SUB_SRLI,
340   N32_ALU1_AND_SRLI,
341   N32_ALU1_XOR_SRLI,
342
343   /* bit[0:5], where bit[6:9] == 0 */
344   N32_ALU2_MAX = 0,
345   N32_ALU2_MIN,
346   N32_ALU2_AVE,
347   N32_ALU2_ABS,
348   N32_ALU2_CLIPS,
349   N32_ALU2_CLIP,
350   N32_ALU2_CLO,
351   N32_ALU2_CLZ,
352   N32_ALU2_BSET = 0x8,
353   N32_ALU2_BCLR,
354   N32_ALU2_BTGL,
355   N32_ALU2_BTST,
356   N32_ALU2_BSE,
357   N32_ALU2_BSP,
358   N32_ALU2_FFB,
359   N32_ALU2_FFMISM,
360   N32_ALU2_ADD_SC = 0x10,
361   N32_ALU2_SUB_SC,
362   N32_ALU2_ADD_WC,
363   N32_ALU2_SUB_WC,
364   N32_ALU2_KMxy,
365   N32_ALU2_0x15,
366   N32_ALU2_0x16,
367   N32_ALU2_FFZMISM,
368   N32_ALU2_KADD = 0x18,
369   N32_ALU2_KSUB,
370   N32_ALU2_KSLRAW,
371   N32_ALU2_KSLRAWu,
372   N32_ALU2_MFUSR = 0x20,
373   N32_ALU2_MTUSR,
374   N32_ALU2_0x22,
375   N32_ALU2_0x23,
376   N32_ALU2_MUL,
377   N32_ALU2_0x25,
378   N32_ALU2_0x26,
379   N32_ALU2_MULTS64 = 0x28,
380   N32_ALU2_MULT64,
381   N32_ALU2_MADDS64,
382   N32_ALU2_MADD64,
383   N32_ALU2_MSUBS64,
384   N32_ALU2_MSUB64,
385   N32_ALU2_DIVS,
386   N32_ALU2_DIV,
387   N32_ALU2_ADD64 = 0x30,
388   N32_ALU2_MULT32,
389   N32_ALU2_SMAL,
390   N32_ALU2_MADD32,
391   N32_ALU2_SUB64,
392   N32_ALU2_MSUB32,
393   N32_ALU2_0x36,
394   N32_ALU2_0x37,
395   N32_ALU2_RADD64 = 0x38,
396   N32_ALU2_URADD64,
397   N32_ALU2_KADD64,
398   N32_ALU2_UKADD64,
399   N32_ALU2_RSUB64,
400   N32_ALU2_URSUB64,
401   N32_ALU2_KSUB64,
402   N32_ALU2_UKSUB64,
403
404   /* bit[0:5], where bit[6:9] = 0001  */
405   N32_ALU2_SMAR64 = 0x0,
406   N32_ALU2_UMAR64,
407   N32_ALU2_SMSR64,
408   N32_ALU2_UMSR64,
409   N32_ALU2_KMAR64,
410   N32_ALU2_UKMAR64,
411   N32_ALU2_KMSR64,
412   N32_ALU2_UKMSR64,
413   N32_ALU2_SMALDA = 0x8,
414   N32_ALU2_SMSLDA,
415   N32_ALU2_SMALDS,
416   N32_ALU2_SMALBB,
417   N32_ALU2_FFBI = 0xe,
418   N32_ALU2_FLMISM = 0xf,
419   N32_ALU2_SMALXDA = 0x10,
420   N32_ALU2_SMSLXDA,
421   N32_ALU2_SMALXDS,
422   N32_ALU2_SMALBT,
423   N32_ALU2_SMALDRS = 0x1a,
424   N32_ALU2_SMALTT,
425   N32_ALU2_RDOV = 0x20,
426   N32_ALU2_CLROV,
427   N32_ALU2_MULSR64 = 0x28,
428   N32_ALU2_MULR64 = 0x29,
429   N32_ALU2_SMDS = 0x30,
430   N32_ALU2_SMXDS,
431   N32_ALU2_SMDRS,
432   N32_ALU2_MADDR32,
433   N32_ALU2_KMADRS,
434   N32_ALU2_MSUBR32,
435   N32_ALU2_KMADS,
436   N32_ALU2_KMAXDS,
437
438   /* bit[0:5], where bit[6:9] = 0010  */
439   N32_ALU2_KADD16 = 0x0,
440   N32_ALU2_KSUB16,
441   N32_ALU2_KCRAS16,
442   N32_ALU2_KCRSA16,
443   N32_ALU2_KADD8,
444   N32_ALU2_KSUB8,
445   N32_ALU2_WEXT,
446   N32_ALU2_WEXTI,
447   N32_ALU2_UKADD16 = 0x8,
448   N32_ALU2_UKSUB16,
449   N32_ALU2_UKCRAS16,
450   N32_ALU2_UKCRSA16,
451   N32_ALU2_UKADD8,
452   N32_ALU2_UKSUB8,
453   N32_ALU2_ONEOP = 0xf,
454   N32_ALU2_SMBB = 0x10,
455   N32_ALU2_SMBT,
456   N32_ALU2_SMTT,
457   N32_ALU2_KMABB = 0x15,
458   N32_ALU2_KMABT,
459   N32_ALU2_KMATT,
460   N32_ALU2_KMDA = 0x18,
461   N32_ALU2_KMXDA,
462   N32_ALU2_KMADA,
463   N32_ALU2_KMAXDA,
464   N32_ALU2_KMSDA,
465   N32_ALU2_KMSXDA,
466   N32_ALU2_RADD16 = 0x20,
467   N32_ALU2_RSUB16,
468   N32_ALU2_RCRAS16,
469   N32_ALU2_RCRSA16,
470   N32_ALU2_RADD8,
471   N32_ALU2_RSUB8,
472   N32_ALU2_RADDW,
473   N32_ALU2_RSUBW,
474   N32_ALU2_URADD16 = 0x28,
475   N32_ALU2_URSUB16,
476   N32_ALU2_URCRAS16,
477   N32_ALU2_URCRSA16,
478   N32_ALU2_URADD8,
479   N32_ALU2_URSUB8,
480   N32_ALU2_URADDW,
481   N32_ALU2_URSUBW,
482   N32_ALU2_ADD16 = 0x30,
483   N32_ALU2_SUB16,
484   N32_ALU2_CRAS16,
485   N32_ALU2_CRSA16,
486   N32_ALU2_ADD8,
487   N32_ALU2_SUB8,
488   N32_ALU2_BITREV,
489   N32_ALU2_BITREVI,
490   N32_ALU2_SMMUL = 0x38,
491   N32_ALU2_SMMULu,
492   N32_ALU2_KMMAC,
493   N32_ALU2_KMMACu,
494   N32_ALU2_KMMSB,
495   N32_ALU2_KMMSBu,
496   N32_ALU2_KWMMUL,
497   N32_ALU2_KWMMULu,
498
499   /* bit[0:5], where bit[6:9] = 0011  */
500   N32_ALU2_SMMWB = 0x0,
501   N32_ALU2_SMMWBu,
502   N32_ALU2_SMMWT,
503   N32_ALU2_SMMWTu,
504   N32_ALU2_KMMAWB,
505   N32_ALU2_KMMAWBu,
506   N32_ALU2_KMMAWT,
507   N32_ALU2_KMMAWTu,
508   N32_ALU2_PKTT16 = 0x8,
509   N32_ALU2_PKTB16,
510   N32_ALU2_PKBT16,
511   N32_ALU2_PKBB16,
512   N32_ALU2_0x10 = 0x10,
513   N32_ALU2_SCLIP16,
514   N32_ALU2_0x12,
515   N32_ALU2_SMAX16,
516   N32_ALU2_SMAX8 = 0x17,
517   N32_ALU2_0x18 = 0x18,
518   N32_ALU2_UCLIP16,
519   N32_ALU2_0x1a,
520   N32_ALU2_UMAX16,
521   N32_ALU2_UMAX8 = 0x1f,
522   N32_ALU2_SRA16 = 0x20,
523   N32_ALU2_SRA16u,
524   N32_ALU2_SRL16,
525   N32_ALU2_SRL16u,
526   N32_ALU2_SLL16,
527   N32_ALU2_KSLRA16,
528   N32_ALU2_KSLRA16u,
529   N32_ALU2_SRAu,
530   N32_ALU2_SRAI16 = 0x28,
531   N32_ALU2_SRAI16u,
532   N32_ALU2_SRLI16,
533   N32_ALU2_SRLI16u,
534   N32_ALU2_SLLI16,
535   N32_ALU2_KSLLI16,
536   N32_ALU2_KSLLI,
537   N32_ALU2_SRAIu,
538   N32_ALU2_CMPEQ16 = 0x30,
539   N32_ALU2_SCMPLT16,
540   N32_ALU2_SCMPLE16,
541   N32_ALU2_SMIN16,
542   N32_ALU2_CMPEQ8,
543   N32_ALU2_SCMPLT8,
544   N32_ALU2_SCMPLE8,
545   N32_ALU2_SMIN8,
546   N32_ALU2_0x38,
547   N32_ALU2_UCMPLT16 = 0x39,
548   N32_ALU2_UCMPLE16,
549   N32_ALU2_UMIN16,
550   N32_ALU2_0x3c,
551   N32_ALU2_UCMPLT8,
552   N32_ALU2_UCMPLE8,
553   N32_ALU2_UMIN8,
554
555   /* bit[0:5] */
556   N32_MEM_LB = 0,
557   N32_MEM_LH,
558   N32_MEM_LW,
559   N32_MEM_LD,
560   N32_MEM_LB_BI,
561   N32_MEM_LH_BI,
562   N32_MEM_LW_BI,
563   N32_MEM_LD_BI,
564   N32_MEM_SB,
565   N32_MEM_SH,
566   N32_MEM_SW,
567   N32_MEM_SD,
568   N32_MEM_SB_BI,
569   N32_MEM_SH_BI,
570   N32_MEM_SW_BI,
571   N32_MEM_SD_BI,
572   N32_MEM_LBS,
573   N32_MEM_LHS,
574   N32_MEM_LWS, /* Not used.  */
575   N32_MEM_DPREF,
576   N32_MEM_LBS_BI,
577   N32_MEM_LHS_BI,
578   N32_MEM_LWS_BI, /* Not used.  */
579   N32_MEM_0x17, /* Not used.  */
580   N32_MEM_LLW,
581   N32_MEM_SCW,
582   N32_MEM_LBUP = 0x20,
583   N32_MEM_LWUP = 0x22,
584   N32_MEM_SBUP = 0x28,
585   N32_MEM_SWUP = 0x2a,
586
587   /* bit[0:1] */
588   N32_LSMW_LSMW = 0,
589   N32_LSMW_LSMWA,
590   N32_LSMW_LSMWZB,
591
592   /* bit[2:4] */
593   N32_LSMW_BI = 0,
594   N32_LSMW_BIM,
595   N32_LSMW_BD,
596   N32_LSMW_BDM,
597   N32_LSMW_AI,
598   N32_LSMW_AIM,
599   N32_LSMW_AD,
600   N32_LSMW_ADM,
601
602   /* bit[0:4] */
603   N32_MISC_STANDBY = 0,
604   N32_MISC_CCTL,
605   N32_MISC_MFSR,
606   N32_MISC_MTSR,
607   N32_MISC_IRET,
608   N32_MISC_TRAP,
609   N32_MISC_TEQZ,
610   N32_MISC_TNEZ,
611   N32_MISC_DSB = 0x8,
612   N32_MISC_ISB,
613   N32_MISC_BREAK,
614   N32_MISC_SYSCALL,
615   N32_MISC_MSYNC,
616   N32_MISC_ISYNC,
617   N32_MISC_TLBOP,
618   N32_MISC_SPECL,
619   N32_MISC_BPICK = 0x10,
620
621   /* bit[0:4] */
622   N32_SIMD_PBSAD = 0,
623   N32_SIMD_PBSADA = 1,
624
625   /* bit[0:3] */
626   N32_COP_CPE1 = 0,
627   N32_COP_MFCP,
628   N32_COP_CPLW,
629   N32_COP_CPLD,
630   N32_COP_CPE2,
631   N32_COP_CPE3 = 8,
632   N32_COP_MTCP,
633   N32_COP_CPSW,
634   N32_COP_CPSD,
635   N32_COP_CPE4,
636
637   /* cop/0 b[3:0] */
638   N32_FPU_FS1 = 0,
639   N32_FPU_MFCP,
640   N32_FPU_FLS,
641   N32_FPU_FLD,
642   N32_FPU_FS2,
643   N32_FPU_FD1 = 8,
644   N32_FPU_MTCP,
645   N32_FPU_FSS,
646   N32_FPU_FSD,
647   N32_FPU_FD2,
648
649   /* FS1 b[9:6] */
650   N32_FPU_FS1_FADDS = 0,
651   N32_FPU_FS1_FSUBS,
652   N32_FPU_FS1_FCPYNSS,
653   N32_FPU_FS1_FCPYSS,
654   N32_FPU_FS1_FMADDS,
655   N32_FPU_FS1_FMSUBS,
656   N32_FPU_FS1_FCMOVNS,
657   N32_FPU_FS1_FCMOVZS,
658   N32_FPU_FS1_FNMADDS,
659   N32_FPU_FS1_FNMSUBS,
660   N32_FPU_FS1_10,
661   N32_FPU_FS1_11,
662   N32_FPU_FS1_FMULS = 12,
663   N32_FPU_FS1_FDIVS,
664   N32_FPU_FS1_14,
665   N32_FPU_FS1_F2OP = 15,
666
667   /* FS1/F2OP b[14:10] */
668   N32_FPU_FS1_F2OP_FS2D = 0x00,
669   N32_FPU_FS1_F2OP_FSQRTS  = 0x01,
670   N32_FPU_FS1_F2OP_FABSS  = 0x05,
671   N32_FPU_FS1_F2OP_FUI2S  = 0x08,
672   N32_FPU_FS1_F2OP_FSI2S  = 0x0c,
673   N32_FPU_FS1_F2OP_FS2UI  = 0x10,
674   N32_FPU_FS1_F2OP_FS2UI_Z = 0x14,
675   N32_FPU_FS1_F2OP_FS2SI  = 0x18,
676   N32_FPU_FS1_F2OP_FS2SI_Z = 0x1c,
677
678   /* FS2 b[9:6] */
679   N32_FPU_FS2_FCMPEQS = 0x0,
680   N32_FPU_FS2_FCMPLTS = 0x2,
681   N32_FPU_FS2_FCMPLES = 0x4,
682   N32_FPU_FS2_FCMPUNS = 0x6,
683   N32_FPU_FS2_FCMPEQS_E = 0x1,
684   N32_FPU_FS2_FCMPLTS_E = 0x3,
685   N32_FPU_FS2_FCMPLES_E = 0x5,
686   N32_FPU_FS2_FCMPUNS_E = 0x7,
687
688   /* FD1 b[9:6] */
689   N32_FPU_FD1_FADDD = 0,
690   N32_FPU_FD1_FSUBD,
691   N32_FPU_FD1_FCPYNSD,
692   N32_FPU_FD1_FCPYSD,
693   N32_FPU_FD1_FMADDD,
694   N32_FPU_FD1_FMSUBD,
695   N32_FPU_FD1_FCMOVND,
696   N32_FPU_FD1_FCMOVZD,
697   N32_FPU_FD1_FNMADDD,
698   N32_FPU_FD1_FNMSUBD,
699   N32_FPU_FD1_10,
700   N32_FPU_FD1_11,
701   N32_FPU_FD1_FMULD = 12,
702   N32_FPU_FD1_FDIVD,
703   N32_FPU_FD1_14,
704   N32_FPU_FD1_F2OP = 15,
705
706   /* FD1/F2OP b[14:10] */
707   N32_FPU_FD1_F2OP_FD2S = 0x00,
708   N32_FPU_FD1_F2OP_FSQRTD = 0x01,
709   N32_FPU_FD1_F2OP_FABSD = 0x05,
710   N32_FPU_FD1_F2OP_FUI2D = 0x08,
711   N32_FPU_FD1_F2OP_FSI2D = 0x0c,
712   N32_FPU_FD1_F2OP_FD2UI = 0x10,
713   N32_FPU_FD1_F2OP_FD2UI_Z = 0x14,
714   N32_FPU_FD1_F2OP_FD2SI = 0x18,
715   N32_FPU_FD1_F2OP_FD2SI_Z = 0x1c,
716
717   /* FD2 b[9:6] */
718   N32_FPU_FD2_FCMPEQD = 0x0,
719   N32_FPU_FD2_FCMPLTD = 0x2,
720   N32_FPU_FD2_FCMPLED = 0x4,
721   N32_FPU_FD2_FCMPUND = 0x6,
722   N32_FPU_FD2_FCMPEQD_E = 0x1,
723   N32_FPU_FD2_FCMPLTD_E = 0x3,
724   N32_FPU_FD2_FCMPLED_E = 0x5,
725   N32_FPU_FD2_FCMPUND_E = 0x7,
726
727   /* MFCP b[9:6] */
728   N32_FPU_MFCP_FMFSR = 0x0,
729   N32_FPU_MFCP_FMFDR = 0x1,
730   N32_FPU_MFCP_XR = 0xc,
731
732   /* MFCP/XR b[14:10] */
733   N32_FPU_MFCP_XR_FMFCFG = 0x0,
734   N32_FPU_MFCP_XR_FMFCSR = 0x1,
735
736   /* MTCP b[9:6] */
737   N32_FPU_MTCP_FMTSR = 0x0,
738   N32_FPU_MTCP_FMTDR = 0x1,
739   N32_FPU_MTCP_XR = 0xc,
740
741   /* MTCP/XR b[14:10] */
742   N32_FPU_MTCP_XR_FMTCSR = 0x1
743 };
744
745 enum n16_opcodes
746 {
747   N16_T55_MOV55 = 0x0,
748   N16_T55_MOVI55 = 0x1,
749
750   N16_T45_0 = 0,
751   N16_T45_ADD45 = 0x4,
752   N16_T45_SUB45 = 0x5,
753   N16_T45_ADDI45 = 0x6,
754   N16_T45_SUBI45 = 0x7,
755   N16_T45_SRAI45 = 0x8,
756   N16_T45_SRLI45 = 0x9,
757   N16_T45_LWI45_FE = 0x19,
758   N16_T45_LWI450 = 0x1a,
759   N16_T45_SWI450 = 0x1b,
760   N16_T45_SLTS45 = 0x30,
761   N16_T45_SLT45 = 0x31,
762   N16_T45_SLTSI45 = 0x32,
763   N16_T45_SLTI45 = 0x33,
764   N16_T45_MOVPI45 = 0x3d,
765
766   N15_T44_MOVD44 = 0x7d,
767
768   N16_T333_0 = 0,
769   N16_T333_SLLI333 = 0xa,
770   N16_T333_BFMI333 = 0xb,
771   N16_T333_ADD333 = 0xc,
772   N16_T333_SUB333 = 0xd,
773   N16_T333_ADDI333 = 0xe,
774   N16_T333_SUBI333 = 0xf,
775   N16_T333_LWI333 = 0x10,
776   N16_T333_LWI333_BI = 0x11,
777   N16_T333_LHI333 = 0x12,
778   N16_T333_LBI333 = 0x13,
779   N16_T333_SWI333 = 0x14,
780   N16_T333_SWI333_BI = 0x15,
781   N16_T333_SHI333 = 0x16,
782   N16_T333_SBI333 = 0x17,
783   N16_T333_MISC33 = 0x3f,
784
785   N16_T36_ADDRI36_SP = 0x18,
786
787   N16_T37_XWI37 = 0x7,
788   N16_T37_XWI37SP = 0xe,
789
790   N16_T38_BEQZ38 = 0x8,
791   N16_T38_BNEZ38 = 0x9,
792   N16_T38_BEQS38 = 0xa,
793   N16_T38_BNES38 = 0xb,
794
795   N16_T5_JR5 = 0x2e8,
796   N16_T5_JRAL5 = 0x2e9,
797   N16_T5_EX9IT = 0x2ea,
798   /* 0x2eb reserved.  */
799   N16_T5_RET5 = 0x2ec,
800   N16_T5_ADD5PC = 0x2ed,
801   /* 0x2e[ef] reserved.  */
802   N16_T5_BREAK16 = 0x350,
803
804   N16_T8_J8 = 0x55,
805   N16_T8_BEQZS8 = 0x68,
806   N16_T8_BNEZS8 = 0x69,
807
808   /* N16_T9_BREAK16 = 0x35
809      Since v3, SWID of BREAK16 above 32 are used for encoding EX9.IT.  */
810   N16_T9_EX9IT = 0x35,
811   N16_T9_IFCALL9 = 0x3c,
812
813   N16_T10_ADDI10S = 0x1b,
814
815   N16_T25_PUSH25 = 0xf8,
816   N16_T25_POP25 = 0xf9,
817
818   /* Sub-opcodes.  */
819   N16_MISC33_0 = 0,
820   N16_MISC33_1 = 1,
821   N16_MISC33_NEG33 = 2,
822   N16_MISC33_NOT33 = 3,
823   N16_MISC33_MUL33 = 4,
824   N16_MISC33_XOR33 = 5,
825   N16_MISC33_AND33 = 6,
826   N16_MISC33_OR33 = 7,
827
828   N16_BFMI333_ZEB33 = 0,
829   N16_BFMI333_ZEH33 = 1,
830   N16_BFMI333_SEB33 = 2,
831   N16_BFMI333_SEH33 = 3,
832   N16_BFMI333_XLSB33 = 4,
833   N16_BFMI333_X11B33 = 5,
834   N16_BFMI333_BMSKI33 = 6,
835   N16_BFMI333_FEXTI33 = 7
836 };
837 \f
838 /* These macros a deprecated.  DO NOT use them anymore.
839    And please help rewrite code used them.  */
840
841 /* 32-bit instructions without operands.  */
842 #define INSN_SETHI  0x46000000
843 #define INSN_ORI    0x58000000
844 #define INSN_JR     0x4a000000
845 #define INSN_RET    0x4a000020
846 #define INSN_JAL    0x49000000
847 #define INSN_J      0x48000000
848 #define INSN_JRAL   0x4a000001
849 #define INSN_BGEZAL 0x4e0c0000
850 #define INSN_BLTZAL 0x4e0d0000
851 #define INSN_BEQ    0x4c000000
852 #define INSN_BNE    0x4c004000
853 #define INSN_BEQZ   0x4e020000
854 #define INSN_BNEZ   0x4e030000
855 #define INSN_BGEZ   0x4e040000
856 #define INSN_BLTZ   0x4e050000
857 #define INSN_BGTZ   0x4e060000
858 #define INSN_BLEZ   0x4e070000
859 #define INSN_MOVI   0x44000000
860 #define INSN_ADDI   0x50000000
861 #define INSN_ANDI   0x54000000
862 #define INSN_LDI    0x06000000
863 #define INSN_SDI    0x16000000
864 #define INSN_LW     0x38000002
865 #define INSN_LWI    0x04000000
866 #define INSN_LWSI   0x24000000
867 #define INSN_LWIP   0x0c000000
868 #define INSN_LHI    0x02000000
869 #define INSN_LHSI   0x22000000
870 #define INSN_LBI    0x00000000
871 #define INSN_LBSI   0x20000000
872 #define INSN_SWI    0x14000000
873 #define INSN_SWIP   0x1c000000
874 #define INSN_SHI    0x12000000
875 #define INSN_SBI    0x10000000
876 #define INSN_SLTI   0x5c000000
877 #define INSN_SLTSI  0x5e000000
878 #define INSN_ADD    0x40000000
879 #define INSN_SUB    0x40000001
880 #define INSN_SLT    0x40000006
881 #define INSN_SLTS   0x40000007
882 #define INSN_SLLI   0x40000008
883 #define INSN_SRLI   0x40000009
884 #define INSN_SRAI   0x4000000a
885 #define INSN_SEB    0x40000010
886 #define INSN_SEH    0x40000011
887 #define INSN_ZEB    INSN_ANDI + 0xFF
888 #define INSN_ZEH    0x40000013
889 #define INSN_BREAK  0x6400000a
890 #define INSN_NOP    0x40000009
891 #define INSN_FLSI   0x30000000
892 #define INSN_FSSI   0x32000000
893 #define INSN_FLDI   0x34000000
894 #define INSN_FSDI   0x36000000
895 #define INSN_BEQC   0x5a000000
896 #define INSN_BNEC   0x5a080000
897 #define INSN_DSB    0x64000008
898 #define INSN_IFCALL 0x4e000000
899 #define INSN_IFRET  0x4a000060
900 #define INSN_BR1    0x4c000000
901 #define INSN_BR2    0x4e000000
902
903 /* 16-bit instructions without operand.  */
904 #define INSN_MOV55      0x8000
905 #define INSN_MOVI55     0x8400
906 #define INSN_ADD45      0x8800
907 #define INSN_SUB45      0x8a00
908 #define INSN_ADDI45     0x8c00
909 #define INSN_SUBI45     0x8e00
910 #define INSN_SRAI45     0x9000
911 #define INSN_SRLI45     0x9200
912 #define INSN_SLLI333    0x9400
913 #define INSN_BFMI333    0x9600
914 #define INSN_ADD333     0x9800
915 #define INSN_SUB333     0x9a00
916 #define INSN_ADDI333    0x9c00
917 #define INSN_SUBI333    0x9e00
918 #define INSN_LWI333     0xa000
919 #define INSN_LWI333P    0xa200
920 #define INSN_LHI333     0xa400
921 #define INSN_LBI333     0xa600
922 #define INSN_SWI333     0xa800
923 #define INSN_SWI333P    0xaa00
924 #define INSN_SHI333     0xac00
925 #define INSN_SBI333     0xae00
926 #define INSN_RSV01      0xb000
927 #define INSN_RSV02      0xb200
928 #define INSN_LWI450     0xb400
929 #define INSN_SWI450     0xb600
930 #define INSN_LWI37      0xb800
931 #define INSN_SWI37      0xb880
932 #define INSN_BEQZ38     0xc000
933 #define INSN_BNEZ38     0xc800
934 #define INSN_BEQS38     0xd000
935 #define INSN_J8         0xd500
936 #define INSN_BNES38     0xd800
937 #define INSN_JR5        0xdd00
938 #define INSN_RET5       0xdd80
939 #define INSN_JRAL5      0xdd20
940 #define INSN_EX9_IT_2   0xdd40
941 #define INSN_SLTS45     0xe000
942 #define INSN_SLT45      0xe200
943 #define INSN_SLTSI45    0xe400
944 #define INSN_SLTI45     0xe600
945 #define INSN_BEQZS8     0xe800
946 #define INSN_BNEZS8     0xe900
947 #define INSN_BREAK16    0xea00
948 #define INSN_EX9_IT_1   0xea00
949 #define INSN_NOP16      0x9200
950 /* 16-bit version 2.  */
951 #define INSN_ADDI10_SP  0xec00
952 #define INSN_LWI37SP    0xf000
953 #define INSN_SWI37SP    0xf080
954 /* 16-bit version 3.  */
955 #define INSN_IFRET16    0x83ff
956 #define INSN_ADDRI36_SP 0xb000
957 #define INSN_LWI45_FE   0xb200
958 #define INSN_IFCALL9    0xf800
959 #define INSN_MISC33     0xfe00
960
961 /* Instruction with specific operands.  */
962 #define INSN_ADDI_GP_TO_FP      0x51cd8000      /* BASELINE_V1.  */
963 #define INSN_ADDIGP_TO_FP       0x3fc80000      /* BASELINE_V2.  */
964 #define INSN_MOVI_TO_FP         0x45c00000
965 #define INSN_MFUSR_PC           0x420F8020
966 #define INSN_MFUSR_PC_MASK      0xFE0FFFFF
967
968 /* Instructions use $ta register as operand.  */
969 #define INSN_SETHI_TA   (INSN_SETHI | (REG_TA << 20))
970 #define INSN_ORI_TA     (INSN_ORI | (REG_TA << 20) | (REG_TA << 15))
971 #define INSN_ADD_TA     (INSN_ADD | (REG_TA << 20))
972 #define INSN_ADD45_TA   (INSN_ADD45 | (REG_TA << 5))
973 #define INSN_JR5_TA     (INSN_JR5 | (REG_TA << 0))
974 #define INSN_RET5_TA    (INSN_RET5 | (REG_TA << 0))
975 #define INSN_JR_TA      (INSN_JR | (REG_TA << 10))
976 #define INSN_RET_TA     (INSN_RET | (REG_TA << 10))
977 #define INSN_JRAL_TA    (INSN_JRAL | (REG_LP << 20) | (REG_TA << 10))
978 #define INSN_JRAL5_TA   (INSN_JRAL5 | (REG_TA << 0))
979 #define INSN_BEQZ_TA    (INSN_BEQZ | (REG_TA << 20))
980 #define INSN_BNEZ_TA    (INSN_BNEZ | (REG_TA << 20))
981 #define INSN_MOVI_TA    (INSN_MOVI | (REG_TA << 20))
982 #define INSN_BEQ_TA     (INSN_BEQ | (REG_TA << 15))
983 #define INSN_BNE_TA     (INSN_BNE | (REG_TA << 15))
984
985 /* Instructions use $r5 register as operand.  */
986 #define INSN_BNE_R5     (INSN_BNE | (REG_R5 << 15))
987 #define INSN_BEQ_R5     (INSN_BEQ | (REG_R5 << 15))
988
989 #endif