[ARM] Add feature check for ARMv8.1 AdvSIMD instructions.
[external/binutils.git] / include / opcode / arm.h
1 /* ARM assembler/disassembler support.
2    Copyright (C) 2004-2016 Free Software Foundation, Inc.
3
4    This file is part of GDB and GAS.
5
6    GDB and GAS are free software; you can redistribute it and/or
7    modify it under the terms of the GNU General Public License as
8    published by the Free Software Foundation; either version 3, or (at
9    your option) any later version.
10
11    GDB and GAS are distributed in the hope that it will be useful, but
12    WITHOUT ANY WARRANTY; without even the implied warranty of
13    MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
14    General Public License for more details.
15
16    You should have received a copy of the GNU General Public License
17    along with GDB or GAS; see the file COPYING3.  If not, write to the
18    Free Software Foundation, 51 Franklin Street - Fifth Floor, Boston,
19    MA 02110-1301, USA.  */
20
21 /* The following bitmasks control CPU extensions:  */
22 #define ARM_EXT_V1       0x00000001     /* All processors (core set).  */
23 #define ARM_EXT_V2       0x00000002     /* Multiply instructions.  */
24 #define ARM_EXT_V2S      0x00000004     /* SWP instructions.       */
25 #define ARM_EXT_V3       0x00000008     /* MSR MRS.                */
26 #define ARM_EXT_V3M      0x00000010     /* Allow long multiplies.  */
27 #define ARM_EXT_V4       0x00000020     /* Allow half word loads.  */
28 #define ARM_EXT_V4T      0x00000040     /* Thumb.                  */
29 #define ARM_EXT_V5       0x00000080     /* Allow CLZ, etc.         */
30 #define ARM_EXT_V5T      0x00000100     /* Improved interworking.  */
31 #define ARM_EXT_V5ExP    0x00000200     /* DSP core set.           */
32 #define ARM_EXT_V5E      0x00000400     /* DSP Double transfers.   */
33 #define ARM_EXT_V5J      0x00000800     /* Jazelle extension.      */
34 #define ARM_EXT_V6       0x00001000     /* ARM V6.                 */
35 #define ARM_EXT_V6K      0x00002000     /* ARM V6K.                */
36 #define ARM_EXT_V8       0x00004000     /* ARMv8 w/o atomics.      */
37 #define ARM_EXT_V6T2     0x00008000     /* Thumb-2.                */
38 #define ARM_EXT_DIV      0x00010000     /* Integer division.       */
39 /* The 'M' in Arm V7M stands for Microcontroller.
40    On earlier architecture variants it stands for Multiply.  */
41 #define ARM_EXT_V5E_NOTM 0x00020000     /* Arm V5E but not Arm V7M. */
42 #define ARM_EXT_V6_NOTM  0x00040000     /* Arm V6 but not Arm V7M. */
43 #define ARM_EXT_V7       0x00080000     /* Arm V7.                 */
44 #define ARM_EXT_V7A      0x00100000     /* Arm V7A.                */
45 #define ARM_EXT_V7R      0x00200000     /* Arm V7R.                */
46 #define ARM_EXT_V7M      0x00400000     /* Arm V7M.                */
47 #define ARM_EXT_V6M      0x00800000     /* ARM V6M.                 */
48 #define ARM_EXT_BARRIER  0x01000000     /* DSB/DMB/ISB.             */
49 #define ARM_EXT_THUMB_MSR 0x02000000    /* Thumb MSR/MRS.           */
50 #define ARM_EXT_V6_DSP 0x04000000       /* ARM v6 (DSP-related),
51                                            not in v7-M.  */
52 #define ARM_EXT_MP       0x08000000     /* Multiprocessing Extensions.  */
53 #define ARM_EXT_SEC      0x10000000     /* Security extensions.  */
54 #define ARM_EXT_OS       0x20000000     /* OS Extensions.  */
55 #define ARM_EXT_ADIV     0x40000000     /* Integer divide extensions in ARM
56                                            state.  */
57 #define ARM_EXT_VIRT     0x80000000     /* Virtualization extensions.  */
58
59 #define ARM_EXT2_PAN     0x00000001     /* PAN extension.  */
60 #define ARM_EXT2_V8_2A   0x00000002     /* ARM V8.2A.  */
61 #define ARM_EXT2_V8M     0x00000004     /* ARM V8M.  */
62 #define ARM_EXT2_ATOMICS 0x00000008     /* ARMv8 atomics.  */
63 #define ARM_EXT2_V6T2_V8M 0x00000010    /* V8M Baseline from V6T2.  */
64 #define ARM_EXT2_FP16_INST 0x00000020   /* ARM V8.2A FP16 instructions.  */
65
66 /* Co-processor space extensions.  */
67 #define ARM_CEXT_XSCALE   0x00000001    /* Allow MIA etc.          */
68 #define ARM_CEXT_MAVERICK 0x00000002    /* Use Cirrus/DSP coprocessor.  */
69 #define ARM_CEXT_IWMMXT   0x00000004    /* Intel Wireless MMX technology coprocessor.   */
70 #define ARM_CEXT_IWMMXT2  0x00000008    /* Intel Wireless MMX technology coprocessor version 2.   */
71
72 #define FPU_ENDIAN_PURE  0x80000000     /* Pure-endian doubles.       */
73 #define FPU_ENDIAN_BIG   0              /* Double words-big-endian.   */
74 #define FPU_FPA_EXT_V1   0x40000000     /* Base FPA instruction set.  */
75 #define FPU_FPA_EXT_V2   0x20000000     /* LFM/SFM.                   */
76 #define FPU_MAVERICK     0x10000000     /* Cirrus Maverick.           */
77 #define FPU_VFP_EXT_V1xD 0x08000000     /* Base VFP instruction set.  */
78 #define FPU_VFP_EXT_V1   0x04000000     /* Double-precision insns.    */
79 #define FPU_VFP_EXT_V2   0x02000000     /* ARM10E VFPr1.              */
80 #define FPU_VFP_EXT_V3xD 0x01000000     /* VFPv3 single-precision.    */
81 #define FPU_VFP_EXT_V3   0x00800000     /* VFPv3 double-precision.    */
82 #define FPU_NEON_EXT_V1  0x00400000     /* Neon (SIMD) insns.         */
83 #define FPU_VFP_EXT_D32  0x00200000     /* Registers D16-D31.         */
84 #define FPU_VFP_EXT_FP16 0x00100000     /* Half-precision extensions. */
85 #define FPU_NEON_EXT_FMA 0x00080000     /* Neon fused multiply-add    */
86 #define FPU_VFP_EXT_FMA  0x00040000     /* VFP fused multiply-add     */
87 #define FPU_VFP_EXT_ARMV8 0x00020000    /* Double-precision FP for ARMv8.  */
88 #define FPU_NEON_EXT_ARMV8 0x00010000   /* Neon for ARMv8.  */
89 #define FPU_CRYPTO_EXT_ARMV8 0x00008000 /* Crypto for ARMv8.  */
90 #define CRC_EXT_ARMV8    0x00004000     /* CRC32 for ARMv8.  */
91 #define FPU_VFP_EXT_ARMV8xD 0x00002000  /* Single-precision FP for ARMv8.  */
92 #define FPU_NEON_EXT_RDMA 0x00001000     /* v8.1 Adv.SIMD extensions.  */
93
94 /* Architectures are the sum of the base and extensions.  The ARM ARM (rev E)
95    defines the following: ARMv3, ARMv3M, ARMv4xM, ARMv4, ARMv4TxM, ARMv4T,
96    ARMv5xM, ARMv5, ARMv5TxM, ARMv5T, ARMv5TExP, ARMv5TE.  To these we add
97    three more to cover cores prior to ARM6.  Finally, there are cores which
98    implement further extensions in the co-processor space.  */
99 #define ARM_AEXT_V1                       ARM_EXT_V1
100 #define ARM_AEXT_V2     (ARM_AEXT_V1    | ARM_EXT_V2)
101 #define ARM_AEXT_V2S    (ARM_AEXT_V2    | ARM_EXT_V2S)
102 #define ARM_AEXT_V3     (ARM_AEXT_V2S   | ARM_EXT_V3)
103 #define ARM_AEXT_V3M    (ARM_AEXT_V3    | ARM_EXT_V3M)
104 #define ARM_AEXT_V4xM   (ARM_AEXT_V3    | ARM_EXT_V4)
105 #define ARM_AEXT_V4     (ARM_AEXT_V3M   | ARM_EXT_V4)
106 #define ARM_AEXT_V4TxM  (ARM_AEXT_V4xM  | ARM_EXT_V4T)
107 #define ARM_AEXT_V4T    (ARM_AEXT_V4    | ARM_EXT_V4T)
108 #define ARM_AEXT_V5xM   (ARM_AEXT_V4xM  | ARM_EXT_V5)
109 #define ARM_AEXT_V5     (ARM_AEXT_V4    | ARM_EXT_V5)
110 #define ARM_AEXT_V5TxM  (ARM_AEXT_V5xM  | ARM_EXT_V4T | ARM_EXT_V5T)
111 #define ARM_AEXT_V5T    (ARM_AEXT_V5    | ARM_EXT_V4T | ARM_EXT_V5T)
112 #define ARM_AEXT_V5TExP (ARM_AEXT_V5T   | ARM_EXT_V5ExP)
113 #define ARM_AEXT_V5TE   (ARM_AEXT_V5TExP | ARM_EXT_V5E)
114 #define ARM_AEXT_V5TEJ  (ARM_AEXT_V5TE  | ARM_EXT_V5J)
115 #define ARM_AEXT_V6     (ARM_AEXT_V5TEJ | ARM_EXT_V6)
116 #define ARM_AEXT_V6K    (ARM_AEXT_V6    | ARM_EXT_V6K)
117 #define ARM_AEXT_V6Z    (ARM_AEXT_V6K   | ARM_EXT_SEC)
118 #define ARM_AEXT_V6KZ   (ARM_AEXT_V6K   | ARM_EXT_SEC)
119 #define ARM_AEXT_V6T2   (ARM_AEXT_V6 \
120     | ARM_EXT_V6T2 | ARM_EXT_V6_NOTM | ARM_EXT_THUMB_MSR \
121     | ARM_EXT_V6_DSP )
122 #define ARM_AEXT_V6KT2  (ARM_AEXT_V6T2 | ARM_EXT_V6K)
123 #define ARM_AEXT_V6ZT2  (ARM_AEXT_V6T2 | ARM_EXT_SEC)
124 #define ARM_AEXT_V6KZT2 (ARM_AEXT_V6T2 | ARM_EXT_V6K | ARM_EXT_SEC)
125 #define ARM_AEXT_V7_ARM (ARM_AEXT_V6KT2 | ARM_EXT_V7 | ARM_EXT_BARRIER)
126 #define ARM_AEXT_V7A    (ARM_AEXT_V7_ARM | ARM_EXT_V7A)
127 #define ARM_AEXT_V7VE   (ARM_AEXT_V7A  | ARM_EXT_DIV | ARM_EXT_ADIV \
128     | ARM_EXT_VIRT | ARM_EXT_SEC | ARM_EXT_MP)
129 #define ARM_AEXT_V7R    (ARM_AEXT_V7_ARM | ARM_EXT_V7R | ARM_EXT_DIV)
130 #define ARM_AEXT_NOTM \
131   (ARM_AEXT_V4 | ARM_EXT_V5ExP | ARM_EXT_V5J | ARM_EXT_V6_NOTM \
132    | ARM_EXT_V6_DSP )
133 #define ARM_AEXT_V6M_ONLY \
134   ((ARM_EXT_BARRIER | ARM_EXT_V6M | ARM_EXT_THUMB_MSR) & ~(ARM_AEXT_NOTM))
135 #define ARM_AEXT_V6M \
136   ((ARM_AEXT_V6K | ARM_AEXT_V6M_ONLY) & ~(ARM_AEXT_NOTM))
137 #define ARM_AEXT_V6SM (ARM_AEXT_V6M | ARM_EXT_OS)
138 #define ARM_AEXT_V7M \
139   ((ARM_AEXT_V7_ARM | ARM_EXT_V6M | ARM_EXT_V7M | ARM_EXT_DIV) \
140    & ~(ARM_AEXT_NOTM))
141 #define ARM_AEXT_V7 (ARM_AEXT_V7A & ARM_AEXT_V7R & ARM_AEXT_V7M)
142 #define ARM_AEXT_V7EM \
143   (ARM_AEXT_V7M | ARM_EXT_V5ExP | ARM_EXT_V6_DSP)
144 #define ARM_AEXT_V8A \
145   (ARM_AEXT_V7A | ARM_EXT_MP | ARM_EXT_SEC | ARM_EXT_DIV | ARM_EXT_ADIV \
146    | ARM_EXT_VIRT | ARM_EXT_V8)
147 #define ARM_AEXT2_V8A   (ARM_EXT2_V6T2_V8M | ARM_EXT2_ATOMICS)
148 #define ARM_AEXT2_V8_1A (ARM_AEXT2_V8A | ARM_EXT2_PAN)
149 #define ARM_AEXT2_V8_2A (ARM_AEXT2_V8_1A | ARM_EXT2_V8_2A)
150 #define ARM_AEXT_V8M_BASE (ARM_AEXT_V6SM | ARM_EXT_DIV)
151 #define ARM_AEXT_V8M_MAIN ARM_AEXT_V7M
152 #define ARM_AEXT2_V8M   (ARM_EXT2_V8M | ARM_EXT2_ATOMICS | ARM_EXT2_V6T2_V8M)
153
154 /* Processors with specific extensions in the co-processor space.  */
155 #define ARM_ARCH_XSCALE ARM_FEATURE_LOW (ARM_AEXT_V5TE, ARM_CEXT_XSCALE)
156 #define ARM_ARCH_IWMMXT \
157  ARM_FEATURE_LOW (ARM_AEXT_V5TE, ARM_CEXT_XSCALE | ARM_CEXT_IWMMXT)
158 #define ARM_ARCH_IWMMXT2        \
159  ARM_FEATURE_LOW (ARM_AEXT_V5TE, ARM_CEXT_XSCALE | ARM_CEXT_IWMMXT \
160                   | ARM_CEXT_IWMMXT2)
161
162 #define FPU_VFP_V1xD    (FPU_VFP_EXT_V1xD | FPU_ENDIAN_PURE)
163 #define FPU_VFP_V1      (FPU_VFP_V1xD | FPU_VFP_EXT_V1)
164 #define FPU_VFP_V2      (FPU_VFP_V1 | FPU_VFP_EXT_V2)
165 #define FPU_VFP_V3D16   (FPU_VFP_V2 | FPU_VFP_EXT_V3xD | FPU_VFP_EXT_V3)
166 #define FPU_VFP_V3      (FPU_VFP_V3D16 | FPU_VFP_EXT_D32)
167 #define FPU_VFP_V3xD    (FPU_VFP_V1xD | FPU_VFP_EXT_V2 | FPU_VFP_EXT_V3xD)
168 #define FPU_VFP_V4D16   (FPU_VFP_V3D16 | FPU_VFP_EXT_FP16 | FPU_VFP_EXT_FMA)
169 #define FPU_VFP_V4      (FPU_VFP_V3 | FPU_VFP_EXT_FP16 | FPU_VFP_EXT_FMA)
170 #define FPU_VFP_V4_SP_D16 (FPU_VFP_V3xD | FPU_VFP_EXT_FP16 | FPU_VFP_EXT_FMA)
171 #define FPU_VFP_V5D16   (FPU_VFP_V4D16 | FPU_VFP_EXT_ARMV8xD | FPU_VFP_EXT_ARMV8)
172 #define FPU_VFP_V5_SP_D16 (FPU_VFP_V4_SP_D16 | FPU_VFP_EXT_ARMV8xD)
173 #define FPU_VFP_ARMV8   (FPU_VFP_V4 | FPU_VFP_EXT_ARMV8 | FPU_VFP_EXT_ARMV8xD)
174 #define FPU_NEON_ARMV8  (FPU_NEON_EXT_V1 | FPU_NEON_EXT_FMA | FPU_NEON_EXT_ARMV8)
175 #define FPU_CRYPTO_ARMV8 (FPU_CRYPTO_EXT_ARMV8)
176 #define FPU_VFP_HARD    (FPU_VFP_EXT_V1xD | FPU_VFP_EXT_V1 | FPU_VFP_EXT_V2 \
177                          | FPU_VFP_EXT_V3xD | FPU_VFP_EXT_FMA | FPU_NEON_EXT_FMA \
178                          | FPU_VFP_EXT_V3 | FPU_NEON_EXT_V1 | FPU_VFP_EXT_D32)
179 #define FPU_FPA         (FPU_FPA_EXT_V1 | FPU_FPA_EXT_V2)
180
181 /* Deprecated.  */
182 #define FPU_ARCH_VFP    ARM_FEATURE_COPROC (FPU_ENDIAN_PURE)
183
184 #define FPU_ARCH_FPE    ARM_FEATURE_COPROC (FPU_FPA_EXT_V1)
185 #define FPU_ARCH_FPA    ARM_FEATURE_COPROC (FPU_FPA)
186
187 #define FPU_ARCH_VFP_V1xD ARM_FEATURE_COPROC (FPU_VFP_V1xD)
188 #define FPU_ARCH_VFP_V1   ARM_FEATURE_COPROC (FPU_VFP_V1)
189 #define FPU_ARCH_VFP_V2   ARM_FEATURE_COPROC (FPU_VFP_V2)
190 #define FPU_ARCH_VFP_V3D16      ARM_FEATURE_COPROC (FPU_VFP_V3D16)
191 #define FPU_ARCH_VFP_V3D16_FP16 \
192   ARM_FEATURE_COPROC (FPU_VFP_V3D16 | FPU_VFP_EXT_FP16)
193 #define FPU_ARCH_VFP_V3   ARM_FEATURE_COPROC (FPU_VFP_V3)
194 #define FPU_ARCH_VFP_V3_FP16    ARM_FEATURE_COPROC (FPU_VFP_V3 | FPU_VFP_EXT_FP16)
195 #define FPU_ARCH_VFP_V3xD       ARM_FEATURE_COPROC (FPU_VFP_V3xD)
196 #define FPU_ARCH_VFP_V3xD_FP16  ARM_FEATURE_COPROC (FPU_VFP_V3xD \
197                                                  | FPU_VFP_EXT_FP16)
198 #define FPU_ARCH_NEON_V1  ARM_FEATURE_COPROC (FPU_NEON_EXT_V1)
199 #define FPU_ARCH_VFP_V3_PLUS_NEON_V1 \
200   ARM_FEATURE_COPROC (FPU_VFP_V3 | FPU_NEON_EXT_V1)
201 #define FPU_ARCH_NEON_FP16 \
202   ARM_FEATURE_COPROC (FPU_VFP_V3 | FPU_NEON_EXT_V1 | FPU_VFP_EXT_FP16)
203 #define FPU_ARCH_VFP_HARD ARM_FEATURE_COPROC (FPU_VFP_HARD)
204 #define FPU_ARCH_VFP_V4 ARM_FEATURE_COPROC (FPU_VFP_V4)
205 #define FPU_ARCH_VFP_V4D16 ARM_FEATURE_COPROC (FPU_VFP_V4D16)
206 #define FPU_ARCH_VFP_V4_SP_D16 ARM_FEATURE_COPROC (FPU_VFP_V4_SP_D16)
207 #define FPU_ARCH_VFP_V5D16 ARM_FEATURE_COPROC (FPU_VFP_V5D16)
208 #define FPU_ARCH_VFP_V5_SP_D16 ARM_FEATURE_COPROC (FPU_VFP_V5_SP_D16)
209 #define FPU_ARCH_NEON_VFP_V4 \
210   ARM_FEATURE_COPROC (FPU_VFP_V4 | FPU_NEON_EXT_V1 | FPU_NEON_EXT_FMA)
211 #define FPU_ARCH_VFP_ARMV8 ARM_FEATURE_COPROC (FPU_VFP_ARMV8)
212 #define FPU_ARCH_NEON_VFP_ARMV8 ARM_FEATURE_COPROC (FPU_NEON_ARMV8 \
213                                                  | FPU_VFP_ARMV8)
214 #define FPU_ARCH_CRYPTO_NEON_VFP_ARMV8 \
215   ARM_FEATURE_COPROC (FPU_CRYPTO_ARMV8 | FPU_NEON_ARMV8 | FPU_VFP_ARMV8)
216 #define ARCH_CRC_ARMV8 ARM_FEATURE_COPROC (CRC_EXT_ARMV8)
217 #define FPU_ARCH_NEON_VFP_ARMV8_1 \
218   ARM_FEATURE_COPROC (FPU_NEON_ARMV8                             \
219                       | FPU_VFP_ARMV8                            \
220                       | FPU_NEON_EXT_RDMA)
221 #define FPU_ARCH_CRYPTO_NEON_VFP_ARMV8_1 \
222   ARM_FEATURE_COPROC (FPU_CRYPTO_ARMV8 | FPU_NEON_ARMV8 | FPU_VFP_ARMV8 \
223                       | FPU_NEON_EXT_RDMA)
224
225
226 #define FPU_ARCH_ENDIAN_PURE ARM_FEATURE_COPROC (FPU_ENDIAN_PURE)
227
228 #define FPU_ARCH_MAVERICK ARM_FEATURE_COPROC (FPU_MAVERICK)
229
230 #define ARM_ARCH_V1     ARM_FEATURE_CORE_LOW (ARM_AEXT_V1)
231 #define ARM_ARCH_V2     ARM_FEATURE_CORE_LOW (ARM_AEXT_V2)
232 #define ARM_ARCH_V2S    ARM_FEATURE_CORE_LOW (ARM_AEXT_V2S)
233 #define ARM_ARCH_V3     ARM_FEATURE_CORE_LOW (ARM_AEXT_V3)
234 #define ARM_ARCH_V3M    ARM_FEATURE_CORE_LOW (ARM_AEXT_V3M)
235 #define ARM_ARCH_V4xM   ARM_FEATURE_CORE_LOW (ARM_AEXT_V4xM)
236 #define ARM_ARCH_V4     ARM_FEATURE_CORE_LOW (ARM_AEXT_V4)
237 #define ARM_ARCH_V4TxM  ARM_FEATURE_CORE_LOW (ARM_AEXT_V4TxM)
238 #define ARM_ARCH_V4T    ARM_FEATURE_CORE_LOW (ARM_AEXT_V4T)
239 #define ARM_ARCH_V5xM   ARM_FEATURE_CORE_LOW (ARM_AEXT_V5xM)
240 #define ARM_ARCH_V5     ARM_FEATURE_CORE_LOW (ARM_AEXT_V5)
241 #define ARM_ARCH_V5TxM  ARM_FEATURE_CORE_LOW (ARM_AEXT_V5TxM)
242 #define ARM_ARCH_V5T    ARM_FEATURE_CORE_LOW (ARM_AEXT_V5T)
243 #define ARM_ARCH_V5TExP ARM_FEATURE_CORE_LOW (ARM_AEXT_V5TExP)
244 #define ARM_ARCH_V5TE   ARM_FEATURE_CORE_LOW (ARM_AEXT_V5TE)
245 #define ARM_ARCH_V5TEJ  ARM_FEATURE_CORE_LOW (ARM_AEXT_V5TEJ)
246 #define ARM_ARCH_V6     ARM_FEATURE_CORE_LOW (ARM_AEXT_V6)
247 #define ARM_ARCH_V6K    ARM_FEATURE_CORE_LOW (ARM_AEXT_V6K)
248 #define ARM_ARCH_V6Z    ARM_FEATURE_CORE_LOW (ARM_AEXT_V6Z)
249 #define ARM_ARCH_V6KZ   ARM_FEATURE_CORE_LOW (ARM_AEXT_V6KZ)
250 #define ARM_ARCH_V6T2   ARM_FEATURE_CORE (ARM_AEXT_V6T2, ARM_EXT2_V6T2_V8M)
251 #define ARM_ARCH_V6KT2  ARM_FEATURE_CORE (ARM_AEXT_V6KT2, ARM_EXT2_V6T2_V8M)
252 #define ARM_ARCH_V6ZT2  ARM_FEATURE_CORE (ARM_AEXT_V6ZT2, ARM_EXT2_V6T2_V8M)
253 #define ARM_ARCH_V6KZT2 ARM_FEATURE_CORE (ARM_AEXT_V6KZT2, ARM_EXT2_V6T2_V8M)
254 #define ARM_ARCH_V6M    ARM_FEATURE_CORE_LOW (ARM_AEXT_V6M)
255 #define ARM_ARCH_V6SM   ARM_FEATURE_CORE_LOW (ARM_AEXT_V6SM)
256 #define ARM_ARCH_V7     ARM_FEATURE_CORE (ARM_AEXT_V7, ARM_EXT2_V6T2_V8M)
257 #define ARM_ARCH_V7A    ARM_FEATURE_CORE (ARM_AEXT_V7A, ARM_EXT2_V6T2_V8M)
258 #define ARM_ARCH_V7VE   ARM_FEATURE_CORE (ARM_AEXT_V7VE, ARM_EXT2_V6T2_V8M)
259 #define ARM_ARCH_V7R    ARM_FEATURE_CORE (ARM_AEXT_V7R, ARM_EXT2_V6T2_V8M)
260 #define ARM_ARCH_V7M    ARM_FEATURE_CORE (ARM_AEXT_V7M, ARM_EXT2_V6T2_V8M)
261 #define ARM_ARCH_V7EM   ARM_FEATURE_CORE (ARM_AEXT_V7EM, ARM_EXT2_V6T2_V8M)
262 #define ARM_ARCH_V8A    ARM_FEATURE_CORE (ARM_AEXT_V8A, ARM_AEXT2_V8A)
263 #define ARM_ARCH_V8_1A  ARM_FEATURE (ARM_AEXT_V8A, ARM_AEXT2_V8_1A,     \
264                                      CRC_EXT_ARMV8 | FPU_NEON_EXT_RDMA)
265 #define ARM_ARCH_V8_2A  ARM_FEATURE (ARM_AEXT_V8A, ARM_AEXT2_V8_2A,     \
266                                      CRC_EXT_ARMV8)
267 #define ARM_ARCH_V8M_BASE ARM_FEATURE_CORE (ARM_AEXT_V8M_BASE, ARM_AEXT2_V8M)
268 #define ARM_ARCH_V8M_MAIN ARM_FEATURE_CORE (ARM_AEXT_V8M_MAIN, ARM_AEXT2_V8M)
269
270 /* Some useful combinations:  */
271 #define ARM_ARCH_NONE   ARM_FEATURE_LOW (0, 0)
272 #define FPU_NONE        ARM_FEATURE_LOW (0, 0)
273 #define ARM_ANY         ARM_FEATURE (-1, -1, 0) /* Any basic core.  */
274 #define ARM_FEATURE_ALL ARM_FEATURE (-1, -1, -1)/* All CPU and FPU features.  */
275 #define FPU_ANY_HARD    ARM_FEATURE_COPROC (FPU_FPA | FPU_VFP_HARD | FPU_MAVERICK)
276 /* Extensions containing some Thumb-2 instructions.  If any is present, Thumb
277    ISA is Thumb-2.  */
278 #define ARM_ARCH_THUMB2 ARM_FEATURE_CORE (ARM_EXT_V6T2 | ARM_EXT_V7     \
279                                           | ARM_EXT_DIV | ARM_EXT_V8,   \
280                                           ARM_EXT2_ATOMICS | ARM_EXT2_V6T2_V8M)
281 /* v7-a+sec.  */
282 #define ARM_ARCH_V7A_SEC \
283   ARM_FEATURE_CORE (ARM_AEXT_V7A | ARM_EXT_SEC, ARM_EXT2_V6T2_V8M)
284 /* v7-a+mp+sec.  */
285 #define ARM_ARCH_V7A_MP_SEC \
286   ARM_FEATURE_CORE (ARM_AEXT_V7A | ARM_EXT_MP | ARM_EXT_SEC, ARM_EXT2_V6T2_V8M)
287 /* v7-r+idiv.  */
288 #define ARM_ARCH_V7R_IDIV \
289   ARM_FEATURE_CORE (ARM_AEXT_V7R | ARM_EXT_ADIV, ARM_EXT2_V6T2_V8M)
290 /* Features that are present in v6M and v6S-M but not other v6 cores.  */
291 #define ARM_ARCH_V6M_ONLY ARM_FEATURE_CORE_LOW (ARM_AEXT_V6M_ONLY)
292 /* v8-a+fp.  */
293 #define ARM_ARCH_V8A_FP \
294   ARM_FEATURE (ARM_AEXT_V8A, ARM_AEXT2_V8A, FPU_ARCH_VFP_ARMV8)
295 /* v8-a+simd (implies fp).  */
296 #define ARM_ARCH_V8A_SIMD \
297   ARM_FEATURE (ARM_AEXT_V8A, ARM_AEXT2_V8A, FPU_ARCH_NEON_VFP_ARMV8)
298 /* v8-a+crypto (implies simd+fp).  */
299 #define ARM_ARCH_V8A_CRYPTOV1 \
300   ARM_FEATURE (ARM_AEXT_V8A, ARM_AEXT2_V8A, FPU_ARCH_CRYPTO_NEON_VFP_ARMV8)
301
302 /* v8.1-a+fp.  */
303 #define ARM_ARCH_V8_1A_FP \
304   ARM_FEATURE (ARM_AEXT_V8A, ARM_AEXT2_V8_1A, FPU_ARCH_VFP_ARMV8)
305 /* v8.1-a+simd (implies fp).  */
306 #define ARM_ARCH_V8_1A_SIMD \
307   ARM_FEATURE (ARM_AEXT_V8A, ARM_AEXT2_V8_1A, FPU_ARCH_NEON_VFP_ARMV8_1)
308 /* v8.1-a+crypto (implies simd+fp).  */
309 #define ARM_ARCH_V8_1A_CRYPTOV1 \
310   ARM_FEATURE (ARM_AEXT_V8A, ARM_AEXT2_V8_1A, FPU_ARCH_CRYPTO_NEON_VFP_ARMV8_1)
311
312
313 /* There are too many feature bits to fit in a single word, so use a
314    structure.  For simplicity we put all core features in array CORE
315    and everything else in the other.  All the bits in element core[0]
316    have been occupied, so new feature should use bit in element core[1]
317    and use macro ARM_FEATURE to initialize the feature set variable.  */
318 typedef struct
319 {
320   unsigned long core[2];
321   unsigned long coproc;
322 } arm_feature_set;
323
324 /* Test whether CPU and FEAT have any features in common.  */
325 #define ARM_CPU_HAS_FEATURE(CPU,FEAT) \
326   (((CPU).core[0] & (FEAT).core[0]) != 0 \
327    || ((CPU).core[1] & (FEAT).core[1]) != 0 \
328    || ((CPU).coproc & (FEAT).coproc) != 0)
329
330 #define ARM_CPU_IS_ANY(CPU) \
331   ((CPU).core[0] == ((arm_feature_set)ARM_ANY).core[0] \
332    && (CPU).core[1] == ((arm_feature_set)ARM_ANY).core[1])
333
334 #define ARM_MERGE_FEATURE_SETS(TARG,F1,F2)      \
335   do {                                          \
336     (TARG).core[0] = (F1).core[0] | (F2).core[0];\
337     (TARG).core[1] = (F1).core[1] | (F2).core[1];\
338     (TARG).coproc = (F1).coproc | (F2).coproc;  \
339   } while (0)
340
341 #define ARM_CLEAR_FEATURE(TARG,F1,F2)           \
342   do {                                          \
343     (TARG).core[0] = (F1).core[0] &~ (F2).core[0];\
344     (TARG).core[1] = (F1).core[1] &~ (F2).core[1];\
345     (TARG).coproc = (F1).coproc &~ (F2).coproc; \
346   } while (0)
347
348 #define ARM_FEATURE_COPY(F1, F2)                \
349   do {                                          \
350       (F1).core[0] = (F2).core[0];              \
351       (F1).core[1] = (F2).core[1];              \
352       (F1).coproc = (F2).coproc;                \
353   } while (0)
354
355 #define ARM_FEATURE_EQUAL(T1,T2)                \
356   ((T1).core[0] == (T2).core[0]                 \
357    && (T1).core[1] == (T2).core[1]              \
358    && (T1).coproc == (T2).coproc)
359
360 #define ARM_FEATURE_ZERO(T)                     \
361   ((T).core[0] == 0 && (T).core[1] == 0 && (T).coproc == 0)
362
363 #define ARM_FEATURE_CORE_EQUAL(T1, T2)          \
364   ((T1).core[0] == (T2).core[0] && (T1).core[1] == (T2).core[1])
365
366 #define ARM_FEATURE_LOW(core, coproc) {{(core), 0}, (coproc)}
367 #define ARM_FEATURE_CORE(core1, core2) {{(core1), (core2)}, 0}
368 #define ARM_FEATURE_CORE_LOW(core) {{(core), 0}, 0}
369 #define ARM_FEATURE_CORE_HIGH(core) {{0, (core)}, 0}
370 #define ARM_FEATURE_COPROC(coproc) {{0, 0}, (coproc)}
371 #define ARM_FEATURE(core1, core2, coproc) {{(core1), (core2)}, (coproc)}