Support 1G size on 8548
[platform/kernel/u-boot.git] / include / mpc5xxx.h
1 /*
2  * include/asm-ppc/mpc5xxx.h
3  *
4  * Prototypes, etc. for the Motorola MGT5xxx/MPC5xxx
5  * embedded cpu chips
6  *
7  * 2003 (c) MontaVista, Software, Inc.
8  * Author: Dale Farnsworth <dfarnsworth@mvista.com>
9  *
10  * 2003 (C) Wolfgang Denk, DENX Software Engineering, wd@denx.de.
11  *
12  * See file CREDITS for list of people who contributed to this
13  * project.
14  *
15  * This program is free software; you can redistribute it and/or
16  * modify it under the terms of the GNU General Public License as
17  * published by the Free Software Foundation; either version 2 of
18  * the License, or (at your option) any later version.
19  *
20  * This program is distributed in the hope that it will be useful,
21  * but WITHOUT ANY WARRANTY; without even the implied warranty of
22  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
23  * GNU General Public License for more details.
24  *
25  * You should have received a copy of the GNU General Public License
26  * along with this program; if not, write to the Free Software
27  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
28  * MA 02111-1307 USA
29  */
30 #ifndef __ASMPPC_MPC5XXX_H
31 #define __ASMPPC_MPC5XXX_H
32
33 /* Processor name */
34 #if defined(CONFIG_MPC5200)
35 #define CPU_ID_STR      "MPC5200"
36 #elif defined(CONFIG_MGT5100)
37 #define CPU_ID_STR      "MGT5100"
38 #endif
39
40 /* Exception offsets (PowerPC standard) */
41 #define EXC_OFF_SYS_RESET       0x0100
42
43 /* useful macros for manipulating CSx_START/STOP */
44 #if defined(CONFIG_MGT5100)
45 #define START_REG(start)        ((start) >> 15)
46 #define STOP_REG(start, size)   (((start) + (size) - 1) >> 15)
47 #elif defined(CONFIG_MPC5200)
48 #define START_REG(start)        ((start) >> 16)
49 #define STOP_REG(start, size)   (((start) + (size) - 1) >> 16)
50 #endif
51
52 /* Internal memory map */
53
54 #define MPC5XXX_CS0_START       (CFG_MBAR + 0x0004)
55 #define MPC5XXX_CS0_STOP        (CFG_MBAR + 0x0008)
56 #define MPC5XXX_CS1_START       (CFG_MBAR + 0x000c)
57 #define MPC5XXX_CS1_STOP        (CFG_MBAR + 0x0010)
58 #define MPC5XXX_CS2_START       (CFG_MBAR + 0x0014)
59 #define MPC5XXX_CS2_STOP        (CFG_MBAR + 0x0018)
60 #define MPC5XXX_CS3_START       (CFG_MBAR + 0x001c)
61 #define MPC5XXX_CS3_STOP        (CFG_MBAR + 0x0020)
62 #define MPC5XXX_CS4_START       (CFG_MBAR + 0x0024)
63 #define MPC5XXX_CS4_STOP        (CFG_MBAR + 0x0028)
64 #define MPC5XXX_CS5_START       (CFG_MBAR + 0x002c)
65 #define MPC5XXX_CS5_STOP        (CFG_MBAR + 0x0030)
66 #define MPC5XXX_BOOTCS_START    (CFG_MBAR + 0x004c)
67 #define MPC5XXX_BOOTCS_STOP     (CFG_MBAR + 0x0050)
68 #define MPC5XXX_ADDECR          (CFG_MBAR + 0x0054)
69
70 #if defined(CONFIG_MGT5100)
71 #define MPC5XXX_SDRAM_START     (CFG_MBAR + 0x0034)
72 #define MPC5XXX_SDRAM_STOP      (CFG_MBAR + 0x0038)
73 #define MPC5XXX_PCI1_START      (CFG_MBAR + 0x003c)
74 #define MPC5XXX_PCI1_STOP       (CFG_MBAR + 0x0040)
75 #define MPC5XXX_PCI2_START      (CFG_MBAR + 0x0044)
76 #define MPC5XXX_PCI2_STOP       (CFG_MBAR + 0x0048)
77 #elif defined(CONFIG_MPC5200)
78 #define MPC5XXX_CS6_START       (CFG_MBAR + 0x0058)
79 #define MPC5XXX_CS6_STOP        (CFG_MBAR + 0x005c)
80 #define MPC5XXX_CS7_START       (CFG_MBAR + 0x0060)
81 #define MPC5XXX_CS7_STOP        (CFG_MBAR + 0x0064)
82 #define MPC5XXX_SDRAM_CS0CFG    (CFG_MBAR + 0x0034)
83 #define MPC5XXX_SDRAM_CS1CFG    (CFG_MBAR + 0x0038)
84 #endif
85
86 #define MPC5XXX_SDRAM           (CFG_MBAR + 0x0100)
87 #define MPC5XXX_CDM             (CFG_MBAR + 0x0200)
88 #define MPC5XXX_LPB             (CFG_MBAR + 0x0300)
89 #define MPC5XXX_ICTL            (CFG_MBAR + 0x0500)
90 #define MPC5XXX_GPT             (CFG_MBAR + 0x0600)
91 #define MPC5XXX_GPIO            (CFG_MBAR + 0x0b00)
92 #define MPC5XXX_WU_GPIO         (CFG_MBAR + 0x0c00)
93 #define MPC5XXX_PCI             (CFG_MBAR + 0x0d00)
94 #define MPC5XXX_SPI             (CFG_MBAR + 0x0f00)
95 #define MPC5XXX_USB             (CFG_MBAR + 0x1000)
96 #define MPC5XXX_SDMA            (CFG_MBAR + 0x1200)
97 #define MPC5XXX_XLBARB          (CFG_MBAR + 0x1f00)
98
99 #if defined(CONFIG_MGT5100)
100 #define MPC5XXX_PSC1            (CFG_MBAR + 0x2000)
101 #define MPC5XXX_PSC2            (CFG_MBAR + 0x2400)
102 #define MPC5XXX_PSC3            (CFG_MBAR + 0x2800)
103 #elif defined(CONFIG_MPC5200)
104 #define MPC5XXX_PSC1            (CFG_MBAR + 0x2000)
105 #define MPC5XXX_PSC2            (CFG_MBAR + 0x2200)
106 #define MPC5XXX_PSC3            (CFG_MBAR + 0x2400)
107 #define MPC5XXX_PSC4            (CFG_MBAR + 0x2600)
108 #define MPC5XXX_PSC5            (CFG_MBAR + 0x2800)
109 #define MPC5XXX_PSC6            (CFG_MBAR + 0x2c00)
110 #endif
111
112 #define MPC5XXX_FEC             (CFG_MBAR + 0x3000)
113 #define MPC5XXX_ATA             (CFG_MBAR + 0x3A00)
114
115 #define MPC5XXX_I2C1            (CFG_MBAR + 0x3D00)
116 #define MPC5XXX_I2C2            (CFG_MBAR + 0x3D40)
117
118 #if defined(CONFIG_MGT5100)
119 #define MPC5XXX_SRAM            (CFG_MBAR + 0x4000)
120 #define MPC5XXX_SRAM_SIZE       (8*1024)
121 #elif defined(CONFIG_MPC5200)
122 #define MPC5XXX_SRAM            (CFG_MBAR + 0x8000)
123 #define MPC5XXX_SRAM_SIZE       (16*1024)
124 #endif
125
126 /* SDRAM Controller */
127 #define MPC5XXX_SDRAM_MODE      (MPC5XXX_SDRAM + 0x0000)
128 #define MPC5XXX_SDRAM_CTRL      (MPC5XXX_SDRAM + 0x0004)
129 #define MPC5XXX_SDRAM_CONFIG1   (MPC5XXX_SDRAM + 0x0008)
130 #define MPC5XXX_SDRAM_CONFIG2   (MPC5XXX_SDRAM + 0x000c)
131 #if defined(CONFIG_MGT5100)
132 #define MPC5XXX_SDRAM_XLBSEL    (MPC5XXX_SDRAM + 0x0010)
133 #endif
134 #define MPC5XXX_SDRAM_SDELAY    (MPC5XXX_SDRAM + 0x0090)
135
136 /* Clock Distribution Module */
137 #define MPC5XXX_CDM_JTAGID      (MPC5XXX_CDM + 0x0000)
138 #define MPC5XXX_CDM_PORCFG      (MPC5XXX_CDM + 0x0004)
139 #define MPC5XXX_CDM_CFG         (MPC5XXX_CDM + 0x000c)
140 #define MPC5XXX_CDM_48_FDC      (MPC5XXX_CDM + 0x0010)
141 #define MPC5XXX_CDM_SRESET      (MPC5XXX_CDM + 0x0020)
142
143 /* Local Plus Bus interface */
144 #define MPC5XXX_CS0_CFG         (MPC5XXX_LPB + 0x0000)
145 #define MPC5XXX_CS1_CFG         (MPC5XXX_LPB + 0x0004)
146 #define MPC5XXX_CS2_CFG         (MPC5XXX_LPB + 0x0008)
147 #define MPC5XXX_CS3_CFG         (MPC5XXX_LPB + 0x000c)
148 #define MPC5XXX_CS4_CFG         (MPC5XXX_LPB + 0x0010)
149 #define MPC5XXX_CS5_CFG         (MPC5XXX_LPB + 0x0014)
150 #define MPC5XXX_BOOTCS_CFG      MPC5XXX_CS0_CFG
151 #define MPC5XXX_CS_CTRL         (MPC5XXX_LPB + 0x0018)
152 #define MPC5XXX_CS_STATUS       (MPC5XXX_LPB + 0x001c)
153 #if defined(CONFIG_MPC5200)
154 #define MPC5XXX_CS6_CFG         (MPC5XXX_LPB + 0x0020)
155 #define MPC5XXX_CS7_CFG         (MPC5XXX_LPB + 0x0024)
156 #define MPC5XXX_CS_BURST        (MPC5XXX_LPB + 0x0028)
157 #define MPC5XXX_CS_DEADCYCLE    (MPC5XXX_LPB + 0x002c)
158 #endif
159
160 #if defined(CONFIG_MPC5200)
161 /* XLB Arbiter registers */
162 #define MPC5XXX_XLBARB_CFG              (MPC5XXX_XLBARB + 0x40)
163 #define MPC5XXX_XLBARB_MPRIEN   (MPC5XXX_XLBARB + 0x64)
164 #define MPC5XXX_XLBARB_MPRIVAL  (MPC5XXX_XLBARB + 0x68)
165 #endif
166
167 /* GPIO registers */
168 #define MPC5XXX_GPS_PORT_CONFIG (MPC5XXX_GPIO + 0x0000)
169
170 /* Standard GPIO registers (simple, output only and simple interrupt */
171 #define MPC5XXX_GPIO_ENABLE     (MPC5XXX_GPIO + 0x0004)
172 #define MPC5XXX_GPIO_ODE        (MPC5XXX_GPIO + 0x0008)
173 #define MPC5XXX_GPIO_DIR        (MPC5XXX_GPIO + 0x000c)
174 #define MPC5XXX_GPIO_DATA_O     (MPC5XXX_GPIO + 0x0010)
175 #define MPC5XXX_GPIO_DATA_I     (MPC5XXX_GPIO + 0x0014)
176 #define MPC5XXX_GPIO_OO_ENABLE  (MPC5XXX_GPIO + 0x0018)
177 #define MPC5XXX_GPIO_OO_DATA    (MPC5XXX_GPIO + 0x001C)
178 #define MPC5XXX_GPIO_SI_ENABLE  (MPC5XXX_GPIO + 0x0020)
179 #define MPC5XXX_GPIO_SI_ODE     (MPC5XXX_GPIO + 0x0024)
180 #define MPC5XXX_GPIO_SI_DIR     (MPC5XXX_GPIO + 0x0028)
181 #define MPC5XXX_GPIO_SI_DATA    (MPC5XXX_GPIO + 0x002C)
182 #define MPC5XXX_GPIO_SI_IEN     (MPC5XXX_GPIO + 0x0030)
183 #define MPC5XXX_GPIO_SI_ITYPE   (MPC5XXX_GPIO + 0x0034)
184 #define MPC5XXX_GPIO_SI_MEN     (MPC5XXX_GPIO + 0x0038)
185 #define MPC5XXX_GPIO_SI_STATUS  (MPC5XXX_GPIO + 0x003C)
186
187 /* WakeUp GPIO registers */
188 #define MPC5XXX_WU_GPIO_ENABLE  (MPC5XXX_WU_GPIO + 0x0000)
189 #define MPC5XXX_WU_GPIO_ODE     (MPC5XXX_WU_GPIO + 0x0004)
190 #define MPC5XXX_WU_GPIO_DIR     (MPC5XXX_WU_GPIO + 0x0008)
191 #define MPC5XXX_WU_GPIO_DATA_O  (MPC5XXX_WU_GPIO + 0x000c)
192 #define MPC5XXX_WU_GPIO_DATA_I  (MPC5XXX_WU_GPIO + 0x0020)
193
194 /* GPIO pins */
195 #define GPIO_WKUP_7             0x80000000UL
196 #define GPIO_PSC6_0             0x10000000UL
197 #define GPIO_PSC3_9             0x04000000UL
198 #define GPIO_PSC1_4             0x01000000UL
199
200 /* PCI registers */
201 #define MPC5XXX_PCI_CMD         (MPC5XXX_PCI + 0x04)
202 #define MPC5XXX_PCI_CFG         (MPC5XXX_PCI + 0x0c)
203 #define MPC5XXX_PCI_BAR0        (MPC5XXX_PCI + 0x10)
204 #define MPC5XXX_PCI_BAR1        (MPC5XXX_PCI + 0x14)
205 #if defined(CONFIG_MGT5100)
206 #define MPC5XXX_PCI_CTRL        (MPC5XXX_PCI + 0x68)
207 #define MPC5XXX_PCI_VALMSKR     (MPC5XXX_PCI + 0x6c)
208 #define MPC5XXX_PCI_VALMSKW     (MPC5XXX_PCI + 0x70)
209 #define MPC5XXX_PCI_SUBW1       (MPC5XXX_PCI + 0x74)
210 #define MPC5XXX_PCI_SUBW2       (MPC5XXX_PCI + 0x78)
211 #define MPC5XXX_PCI_WINCOMMAND  (MPC5XXX_PCI + 0x7c)
212 #elif defined(CONFIG_MPC5200)
213 #define MPC5XXX_PCI_GSCR        (MPC5XXX_PCI + 0x60)
214 #define MPC5XXX_PCI_TBATR0      (MPC5XXX_PCI + 0x64)
215 #define MPC5XXX_PCI_TBATR1      (MPC5XXX_PCI + 0x68)
216 #define MPC5XXX_PCI_TCR         (MPC5XXX_PCI + 0x6c)
217 #define MPC5XXX_PCI_IW0BTAR     (MPC5XXX_PCI + 0x70)
218 #define MPC5XXX_PCI_IW1BTAR     (MPC5XXX_PCI + 0x74)
219 #define MPC5XXX_PCI_IW2BTAR     (MPC5XXX_PCI + 0x78)
220 #define MPC5XXX_PCI_IWCR        (MPC5XXX_PCI + 0x80)
221 #define MPC5XXX_PCI_ICR         (MPC5XXX_PCI + 0x84)
222 #define MPC5XXX_PCI_ISR         (MPC5XXX_PCI + 0x88)
223 #define MPC5XXX_PCI_ARB         (MPC5XXX_PCI + 0x8c)
224 #define MPC5XXX_PCI_CAR         (MPC5XXX_PCI + 0xf8)
225 #endif
226
227 /* Interrupt Controller registers */
228 #define MPC5XXX_ICTL_PER_MASK   (MPC5XXX_ICTL + 0x0000)
229 #define MPC5XXX_ICTL_PER_PRIO1  (MPC5XXX_ICTL + 0x0004)
230 #define MPC5XXX_ICTL_PER_PRIO2  (MPC5XXX_ICTL + 0x0008)
231 #define MPC5XXX_ICTL_PER_PRIO3  (MPC5XXX_ICTL + 0x000c)
232 #define MPC5XXX_ICTL_EXT        (MPC5XXX_ICTL + 0x0010)
233 #define MPC5XXX_ICTL_CRIT       (MPC5XXX_ICTL + 0x0014)
234 #define MPC5XXX_ICTL_MAIN_PRIO1 (MPC5XXX_ICTL + 0x0018)
235 #define MPC5XXX_ICTL_MAIN_PRIO2 (MPC5XXX_ICTL + 0x001c)
236 #define MPC5XXX_ICTL_STS        (MPC5XXX_ICTL + 0x0024)
237 #define MPC5XXX_ICTL_CRIT_STS   (MPC5XXX_ICTL + 0x0028)
238 #define MPC5XXX_ICTL_MAIN_STS   (MPC5XXX_ICTL + 0x002c)
239 #define MPC5XXX_ICTL_PER_STS    (MPC5XXX_ICTL + 0x0030)
240 #define MPC5XXX_ICTL_BUS_STS    (MPC5XXX_ICTL + 0x0038)
241
242 #define NR_IRQS                 64
243
244 /* IRQ mapping - these are our logical IRQ numbers */
245 #define MPC5XXX_CRIT_IRQ_NUM    4
246 #define MPC5XXX_MAIN_IRQ_NUM    17
247 #define MPC5XXX_SDMA_IRQ_NUM    17
248 #define MPC5XXX_PERP_IRQ_NUM    23
249
250 #define MPC5XXX_CRIT_IRQ_BASE   1
251 #define MPC5XXX_MAIN_IRQ_BASE   (MPC5XXX_CRIT_IRQ_BASE + MPC5XXX_CRIT_IRQ_NUM)
252 #define MPC5XXX_SDMA_IRQ_BASE   (MPC5XXX_MAIN_IRQ_BASE + MPC5XXX_MAIN_IRQ_NUM)
253 #define MPC5XXX_PERP_IRQ_BASE   (MPC5XXX_SDMA_IRQ_BASE + MPC5XXX_SDMA_IRQ_NUM)
254
255 #define MPC5XXX_IRQ0                    (MPC5XXX_CRIT_IRQ_BASE + 0)
256 #define MPC5XXX_SLICE_TIMER_0_IRQ       (MPC5XXX_CRIT_IRQ_BASE + 1)
257 #define MPC5XXX_HI_INT_IRQ              (MPC5XXX_CRIT_IRQ_BASE + 2)
258 #define MPC5XXX_CCS_IRQ                 (MPC5XXX_CRIT_IRQ_BASE + 3)
259
260 #define MPC5XXX_IRQ1                    (MPC5XXX_MAIN_IRQ_BASE + 1)
261 #define MPC5XXX_IRQ2                    (MPC5XXX_MAIN_IRQ_BASE + 2)
262 #define MPC5XXX_IRQ3                    (MPC5XXX_MAIN_IRQ_BASE + 3)
263 #define MPC5XXX_RTC_PINT_IRQ            (MPC5XXX_MAIN_IRQ_BASE + 5)
264 #define MPC5XXX_RTC_SINT_IRQ            (MPC5XXX_MAIN_IRQ_BASE + 6)
265 #define MPC5XXX_RTC_GPIO_STD_IRQ        (MPC5XXX_MAIN_IRQ_BASE + 7)
266 #define MPC5XXX_RTC_GPIO_WKUP_IRQ       (MPC5XXX_MAIN_IRQ_BASE + 8)
267 #define MPC5XXX_TMR0_IRQ                (MPC5XXX_MAIN_IRQ_BASE + 9)
268 #define MPC5XXX_TMR1_IRQ                (MPC5XXX_MAIN_IRQ_BASE + 10)
269 #define MPC5XXX_TMR2_IRQ                (MPC5XXX_MAIN_IRQ_BASE + 11)
270 #define MPC5XXX_TMR3_IRQ                (MPC5XXX_MAIN_IRQ_BASE + 12)
271 #define MPC5XXX_TMR4_IRQ                (MPC5XXX_MAIN_IRQ_BASE + 13)
272 #define MPC5XXX_TMR5_IRQ                (MPC5XXX_MAIN_IRQ_BASE + 14)
273 #define MPC5XXX_TMR6_IRQ                (MPC5XXX_MAIN_IRQ_BASE + 15)
274 #define MPC5XXX_TMR7_IRQ                (MPC5XXX_MAIN_IRQ_BASE + 16)
275
276 #define MPC5XXX_SDMA_IRQ                (MPC5XXX_PERP_IRQ_BASE + 0)
277 #define MPC5XXX_PSC1_IRQ                (MPC5XXX_PERP_IRQ_BASE + 1)
278 #define MPC5XXX_PSC2_IRQ                (MPC5XXX_PERP_IRQ_BASE + 2)
279 #define MPC5XXX_PSC3_IRQ                (MPC5XXX_PERP_IRQ_BASE + 3)
280 #define MPC5XXX_PSC6_IRQ                (MPC5XXX_PERP_IRQ_BASE + 4)
281 #define MPC5XXX_IRDA_IRQ                (MPC5XXX_PERP_IRQ_BASE + 4)
282 #define MPC5XXX_FEC_IRQ                 (MPC5XXX_PERP_IRQ_BASE + 5)
283 #define MPC5XXX_USB_IRQ                 (MPC5XXX_PERP_IRQ_BASE + 6)
284 #define MPC5XXX_ATA_IRQ                 (MPC5XXX_PERP_IRQ_BASE + 7)
285 #define MPC5XXX_PCI_CNTRL_IRQ           (MPC5XXX_PERP_IRQ_BASE + 8)
286 #define MPC5XXX_PCI_SCIRX_IRQ           (MPC5XXX_PERP_IRQ_BASE + 9)
287 #define MPC5XXX_PCI_SCITX_IRQ           (MPC5XXX_PERP_IRQ_BASE + 10)
288 #define MPC5XXX_PSC4_IRQ                (MPC5XXX_PERP_IRQ_BASE + 11)
289 #define MPC5XXX_PSC5_IRQ                (MPC5XXX_PERP_IRQ_BASE + 12)
290 #define MPC5XXX_SPI_MODF_IRQ            (MPC5XXX_PERP_IRQ_BASE + 13)
291 #define MPC5XXX_SPI_SPIF_IRQ            (MPC5XXX_PERP_IRQ_BASE + 14)
292 #define MPC5XXX_I2C1_IRQ                (MPC5XXX_PERP_IRQ_BASE + 15)
293 #define MPC5XXX_I2C2_IRQ                (MPC5XXX_PERP_IRQ_BASE + 16)
294 #define MPC5XXX_MSCAN1_IRQ              (MPC5XXX_PERP_IRQ_BASE + 17)
295 #define MPC5XXX_MSCAN2_IRQ              (MPC5XXX_PERP_IRQ_BASE + 18)
296 #define MPC5XXX_IR_RX_IRQ               (MPC5XXX_PERP_IRQ_BASE + 19)
297 #define MPC5XXX_IR_TX_IRQ               (MPC5XXX_PERP_IRQ_BASE + 20)
298 #define MPC5XXX_XLB_ARB_IRQ             (MPC5XXX_PERP_IRQ_BASE + 21)
299 #define MPC5XXX_BDLC_IRQ                (MPC5XXX_PERP_IRQ_BASE + 22)
300
301 /* General Purpose Timers registers */
302 #define MPC5XXX_GPT0_ENABLE             (MPC5XXX_GPT + 0x0)
303 #define MPC5XXX_GPT0_COUNTER            (MPC5XXX_GPT + 0x4)
304 #define MPC5XXX_GPT0_STATUS             (MPC5XXX_GPT + 0x0C)
305 #define MPC5XXX_GPT1_ENABLE             (MPC5XXX_GPT + 0x10)
306 #define MPC5XXX_GPT1_COUNTER            (MPC5XXX_GPT + 0x14)
307 #define MPC5XXX_GPT1_STATUS             (MPC5XXX_GPT + 0x1C)
308 #define MPC5XXX_GPT2_ENABLE             (MPC5XXX_GPT + 0x20)
309 #define MPC5XXX_GPT2_COUNTER            (MPC5XXX_GPT + 0x24)
310 #define MPC5XXX_GPT2_STATUS             (MPC5XXX_GPT + 0x2C)
311 #define MPC5XXX_GPT3_ENABLE             (MPC5XXX_GPT + 0x30)
312 #define MPC5XXX_GPT3_COUNTER            (MPC5XXX_GPT + 0x34)
313 #define MPC5XXX_GPT3_STATUS             (MPC5XXX_GPT + 0x3C)
314 #define MPC5XXX_GPT4_ENABLE             (MPC5XXX_GPT + 0x40)
315 #define MPC5XXX_GPT4_COUNTER            (MPC5XXX_GPT + 0x44)
316 #define MPC5XXX_GPT4_STATUS             (MPC5XXX_GPT + 0x4C)
317 #define MPC5XXX_GPT5_ENABLE             (MPC5XXX_GPT + 0x50)
318 #define MPC5XXX_GPT5_STATUS             (MPC5XXX_GPT + 0x5C)
319 #define MPC5XXX_GPT5_COUNTER            (MPC5XXX_GPT + 0x54)
320 #define MPC5XXX_GPT6_ENABLE             (MPC5XXX_GPT + 0x60)
321 #define MPC5XXX_GPT6_COUNTER            (MPC5XXX_GPT + 0x64)
322 #define MPC5XXX_GPT6_STATUS             (MPC5XXX_GPT + 0x6C)
323 #define MPC5XXX_GPT7_ENABLE             (MPC5XXX_GPT + 0x70)
324 #define MPC5XXX_GPT7_COUNTER            (MPC5XXX_GPT + 0x74)
325 #define MPC5XXX_GPT7_STATUS             (MPC5XXX_GPT + 0x7C)
326
327 #define MPC5XXX_GPT_GPIO_PIN(status)    ((0x00000100 & (status)) >> 8)
328
329 #define MPC5XXX_GPT7_PWMCFG             (MPC5XXX_GPT + 0x78)
330
331 /* ATA registers */
332 #define MPC5XXX_ATA_HOST_CONFIG         (MPC5XXX_ATA + 0x0000)
333 #define MPC5XXX_ATA_PIO1                (MPC5XXX_ATA + 0x0008)
334 #define MPC5XXX_ATA_PIO2                (MPC5XXX_ATA + 0x000C)
335 #define MPC5XXX_ATA_SHARE_COUNT         (MPC5XXX_ATA + 0x002C)
336
337 /* I2Cn control register bits */
338 #define I2C_EN          0x80
339 #define I2C_IEN         0x40
340 #define I2C_STA         0x20
341 #define I2C_TX          0x10
342 #define I2C_TXAK        0x08
343 #define I2C_RSTA        0x04
344 #define I2C_INIT_MASK   (I2C_EN | I2C_STA | I2C_TX | I2C_RSTA)
345
346 /* I2Cn status register bits */
347 #define I2C_CF          0x80
348 #define I2C_AAS         0x40
349 #define I2C_BB          0x20
350 #define I2C_AL          0x10
351 #define I2C_SRW         0x04
352 #define I2C_IF          0x02
353 #define I2C_RXAK        0x01
354
355 /* Programmable Serial Controller (PSC) status register bits */
356 #define PSC_SR_CDE              0x0080
357 #define PSC_SR_RXRDY            0x0100
358 #define PSC_SR_RXFULL           0x0200
359 #define PSC_SR_TXRDY            0x0400
360 #define PSC_SR_TXEMP            0x0800
361 #define PSC_SR_OE               0x1000
362 #define PSC_SR_PE               0x2000
363 #define PSC_SR_FE               0x4000
364 #define PSC_SR_RB               0x8000
365
366 /* PSC Command values */
367 #define PSC_RX_ENABLE           0x0001
368 #define PSC_RX_DISABLE          0x0002
369 #define PSC_TX_ENABLE           0x0004
370 #define PSC_TX_DISABLE          0x0008
371 #define PSC_SEL_MODE_REG_1      0x0010
372 #define PSC_RST_RX              0x0020
373 #define PSC_RST_TX              0x0030
374 #define PSC_RST_ERR_STAT        0x0040
375 #define PSC_RST_BRK_CHG_INT     0x0050
376 #define PSC_START_BRK           0x0060
377 #define PSC_STOP_BRK            0x0070
378
379 /* PSC Rx FIFO status bits */
380 #define PSC_RX_FIFO_ERR         0x0040
381 #define PSC_RX_FIFO_UF          0x0020
382 #define PSC_RX_FIFO_OF          0x0010
383 #define PSC_RX_FIFO_FR          0x0008
384 #define PSC_RX_FIFO_FULL        0x0004
385 #define PSC_RX_FIFO_ALARM       0x0002
386 #define PSC_RX_FIFO_EMPTY       0x0001
387
388 /* PSC interrupt mask bits */
389 #define PSC_IMR_TXRDY           0x0100
390 #define PSC_IMR_RXRDY           0x0200
391 #define PSC_IMR_DB              0x0400
392 #define PSC_IMR_IPC             0x8000
393
394 /* PSC input port change bits */
395 #define PSC_IPCR_CTS            0x01
396 #define PSC_IPCR_DCD            0x02
397
398 /* PSC mode fields */
399 #define PSC_MODE_5_BITS         0x00
400 #define PSC_MODE_6_BITS         0x01
401 #define PSC_MODE_7_BITS         0x02
402 #define PSC_MODE_8_BITS         0x03
403 #define PSC_MODE_PAREVEN        0x00
404 #define PSC_MODE_PARODD         0x04
405 #define PSC_MODE_PARFORCE       0x08
406 #define PSC_MODE_PARNONE        0x10
407 #define PSC_MODE_ERR            0x20
408 #define PSC_MODE_FFULL          0x40
409 #define PSC_MODE_RXRTS          0x80
410
411 #define PSC_MODE_ONE_STOP_5_BITS        0x00
412 #define PSC_MODE_ONE_STOP               0x07
413 #define PSC_MODE_TWO_STOP               0x0f
414
415 /* ATA config fields */
416 #define MPC5xxx_ATA_HOSTCONF_SMR        0x80000000UL    /* State machine
417                                                            reset */
418 #define MPC5xxx_ATA_HOSTCONF_FR         0x40000000UL    /* FIFO Reset */
419 #define MPC5xxx_ATA_HOSTCONF_IE         0x02000000UL    /* Enable interrupt
420                                                            in PIO */
421 #define MPC5xxx_ATA_HOSTCONF_IORDY      0x01000000UL    /* Drive supports
422                                                            IORDY protocol */
423
424 #ifndef __ASSEMBLY__
425 struct mpc5xxx_psc {
426         volatile u8     mode;           /* PSC + 0x00 */
427         volatile u8     reserved0[3];
428         union {                         /* PSC + 0x04 */
429                 volatile u16    status;
430                 volatile u16    clock_select;
431         } sr_csr;
432 #define psc_status      sr_csr.status
433 #define psc_clock_select sr_csr.clock_select
434         volatile u16    reserved1;
435         volatile u8     command;        /* PSC + 0x08 */
436         volatile u8     reserved2[3];
437         union {                         /* PSC + 0x0c */
438                 volatile u8     buffer_8;
439                 volatile u16    buffer_16;
440                 volatile u32    buffer_32;
441         } buffer;
442 #define psc_buffer_8    buffer.buffer_8
443 #define psc_buffer_16   buffer.buffer_16
444 #define psc_buffer_32   buffer.buffer_32
445         union {                         /* PSC + 0x10 */
446                 volatile u8     ipcr;
447                 volatile u8     acr;
448         } ipcr_acr;
449 #define psc_ipcr        ipcr_acr.ipcr
450 #define psc_acr         ipcr_acr.acr
451         volatile u8     reserved3[3];
452         union {                         /* PSC + 0x14 */
453                 volatile u16    isr;
454                 volatile u16    imr;
455         } isr_imr;
456 #define psc_isr         isr_imr.isr
457 #define psc_imr         isr_imr.imr
458         volatile u16    reserved4;
459         volatile u8     ctur;           /* PSC + 0x18 */
460         volatile u8     reserved5[3];
461         volatile u8     ctlr;           /* PSC + 0x1c */
462         volatile u8     reserved6[3];
463         volatile u16    ccr;            /* PSC + 0x20 */
464         volatile u8     reserved7[14];
465         volatile u8     ivr;            /* PSC + 0x30 */
466         volatile u8     reserved8[3];
467         volatile u8     ip;             /* PSC + 0x34 */
468         volatile u8     reserved9[3];
469         volatile u8     op1;            /* PSC + 0x38 */
470         volatile u8     reserved10[3];
471         volatile u8     op0;            /* PSC + 0x3c */
472         volatile u8     reserved11[3];
473         volatile u32    sicr;           /* PSC + 0x40 */
474         volatile u8     ircr1;          /* PSC + 0x44 */
475         volatile u8     reserved12[3];
476         volatile u8     ircr2;          /* PSC + 0x44 */
477         volatile u8     reserved13[3];
478         volatile u8     irsdr;          /* PSC + 0x4c */
479         volatile u8     reserved14[3];
480         volatile u8     irmdr;          /* PSC + 0x50 */
481         volatile u8     reserved15[3];
482         volatile u8     irfdr;          /* PSC + 0x54 */
483         volatile u8     reserved16[3];
484         volatile u16    rfnum;          /* PSC + 0x58 */
485         volatile u16    reserved17;
486         volatile u16    tfnum;          /* PSC + 0x5c */
487         volatile u16    reserved18;
488         volatile u32    rfdata;         /* PSC + 0x60 */
489         volatile u16    rfstat;         /* PSC + 0x64 */
490         volatile u16    reserved20;
491         volatile u8     rfcntl;         /* PSC + 0x68 */
492         volatile u8     reserved21[5];
493         volatile u16    rfalarm;        /* PSC + 0x6e */
494         volatile u16    reserved22;
495         volatile u16    rfrptr;         /* PSC + 0x72 */
496         volatile u16    reserved23;
497         volatile u16    rfwptr;         /* PSC + 0x76 */
498         volatile u16    reserved24;
499         volatile u16    rflrfptr;       /* PSC + 0x7a */
500         volatile u16    reserved25;
501         volatile u16    rflwfptr;       /* PSC + 0x7e */
502         volatile u32    tfdata;         /* PSC + 0x80 */
503         volatile u16    tfstat;         /* PSC + 0x84 */
504         volatile u16    reserved26;
505         volatile u8     tfcntl;         /* PSC + 0x88 */
506         volatile u8     reserved27[5];
507         volatile u16    tfalarm;        /* PSC + 0x8e */
508         volatile u16    reserved28;
509         volatile u16    tfrptr;         /* PSC + 0x92 */
510         volatile u16    reserved29;
511         volatile u16    tfwptr;         /* PSC + 0x96 */
512         volatile u16    reserved30;
513         volatile u16    tflrfptr;       /* PSC + 0x9a */
514         volatile u16    reserved31;
515         volatile u16    tflwfptr;       /* PSC + 0x9e */
516 };
517
518 struct mpc5xxx_intr {
519         volatile u32    per_mask;       /* INTR + 0x00 */
520         volatile u32    per_pri1;       /* INTR + 0x04 */
521         volatile u32    per_pri2;       /* INTR + 0x08 */
522         volatile u32    per_pri3;       /* INTR + 0x0c */
523         volatile u32    ctrl;           /* INTR + 0x10 */
524         volatile u32    main_mask;      /* INTR + 0x14 */
525         volatile u32    main_pri1;      /* INTR + 0x18 */
526         volatile u32    main_pri2;      /* INTR + 0x1c */
527         volatile u32    reserved1;      /* INTR + 0x20 */
528         volatile u32    enc_status;     /* INTR + 0x24 */
529         volatile u32    crit_status;    /* INTR + 0x28 */
530         volatile u32    main_status;    /* INTR + 0x2c */
531         volatile u32    per_status;     /* INTR + 0x30 */
532         volatile u32    reserved2;      /* INTR + 0x34 */
533         volatile u32    per_error;      /* INTR + 0x38 */
534 };
535
536 struct mpc5xxx_gpio {
537         volatile u32 port_config;       /* GPIO + 0x00 */
538         volatile u32 simple_gpioe;      /* GPIO + 0x04 */
539         volatile u32 simple_ode;        /* GPIO + 0x08 */
540         volatile u32 simple_ddr;        /* GPIO + 0x0c */
541         volatile u32 simple_dvo;        /* GPIO + 0x10 */
542         volatile u32 simple_ival;       /* GPIO + 0x14 */
543         volatile u8 outo_gpioe;         /* GPIO + 0x18 */
544         volatile u8 reserved1[3];       /* GPIO + 0x19 */
545         volatile u8 outo_dvo;           /* GPIO + 0x1c */
546         volatile u8 reserved2[3];       /* GPIO + 0x1d */
547         volatile u8 sint_gpioe;         /* GPIO + 0x20 */
548         volatile u8 reserved3[3];       /* GPIO + 0x21 */
549         volatile u8 sint_ode;           /* GPIO + 0x24 */
550         volatile u8 reserved4[3];       /* GPIO + 0x25 */
551         volatile u8 sint_ddr;           /* GPIO + 0x28 */
552         volatile u8 reserved5[3];       /* GPIO + 0x29 */
553         volatile u8 sint_dvo;           /* GPIO + 0x2c */
554         volatile u8 reserved6[3];       /* GPIO + 0x2d */
555         volatile u8 sint_inten;         /* GPIO + 0x30 */
556         volatile u8 reserved7[3];       /* GPIO + 0x31 */
557         volatile u16 sint_itype;        /* GPIO + 0x34 */
558         volatile u16 reserved8;         /* GPIO + 0x36 */
559         volatile u8 gpio_control;       /* GPIO + 0x38 */
560         volatile u8 reserved9[3];       /* GPIO + 0x39 */
561         volatile u8 sint_istat;         /* GPIO + 0x3c */
562         volatile u8 sint_ival;          /* GPIO + 0x3d */
563         volatile u8 bus_errs;           /* GPIO + 0x3e */
564         volatile u8 reserved10;         /* GPIO + 0x3f */
565 };
566
567 struct mpc5xxx_sdma {
568         volatile u32 taskBar;           /* SDMA + 0x00 */
569         volatile u32 currentPointer;    /* SDMA + 0x04 */
570         volatile u32 endPointer;        /* SDMA + 0x08 */
571         volatile u32 variablePointer;   /* SDMA + 0x0c */
572
573         volatile u8 IntVect1;           /* SDMA + 0x10 */
574         volatile u8 IntVect2;           /* SDMA + 0x11 */
575         volatile u16 PtdCntrl;          /* SDMA + 0x12 */
576
577         volatile u32 IntPend;           /* SDMA + 0x14 */
578         volatile u32 IntMask;           /* SDMA + 0x18 */
579
580         volatile u16 tcr_0;             /* SDMA + 0x1c */
581         volatile u16 tcr_1;             /* SDMA + 0x1e */
582         volatile u16 tcr_2;             /* SDMA + 0x20 */
583         volatile u16 tcr_3;             /* SDMA + 0x22 */
584         volatile u16 tcr_4;             /* SDMA + 0x24 */
585         volatile u16 tcr_5;             /* SDMA + 0x26 */
586         volatile u16 tcr_6;             /* SDMA + 0x28 */
587         volatile u16 tcr_7;             /* SDMA + 0x2a */
588         volatile u16 tcr_8;             /* SDMA + 0x2c */
589         volatile u16 tcr_9;             /* SDMA + 0x2e */
590         volatile u16 tcr_a;             /* SDMA + 0x30 */
591         volatile u16 tcr_b;             /* SDMA + 0x32 */
592         volatile u16 tcr_c;             /* SDMA + 0x34 */
593         volatile u16 tcr_d;             /* SDMA + 0x36 */
594         volatile u16 tcr_e;             /* SDMA + 0x38 */
595         volatile u16 tcr_f;             /* SDMA + 0x3a */
596
597         volatile u8 IPR0;               /* SDMA + 0x3c */
598         volatile u8 IPR1;               /* SDMA + 0x3d */
599         volatile u8 IPR2;               /* SDMA + 0x3e */
600         volatile u8 IPR3;               /* SDMA + 0x3f */
601         volatile u8 IPR4;               /* SDMA + 0x40 */
602         volatile u8 IPR5;               /* SDMA + 0x41 */
603         volatile u8 IPR6;               /* SDMA + 0x42 */
604         volatile u8 IPR7;               /* SDMA + 0x43 */
605         volatile u8 IPR8;               /* SDMA + 0x44 */
606         volatile u8 IPR9;               /* SDMA + 0x45 */
607         volatile u8 IPR10;              /* SDMA + 0x46 */
608         volatile u8 IPR11;              /* SDMA + 0x47 */
609         volatile u8 IPR12;              /* SDMA + 0x48 */
610         volatile u8 IPR13;              /* SDMA + 0x49 */
611         volatile u8 IPR14;              /* SDMA + 0x4a */
612         volatile u8 IPR15;              /* SDMA + 0x4b */
613         volatile u8 IPR16;              /* SDMA + 0x4c */
614         volatile u8 IPR17;              /* SDMA + 0x4d */
615         volatile u8 IPR18;              /* SDMA + 0x4e */
616         volatile u8 IPR19;              /* SDMA + 0x4f */
617         volatile u8 IPR20;              /* SDMA + 0x50 */
618         volatile u8 IPR21;              /* SDMA + 0x51 */
619         volatile u8 IPR22;              /* SDMA + 0x52 */
620         volatile u8 IPR23;              /* SDMA + 0x53 */
621         volatile u8 IPR24;              /* SDMA + 0x54 */
622         volatile u8 IPR25;              /* SDMA + 0x55 */
623         volatile u8 IPR26;              /* SDMA + 0x56 */
624         volatile u8 IPR27;              /* SDMA + 0x57 */
625         volatile u8 IPR28;              /* SDMA + 0x58 */
626         volatile u8 IPR29;              /* SDMA + 0x59 */
627         volatile u8 IPR30;              /* SDMA + 0x5a */
628         volatile u8 IPR31;              /* SDMA + 0x5b */
629
630         volatile u32 res1;              /* SDMA + 0x5c */
631         volatile u32 res2;              /* SDMA + 0x60 */
632         volatile u32 res3;              /* SDMA + 0x64 */
633         volatile u32 MDEDebug;          /* SDMA + 0x68 */
634         volatile u32 ADSDebug;          /* SDMA + 0x6c */
635         volatile u32 Value1;            /* SDMA + 0x70 */
636         volatile u32 Value2;            /* SDMA + 0x74 */
637         volatile u32 Control;           /* SDMA + 0x78 */
638         volatile u32 Status;            /* SDMA + 0x7c */
639         volatile u32 EU00;              /* SDMA + 0x80 */
640         volatile u32 EU01;              /* SDMA + 0x84 */
641         volatile u32 EU02;              /* SDMA + 0x88 */
642         volatile u32 EU03;              /* SDMA + 0x8c */
643         volatile u32 EU04;              /* SDMA + 0x90 */
644         volatile u32 EU05;              /* SDMA + 0x94 */
645         volatile u32 EU06;              /* SDMA + 0x98 */
646         volatile u32 EU07;              /* SDMA + 0x9c */
647         volatile u32 EU10;              /* SDMA + 0xa0 */
648         volatile u32 EU11;              /* SDMA + 0xa4 */
649         volatile u32 EU12;              /* SDMA + 0xa8 */
650         volatile u32 EU13;              /* SDMA + 0xac */
651         volatile u32 EU14;              /* SDMA + 0xb0 */
652         volatile u32 EU15;              /* SDMA + 0xb4 */
653         volatile u32 EU16;              /* SDMA + 0xb8 */
654         volatile u32 EU17;              /* SDMA + 0xbc */
655         volatile u32 EU20;              /* SDMA + 0xc0 */
656         volatile u32 EU21;              /* SDMA + 0xc4 */
657         volatile u32 EU22;              /* SDMA + 0xc8 */
658         volatile u32 EU23;              /* SDMA + 0xcc */
659         volatile u32 EU24;              /* SDMA + 0xd0 */
660         volatile u32 EU25;              /* SDMA + 0xd4 */
661         volatile u32 EU26;              /* SDMA + 0xd8 */
662         volatile u32 EU27;              /* SDMA + 0xdc */
663         volatile u32 EU30;              /* SDMA + 0xe0 */
664         volatile u32 EU31;              /* SDMA + 0xe4 */
665         volatile u32 EU32;              /* SDMA + 0xe8 */
666         volatile u32 EU33;              /* SDMA + 0xec */
667         volatile u32 EU34;              /* SDMA + 0xf0 */
668         volatile u32 EU35;              /* SDMA + 0xf4 */
669         volatile u32 EU36;              /* SDMA + 0xf8 */
670         volatile u32 EU37;              /* SDMA + 0xfc */
671 };
672
673 struct mpc5xxx_i2c {
674         volatile u32 madr;              /* I2Cn + 0x00 */
675         volatile u32 mfdr;              /* I2Cn + 0x04 */
676         volatile u32 mcr;               /* I2Cn + 0x08 */
677         volatile u32 msr;               /* I2Cn + 0x0C */
678         volatile u32 mdr;               /* I2Cn + 0x10 */
679 };
680
681 struct mpc5xxx_spi {
682         volatile u8 cr1;                /* SPI + 0x0F00 */
683         volatile u8 cr2;                /* SPI + 0x0F01 */
684         volatile u8 reserved1[2];
685         volatile u8 brr;                /* SPI + 0x0F04 */
686         volatile u8 sr;                 /* SPI + 0x0F05 */
687         volatile u8 reserved2[3];
688         volatile u8 dr;                 /* SPI + 0x0F09 */
689         volatile u8 reserved3[3];
690         volatile u8 pdr;                /* SPI + 0x0F0D */
691         volatile u8 reserved4[2];
692         volatile u8 ddr;                /* SPI + 0x0F10 */
693 };
694
695
696 struct mpc5xxx_gpt {
697         volatile u32 emsr;              /* GPT + Timer# * 0x10 + 0x00 */
698         volatile u32 cir;               /* GPT + Timer# * 0x10 + 0x04 */
699         volatile u32 pwmcr;             /* GPT + Timer# * 0x10 + 0x08 */
700         volatile u32 sr;                /* GPT + Timer# * 0x10 + 0x0c */
701 };
702
703 struct mpc5xxx_gpt_0_7 {
704         struct mpc5xxx_gpt gpt0;
705         struct mpc5xxx_gpt gpt1;
706         struct mpc5xxx_gpt gpt2;
707         struct mpc5xxx_gpt gpt3;
708         struct mpc5xxx_gpt gpt4;
709         struct mpc5xxx_gpt gpt5;
710         struct mpc5xxx_gpt gpt6;
711         struct mpc5xxx_gpt gpt7;
712 };
713
714 struct mscan_buffer {
715         volatile u8  idr[0x8];          /* 0x00 */
716         volatile u8  dsr[0x10];         /* 0x08 */
717         volatile u8  dlr;               /* 0x18 */
718         volatile u8  tbpr;              /* 0x19 */      /* This register is not applicable for receive buffers */
719         volatile u16 rsrv1;             /* 0x1A */
720         volatile u8  tsrh;              /* 0x1C */
721         volatile u8  tsrl;              /* 0x1D */
722         volatile u16 rsrv2;             /* 0x1E */
723 };
724
725 struct mpc5xxx_mscan {
726         volatile u8  canctl0;           /* MSCAN + 0x00 */
727         volatile u8  canctl1;           /* MSCAN + 0x01 */
728         volatile u16 rsrv1;             /* MSCAN + 0x02 */
729         volatile u8  canbtr0;           /* MSCAN + 0x04 */
730         volatile u8  canbtr1;           /* MSCAN + 0x05 */
731         volatile u16 rsrv2;             /* MSCAN + 0x06 */
732         volatile u8  canrflg;           /* MSCAN + 0x08 */
733         volatile u8  canrier;           /* MSCAN + 0x09 */
734         volatile u16 rsrv3;             /* MSCAN + 0x0A */
735         volatile u8  cantflg;           /* MSCAN + 0x0C */
736         volatile u8  cantier;           /* MSCAN + 0x0D */
737         volatile u16 rsrv4;             /* MSCAN + 0x0E */
738         volatile u8  cantarq;           /* MSCAN + 0x10 */
739         volatile u8  cantaak;           /* MSCAN + 0x11 */
740         volatile u16 rsrv5;             /* MSCAN + 0x12 */
741         volatile u8  cantbsel;          /* MSCAN + 0x14 */
742         volatile u8  canidac;           /* MSCAN + 0x15 */
743         volatile u16 rsrv6[3];          /* MSCAN + 0x16 */
744         volatile u8  canrxerr;          /* MSCAN + 0x1C */
745         volatile u8  cantxerr;          /* MSCAN + 0x1D */
746         volatile u16 rsrv7;             /* MSCAN + 0x1E */
747         volatile u8  canidar0;          /* MSCAN + 0x20 */
748         volatile u8  canidar1;          /* MSCAN + 0x21 */
749         volatile u16 rsrv8;             /* MSCAN + 0x22 */
750         volatile u8  canidar2;          /* MSCAN + 0x24 */
751         volatile u8  canidar3;          /* MSCAN + 0x25 */
752         volatile u16 rsrv9;             /* MSCAN + 0x26 */
753         volatile u8  canidmr0;          /* MSCAN + 0x28 */
754         volatile u8  canidmr1;          /* MSCAN + 0x29 */
755         volatile u16 rsrv10;            /* MSCAN + 0x2A */
756         volatile u8  canidmr2;          /* MSCAN + 0x2C */
757         volatile u8  canidmr3;          /* MSCAN + 0x2D */
758         volatile u16 rsrv11;            /* MSCAN + 0x2E */
759         volatile u8  canidar4;          /* MSCAN + 0x30 */
760         volatile u8  canidar5;          /* MSCAN + 0x31 */
761         volatile u16 rsrv12;            /* MSCAN + 0x32 */
762         volatile u8  canidar6;          /* MSCAN + 0x34 */
763         volatile u8  canidar7;          /* MSCAN + 0x35 */
764         volatile u16 rsrv13;            /* MSCAN + 0x36 */
765         volatile u8  canidmr4;          /* MSCAN + 0x38 */
766         volatile u8  canidmr5;          /* MSCAN + 0x39 */
767         volatile u16 rsrv14;            /* MSCAN + 0x3A */
768         volatile u8  canidmr6;          /* MSCAN + 0x3C */
769         volatile u8  canidmr7;          /* MSCAN + 0x3D */
770         volatile u16 rsrv15;            /* MSCAN + 0x3E */
771
772         struct mscan_buffer canrxfg;    /* MSCAN + 0x40 */    /* Foreground receive buffer */
773         struct mscan_buffer cantxfg;    /* MSCAN + 0x60 */    /* Foreground transmit buffer */
774         };
775
776 /* function prototypes */
777 void loadtask(int basetask, int tasks);
778
779 #endif /* __ASSEMBLY__ */
780
781 #endif /* __ASMPPC_MPC5XXX_H */