firmware: ti_sci: Add processor shutdown API method
[platform/kernel/u-boot.git] / include / linux / soc / ti / ti_sci_protocol.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Texas Instruments System Control Interface Protocol
4  * Based on include/linux/soc/ti/ti_sci_protocol.h from Linux.
5  *
6  * Copyright (C) 2018 Texas Instruments Incorporated - http://www.ti.com/
7  *      Nishanth Menon
8  *      Lokesh Vutla <lokeshvutla@ti.com>
9  */
10
11 #ifndef __TISCI_PROTOCOL_H
12 #define __TISCI_PROTOCOL_H
13
14 /**
15  * struct ti_sci_version_info - version information structure
16  * @abi_major:  Major ABI version. Change here implies risk of backward
17  *              compatibility break.
18  * @abi_minor:  Minor ABI version. Change here implies new feature addition,
19  *              or compatible change in ABI.
20  * @firmware_revision:  Firmware revision (not usually used).
21  * @firmware_description: Firmware description (not usually used).
22  */
23 struct ti_sci_version_info {
24         u8 abi_major;
25         u8 abi_minor;
26         u16 firmware_revision;
27         char firmware_description[32];
28 };
29
30 struct ti_sci_handle;
31
32 /**
33  * struct ti_sci_board_ops - Board config operations
34  * @board_config: Command to set the board configuration
35  *                Returns 0 for successful exclusive request, else returns
36  *                corresponding error message.
37  * @board_config_rm: Command to set the board resource management
38  *                configuration
39  *                Returns 0 for successful exclusive request, else returns
40  *                corresponding error message.
41  * @board_config_security: Command to set the board security configuration
42  *                Returns 0 for successful exclusive request, else returns
43  *                corresponding error message.
44  * @board_config_pm: Command to trigger and set the board power and clock
45  *                management related configuration
46  *                Returns 0 for successful exclusive request, else returns
47  *                corresponding error message.
48  */
49 struct ti_sci_board_ops {
50         int (*board_config)(const struct ti_sci_handle *handle,
51                             u64 addr, u32 size);
52         int (*board_config_rm)(const struct ti_sci_handle *handle,
53                                u64 addr, u32 size);
54         int (*board_config_security)(const struct ti_sci_handle *handle,
55                                      u64 addr, u32 size);
56         int (*board_config_pm)(const struct ti_sci_handle *handle,
57                                u64 addr, u32 size);
58 };
59
60 /**
61  * struct ti_sci_dev_ops - Device control operations
62  * @get_device: Command to request for device managed by TISCI
63  *              Returns 0 for successful exclusive request, else returns
64  *              corresponding error message.
65  * @idle_device: Command to idle a device managed by TISCI
66  *              Returns 0 for successful exclusive request, else returns
67  *              corresponding error message.
68  * @put_device: Command to release a device managed by TISCI
69  *              Returns 0 for successful release, else returns corresponding
70  *              error message.
71  * @is_valid:   Check if the device ID is a valid ID.
72  *              Returns 0 if the ID is valid, else returns corresponding error.
73  * @get_context_loss_count: Command to retrieve context loss counter - this
74  *              increments every time the device looses context. Overflow
75  *              is possible.
76  *              - count: pointer to u32 which will retrieve counter
77  *              Returns 0 for successful information request and count has
78  *              proper data, else returns corresponding error message.
79  * @is_idle:    Reports back about device idle state
80  *              - req_state: Returns requested idle state
81  *              Returns 0 for successful information request and req_state and
82  *              current_state has proper data, else returns corresponding error
83  *              message.
84  * @is_stop:    Reports back about device stop state
85  *              - req_state: Returns requested stop state
86  *              - current_state: Returns current stop state
87  *              Returns 0 for successful information request and req_state and
88  *              current_state has proper data, else returns corresponding error
89  *              message.
90  * @is_on:      Reports back about device ON(or active) state
91  *              - req_state: Returns requested ON state
92  *              - current_state: Returns current ON state
93  *              Returns 0 for successful information request and req_state and
94  *              current_state has proper data, else returns corresponding error
95  *              message.
96  * @is_transitioning: Reports back if the device is in the middle of transition
97  *              of state.
98  *              -current_state: Returns 'true' if currently transitioning.
99  * @set_device_resets: Command to configure resets for device managed by TISCI.
100  *              -reset_state: Device specific reset bit field
101  *              Returns 0 for successful request, else returns
102  *              corresponding error message.
103  * @get_device_resets: Command to read state of resets for device managed
104  *              by TISCI.
105  *              -reset_state: pointer to u32 which will retrieve resets
106  *              Returns 0 for successful request, else returns
107  *              corresponding error message.
108  *
109  * NOTE: for all these functions, the following parameters are generic in
110  * nature:
111  * -handle:     Pointer to TISCI handle as retrieved by *ti_sci_get_handle
112  * -id:         Device Identifier
113  *
114  * Request for the device - NOTE: the client MUST maintain integrity of
115  * usage count by balancing get_device with put_device. No refcounting is
116  * managed by driver for that purpose.
117  */
118 struct ti_sci_dev_ops {
119         int (*get_device)(const struct ti_sci_handle *handle, u32 id);
120         int (*get_device_exclusive)(const struct ti_sci_handle *handle, u32 id);
121         int (*idle_device)(const struct ti_sci_handle *handle, u32 id);
122         int (*idle_device_exclusive)(const struct ti_sci_handle *handle,
123                                      u32 id);
124         int (*put_device)(const struct ti_sci_handle *handle, u32 id);
125         int (*is_valid)(const struct ti_sci_handle *handle, u32 id);
126         int (*get_context_loss_count)(const struct ti_sci_handle *handle,
127                                       u32 id, u32 *count);
128         int (*is_idle)(const struct ti_sci_handle *handle, u32 id,
129                        bool *requested_state);
130         int (*is_stop)(const struct ti_sci_handle *handle, u32 id,
131                        bool *req_state, bool *current_state);
132         int (*is_on)(const struct ti_sci_handle *handle, u32 id,
133                      bool *req_state, bool *current_state);
134         int (*is_transitioning)(const struct ti_sci_handle *handle, u32 id,
135                                 bool *current_state);
136         int (*set_device_resets)(const struct ti_sci_handle *handle, u32 id,
137                                  u32 reset_state);
138         int (*get_device_resets)(const struct ti_sci_handle *handle, u32 id,
139                                  u32 *reset_state);
140 };
141
142 /**
143  * struct ti_sci_clk_ops - Clock control operations
144  * @get_clock:  Request for activation of clock and manage by processor
145  *              - needs_ssc: 'true' if Spread Spectrum clock is desired.
146  *              - can_change_freq: 'true' if frequency change is desired.
147  *              - enable_input_term: 'true' if input termination is desired.
148  * @idle_clock: Request for Idling a clock managed by processor
149  * @put_clock:  Release the clock to be auto managed by TISCI
150  * @is_auto:    Is the clock being auto managed
151  *              - req_state: state indicating if the clock is auto managed
152  * @is_on:      Is the clock ON
153  *              - req_state: if the clock is requested to be forced ON
154  *              - current_state: if the clock is currently ON
155  * @is_off:     Is the clock OFF
156  *              - req_state: if the clock is requested to be forced OFF
157  *              - current_state: if the clock is currently Gated
158  * @set_parent: Set the clock source of a specific device clock
159  *              - parent_id: Parent clock identifier to set.
160  * @get_parent: Get the current clock source of a specific device clock
161  *              - parent_id: Parent clock identifier which is the parent.
162  * @get_num_parents: Get the number of parents of the current clock source
163  *              - num_parents: returns the number of parent clocks.
164  * @get_best_match_freq: Find a best matching frequency for a frequency
165  *              range.
166  *              - match_freq: Best matching frequency in Hz.
167  * @set_freq:   Set the Clock frequency
168  * @get_freq:   Get the Clock frequency
169  *              - current_freq: Frequency in Hz that the clock is at.
170  *
171  * NOTE: for all these functions, the following parameters are generic in
172  * nature:
173  * -handle:     Pointer to TISCI handle as retrieved by *ti_sci_get_handle
174  * -did:        Device identifier this request is for
175  * -cid:        Clock identifier for the device for this request.
176  *              Each device has it's own set of clock inputs. This indexes
177  *              which clock input to modify.
178  * -min_freq:   The minimum allowable frequency in Hz. This is the minimum
179  *              allowable programmed frequency and does not account for clock
180  *              tolerances and jitter.
181  * -target_freq: The target clock frequency in Hz. A frequency will be
182  *              processed as close to this target frequency as possible.
183  * -max_freq:   The maximum allowable frequency in Hz. This is the maximum
184  *              allowable programmed frequency and does not account for clock
185  *              tolerances and jitter.
186  *
187  * Request for the clock - NOTE: the client MUST maintain integrity of
188  * usage count by balancing get_clock with put_clock. No refcounting is
189  * managed by driver for that purpose.
190  */
191 struct ti_sci_clk_ops {
192         int (*get_clock)(const struct ti_sci_handle *handle, u32 did, u8 cid,
193                          bool needs_ssc, bool can_change_freq,
194                          bool enable_input_term);
195         int (*idle_clock)(const struct ti_sci_handle *handle, u32 did, u8 cid);
196         int (*put_clock)(const struct ti_sci_handle *handle, u32 did, u8 cid);
197         int (*is_auto)(const struct ti_sci_handle *handle, u32 did, u8 cid,
198                        bool *req_state);
199         int (*is_on)(const struct ti_sci_handle *handle, u32 did, u8 cid,
200                      bool *req_state, bool *current_state);
201         int (*is_off)(const struct ti_sci_handle *handle, u32 did, u8 cid,
202                       bool *req_state, bool *current_state);
203         int (*set_parent)(const struct ti_sci_handle *handle, u32 did, u8 cid,
204                           u8 parent_id);
205         int (*get_parent)(const struct ti_sci_handle *handle, u32 did, u8 cid,
206                           u8 *parent_id);
207         int (*get_num_parents)(const struct ti_sci_handle *handle, u32 did,
208                                u8 cid, u8 *num_parents);
209         int (*get_best_match_freq)(const struct ti_sci_handle *handle, u32 did,
210                                    u8 cid, u64 min_freq, u64 target_freq,
211                                    u64 max_freq, u64 *match_freq);
212         int (*set_freq)(const struct ti_sci_handle *handle, u32 did, u8 cid,
213                         u64 min_freq, u64 target_freq, u64 max_freq);
214         int (*get_freq)(const struct ti_sci_handle *handle, u32 did, u8 cid,
215                         u64 *current_freq);
216 };
217
218 /**
219  * struct ti_sci_rm_core_ops - Resource management core operations
220  * @get_range:          Get a range of resources belonging to ti sci host.
221  * @get_rage_from_shost:        Get a range of resources belonging to
222  *                              specified host id.
223  *                      - s_host: Host processing entity to which the
224  *                                resources are allocated
225  *
226  * NOTE: for these functions, all the parameters are consolidated and defined
227  * as below:
228  * - handle:    Pointer to TISCI handle as retrieved by *ti_sci_get_handle
229  * - dev_id:    TISCI device ID.
230  * - subtype:   Resource assignment subtype that is being requested
231  *              from the given device.
232  * - range_start:       Start index of the resource range
233  * - range_end:         Number of resources in the range
234  */
235 struct ti_sci_rm_core_ops {
236         int (*get_range)(const struct ti_sci_handle *handle, u32 dev_id,
237                          u8 subtype, u16 *range_start, u16 *range_num);
238         int (*get_range_from_shost)(const struct ti_sci_handle *handle,
239                                     u32 dev_id, u8 subtype, u8 s_host,
240                                     u16 *range_start, u16 *range_num);
241 };
242
243 /**
244  * struct ti_sci_core_ops - SoC Core Operations
245  * @reboot_device: Reboot the SoC
246  *              Returns 0 for successful request(ideally should never return),
247  *              else returns corresponding error value.
248  * @query_msmc: Query the size of available msmc
249  *              Return 0 for successful query else appropriate error value.
250  */
251 struct ti_sci_core_ops {
252         int (*reboot_device)(const struct ti_sci_handle *handle);
253         int (*query_msmc)(const struct ti_sci_handle *handle,
254                           u64 *msmc_start, u64 *msmc_end);
255 };
256
257 /**
258  * struct ti_sci_proc_ops - Processor specific operations.
259  *
260  * @proc_request: Request for controlling a physical processor.
261  *              The requesting host should be in the processor access list.
262  * @proc_release: Relinquish a physical processor control
263  * @proc_handover: Handover a physical processor control to another host
264  *                 in the permitted list.
265  * @set_proc_boot_cfg: Base configuration of the processor
266  * @set_proc_boot_ctrl: Setup limited control flags in specific cases.
267  * @proc_auth_boot_image:
268  * @get_proc_boot_status: Get the state of physical processor
269  * @proc_shutdown_no_wait: Shutdown a core without requesting or waiting for a
270  *                         response.
271  *
272  * NOTE: for all these functions, the following parameters are generic in
273  * nature:
274  * -handle:     Pointer to TISCI handle as retrieved by *ti_sci_get_handle
275  * -pid:        Processor ID
276  *
277  */
278 struct ti_sci_proc_ops {
279         int (*proc_request)(const struct ti_sci_handle *handle, u8 pid);
280         int (*proc_release)(const struct ti_sci_handle *handle, u8 pid);
281         int (*proc_handover)(const struct ti_sci_handle *handle, u8 pid,
282                              u8 hid);
283         int (*set_proc_boot_cfg)(const struct ti_sci_handle *handle, u8 pid,
284                                  u64 bv, u32 cfg_set, u32 cfg_clr);
285         int (*set_proc_boot_ctrl)(const struct ti_sci_handle *handle, u8 pid,
286                                   u32 ctrl_set, u32 ctrl_clr);
287         int (*proc_auth_boot_image)(const struct ti_sci_handle *handle,
288                                     u64 *image_addr, u32 *image_size);
289         int (*get_proc_boot_status)(const struct ti_sci_handle *handle, u8 pid,
290                                     u64 *bv, u32 *cfg_flags, u32 *ctrl_flags,
291                                     u32 *sts_flags);
292         int (*proc_shutdown_no_wait)(const struct ti_sci_handle *handle,
293                                      u8 pid);
294 };
295
296 #define TI_SCI_RING_MODE_RING                   (0)
297 #define TI_SCI_RING_MODE_MESSAGE                (1)
298 #define TI_SCI_RING_MODE_CREDENTIALS            (2)
299 #define TI_SCI_RING_MODE_QM                     (3)
300
301 #define TI_SCI_MSG_UNUSED_SECONDARY_HOST TI_SCI_RM_NULL_U8
302
303 /* RA config.addr_lo parameter is valid for RM ring configure TI_SCI message */
304 #define TI_SCI_MSG_VALUE_RM_RING_ADDR_LO_VALID  BIT(0)
305 /* RA config.addr_hi parameter is valid for RM ring configure TI_SCI message */
306 #define TI_SCI_MSG_VALUE_RM_RING_ADDR_HI_VALID  BIT(1)
307  /* RA config.count parameter is valid for RM ring configure TI_SCI message */
308 #define TI_SCI_MSG_VALUE_RM_RING_COUNT_VALID    BIT(2)
309 /* RA config.mode parameter is valid for RM ring configure TI_SCI message */
310 #define TI_SCI_MSG_VALUE_RM_RING_MODE_VALID     BIT(3)
311 /* RA config.size parameter is valid for RM ring configure TI_SCI message */
312 #define TI_SCI_MSG_VALUE_RM_RING_SIZE_VALID     BIT(4)
313 /* RA config.order_id parameter is valid for RM ring configure TISCI message */
314 #define TI_SCI_MSG_VALUE_RM_RING_ORDER_ID_VALID BIT(5)
315
316 #define TI_SCI_MSG_VALUE_RM_ALL_NO_ORDER \
317         (TI_SCI_MSG_VALUE_RM_RING_ADDR_LO_VALID | \
318         TI_SCI_MSG_VALUE_RM_RING_ADDR_HI_VALID | \
319         TI_SCI_MSG_VALUE_RM_RING_COUNT_VALID | \
320         TI_SCI_MSG_VALUE_RM_RING_MODE_VALID | \
321         TI_SCI_MSG_VALUE_RM_RING_SIZE_VALID)
322
323 /**
324  * struct ti_sci_rm_ringacc_ops - Ring Accelerator Management operations
325  * @config: configure the SoC Navigator Subsystem Ring Accelerator ring
326  * @get_config: get the SoC Navigator Subsystem Ring Accelerator ring
327  *              configuration
328  */
329 struct ti_sci_rm_ringacc_ops {
330         int (*config)(const struct ti_sci_handle *handle,
331                       u32 valid_params, u16 nav_id, u16 index,
332                       u32 addr_lo, u32 addr_hi, u32 count, u8 mode,
333                       u8 size, u8 order_id
334         );
335         int (*get_config)(const struct ti_sci_handle *handle,
336                           u32 nav_id, u32 index, u8 *mode,
337                           u32 *addr_lo, u32 *addr_hi, u32 *count,
338                           u8 *size, u8 *order_id);
339 };
340
341 /**
342  * struct ti_sci_rm_psil_ops - PSI-L thread operations
343  * @pair: pair PSI-L source thread to a destination thread.
344  *      If the src_thread is mapped to UDMA tchan, the corresponding channel's
345  *      TCHAN_THRD_ID register is updated.
346  *      If the dst_thread is mapped to UDMA rchan, the corresponding channel's
347  *      RCHAN_THRD_ID register is updated.
348  * @unpair: unpair PSI-L source thread from a destination thread.
349  *      If the src_thread is mapped to UDMA tchan, the corresponding channel's
350  *      TCHAN_THRD_ID register is cleared.
351  *      If the dst_thread is mapped to UDMA rchan, the corresponding channel's
352  *      RCHAN_THRD_ID register is cleared.
353  */
354 struct ti_sci_rm_psil_ops {
355         int (*pair)(const struct ti_sci_handle *handle, u32 nav_id,
356                     u32 src_thread, u32 dst_thread);
357         int (*unpair)(const struct ti_sci_handle *handle, u32 nav_id,
358                       u32 src_thread, u32 dst_thread);
359 };
360
361 /* UDMAP channel types */
362 #define TI_SCI_RM_UDMAP_CHAN_TYPE_PKT_PBRR              2
363 #define TI_SCI_RM_UDMAP_CHAN_TYPE_PKT_PBRR_SB           3       /* RX only */
364 #define TI_SCI_RM_UDMAP_CHAN_TYPE_3RDP_PBRR             10
365 #define TI_SCI_RM_UDMAP_CHAN_TYPE_3RDP_PBVR             11
366 #define TI_SCI_RM_UDMAP_CHAN_TYPE_3RDP_BCOPY_PBRR       12
367 #define TI_SCI_RM_UDMAP_CHAN_TYPE_3RDP_BCOPY_PBVR       13
368
369 /* UDMAP channel atypes */
370 #define TI_SCI_RM_UDMAP_ATYPE_PHYS                      0
371 #define TI_SCI_RM_UDMAP_ATYPE_INTERMEDIATE              1
372 #define TI_SCI_RM_UDMAP_ATYPE_VIRTUAL                   2
373
374 /* UDMAP channel scheduling priorities */
375 #define TI_SCI_RM_UDMAP_SCHED_PRIOR_HIGH                0
376 #define TI_SCI_RM_UDMAP_SCHED_PRIOR_MEDHIGH             1
377 #define TI_SCI_RM_UDMAP_SCHED_PRIOR_MEDLOW              2
378 #define TI_SCI_RM_UDMAP_SCHED_PRIOR_LOW                 3
379
380 #define TI_SCI_RM_UDMAP_RX_FLOW_DESC_HOST               0
381 #define TI_SCI_RM_UDMAP_RX_FLOW_DESC_MONO               2
382
383 /* UDMAP TX/RX channel valid_params common declarations */
384 #define TI_SCI_MSG_VALUE_RM_UDMAP_CH_PAUSE_ON_ERR_VALID         BIT(0)
385 #define TI_SCI_MSG_VALUE_RM_UDMAP_CH_ATYPE_VALID                BIT(1)
386 #define TI_SCI_MSG_VALUE_RM_UDMAP_CH_CHAN_TYPE_VALID            BIT(2)
387 #define TI_SCI_MSG_VALUE_RM_UDMAP_CH_FETCH_SIZE_VALID           BIT(3)
388 #define TI_SCI_MSG_VALUE_RM_UDMAP_CH_CQ_QNUM_VALID              BIT(4)
389 #define TI_SCI_MSG_VALUE_RM_UDMAP_CH_PRIORITY_VALID             BIT(5)
390 #define TI_SCI_MSG_VALUE_RM_UDMAP_CH_QOS_VALID                  BIT(6)
391 #define TI_SCI_MSG_VALUE_RM_UDMAP_CH_ORDER_ID_VALID             BIT(7)
392 #define TI_SCI_MSG_VALUE_RM_UDMAP_CH_SCHED_PRIORITY_VALID       BIT(8)
393
394 /**
395  * Configures a Navigator Subsystem UDMAP transmit channel
396  *
397  * Configures a Navigator Subsystem UDMAP transmit channel registers.
398  * See @ti_sci_msg_rm_udmap_tx_ch_cfg_req
399  */
400 struct ti_sci_msg_rm_udmap_tx_ch_cfg {
401         u32 valid_params;
402 #define TI_SCI_MSG_VALUE_RM_UDMAP_CH_TX_FILT_EINFO_VALID        BIT(9)
403 #define TI_SCI_MSG_VALUE_RM_UDMAP_CH_TX_FILT_PSWORDS_VALID      BIT(10)
404 #define TI_SCI_MSG_VALUE_RM_UDMAP_CH_TX_SUPR_TDPKT_VALID        BIT(11)
405 #define TI_SCI_MSG_VALUE_RM_UDMAP_CH_TX_CREDIT_COUNT_VALID      BIT(12)
406 #define TI_SCI_MSG_VALUE_RM_UDMAP_CH_TX_FDEPTH_VALID            BIT(13)
407         u16 nav_id;
408         u16 index;
409         u8 tx_pause_on_err;
410         u8 tx_filt_einfo;
411         u8 tx_filt_pswords;
412         u8 tx_atype;
413         u8 tx_chan_type;
414         u8 tx_supr_tdpkt;
415         u16 tx_fetch_size;
416         u8 tx_credit_count;
417         u16 txcq_qnum;
418         u8 tx_priority;
419         u8 tx_qos;
420         u8 tx_orderid;
421         u16 fdepth;
422         u8 tx_sched_priority;
423 };
424
425 /**
426  * Configures a Navigator Subsystem UDMAP receive channel
427  *
428  * Configures a Navigator Subsystem UDMAP receive channel registers.
429  * See @ti_sci_msg_rm_udmap_rx_ch_cfg_req
430  */
431 struct ti_sci_msg_rm_udmap_rx_ch_cfg {
432         u32 valid_params;
433 #define TI_SCI_MSG_VALUE_RM_UDMAP_CH_RX_FLOWID_START_VALID      BIT(9)
434 #define TI_SCI_MSG_VALUE_RM_UDMAP_CH_RX_FLOWID_CNT_VALID        BIT(10)
435 #define TI_SCI_MSG_VALUE_RM_UDMAP_CH_RX_IGNORE_SHORT_VALID      BIT(11)
436 #define TI_SCI_MSG_VALUE_RM_UDMAP_CH_RX_IGNORE_LONG_VALID       BIT(12)
437         u16 nav_id;
438         u16 index;
439         u16 rx_fetch_size;
440         u16 rxcq_qnum;
441         u8 rx_priority;
442         u8 rx_qos;
443         u8 rx_orderid;
444         u8 rx_sched_priority;
445         u16 flowid_start;
446         u16 flowid_cnt;
447         u8 rx_pause_on_err;
448         u8 rx_atype;
449         u8 rx_chan_type;
450         u8 rx_ignore_short;
451         u8 rx_ignore_long;
452 };
453
454 /**
455  * Configures a Navigator Subsystem UDMAP receive flow
456  *
457  * Configures a Navigator Subsystem UDMAP receive flow's registers.
458  * See @tis_ci_msg_rm_udmap_flow_cfg_req
459  */
460 struct ti_sci_msg_rm_udmap_flow_cfg {
461         u32 valid_params;
462 #define TI_SCI_MSG_VALUE_RM_UDMAP_FLOW_EINFO_PRESENT_VALID      BIT(0)
463 #define TI_SCI_MSG_VALUE_RM_UDMAP_FLOW_PSINFO_PRESENT_VALID     BIT(1)
464 #define TI_SCI_MSG_VALUE_RM_UDMAP_FLOW_ERROR_HANDLING_VALID     BIT(2)
465 #define TI_SCI_MSG_VALUE_RM_UDMAP_FLOW_DESC_TYPE_VALID          BIT(3)
466 #define TI_SCI_MSG_VALUE_RM_UDMAP_FLOW_SOP_OFFSET_VALID         BIT(4)
467 #define TI_SCI_MSG_VALUE_RM_UDMAP_FLOW_DEST_QNUM_VALID          BIT(5)
468 #define TI_SCI_MSG_VALUE_RM_UDMAP_FLOW_SRC_TAG_HI_VALID         BIT(6)
469 #define TI_SCI_MSG_VALUE_RM_UDMAP_FLOW_SRC_TAG_LO_VALID         BIT(7)
470 #define TI_SCI_MSG_VALUE_RM_UDMAP_FLOW_DEST_TAG_HI_VALID        BIT(8)
471 #define TI_SCI_MSG_VALUE_RM_UDMAP_FLOW_DEST_TAG_LO_VALID        BIT(9)
472 #define TI_SCI_MSG_VALUE_RM_UDMAP_FLOW_SRC_TAG_HI_SEL_VALID     BIT(10)
473 #define TI_SCI_MSG_VALUE_RM_UDMAP_FLOW_SRC_TAG_LO_SEL_VALID     BIT(11)
474 #define TI_SCI_MSG_VALUE_RM_UDMAP_FLOW_DEST_TAG_HI_SEL_VALID    BIT(12)
475 #define TI_SCI_MSG_VALUE_RM_UDMAP_FLOW_DEST_TAG_LO_SEL_VALID    BIT(13)
476 #define TI_SCI_MSG_VALUE_RM_UDMAP_FLOW_FDQ0_SZ0_QNUM_VALID      BIT(14)
477 #define TI_SCI_MSG_VALUE_RM_UDMAP_FLOW_FDQ1_QNUM_VALID          BIT(15)
478 #define TI_SCI_MSG_VALUE_RM_UDMAP_FLOW_FDQ2_QNUM_VALID          BIT(16)
479 #define TI_SCI_MSG_VALUE_RM_UDMAP_FLOW_FDQ3_QNUM_VALID          BIT(17)
480 #define TI_SCI_MSG_VALUE_RM_UDMAP_FLOW_PS_LOCATION_VALID        BIT(18)
481         u16 nav_id;
482         u16 flow_index;
483         u8 rx_einfo_present;
484         u8 rx_psinfo_present;
485         u8 rx_error_handling;
486         u8 rx_desc_type;
487         u16 rx_sop_offset;
488         u16 rx_dest_qnum;
489         u8 rx_src_tag_hi;
490         u8 rx_src_tag_lo;
491         u8 rx_dest_tag_hi;
492         u8 rx_dest_tag_lo;
493         u8 rx_src_tag_hi_sel;
494         u8 rx_src_tag_lo_sel;
495         u8 rx_dest_tag_hi_sel;
496         u8 rx_dest_tag_lo_sel;
497         u16 rx_fdq0_sz0_qnum;
498         u16 rx_fdq1_qnum;
499         u16 rx_fdq2_qnum;
500         u16 rx_fdq3_qnum;
501         u8 rx_ps_location;
502 };
503
504 /**
505  * struct ti_sci_rm_udmap_ops - UDMA Management operations
506  * @tx_ch_cfg: configure SoC Navigator Subsystem UDMA transmit channel.
507  * @rx_ch_cfg: configure SoC Navigator Subsystem UDMA receive channel.
508  * @rx_flow_cfg: configure SoC Navigator Subsystem UDMA receive flow.
509  */
510 struct ti_sci_rm_udmap_ops {
511         int (*tx_ch_cfg)(const struct ti_sci_handle *handle,
512                          const struct ti_sci_msg_rm_udmap_tx_ch_cfg *params);
513         int (*rx_ch_cfg)(const struct ti_sci_handle *handle,
514                          const struct ti_sci_msg_rm_udmap_rx_ch_cfg *params);
515         int (*rx_flow_cfg)(
516                 const struct ti_sci_handle *handle,
517                 const struct ti_sci_msg_rm_udmap_flow_cfg *params);
518 };
519
520 /**
521  * struct ti_sci_msg_fwl_region_cfg - Request and Response for firewalls settings
522  *
523  * @fwl_id:             Firewall ID in question
524  * @region:             Region or channel number to set config info
525  *                      This field is unused in case of a simple firewall  and must be initialized
526  *                      to zero.  In case of a region based firewall, this field indicates the
527  *                      region in question. (index starting from 0) In case of a channel based
528  *                      firewall, this field indicates the channel in question (index starting
529  *                      from 0)
530  * @n_permission_regs:  Number of permission registers to set
531  * @control:            Contents of the firewall CONTROL register to set
532  * @permissions:        Contents of the firewall PERMISSION register to set
533  * @start_address:      Contents of the firewall START_ADDRESS register to set
534  * @end_address:        Contents of the firewall END_ADDRESS register to set
535  */
536 struct ti_sci_msg_fwl_region {
537         u16 fwl_id;
538         u16 region;
539         u32 n_permission_regs;
540         u32 control;
541         u32 permissions[3];
542         u64 start_address;
543         u64 end_address;
544 } __packed;
545
546 /**
547  * \brief Request and Response for firewall owner change
548  *
549  * @fwl_id:             Firewall ID in question
550  * @region:             Region or channel number to set config info
551  *                      This field is unused in case of a simple firewall  and must be initialized
552  *                      to zero.  In case of a region based firewall, this field indicates the
553  *                      region in question. (index starting from 0) In case of a channel based
554  *                      firewall, this field indicates the channel in question (index starting
555  *                      from 0)
556  * @n_permission_regs:  Number of permission registers <= 3
557  * @control:            Control register value for this region
558  * @owner_index:        New owner index to change to. Owner indexes are setup in DMSC firmware boot configuration data
559  * @owner_privid:       New owner priv-id, used to lookup owner_index is not known, must be set to zero otherwise
560  * @owner_permission_bits: New owner permission bits
561  */
562 struct ti_sci_msg_fwl_owner {
563         u16 fwl_id;
564         u16 region;
565         u8 owner_index;
566         u8 owner_privid;
567         u16 owner_permission_bits;
568 } __packed;
569
570 /**
571  * struct ti_sci_fwl_ops - Firewall specific operations
572  * @set_fwl_region: Request for configuring the firewall permissions.
573  * @get_fwl_region: Request for retrieving the firewall permissions.
574  * @change_fwl_owner: Request for a change of firewall owner.
575  */
576 struct ti_sci_fwl_ops {
577         int (*set_fwl_region)(const struct ti_sci_handle *handle, const struct ti_sci_msg_fwl_region *region);
578         int (*get_fwl_region)(const struct ti_sci_handle *handle, struct ti_sci_msg_fwl_region *region);
579         int (*change_fwl_owner)(const struct ti_sci_handle *handle, struct ti_sci_msg_fwl_owner *owner);
580 };
581
582 /**
583  * struct ti_sci_ops - Function support for TI SCI
584  * @board_ops:  Miscellaneous operations
585  * @dev_ops:    Device specific operations
586  * @clk_ops:    Clock specific operations
587  * @core_ops:   Core specific operations
588  * @proc_ops:   Processor specific operations
589  * @ring_ops: Ring Accelerator Management operations
590  * @fw_ops:     Firewall specific operations
591  */
592 struct ti_sci_ops {
593         struct ti_sci_board_ops board_ops;
594         struct ti_sci_dev_ops dev_ops;
595         struct ti_sci_clk_ops clk_ops;
596         struct ti_sci_core_ops core_ops;
597         struct ti_sci_proc_ops proc_ops;
598         struct ti_sci_rm_core_ops rm_core_ops;
599         struct ti_sci_rm_ringacc_ops rm_ring_ops;
600         struct ti_sci_rm_psil_ops rm_psil_ops;
601         struct ti_sci_rm_udmap_ops rm_udmap_ops;
602         struct ti_sci_fwl_ops fwl_ops;
603 };
604
605 /**
606  * struct ti_sci_handle - Handle returned to TI SCI clients for usage.
607  * @ops:        operations that are made available to TI SCI clients
608  * @version:    structure containing version information
609  */
610 struct ti_sci_handle {
611         struct ti_sci_ops ops;
612         struct ti_sci_version_info version;
613 };
614
615 #define TI_SCI_RESOURCE_NULL    0xffff
616
617 /**
618  * struct ti_sci_resource_desc - Description of TI SCI resource instance range.
619  * @start:      Start index of the resource.
620  * @num:        Number of resources.
621  * @res_map:    Bitmap to manage the allocation of these resources.
622  */
623 struct ti_sci_resource_desc {
624         u16 start;
625         u16 num;
626         unsigned long *res_map;
627 };
628
629 /**
630  * struct ti_sci_resource - Structure representing a resource assigned
631  *                          to a device.
632  * @sets:       Number of sets available from this resource type
633  * @desc:       Array of resource descriptors.
634  */
635 struct ti_sci_resource {
636         u16 sets;
637         struct ti_sci_resource_desc *desc;
638 };
639
640 #if IS_ENABLED(CONFIG_TI_SCI_PROTOCOL)
641
642 const struct ti_sci_handle *ti_sci_get_handle_from_sysfw(struct udevice *dev);
643 const struct ti_sci_handle *ti_sci_get_handle(struct udevice *dev);
644 const struct ti_sci_handle *ti_sci_get_by_phandle(struct udevice *dev,
645                                                   const char *property);
646 u16 ti_sci_get_free_resource(struct ti_sci_resource *res);
647 void ti_sci_release_resource(struct ti_sci_resource *res, u16 id);
648 struct ti_sci_resource *
649 devm_ti_sci_get_of_resource(const struct ti_sci_handle *handle,
650                             struct udevice *dev, u32 dev_id, char *of_prop);
651
652 #else   /* CONFIG_TI_SCI_PROTOCOL */
653
654 static inline
655 const struct ti_sci_handle *ti_sci_get_handle_from_sysfw(struct udevice *dev)
656 {
657         return ERR_PTR(-EINVAL);
658 }
659
660 static inline const struct ti_sci_handle *ti_sci_get_handle(struct udevice *dev)
661 {
662         return ERR_PTR(-EINVAL);
663 }
664
665 static inline
666 const struct ti_sci_handle *ti_sci_get_by_phandle(struct udevice *dev,
667                                                   const char *property)
668 {
669         return ERR_PTR(-EINVAL);
670 }
671
672 static inline u16 ti_sci_get_free_resource(struct ti_sci_resource *res)
673 {
674         return TI_SCI_RESOURCE_NULL;
675 }
676
677 static inline void ti_sci_release_resource(struct ti_sci_resource *res, u16 id)
678 {
679 }
680
681 static inline struct ti_sci_resource *
682 devm_ti_sci_get_of_resource(const struct ti_sci_handle *handle,
683                             struct udevice *dev, u32 dev_id, char *of_prop)
684 {
685         return ERR_PTR(-EINVAL);
686 }
687 #endif  /* CONFIG_TI_SCI_PROTOCOL */
688
689 #endif  /* __TISCI_PROTOCOL_H */