net: ti: cpsw: add support for standard eth "max-speed" dt property
[platform/kernel/u-boot.git] / include / cpsw.h
1 /*
2  * CPSW Ethernet Switch Driver
3  *
4  * Copyright (C) 2010 Texas Instruments Incorporated - http://www.ti.com/
5  *
6  * This program is free software; you can redistribute it and/or
7  * modify it under the terms of the GNU General Public License as
8  * published by the Free Software Foundation version 2.
9  *
10  * This program is distributed "as is" WITHOUT ANY WARRANTY of any
11  * kind, whether express or implied; without even the implied warranty
12  * of MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
13  * GNU General Public License for more details.
14  */
15
16 #ifndef _CPSW_H_
17 #define _CPSW_H_
18
19 /* reg offset */
20 #define CPSW_HOST_PORT_OFFSET   0x108
21 #define CPSW_SLAVE0_OFFSET      0x208
22 #define CPSW_SLAVE1_OFFSET      0x308
23 #define CPSW_SLAVE_SIZE         0x100
24 #define CPSW_CPDMA_OFFSET       0x800
25 #define CPSW_HW_STATS           0x900
26 #define CPSW_STATERAM_OFFSET    0xa00
27 #define CPSW_CPTS_OFFSET        0xc00
28 #define CPSW_ALE_OFFSET         0xd00
29 #define CPSW_SLIVER0_OFFSET     0xd80
30 #define CPSW_SLIVER1_OFFSET     0xdc0
31 #define CPSW_BD_OFFSET          0x2000
32 #define CPSW_MDIO_DIV           0xff
33
34 #define AM335X_GMII_SEL_OFFSET  0x630
35
36 struct cpsw_slave_data {
37         u32             slave_reg_ofs;
38         u32             sliver_reg_ofs;
39         int             phy_addr;
40         int             phy_if;
41         int             phy_of_handle;
42         int             max_speed;
43 };
44
45 enum {
46         CPSW_CTRL_VERSION_1 = 0,
47         CPSW_CTRL_VERSION_2     /* am33xx like devices */
48 };
49
50 struct cpsw_platform_data {
51         u32     mdio_base;
52         u32     cpsw_base;
53         u32     mac_id;
54         u32     gmii_sel;
55         int     mdio_div;
56         int     channels;       /* number of cpdma channels (symmetric) */
57         u32     cpdma_reg_ofs;  /* cpdma register offset                */
58         int     slaves;         /* number of slave cpgmac ports         */
59         u32     ale_reg_ofs;    /* address lookup engine reg offset     */
60         int     ale_entries;    /* ale table size                       */
61         u32     host_port_reg_ofs;      /* cpdma host port registers    */
62         u32     hw_stats_reg_ofs;       /* cpsw hw stats counters       */
63         u32     bd_ram_ofs;             /* Buffer Descriptor RAM offset */
64         u32     mac_control;
65         struct cpsw_slave_data  *slave_data;
66         void    (*control)(int enabled);
67         u32     host_port_num;
68         u32     active_slave;
69         bool    rmii_clock_external;
70         u8      version;
71         const char *phy_sel_compat;
72         u32     syscon_addr;
73         const char *macid_sel_compat;
74 };
75
76 int cpsw_register(struct cpsw_platform_data *data);
77 int ti_cm_get_macid_addr(struct udevice *dev, int slave,
78                          struct cpsw_platform_data *data);
79 void ti_cm_get_macid(struct udevice *dev, struct cpsw_platform_data *data,
80                      u8 *mac_addr);
81 int cpsw_get_slave_phy_addr(struct udevice *dev, int slave);
82
83 #endif /* _CPSW_H_  */