Merge branch 'master' of git://git.denx.de/u-boot-arm
[platform/kernel/u-boot.git] / include / configs / xm250.h
1 /*
2  * (C) Copyright 2002
3  * Kyle Harris, Nexus Technologies, Inc. kharris@nexus-tech.net
4  *
5  * (C) Copyright 2002
6  * Sysgo Real-Time Solutions, GmbH <www.elinos.com>
7  * Marius Groeger <mgroeger@sysgo.de>
8  *
9  * See file CREDITS for list of people who contributed to this
10  * project.
11  *
12  * This program is free software; you can redistribute it and/or
13  * modify it under the terms of the GNU General Public License as
14  * published by the Free Software Foundation; either version 2 of
15  * the License, or (at your option) any later version.
16  *
17  * This program is distributed in the hope that it will be useful,
18  * but WITHOUT ANY WARRANTY; without even the implied warranty of
19  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
20  * GNU General Public License for more details.
21  *
22  * You should have received a copy of the GNU General Public License
23  * along with this program; if not, write to the Free Software
24  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
25  * MA 02111-1307 USA
26  */
27
28 #ifndef __CONFIG_H
29 #define __CONFIG_H
30
31 /*
32  * High Level Configuration Options
33  * (easy to change)
34  */
35 #define CONFIG_PXA250          1        /* This is an PXA250 CPU        */
36 #define CONFIG_XM250           1        /* on a MicroSys XM250 Board    */
37 #undef CONFIG_USE_IRQ                   /* we don't need IRQ/FIQ stuff  */
38 #define CONFIG_SYS_TEXT_BASE    0x0
39
40 /* we will never enable dcache, because we have to setup MMU first */
41 #define CONFIG_SYS_NO_DCACHE
42
43 /*
44  * Size of malloc() pool; this lives below the uppermost 128 KiB which are
45  * used for the RAM copy of the uboot code
46  *
47  */
48 #define CONFIG_SYS_MALLOC_LEN           (256*1024)
49
50 /*
51  * Hardware drivers
52  */
53 #define CONFIG_NET_MULTI
54 #define CONFIG_SMC91111
55 #define CONFIG_SMC91111_BASE            0x04000300
56 #undef  CONFIG_SMC91111_EXT_PHY
57 #define CONFIG_SMC_USE_32_BIT
58 #undef  CONFIG_SHOW_ACTIVITY
59 #define CONFIG_NET_RETRY_COUNT          10         /* # of retries              */
60
61 /*
62  * I2C bus
63  */
64 #define CONFIG_I2C_MV                   1
65 #define CONFIG_MV_I2C_REG               0x40301680
66 #define CONFIG_HARD_I2C                 1
67 #define CONFIG_SYS_I2C_SPEED                    50000
68 #define CONFIG_SYS_I2C_SLAVE                    0xfe
69
70 #define CONFIG_RTC_PCF8563              1
71 #define CONFIG_SYS_I2C_RTC_ADDR         0x51
72
73 #define CONFIG_SYS_I2C_EEPROM_ADDR              0x58    /* A0 = 0 (hardwired)           */
74 #define CONFIG_SYS_EEPROM_PAGE_WRITE_BITS       4       /* 4 bits = 16 octets           */
75 #define CONFIG_SYS_EEPROM_PAGE_WRITE_DELAY_MS   10      /* between stop and start       */
76 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN          1       /* length of address            */
77 #define CONFIG_SYS_EEPROM_SIZE                  2048    /* size in bytes                */
78 #undef  CONFIG_SYS_I2C_INIT_BOARD                       /* board has no own init        */
79
80 /*
81  * select serial console configuration
82  */
83 #define CONFIG_PXA_SERIAL
84 #define CONFIG_FFUART          1       /* we use FFUART */
85
86 /* allow to overwrite serial and ethaddr */
87 #define CONFIG_ENV_OVERWRITE
88
89 #define CONFIG_BAUDRATE         115200
90
91
92 /*
93  * BOOTP options
94  */
95 #define CONFIG_BOOTP_BOOTFILESIZE
96 #define CONFIG_BOOTP_BOOTPATH
97 #define CONFIG_BOOTP_GATEWAY
98 #define CONFIG_BOOTP_HOSTNAME
99
100
101 /*
102  * Command line configuration.
103  */
104 #include <config_cmd_default.h>
105
106 #define CONFIG_CMD_ELF
107 #define CONFIG_CMD_EEPROM
108 #define CONFIG_CMD_DATE
109 #define CONFIG_CMD_I2C
110
111
112 #define CONFIG_BOOTDELAY        3
113
114 /*
115  * Miscellaneous configurable options
116  */
117 #define CONFIG_SYS_LONGHELP                             /* undef to save memory         */
118 #define CONFIG_SYS_PROMPT               "=> "           /* Monitor Command Prompt       */
119 #define CONFIG_SYS_CBSIZE               256             /* Console I/O Buffer Size      */
120 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
121 #define CONFIG_SYS_MAXARGS              16              /* max number of command args   */
122 #define CONFIG_SYS_BARGSIZE             CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size    */
123
124 #define CONFIG_SYS_MEMTEST_START        0xa0400000      /* memtest works on             */
125 #define CONFIG_SYS_MEMTEST_END          0xa0800000      /* 4 ... 8 MB in DRAM           */
126
127 #define CONFIG_SYS_LOAD_ADDR            0xa3000000      /* default load address */
128
129 #define CONFIG_SYS_HZ                   1000
130 #define CONFIG_SYS_CPUSPEED             0x161           /* set core clock to 400/400/100 MHz */
131
132                                                 /* valid baudrates */
133
134 #define CONFIG_SYS_BAUDRATE_TABLE       { 9600, 19200, 38400, 57600, 115200 }
135
136 /*
137  * Definitions related to passing arguments to kernel.
138  */
139 #define CONFIG_CMDLINE_TAG       1       /* send commandline to Kernel          */
140 #define CONFIG_SETUP_MEMORY_TAGS 1       /* send memory definition to kernel    */
141 #define CONFIG_INITRD_TAG        1       /* do not send initrd params           */
142 #undef  CONFIG_VFD                       /* do not send framebuffer setup       */
143
144 /*
145  * Stack sizes
146  *
147  * The stack sizes are set up in start.S using the settings below
148  */
149 #define CONFIG_STACKSIZE        (128*1024)      /* regular stack */
150 #ifdef CONFIG_USE_IRQ
151 #define CONFIG_STACKSIZE_IRQ    (4*1024)        /* IRQ stack */
152 #define CONFIG_STACKSIZE_FIQ    (4*1024)        /* FIQ stack */
153 #endif
154
155 /*
156  * Physical Memory Map
157  */
158 #define CONFIG_NR_DRAM_BANKS    4
159 #define PHYS_SDRAM_1            0xa0000000 /* SDRAM Bank #1     */
160 #define PHYS_SDRAM_1_SIZE       0x04000000 /* 64 MB             */
161 #define PHYS_SDRAM_2            0xa4000000 /* SDRAM Bank #2     */
162 #define PHYS_SDRAM_2_SIZE       0x00000000 /* 0 MB              */
163 #define PHYS_SDRAM_3            0xa8000000 /* SDRAM Bank #3     */
164 #define PHYS_SDRAM_3_SIZE       0x00000000 /* 0 MB              */
165 #define PHYS_SDRAM_4            0xac000000 /* SDRAM Bank #4     */
166 #define PHYS_SDRAM_4_SIZE       0x00000000 /* 0 MB              */
167
168 #define PHYS_FLASH_1            0x00000000 /* Flash Bank #1     */
169 #define PHYS_FLASH_2            0x04000000 /* Flash Bank #1     */
170 #define PHYS_FLASH_SIZE         0x01000000 /* 16 MB             */
171 #define PHYS_FLASH_BANK_SIZE    0x01000000 /* 16 MB Banks       */
172 #define PHYS_FLASH_SECT_SIZE    0x00040000 /* 256 KB sectors (x2) */
173
174 #define CONFIG_SYS_DRAM_BASE            0xa0000000
175 #define CONFIG_SYS_DRAM_SIZE            0x04000000
176
177 #define CONFIG_SYS_FLASH_BASE           PHYS_FLASH_1
178
179 #define CONFIG_SYS_SDRAM_BASE           PHYS_SDRAM_1
180 #define CONFIG_SYS_INIT_SP_ADDR         (GENERATED_GBL_DATA_SIZE + PHYS_SDRAM_1)
181
182 /*
183  * FLASH and environment organization
184  */
185 #define CONFIG_SYS_MAX_FLASH_BANKS      1     /* max number of memory banks             */
186 #define CONFIG_SYS_MAX_FLASH_SECT       128   /* max number of sectors on one chip      */
187
188 /* timeout values are in ticks */
189 #define CONFIG_SYS_FLASH_ERASE_TOUT     (2*CONFIG_SYS_HZ)       /* Timeout for Flash Erase      */
190 #define CONFIG_SYS_FLASH_WRITE_TOUT     (2*CONFIG_SYS_HZ)       /* Timeout for Flash Write      */
191 #define CONFIG_SYS_FLASH_LOCK_TOUT      (2*CONFIG_SYS_HZ)       /* Timeout for Flash Set Lock Bit */
192 #define CONFIG_SYS_FLASH_UNLOCK_TOUT    (2*CONFIG_SYS_HZ)       /* Timeout for Flash Clear Lock Bits */
193 #define CONFIG_SYS_FLASH_PROTECTION                     /* "Real" (hardware) sectors protection */
194
195 #define CONFIG_ENV_IS_IN_FLASH  1
196 #define CONFIG_ENV_ADDR         (PHYS_FLASH_1 + 0x40000)        /* Addr of Environment Sector   */
197 #define CONFIG_ENV_SIZE         0x4000
198 #define CONFIG_ENV_SECT_SIZE    0x40000                         /* Size of the Environment Sector       */
199 #define CONFIG_SYS_MONITOR_LEN          0x20000                         /* 128 KiB */
200
201 /******************************************************************************
202  *
203  * CPU specific defines
204  *
205  ******************************************************************************/
206
207 /*
208  * GPIO settings
209  *
210  * GPIO pin assignments
211  * GPIO     Name        Dir Out AF
212  * 0        NC
213  * 1        NC
214  * 2        SIRQ1       I
215  * 3        SIRQ2       I
216  * 4        SIRQ3       I
217  * 5        DMAACK1     O   0
218  * 6        DMAACK2     O   0
219  * 7        DMAACK3     O   0
220  * 8        TC1         O   0
221  * 9        TC2         O   0
222  * 10       TC3         O   0
223  * 11       nDMAEN      O   1
224  * 12       AENCTRL     O   0
225  * 13       PLDTC       O   0
226  * 14       ETHIRQ      I
227  * 15       NC
228  * 16       NC
229  * 17       NC
230  * 18       RDY         I
231  * 19       DMASIO      I
232  * 20       ETHIRQ      NC
233  * 21       NC
234  * 22       PGMEN       O   1    FIXME for debug only enable flash
235  * 23       NC
236  * 24       NC
237  * 25       NC
238  * 26       NC
239  * 27       NC
240  * 28       NC
241  * 29       NC
242  * 30       NC
243  * 31       NC
244  * 32       NC
245  * 33       NC
246  * 34       FFRXD       I       01
247  * 35       FFCTS       I       01
248  * 36       FFDCD       I       01
249  * 37       FFDSR       I       01
250  * 38       FFRI        I       01
251  * 39       FFTXD       O   1   10
252  * 40       FFDTR       O   0   10
253  * 41       FFRTS       O   0   10
254  * 42       RS232FOFF   O   0   00
255  * 43       NC
256  * 44       NC
257  * 45       IRSL0       O   0
258  * 46       IRRX0       I       01
259  * 47       IRTX0       O   0   10
260  * 48       NC
261  * 49       nIOWE       O   0
262  * 50       NC
263  * 51       NC
264  * 52       NC
265  * 53       NC
266  * 54       NC
267  * 55       NC
268  * 56       NC
269  * 57       NC
270  * 58       DKDIRQ      I
271  * 59       NC
272  * 60       NC
273  * 61       NC
274  * 62       NC
275  * 63       NC
276  * 64       COMLED      O   0
277  * 65       COMLED      O   0
278  * 66       COMLED      O   0
279  * 67       COMLED      O   0
280  * 68       COMLED      O   0
281  * 69       COMLED      O   0
282  * 70       COMLED      O   0
283  * 71       COMLED      O   0
284  * 72       NC
285  * 73       NC
286  * 74       NC
287  * 75       NC
288  * 76       NC
289  * 77       NC
290  * 78       CSIO        O   1
291  * 79       NC
292  * 80       CSETH       O   1
293  *
294  * NOTE: All NC's are defined to be outputs
295  *
296  */
297 /* Pin direction control */
298 #define CONFIG_SYS_GPDR0_VAL        0xd3808000
299 #define CONFIG_SYS_GPDR1_VAL        0xfcffab83
300 #define CONFIG_SYS_GPDR2_VAL        0x0001ffff
301 /* Set and Clear registers */
302 #define CONFIG_SYS_GPSR0_VAL        0x00008000
303 #define CONFIG_SYS_GPSR1_VAL        0x00ff0002
304 #define CONFIG_SYS_GPSR2_VAL        0x0001c000
305 #define CONFIG_SYS_GPCR0_VAL        0x00000000
306 #define CONFIG_SYS_GPCR1_VAL        0x00000000
307 #define CONFIG_SYS_GPCR2_VAL        0x00000000
308 /* Edge detect registers (these are set by the kernel) */
309 #define CONFIG_SYS_GRER0_VAL        0x00002180
310 #define CONFIG_SYS_GRER1_VAL        0x00000000
311 #define CONFIG_SYS_GRER2_VAL        0x00000000
312 #define CONFIG_SYS_GFER0_VAL        0x000043e0
313 #define CONFIG_SYS_GFER1_VAL        0x00000000
314 #define CONFIG_SYS_GFER2_VAL        0x00000000
315 /* Alternate function registers */
316 #define CONFIG_SYS_GAFR0_L_VAL      0x80000004
317 #define CONFIG_SYS_GAFR0_U_VAL      0x595a8010
318 #define CONFIG_SYS_GAFR1_L_VAL      0x699a9559
319 #define CONFIG_SYS_GAFR1_U_VAL      0xaaa5aaaa
320 #define CONFIG_SYS_GAFR2_L_VAL      0xaaaaaaaa
321 #define CONFIG_SYS_GAFR2_U_VAL      0x00000002
322
323 /*
324  * Clocks, power control and interrupts
325  */
326 #define CONFIG_SYS_PSSR_VAL         0x00000030
327 #define CONFIG_SYS_CCCR             0x00000161  /* 100 MHz memory, 400 MHz CPU, 400 Turbo  */
328 #define CONFIG_SYS_CKEN             0x000141ec  /* FFUART and STUART enabled    */
329 #define CONFIG_SYS_ICMR             0x00000000  /* No interrupts enabled        */
330
331 /* FIXME
332  *
333  * RTC settings
334  * Watchdog
335  *
336  */
337
338 /*
339  * Memory settings
340  *
341  */
342 #define CONFIG_SYS_MSC0_VAL         0x122423f0  /* FLASH   / LAN            (cs0)/(cS1)   */
343 #define CONFIG_SYS_MSC1_VAL         0x35f4aa4c  /* USB     / ST3+ST5        (cs2)/(cS3)   */
344 #define CONFIG_SYS_MSC2_VAL         0x35f435fc  /* IDE     / BCR + WatchDog (cs4)/(cS5)   */
345 #define CONFIG_SYS_MDCNFG_VAL       0x000009c9
346 #define CONFIG_SYS_MDMRS_VAL        0x00220022
347 #define CONFIG_SYS_MDREFR_VAL       0x000da018  /* Initial setting, individual bits set in lowlevel_init.S */
348 #define CONFIG_SYS_FLYCNFG_VAL          0x00000000
349 #define CONFIG_SYS_SXCNFG_VAL           0x00000000
350
351 /*
352  * PCMCIA and CF Interfaces (NOT USED, these values from lubbock init)
353  */
354 #define CONFIG_SYS_MECR_VAL           0x00000000
355 #define CONFIG_SYS_MCMEM0_VAL         0x00010504
356 #define CONFIG_SYS_MCMEM1_VAL         0x00010504
357 #define CONFIG_SYS_MCATT0_VAL         0x00010504
358 #define CONFIG_SYS_MCATT1_VAL         0x00010504
359 #define CONFIG_SYS_MCIO0_VAL          0x00004715
360 #define CONFIG_SYS_MCIO1_VAL          0x00004715
361
362 /* Board specific defines */
363
364 #ifndef __ASSEMBLY__
365
366 /* global prototypes */
367 void led_code(int code, int color);
368
369 #endif
370
371 #endif  /* __CONFIG_H */