x86: minnowmax: Configure GPIO pins to turn on USB ports VBUS
[platform/kernel/u-boot.git] / include / configs / vct.h
1 /*
2  * (C) Copyright 2008 Stefan Roese <sr@denx.de>, DENX Software Engineering
3  *
4  * SPDX-License-Identifier:     GPL-2.0+
5  */
6
7 /*
8  * This file contains the configuration parameters for the VCT board
9  * family:
10  *
11  * vct_premium
12  * vct_premium_small
13  * vct_premium_onenand
14  * vct_premium_onenand_small
15  * vct_platinum
16  * vct_platinum_small
17  * vct_platinum_onenand
18  * vct_platinum_onenand_small
19  * vct_platinumavc
20  * vct_platinumavc_small
21  * vct_platinumavc_onenand
22  * vct_platinumavc_onenand_small
23  */
24
25 #ifndef __CONFIG_H
26 #define __CONFIG_H
27
28 #define CPU_CLOCK_RATE                  324000000 /* Clock for the MIPS core */
29 #define CONFIG_SYS_MIPS_TIMER_FREQ      (CPU_CLOCK_RATE / 2)
30
31 #define CONFIG_SKIP_LOWLEVEL_INIT       /* SDRAM is initialized by the bootstrap code */
32
33 #define CONFIG_SYS_MONITOR_BASE         CONFIG_SYS_TEXT_BASE
34 #define CONFIG_SYS_MONITOR_LEN          (256 << 10)
35 #define CONFIG_SYS_MALLOC_LEN           (1 << 20)
36 #define CONFIG_SYS_BOOTPARAMS_LEN       (128 << 10)
37 #define CONFIG_SYS_INIT_SP_OFFSET       0x400000
38
39 #if !defined(CONFIG_VCT_NAND) && !defined(CONFIG_VCT_ONENAND)
40 #define CONFIG_VCT_NOR
41 #endif
42
43 /*
44  * UART
45  */
46 #ifdef CONFIG_VCT_PLATINUMAVC
47 #define UART_1_BASE             0xBDC30000
48 #else
49 #define UART_1_BASE             0xBF89C000
50 #endif
51
52 #define CONFIG_SYS_NS16550_SERIAL
53 #define CONFIG_SYS_NS16550_REG_SIZE     -4
54 #define CONFIG_SYS_NS16550_COM1         UART_1_BASE
55 #define CONFIG_CONS_INDEX               1
56 #define CONFIG_SYS_NS16550_CLK          921600
57
58 /*
59  * SDRAM
60  */
61 #define CONFIG_SYS_SDRAM_BASE           0x80000000
62 #define CONFIG_SYS_MBYTES_SDRAM         128
63 #define CONFIG_SYS_MEMTEST_START        0x80200000
64 #define CONFIG_SYS_MEMTEST_END          0x80400000
65 #define CONFIG_SYS_LOAD_ADDR            0x80400000      /* default load address */
66
67 #if defined(CONFIG_VCT_PREMIUM) || defined(CONFIG_VCT_PLATINUM)
68 /*
69  * SMSC91C11x Network Card
70  */
71 #define CONFIG_SMC911X
72 #define CONFIG_SMC911X_BASE     0x00000000
73 #define CONFIG_SMC911X_32_BIT
74 #define CONFIG_NET_RETRY_COUNT          20
75 #endif
76
77 /*
78  * Commands
79  */
80
81 /*
82  * Only Premium/Platinum have ethernet support right now
83  */
84 #if (defined(CONFIG_VCT_PREMIUM) || defined(CONFIG_VCT_PLATINUM)) && \
85         !defined(CONFIG_VCT_SMALL_IMAGE)
86 #endif
87
88 /*
89  * Only Premium/Platinum have USB-EHCI support right now
90  */
91 #if (defined(CONFIG_VCT_PREMIUM) || defined(CONFIG_VCT_PLATINUM)) && \
92         !defined(CONFIG_VCT_SMALL_IMAGE)
93 #endif
94
95 #if defined(CONFIG_CMD_USB)
96 #define CONFIG_SUPPORT_VFAT
97
98 /*
99  * USB/EHCI
100  */
101 #define CONFIG_USB_EHCI_VCT             /* on VCT platform              */
102 #define CONFIG_EHCI_MMIO_BIG_ENDIAN
103 #define CONFIG_EHCI_DESC_BIG_ENDIAN
104 #define CONFIG_EHCI_IS_TDI
105 #define CONFIG_EHCI_HCD_INIT_AFTER_RESET /* re-init HCD after CMD_RESET */
106 #endif /* CONFIG_CMD_USB */
107
108 #if defined(CONFIG_VCT_NAND)
109 #define CONFIG_CMD_NAND
110 #endif
111
112 #if defined(CONFIG_VCT_ONENAND)
113 #define CONFIG_CMD_ONENAND
114 #endif
115
116 /*
117  * BOOTP options
118  */
119 #define CONFIG_BOOTP_BOOTFILESIZE
120 #define CONFIG_BOOTP_BOOTPATH
121 #define CONFIG_BOOTP_GATEWAY
122 #define CONFIG_BOOTP_HOSTNAME
123 #define CONFIG_BOOTP_SUBNETMASK
124
125 /*
126  * Miscellaneous configurable options
127  */
128 #define CONFIG_SYS_LONGHELP                     /* undef to save memory         */
129 #define CONFIG_SYS_CBSIZE       512             /* Console I/O Buffer Size      */
130 #define CONFIG_SYS_PBSIZE       (CONFIG_SYS_CBSIZE + \
131                                  sizeof(CONFIG_SYS_PROMPT) + 16)
132 #define CONFIG_SYS_MAXARGS      16              /* max number of command args   */
133 #define CONFIG_TIMESTAMP                        /* Print image info with timestamp */
134 #define CONFIG_CMDLINE_EDITING                  /* add command line history     */
135
136 /*
137  * FLASH and environment organization
138  */
139 #if defined(CONFIG_VCT_NOR)
140 #define CONFIG_ENV_IS_IN_FLASH
141 #define CONFIG_FLASH_NOT_MEM_MAPPED
142
143 /*
144  * We need special accessor functions for the CFI FLASH driver. This
145  * can be enabled via the CONFIG_CFI_FLASH_USE_WEAK_ACCESSORS option.
146  */
147 #define CONFIG_CFI_FLASH_USE_WEAK_ACCESSORS
148
149 /*
150  * For the non-memory-mapped NOR FLASH, we need to define the
151  * NOR FLASH area. This can't be detected via the addr2info()
152  * function, since we check for flash access in the very early
153  * U-Boot code, before the NOR FLASH is detected.
154  */
155 #define CONFIG_FLASH_BASE               0xb0000000
156 #define CONFIG_FLASH_END                0xbfffffff
157
158 /*
159  * CFI driver settings
160  */
161 #define CONFIG_SYS_FLASH_CFI                    /* The flash is CFI compatible  */
162 #define CONFIG_FLASH_CFI_DRIVER         /* Use common CFI driver        */
163 #define CONFIG_SYS_FLASH_CFI_AMD_RESET  1       /* Use AMD (Spansion) reset cmd */
164 #define CONFIG_SYS_FLASH_CFI_WIDTH      FLASH_CFI_16BIT /* no byte writes on IXP4xx     */
165
166 #define CONFIG_SYS_FLASH_BASE           0xb0000000
167 #define CONFIG_SYS_FLASH_BANKS_LIST    { CONFIG_SYS_FLASH_BASE }
168 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* max number of memory banks           */
169 #define CONFIG_SYS_MAX_FLASH_SECT       512     /* max number of sectors on one chip    */
170
171 #define CONFIG_SYS_FLASH_ERASE_TOUT     120000  /* Timeout for Flash Erase (in ms)      */
172 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Timeout for Flash Write (in ms)      */
173
174 #ifdef CONFIG_ENV_IS_IN_FLASH
175 #define CONFIG_ENV_SECT_SIZE    0x10000         /* size of one complete sector  */
176 #define CONFIG_ENV_ADDR         (CONFIG_SYS_FLASH_BASE + CONFIG_SYS_MONITOR_LEN)
177 #define CONFIG_ENV_SIZE         0x4000  /* Total Size of Environment Sector     */
178
179 /* Address and size of Redundant Environment Sector     */
180 #define CONFIG_ENV_ADDR_REDUND  (CONFIG_ENV_ADDR + CONFIG_ENV_SECT_SIZE)
181 #define CONFIG_ENV_SIZE_REDUND  (CONFIG_ENV_SIZE)
182 #endif /* CONFIG_ENV_IS_IN_FLASH */
183 #endif /* CONFIG_VCT_NOR */
184
185 #if defined(CONFIG_VCT_ONENAND)
186 #define CONFIG_USE_ONENAND_BOARD_INIT
187 #define CONFIG_ENV_IS_IN_ONENAND
188 #define CONFIG_SYS_ONENAND_BASE         0x00000000      /* this is not real address */
189 #define CONFIG_SYS_FLASH_BASE           0x00000000
190 #define CONFIG_ENV_ADDR                 (128 << 10)     /* after compr. U-Boot image */
191 #define CONFIG_ENV_SIZE                 (128 << 10)     /* erase size */
192 #endif /* CONFIG_VCT_ONENAND */
193
194 /*
195  * I2C/EEPROM
196  */
197 #define CONFIG_SYS_I2C
198 #define CONFIG_SYS_I2C_SOFT             /* I2C bit-banged */
199 #define CONFIG_SYS_I2C_SOFT_SPEED       83000   /* 83 kHz is supposed to work */
200 #define CONFIG_SYS_I2C_SOFT_SLAVE       0x7f
201
202 /*
203  * Software (bit-bang) I2C driver configuration
204  */
205 #define CONFIG_SYS_GPIO_I2C_SCL         11
206 #define CONFIG_SYS_GPIO_I2C_SDA         10
207
208 #ifndef __ASSEMBLY__
209 int vct_gpio_dir(int pin, int dir);
210 void vct_gpio_set(int pin, int val);
211 int vct_gpio_get(int pin);
212 #endif
213
214 #define I2C_INIT        vct_gpio_dir(CONFIG_SYS_GPIO_I2C_SCL, 1)
215 #define I2C_ACTIVE      vct_gpio_dir(CONFIG_SYS_GPIO_I2C_SDA, 1)
216 #define I2C_TRISTATE    vct_gpio_dir(CONFIG_SYS_GPIO_I2C_SDA, 0)
217 #define I2C_READ        vct_gpio_get(CONFIG_SYS_GPIO_I2C_SDA)
218 #define I2C_SDA(bit)    vct_gpio_set(CONFIG_SYS_GPIO_I2C_SDA, bit)
219 #define I2C_SCL(bit)    vct_gpio_set(CONFIG_SYS_GPIO_I2C_SCL, bit)
220 #define I2C_DELAY       udelay(5)       /* 1/4 I2C clock duration */
221
222 #define CONFIG_SYS_I2C_EEPROM_ADDR      0x50
223 /* CAT24WC32 */
224 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN  2       /* Bytes of address             */
225 #define CONFIG_SYS_EEPROM_PAGE_WRITE_BITS 5     /* The Catalyst CAT24WC32 has   */
226                                         /* 32 byte page write mode using*/
227                                         /* last 5 bits of the address   */
228 #define CONFIG_SYS_EEPROM_PAGE_WRITE_DELAY_MS   10   /* and takes up to 10 msec */
229
230 #define CONFIG_BOOTCOMMAND      "run test3"
231
232 /*
233  * UBI configuration
234  */
235 #if defined(CONFIG_VCT_ONENAND)
236 #define CONFIG_SYS_USE_UBI
237 #define CONFIG_RBTREE
238 #define CONFIG_MTD_DEVICE               /* needed for mtdparts commands */
239 #define CONFIG_MTD_PARTITIONS
240 #define CONFIG_CMD_MTDPARTS
241
242 #define MTDIDS_DEFAULT          "onenand0=onenand"
243 #define MTDPARTS_DEFAULT        "mtdparts=onenand:128k(u-boot),"        \
244                                         "128k(env),"            \
245                                         "20m(kernel),"          \
246                                         "-(rootfs)"
247 #endif
248
249 /*
250  * We need a small, stripped down image to fit into the first 128k OneNAND
251  * erase block (gzipped). This image only needs basic commands for FLASH
252  * (NOR/OneNAND) usage and Linux kernel booting.
253  */
254 #if defined(CONFIG_VCT_SMALL_IMAGE)
255 #undef CONFIG_CMD_REGINFO
256 #undef CONFIG_CMD_STRINGS
257 #undef CONFIG_CMD_TERMINAL
258
259 #undef CONFIG_SMC911X
260 #undef CONFIG_SYS_I2C_SOFT
261 #undef CONFIG_SOURCE
262 #undef CONFIG_SYS_LONGHELP
263 #undef CONFIG_TIMESTAMP
264 #endif /* CONFIG_VCT_SMALL_IMAGE */
265
266 #endif  /* __CONFIG_H */