Merge branch 'master' of git://git.denx.de/u-boot-video
[platform/kernel/u-boot.git] / include / configs / tricorder.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * (C) Copyright 2006-2008
4  * Texas Instruments.
5  * Richard Woodruff <r-woodruff2@ti.com>
6  * Syed Mohammed Khasim <x0khasim@ti.com>
7  *
8  * (C) Copyright 2012
9  * Corscience GmbH & Co. KG
10  * Thomas Weber <weber@corscience.de>
11  *
12  * Configuration settings for the Tricorder board.
13  */
14
15 #ifndef __CONFIG_H
16 #define __CONFIG_H
17
18 #define CONFIG_MACH_TYPE                MACH_TYPE_TRICORDER
19 /*
20  * 1MB into the SDRAM to allow for SPL's bss at the beginning of SDRAM
21  * 64 bytes before this address should be set aside for u-boot.img's
22  * header. That is 0x800FFFC0--0x80100000 should not be used for any
23  * other needs.
24  */
25
26 #include <asm/arch/cpu.h>               /* get chip and board defs */
27 #include <asm/arch/omap.h>
28
29 /* Clock Defines */
30 #define V_OSCK                          26000000 /* Clock output from T2 */
31 #define V_SCLK                          (V_OSCK >> 1)
32
33 #define CONFIG_MISC_INIT_R
34
35 #define CONFIG_CMDLINE_TAG              /* enable passing of ATAGs */
36 #define CONFIG_SETUP_MEMORY_TAGS
37 #define CONFIG_INITRD_TAG
38 #define CONFIG_REVISION_TAG
39
40 /* Size of malloc() pool */
41 #define CONFIG_SYS_MALLOC_LEN           (1024*1024)
42
43 /* Hardware drivers */
44
45 /* NS16550 Configuration */
46 #define CONFIG_SYS_NS16550_SERIAL
47 #define CONFIG_SYS_NS16550_REG_SIZE     (-4)
48 #define CONFIG_SYS_NS16550_CLK          48000000 /* 48MHz (APLL96/2) */
49
50 /* select serial console configuration */
51 #define CONFIG_SYS_NS16550_COM3         OMAP34XX_UART3
52 #define CONFIG_SERIAL3                  3
53 #define CONFIG_SYS_BAUDRATE_TABLE       {4800, 9600, 19200, 38400, 57600,\
54                                         115200}
55
56 /* I2C */
57 #define CONFIG_SYS_I2C
58  
59
60 /* EEPROM */
61 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN  2
62 #define CONFIG_SYS_EEPROM_BUS_NUM       1
63
64 /* TWL4030 */
65 #define CONFIG_TWL4030_LED
66
67 /* Board NAND Info */
68 #define CONFIG_SYS_NAND_BASE            NAND_BASE       /* physical address */
69                                                         /* to access nand at */
70                                                         /* CS0 */
71 #define CONFIG_SYS_MAX_NAND_DEVICE      1               /* Max number of NAND */
72                                                         /* devices */
73 #define CONFIG_SYS_NAND_MAX_OOBFREE     2
74 #define CONFIG_SYS_NAND_MAX_ECCPOS      56
75
76 /* needed for ubi */
77
78 /* Environment information (this is the common part) */
79
80
81 /* hang() the board on panic() */
82
83 /* environment placement (for NAND), is different for FLASHCARD but does not
84  * harm there */
85 #define CONFIG_ENV_OFFSET               0x120000    /* env start */
86 #define CONFIG_ENV_OFFSET_REDUND        0x2A0000    /* redundant env start */
87 #define CONFIG_ENV_SIZE                 (16 << 10)  /* use 16KiB for env */
88 #define CONFIG_ENV_RANGE                (384 << 10) /* allow badblocks in env */
89
90 /* the loadaddr is the same as CONFIG_SYS_LOAD_ADDR, unfortunately the defiend
91  * value can not be used here! */
92 #define CONFIG_LOADADDR         0x82000000
93
94 #define CONFIG_COMMON_ENV_SETTINGS \
95         "console=ttyO2,115200n8\0" \
96         "mmcdev=0\0" \
97         "vram=3M\0" \
98         "defaultdisplay=lcd\0" \
99         "kernelopts=mtdoops.mtddev=3\0" \
100         "mtdparts=" CONFIG_MTDPARTS_DEFAULT "\0" \
101         "mtdids=" CONFIG_MTDIDS_DEFAULT "\0" \
102         "commonargs=" \
103                 "setenv bootargs console=${console} " \
104                 "${mtdparts} " \
105                 "${kernelopts} " \
106                 "vt.global_cursor_default=0 " \
107                 "vram=${vram} " \
108                 "omapdss.def_disp=${defaultdisplay}\0"
109
110 #define CONFIG_BOOTCOMMAND "run autoboot"
111
112 /* specific environment settings for different use cases
113  * FLASHCARD: used to run a rdimage from sdcard to program the device
114  * 'NORMAL': used to boot kernel from sdcard, nand, ...
115  *
116  * The main aim for the FLASHCARD skin is to have an embedded environment
117  * which will not be influenced by any data already on the device.
118  */
119 #ifdef CONFIG_FLASHCARD
120 /* the rdaddr is 16 MiB before the loadaddr */
121 #define CONFIG_ENV_RDADDR       "rdaddr=0x81000000\0"
122
123 #define CONFIG_EXTRA_ENV_SETTINGS \
124         CONFIG_COMMON_ENV_SETTINGS \
125         CONFIG_ENV_RDADDR \
126         "autoboot=" \
127         "run commonargs; " \
128         "setenv bootargs ${bootargs} " \
129                 "flashy_updateimg=/dev/mmcblk0p1:corscience_update.img " \
130                 "rdinit=/sbin/init; " \
131         "mmc dev ${mmcdev}; mmc rescan; " \
132         "fatload mmc ${mmcdev} ${loadaddr} uImage; " \
133         "fatload mmc ${mmcdev} ${rdaddr} uRamdisk; " \
134         "bootm ${loadaddr} ${rdaddr}\0"
135
136 #else /* CONFIG_FLASHCARD */
137
138 #define CONFIG_ENV_OVERWRITE /* allow to overwrite serial and ethaddr */
139
140 #define CONFIG_EXTRA_ENV_SETTINGS \
141         CONFIG_COMMON_ENV_SETTINGS \
142         "mmcargs=" \
143                 "run commonargs; " \
144                 "setenv bootargs ${bootargs} " \
145                 "root=/dev/mmcblk0p2 " \
146                 "rootwait " \
147                 "rw\0" \
148         "nandargs=" \
149                 "run commonargs; " \
150                 "setenv bootargs ${bootargs} " \
151                 "root=ubi0:root " \
152                 "ubi.mtd=7 " \
153                 "rootfstype=ubifs " \
154                 "ro\0" \
155         "loadbootscript=fatload mmc ${mmcdev} ${loadaddr} boot.scr\0" \
156         "bootscript=echo Running bootscript from mmc ...; " \
157                 "source ${loadaddr}\0" \
158         "loaduimage=fatload mmc ${mmcdev} ${loadaddr} uImage\0" \
159         "mmcboot=echo Booting from mmc ...; " \
160                 "run mmcargs; " \
161                 "bootm ${loadaddr}\0" \
162         "loaduimage_ubi=ubi part ubi; " \
163                 "ubifsmount ubi:root; " \
164                 "ubifsload ${loadaddr} /boot/uImage\0" \
165         "loaduimage_nand=nand read ${loadaddr} kernel 0x500000\0" \
166         "nandboot=echo Booting from nand ...; " \
167                 "run nandargs; " \
168                 "run loaduimage_nand; " \
169                 "bootm ${loadaddr}\0" \
170         "autoboot=mmc dev ${mmcdev}; if mmc rescan; then " \
171                         "if run loadbootscript; then " \
172                                 "run bootscript; " \
173                         "else " \
174                                 "if run loaduimage; then " \
175                                         "run mmcboot; " \
176                                 "else run nandboot; " \
177                                 "fi; " \
178                         "fi; " \
179                 "else run nandboot; fi\0"
180
181 #endif /* CONFIG_FLASHCARD */
182
183 /* Miscellaneous configurable options */
184 #define CONFIG_SYS_CBSIZE               512     /* Console I/O Buffer Size */
185
186 #define CONFIG_SYS_MEMTEST_START        (OMAP34XX_SDRC_CS0 + 0x00000000)
187 #define CONFIG_SYS_MEMTEST_END          (CONFIG_SYS_MEMTEST_START + \
188                                         0x07000000) /* 112 MB */
189
190 #define CONFIG_SYS_LOAD_ADDR            (OMAP34XX_SDRC_CS0 + 0x02000000)
191
192 /*
193  * OMAP3 has 12 GP timers, they can be driven by the system clock
194  * (12/13/16.8/19.2/38.4MHz) or by 32KHz clock. We use 13MHz (V_SCLK).
195  * This rate is divided by a local divisor.
196  */
197 #define CONFIG_SYS_TIMERBASE            (OMAP34XX_GPT2)
198 #define CONFIG_SYS_PTV                  2 /* Divisor: 2^(PTV+1) => 8 */
199
200 /*  Physical Memory Map  */
201 #define CONFIG_NR_DRAM_BANKS            2 /* CS1 may or may not be populated */
202 #define PHYS_SDRAM_1                    OMAP34XX_SDRC_CS0
203 #define PHYS_SDRAM_2                    OMAP34XX_SDRC_CS1
204
205 /* NAND and environment organization  */
206 #define CONFIG_SYS_MONITOR_LEN          (256 << 10)     /* Reserve 2 sectors */
207
208 #define CONFIG_SYS_SDRAM_BASE           PHYS_SDRAM_1
209 #define CONFIG_SYS_INIT_RAM_ADDR        0x4020f800
210 #define CONFIG_SYS_INIT_RAM_SIZE        0x800
211 #define CONFIG_SYS_INIT_SP_ADDR (CONFIG_SYS_INIT_RAM_ADDR + \
212                                                 CONFIG_SYS_INIT_RAM_SIZE - \
213                                                 GENERATED_GBL_DATA_SIZE)
214
215 /* SRAM config */
216 #define CONFIG_SYS_SRAM_START           0x40200000
217 #define CONFIG_SYS_SRAM_SIZE            0x10000
218
219 /* Defines for SPL */
220
221 #define CONFIG_SPL_NAND_BASE
222 #define CONFIG_SPL_NAND_DRIVERS
223 #define CONFIG_SPL_NAND_ECC
224 #define CONFIG_SPL_FS_LOAD_PAYLOAD_NAME        "u-boot.img"
225 #define CONFIG_SYS_MMCSD_FS_BOOT_PARTITION     1
226
227 #define CONFIG_SPL_TEXT_BASE            0x40200000 /*CONFIG_SYS_SRAM_START*/
228 #define CONFIG_SPL_MAX_SIZE             (SRAM_SCRATCH_SPACE_ADDR - \
229                                          CONFIG_SPL_TEXT_BASE)
230
231 #define CONFIG_SPL_BSS_START_ADDR       0x80000000 /*CONFIG_SYS_SDRAM_BASE*/
232 #define CONFIG_SPL_BSS_MAX_SIZE         0x80000
233
234 /* NAND boot config */
235 #define CONFIG_SYS_NAND_5_ADDR_CYCLE
236 #define CONFIG_SYS_NAND_PAGE_COUNT      64
237 #define CONFIG_SYS_NAND_PAGE_SIZE       2048
238 #define CONFIG_SYS_NAND_OOBSIZE         64
239 #define CONFIG_SYS_NAND_BLOCK_SIZE      (128*1024)
240 #define CONFIG_SYS_NAND_BAD_BLOCK_POS   NAND_LARGE_BADBLOCK_POS
241 #define CONFIG_SYS_NAND_ECCPOS          {2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, \
242                                          13, 14, 16, 17, 18, 19, 20, 21, 22, \
243                                          23, 24, 25, 26, 27, 28, 30, 31, 32, \
244                                          33, 34, 35, 36, 37, 38, 39, 40, 41, \
245                                          42, 44, 45, 46, 47, 48, 49, 50, 51, \
246                                          52, 53, 54, 55, 56}
247
248 #define CONFIG_SYS_NAND_ECCSIZE         512
249 #define CONFIG_SYS_NAND_ECCBYTES        13
250 #define CONFIG_NAND_OMAP_ECCSCHEME      OMAP_ECC_BCH8_CODE_HW_DETECTION_SW
251
252 #define CONFIG_SYS_NAND_U_BOOT_START    CONFIG_SYS_TEXT_BASE
253
254 #define CONFIG_SYS_NAND_U_BOOT_OFFS     0x20000
255 #define CONFIG_SYS_NAND_U_BOOT_SIZE     0x100000
256
257 #define CONFIG_SYS_SPL_MALLOC_START     0x80208000
258 #define CONFIG_SYS_SPL_MALLOC_SIZE      0x100000        /* 1 MB */
259
260 #define CONFIG_SYS_MEMTEST_SCRATCH      0x81000000
261 #endif /* __CONFIG_H */