159ba093f2999615fede1926a7c709d12d7ee015
[platform/kernel/u-boot.git] / include / configs / tegra-common.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  *  (C) Copyright 2010-2012
4  *  NVIDIA Corporation <www.nvidia.com>
5  */
6
7 #ifndef _TEGRA_COMMON_H_
8 #define _TEGRA_COMMON_H_
9 #include <linux/sizes.h>
10 #include <linux/stringify.h>
11
12 /*
13  * High Level Configuration Options
14  */
15
16 #include <asm/arch/tegra.h>             /* get chip and board defs */
17
18 /* Use the Tegra US timer on ARMv7, but the architected timer on ARMv8. */
19 #ifndef CONFIG_ARM64
20 #define CONFIG_SYS_TIMER_RATE           1000000
21 #define CONFIG_SYS_TIMER_COUNTER        NV_PA_TMRUS_BASE
22 #endif
23
24 /* Environment */
25
26 /*
27  * NS16550 Configuration
28  */
29 #define CONFIG_SYS_NS16550_CLK          V_NS16550_CLK
30
31 /*
32  * Common HW configuration.
33  * If this varies between SoCs later, move to tegraNN-common.h
34  * Note: This is number of devices, not max device ID.
35  */
36 #define CONFIG_SYS_MMC_MAX_DEVICE 4
37
38 #ifdef CONFIG_ARM64
39 #define FDTFILE "nvidia/" CONFIG_DEFAULT_DEVICE_TREE ".dtb"
40 #else
41 #define FDTFILE CONFIG_DEFAULT_DEVICE_TREE ".dtb"
42 #endif
43
44 /*-----------------------------------------------------------------------
45  * Physical Memory Map
46  */
47 #define PHYS_SDRAM_1            NV_PA_SDRC_CS0
48 #define PHYS_SDRAM_1_SIZE       0x20000000      /* 512M */
49
50 #define CONFIG_SYS_SDRAM_BASE   PHYS_SDRAM_1
51
52 #define CONFIG_SYS_BOOTMAPSZ    (256 << 20)     /* 256M */
53
54 #ifndef CONFIG_ARM64
55 #define CONFIG_SYS_INIT_RAM_ADDR        CONFIG_STACKBASE
56 #define CONFIG_SYS_INIT_RAM_SIZE        CONFIG_SYS_MALLOC_LEN
57
58 /* Defines for SPL */
59 #endif
60
61 #endif /* _TEGRA_COMMON_H_ */