Merge tag 'mips-pull-2020-06-29' of https://gitlab.denx.de/u-boot/custodians/u-boot...
[platform/kernel/u-boot.git] / include / configs / t4qds.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Copyright 2011-2012 Freescale Semiconductor, Inc.
4  */
5
6 /*
7  * Corenet DS style board configuration file
8  */
9 #ifndef __T4QDS_H
10 #define __T4QDS_H
11
12 /* High Level Configuration Options */
13 #define CONFIG_SYS_BOOK3E_HV            /* Category E.HV supported */
14
15 #ifndef CONFIG_RESET_VECTOR_ADDRESS
16 #define CONFIG_RESET_VECTOR_ADDRESS     0xeffffffc
17 #endif
18
19 #define CONFIG_SYS_FSL_CPC              /* Corenet Platform Cache */
20 #define CONFIG_SYS_NUM_CPC              CONFIG_SYS_NUM_DDR_CTLRS
21 #define CONFIG_PCIE1                    /* PCIE controller 1 */
22 #define CONFIG_PCIE2                    /* PCIE controller 2 */
23 #define CONFIG_PCIE3                    /* PCIE controller 3 */
24 #define CONFIG_FSL_PCI_INIT             /* Use common FSL init code */
25 #define CONFIG_SYS_PCI_64BIT            /* enable 64-bit PCI resources */
26
27 #define CONFIG_SYS_SRIO
28 #define CONFIG_SRIO1                    /* SRIO port 1 */
29 #define CONFIG_SRIO2                    /* SRIO port 2 */
30
31 #define CONFIG_ENV_OVERWRITE
32
33 /*
34  * These can be toggled for performance analysis, otherwise use default.
35  */
36 #define CONFIG_SYS_CACHE_STASHING
37 #define CONFIG_BTB                      /* toggle branch predition */
38 #ifdef CONFIG_DDR_ECC
39 #define CONFIG_ECC_INIT_VIA_DDRCONTROLLER
40 #define CONFIG_MEM_INIT_VALUE           0xdeadbeef
41 #endif
42
43 #define CONFIG_ENABLE_36BIT_PHYS
44
45 #define CONFIG_ADDR_MAP
46 #define CONFIG_SYS_NUM_ADDR_MAP         64      /* number of TLB1 entries */
47
48 /*
49  *  Config the L3 Cache as L3 SRAM
50  */
51 #define CONFIG_SYS_INIT_L3_ADDR         0xFFFC0000
52 #define CONFIG_SYS_L3_SIZE              (512 << 10)
53 #define CONFIG_SPL_GD_ADDR              (CONFIG_SYS_INIT_L3_ADDR + 32 * 1024)
54 #define SPL_ENV_ADDR                    (CONFIG_SPL_GD_ADDR + 4 * 1024)
55 #define CONFIG_SPL_RELOC_MALLOC_ADDR    (CONFIG_SPL_GD_ADDR + 12 * 1024)
56 #define CONFIG_SPL_RELOC_MALLOC_SIZE    (50 << 10)
57 #define CONFIG_SPL_RELOC_STACK          (CONFIG_SPL_GD_ADDR + 64 * 1024)
58
59 #define CONFIG_SYS_DCSRBAR              0xf0000000
60 #define CONFIG_SYS_DCSRBAR_PHYS         0xf00000000ull
61
62 /*
63  * DDR Setup
64  */
65 #define CONFIG_VERY_BIG_RAM
66 #define CONFIG_SYS_DDR_SDRAM_BASE       0x00000000
67 #define CONFIG_SYS_SDRAM_BASE           CONFIG_SYS_DDR_SDRAM_BASE
68
69 #define CONFIG_DIMM_SLOTS_PER_CTLR      2
70 #define CONFIG_CHIP_SELECTS_PER_CTRL    4
71
72 #define CONFIG_DDR_SPD
73
74 /*
75  * IFC Definitions
76  */
77 #define CONFIG_SYS_FLASH_BASE   0xe0000000
78 #define CONFIG_SYS_FLASH_BASE_PHYS      (0xf00000000ull | CONFIG_SYS_FLASH_BASE)
79
80 #ifdef CONFIG_SPL_BUILD
81 #define CONFIG_SYS_MONITOR_BASE CONFIG_SPL_TEXT_BASE
82 #else
83 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_TEXT_BASE    /* start of monitor */
84 #endif
85
86 #define CONFIG_HWCONFIG
87
88 /* define to use L1 as initial stack */
89 #define CONFIG_L1_INIT_RAM
90 #define CONFIG_SYS_INIT_RAM_LOCK
91 #define CONFIG_SYS_INIT_RAM_ADDR        0xfdd00000      /* Initial L1 address */
92 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS_HIGH      0xf
93 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS_LOW       0xfe03c000
94 /* The assembler doesn't like typecast */
95 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS \
96         ((CONFIG_SYS_INIT_RAM_ADDR_PHYS_HIGH * 1ull << 32) | \
97           CONFIG_SYS_INIT_RAM_ADDR_PHYS_LOW)
98 #define CONFIG_SYS_INIT_RAM_SIZE                0x00004000
99
100 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - \
101                                         GENERATED_GBL_DATA_SIZE)
102 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
103
104 #define CONFIG_SYS_MONITOR_LEN          (768 * 1024)
105 #define CONFIG_SYS_MALLOC_LEN           (4 * 1024 * 1024)
106
107 /* Serial Port - controlled on board with jumper J8
108  * open - index 2
109  * shorted - index 1
110  */
111 #define CONFIG_SYS_NS16550_SERIAL
112 #define CONFIG_SYS_NS16550_REG_SIZE     1
113 #define CONFIG_SYS_NS16550_CLK          (get_bus_freq(0)/2)
114
115 #define CONFIG_SYS_BAUDRATE_TABLE       \
116         {300, 600, 1200, 2400, 4800, 9600, 19200, 38400, 57600, 115200}
117
118 #define CONFIG_SYS_NS16550_COM1 (CONFIG_SYS_CCSRBAR+0x11C500)
119 #define CONFIG_SYS_NS16550_COM2 (CONFIG_SYS_CCSRBAR+0x11C600)
120 #define CONFIG_SYS_NS16550_COM3 (CONFIG_SYS_CCSRBAR+0x11D500)
121 #define CONFIG_SYS_NS16550_COM4 (CONFIG_SYS_CCSRBAR+0x11D600)
122
123 /* I2C */
124 #define CONFIG_SYS_I2C
125 #define CONFIG_SYS_I2C_FSL
126 #define CONFIG_SYS_FSL_I2C_SLAVE        0x7F
127 #define CONFIG_SYS_FSL_I2C_OFFSET       0x118000
128 #define CONFIG_SYS_FSL_I2C2_SLAVE       0x7F
129 #define CONFIG_SYS_FSL_I2C2_OFFSET      0x118100
130
131 /*
132  * RapidIO
133  */
134 #define CONFIG_SYS_SRIO1_MEM_VIRT       0xa0000000
135 #define CONFIG_SYS_SRIO1_MEM_PHYS       0xc20000000ull
136 #define CONFIG_SYS_SRIO1_MEM_SIZE       0x10000000      /* 256M */
137
138 #define CONFIG_SYS_SRIO2_MEM_VIRT       0xb0000000
139 #define CONFIG_SYS_SRIO2_MEM_PHYS       0xc30000000ull
140 #define CONFIG_SYS_SRIO2_MEM_SIZE       0x10000000      /* 256M */
141
142 /*
143  * General PCI
144  * Memory space is mapped 1-1, but I/O space must start from 0.
145  */
146
147 /* controller 1, direct to uli, tgtid 3, Base address 20000 */
148 #define CONFIG_SYS_PCIE1_MEM_VIRT       0x80000000
149 #define CONFIG_SYS_PCIE1_MEM_BUS        0xe0000000
150 #define CONFIG_SYS_PCIE1_MEM_PHYS       0xc00000000ull
151 #define CONFIG_SYS_PCIE1_MEM_SIZE       0x20000000      /* 512M */
152 #define CONFIG_SYS_PCIE1_IO_VIRT        0xf8000000
153 #define CONFIG_SYS_PCIE1_IO_BUS         0x00000000
154 #define CONFIG_SYS_PCIE1_IO_PHYS        0xff8000000ull
155 #define CONFIG_SYS_PCIE1_IO_SIZE        0x00010000      /* 64k */
156
157 /* controller 2, Slot 2, tgtid 2, Base address 201000 */
158 #define CONFIG_SYS_PCIE2_MEM_VIRT       0xa0000000
159 #define CONFIG_SYS_PCIE2_MEM_BUS        0xe0000000
160 #define CONFIG_SYS_PCIE2_MEM_PHYS       0xc20000000ull
161 #define CONFIG_SYS_PCIE2_MEM_SIZE       0x20000000      /* 512M */
162 #define CONFIG_SYS_PCIE2_IO_VIRT        0xf8010000
163 #define CONFIG_SYS_PCIE2_IO_BUS         0x00000000
164 #define CONFIG_SYS_PCIE2_IO_PHYS        0xff8010000ull
165 #define CONFIG_SYS_PCIE2_IO_SIZE        0x00010000      /* 64k */
166
167 /* controller 3, Slot 1, tgtid 1, Base address 202000 */
168 #define CONFIG_SYS_PCIE3_MEM_VIRT       0xc0000000
169 #define CONFIG_SYS_PCIE3_MEM_BUS        0xe0000000
170 #define CONFIG_SYS_PCIE3_MEM_PHYS       0xc40000000ull
171 #define CONFIG_SYS_PCIE3_MEM_SIZE       0x20000000      /* 512M */
172 #define CONFIG_SYS_PCIE3_IO_VIRT        0xf8020000
173 #define CONFIG_SYS_PCIE3_IO_BUS         0x00000000
174 #define CONFIG_SYS_PCIE3_IO_PHYS        0xff8020000ull
175 #define CONFIG_SYS_PCIE3_IO_SIZE        0x00010000      /* 64k */
176
177 /* controller 4, Base address 203000 */
178 #define CONFIG_SYS_PCIE4_MEM_BUS        0xe0000000
179 #define CONFIG_SYS_PCIE4_MEM_PHYS       0xc60000000ull
180 #define CONFIG_SYS_PCIE4_MEM_SIZE       0x20000000      /* 512M */
181 #define CONFIG_SYS_PCIE4_IO_BUS         0x00000000
182 #define CONFIG_SYS_PCIE4_IO_PHYS        0xff8030000ull
183 #define CONFIG_SYS_PCIE4_IO_SIZE        0x00010000      /* 64k */
184
185 #ifdef CONFIG_PCI
186 #define CONFIG_PCI_INDIRECT_BRIDGE
187
188 #define CONFIG_PCI_SCAN_SHOW            /* show pci devices on startup */
189 #endif  /* CONFIG_PCI */
190
191 /* SATA */
192 #ifdef CONFIG_FSL_SATA_V2
193 #define CONFIG_SYS_SATA_MAX_DEVICE      2
194 #define CONFIG_SATA1
195 #define CONFIG_SYS_SATA1                CONFIG_SYS_MPC85xx_SATA1_ADDR
196 #define CONFIG_SYS_SATA1_FLAGS          FLAGS_DMA
197 #define CONFIG_SATA2
198 #define CONFIG_SYS_SATA2                CONFIG_SYS_MPC85xx_SATA2_ADDR
199 #define CONFIG_SYS_SATA2_FLAGS          FLAGS_DMA
200
201 #define CONFIG_LBA48
202 #endif
203
204 #ifdef CONFIG_FMAN_ENET
205 #define CONFIG_ETHPRIME         "FM1@DTSEC1"
206 #endif
207
208 /*
209  * Environment
210  */
211 #define CONFIG_LOADS_ECHO               /* echo on for serial download */
212 #define CONFIG_SYS_LOADS_BAUD_CHANGE    /* allow baudrate change */
213
214 /*
215  * Miscellaneous configurable options
216  */
217 #define CONFIG_SYS_LOAD_ADDR    0x2000000       /* default load address */
218
219 /*
220  * For booting Linux, the board info and command line data
221  * have to be in the first 64 MB of memory, since this is
222  * the maximum mapped by the Linux kernel during initialization.
223  */
224 #define CONFIG_SYS_BOOTMAPSZ    (64 << 20)      /* Initial map for Linux*/
225 #define CONFIG_SYS_BOOTM_LEN    (64 << 20)      /* Increase max gunzip size */
226
227 #ifdef CONFIG_CMD_KGDB
228 #define CONFIG_KGDB_BAUDRATE    230400  /* speed to run kgdb serial port */
229 #endif
230
231 /*
232  * Environment Configuration
233  */
234 #define CONFIG_ROOTPATH         "/opt/nfsroot"
235 #define CONFIG_BOOTFILE         "uImage"
236 #define CONFIG_UBOOTPATH        "u-boot.bin"    /* U-Boot image on TFTP server*/
237
238 /* default location for tftp and bootm */
239 #define CONFIG_LOADADDR         1000000
240
241 #define CONFIG_HVBOOT                           \
242  "setenv bootargs config-addr=0x60000000; "     \
243  "bootm 0x01000000 - 0x00f00000"
244
245 #endif  /* __CONFIG_H */