da6fb18c17ad35e7d34e08fb71b7e0090ea90ec4
[platform/kernel/u-boot.git] / include / configs / smartweb.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * (C) Copyright 2007-2008
4  * Stelian Pop <stelian@popies.net>
5  * Lead Tech Design <www.leadtechdesign.com>
6  *
7  * (C) Copyright 2010
8  * Achim Ehrlich <aehrlich@taskit.de>
9  * taskit GmbH <www.taskit.de>
10  *
11  * (C) Copyright 2012
12  * Markus Hubig <mhubig@imko.de>
13  * IMKO GmbH <www.imko.de>
14  *
15  * (C) Copyright 2014
16  * Heiko Schocher <hs@denx.de>
17  * DENX Software Engineering GmbH
18  *
19  * Configuation settings for the smartweb.
20  */
21
22 #ifndef __CONFIG_H
23 #define __CONFIG_H
24
25 /*
26  * SoC must be defined first, before hardware.h is included.
27  * In this case SoC is defined in boards.cfg.
28  */
29 #include <asm/hardware.h>
30 #include <linux/sizes.h>
31
32 /*
33  * Warning: changing CONFIG_SYS_TEXT_BASE requires adapting the initial boot
34  * program. Since the linker has to swallow that define, we must use a pure
35  * hex number here!
36  */
37
38 /* ARM asynchronous clock */
39 #define CONFIG_SYS_AT91_SLOW_CLOCK      32768           /* slow clock xtal */
40 #define CONFIG_SYS_AT91_MAIN_CLOCK      18432000        /* 18.432MHz crystal */
41
42 /* misc settings */
43
44 /* setting board specific options */
45 #define CONFIG_SYS_AUTOLOAD "yes"
46
47 /*
48  * SDRAM: 1 bank, 64 MB, base address 0x20000000
49  * Already initialized before u-boot gets started.
50  */
51 #define CONFIG_SYS_SDRAM_BASE           ATMEL_BASE_CS1
52 #define CONFIG_SYS_SDRAM_SIZE           (64 * SZ_1M)
53
54 /*
55  * Perform a SDRAM Memtest from the start of SDRAM
56  * till the beginning of the U-Boot position in RAM.
57  */
58
59 /* NAND flash settings */
60 #define CONFIG_SYS_MAX_NAND_DEVICE      1
61 #define CONFIG_SYS_NAND_BASE            ATMEL_BASE_CS3
62 #define CONFIG_SYS_NAND_DBW_8
63 #define CONFIG_SYS_NAND_MASK_ALE        (1 << 21)
64 #define CONFIG_SYS_NAND_MASK_CLE        (1 << 22)
65 #define CONFIG_SYS_NAND_ENABLE_PIN      AT91_PIN_PC14
66 #define CONFIG_SYS_NAND_READY_PIN       AT91_PIN_PC13
67
68 /* serial console */
69 #define CONFIG_USART_BASE               ATMEL_BASE_DBGU
70 #define CONFIG_USART_ID                 ATMEL_ID_SYS
71
72 /* USB configuration */
73 #define CONFIG_USB_ATMEL
74 #define CONFIG_USB_ATMEL_CLK_SEL_PLLB
75 #define CONFIG_USB_OHCI_NEW
76 #define CONFIG_SYS_USB_OHCI_CPU_INIT
77 #define CONFIG_SYS_USB_OHCI_REGS_BASE   ATMEL_UHP_BASE
78 #define CONFIG_SYS_USB_OHCI_SLOT_NAME   "at91sam9260"
79 #define CONFIG_SYS_USB_OHCI_MAX_ROOT_PORTS      2
80
81 /* USB DFU support */
82
83 #define CONFIG_USB_GADGET_AT91
84
85 /* DFU class support */
86 #define DFU_MANIFEST_POLL_TIMEOUT       25000
87
88 /* General Boot Parameter */
89
90 /*
91  * Predefined environment variables.
92  * Usefull to define some easy to use boot commands.
93  */
94 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
95                                                                         \
96         "basicargs=console=ttyS0,115200\0"                              \
97                                                                         \
98         "mtdparts="CONFIG_MTDPARTS_DEFAULT"\0"
99
100 /*
101  * Initial stack pointer: 4k - GENERATED_GBL_DATA_SIZE in internal SRAM,
102  * leaving the correct space for initial global data structure above that
103  * address while providing maximum stack area below.
104  */
105 #define CONFIG_SYS_INIT_RAM_SIZE        0x1000
106 #define CONFIG_SYS_INIT_RAM_ADDR        ATMEL_BASE_SRAM1
107
108 /* Defines for SPL */
109
110 #define CONFIG_SYS_NAND_ENABLE_PIN_SPL  (2*32 + 14)
111 #define CONFIG_SYS_NAND_U_BOOT_SIZE     SZ_512K
112 #define CONFIG_SYS_NAND_U_BOOT_START    CONFIG_SYS_TEXT_BASE
113 #define CONFIG_SYS_NAND_U_BOOT_DST      CONFIG_SYS_TEXT_BASE
114
115 #define CONFIG_SYS_NAND_SIZE            (SZ_256M)
116 #define CONFIG_SYS_NAND_ECCSIZE         256
117 #define CONFIG_SYS_NAND_ECCBYTES        3
118 #define CONFIG_SYS_NAND_ECCPOS          { 40, 41, 42, 43, 44, 45, 46, 47, \
119                                           48, 49, 50, 51, 52, 53, 54, 55, \
120                                           56, 57, 58, 59, 60, 61, 62, 63, }
121
122 #define CONFIG_SYS_MASTER_CLOCK         (198656000/2)
123 #define AT91_PLL_LOCK_TIMEOUT           1000000
124 #define CONFIG_SYS_AT91_PLLA            0x2060bf09
125 #define CONFIG_SYS_MCKR                 0x100
126 #define CONFIG_SYS_MCKR_CSS             (0x02 | CONFIG_SYS_MCKR)
127 #define CONFIG_SYS_AT91_PLLB            0x10483f0e
128
129 #endif /* __CONFIG_H */