global: Migrate CONFIG_STACKBASE to CFG
[platform/kernel/u-boot.git] / include / configs / smartweb.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * (C) Copyright 2007-2008
4  * Stelian Pop <stelian@popies.net>
5  * Lead Tech Design <www.leadtechdesign.com>
6  *
7  * (C) Copyright 2010
8  * Achim Ehrlich <aehrlich@taskit.de>
9  * taskit GmbH <www.taskit.de>
10  *
11  * (C) Copyright 2012
12  * Markus Hubig <mhubig@imko.de>
13  * IMKO GmbH <www.imko.de>
14  *
15  * (C) Copyright 2014
16  * Heiko Schocher <hs@denx.de>
17  * DENX Software Engineering GmbH
18  *
19  * Configuation settings for the smartweb.
20  */
21
22 #ifndef __CONFIG_H
23 #define __CONFIG_H
24
25 /*
26  * SoC must be defined first, before hardware.h is included.
27  * In this case SoC is defined in boards.cfg.
28  */
29 #include <asm/hardware.h>
30 #include <linux/sizes.h>
31
32 /*
33  * Warning: changing CONFIG_TEXT_BASE requires adapting the initial boot
34  * program. Since the linker has to swallow that define, we must use a pure
35  * hex number here!
36  */
37
38 /* ARM asynchronous clock */
39 #define CFG_SYS_AT91_SLOW_CLOCK 32768           /* slow clock xtal */
40 #define CFG_SYS_AT91_MAIN_CLOCK 18432000        /* 18.432MHz crystal */
41
42 /* misc settings */
43
44 /*
45  * SDRAM: 1 bank, 64 MB, base address 0x20000000
46  * Already initialized before u-boot gets started.
47  */
48 #define CFG_SYS_SDRAM_BASE              ATMEL_BASE_CS1
49 #define CFG_SYS_SDRAM_SIZE              (64 * SZ_1M)
50
51 /*
52  * Perform a SDRAM Memtest from the start of SDRAM
53  * till the beginning of the U-Boot position in RAM.
54  */
55
56 /* NAND flash settings */
57 #define CFG_SYS_NAND_BASE               ATMEL_BASE_CS3
58 #define CFG_SYS_NAND_MASK_ALE   (1 << 21)
59 #define CFG_SYS_NAND_MASK_CLE   (1 << 22)
60 #define CFG_SYS_NAND_ENABLE_PIN AT91_PIN_PC14
61 #define CFG_SYS_NAND_READY_PIN  AT91_PIN_PC13
62
63 /* serial console */
64 #define CONFIG_USART_BASE               ATMEL_BASE_DBGU
65 #define CONFIG_USART_ID                 ATMEL_ID_SYS
66
67 /* DFU class support */
68 #define DFU_MANIFEST_POLL_TIMEOUT       25000
69
70 /* General Boot Parameter */
71
72 /*
73  * Predefined environment variables.
74  * Usefull to define some easy to use boot commands.
75  */
76 #define CFG_EXTRA_ENV_SETTINGS                                  \
77                                                                         \
78         "basicargs=console=ttyS0,115200\0"                              \
79                                                                         \
80
81 /*
82  * Initial stack pointer: 4k - GENERATED_GBL_DATA_SIZE in internal SRAM,
83  * leaving the correct space for initial global data structure above that
84  * address while providing maximum stack area below.
85  */
86 #define CFG_SYS_INIT_RAM_SIZE   0x1000
87 #define CFG_SYS_INIT_RAM_ADDR   ATMEL_BASE_SRAM1
88
89 /* Defines for SPL */
90
91 #define CFG_SYS_NAND_U_BOOT_SIZE        SZ_512K
92 #define CFG_SYS_NAND_U_BOOT_START       CONFIG_TEXT_BASE
93 #define CFG_SYS_NAND_U_BOOT_DST CONFIG_TEXT_BASE
94
95 #define CFG_SYS_NAND_ECCSIZE            256
96 #define CFG_SYS_NAND_ECCBYTES   3
97 #define CFG_SYS_NAND_ECCPOS             { 40, 41, 42, 43, 44, 45, 46, 47, \
98                                           48, 49, 50, 51, 52, 53, 54, 55, \
99                                           56, 57, 58, 59, 60, 61, 62, 63, }
100
101 #define CFG_SYS_MASTER_CLOCK            (198656000/2)
102 #define AT91_PLL_LOCK_TIMEOUT           1000000
103 #define CFG_SYS_AT91_PLLA               0x2060bf09
104 #define CFG_SYS_MCKR                    0x100
105 #define CFG_SYS_MCKR_CSS                (0x02 | CFG_SYS_MCKR)
106 #define CFG_SYS_AT91_PLLB               0x10483f0e
107
108 #endif /* __CONFIG_H */