rockchip: rk3188: drop CONFIG_SYS_NO_FLASH
[platform/kernel/u-boot.git] / include / configs / rk3188_common.h
1 /*
2  * (C) Copyright 2015 Google, Inc
3  *
4  * SPDX-License-Identifier:     GPL-2.0+
5  */
6
7 #ifndef __CONFIG_RK3188_COMMON_H
8 #define __CONFIG_RK3188_COMMON_H
9
10 #define CONFIG_SYS_CACHELINE_SIZE       64
11
12 #include <asm/arch/hardware.h>
13 #include "rockchip-common.h"
14
15 #define CONFIG_SKIP_LOWLEVEL_INIT_ONLY
16 #define CONFIG_NR_DRAM_BANKS            1
17 #define CONFIG_ENV_SIZE                 0x2000
18 #define CONFIG_SYS_MAXARGS              16
19 #define CONFIG_BAUDRATE                 115200
20 #define CONFIG_SYS_MALLOC_LEN           (32 << 20)
21 #define CONFIG_SYS_CBSIZE               1024
22 #define CONFIG_SYS_THUMB_BUILD
23
24 #define CONFIG_SYS_TIMER_RATE           (24 * 1000 * 1000)
25 #define CONFIG_SYS_TIMER_BASE           0x2000e000 /* TIMER3 */
26 #define CONFIG_SYS_TIMER_COUNTER        (CONFIG_SYS_TIMER_BASE + 8)
27 #define CONFIG_SYS_TIMER_COUNTS_DOWN
28
29 #define CONFIG_SYS_NS16550_MEM32
30 #define CONFIG_SPL_BOARD_INIT
31
32 #ifdef CONFIG_ROCKCHIP_SPL_BACK_TO_BROM
33 /* Bootrom will load u-boot binary to 0x60000000 once return from SPL */
34 #define CONFIG_SYS_TEXT_BASE            0x60000000
35 #else
36 #define CONFIG_SYS_TEXT_BASE            0x60100000
37 #endif
38 #define CONFIG_SYS_INIT_SP_ADDR         0x60100000
39 #define CONFIG_SYS_LOAD_ADDR            0x60800800
40
41 #define CONFIG_ROCKCHIP_MAX_INIT_SIZE   (0x8000 - 0x800)
42 #define CONFIG_ROCKCHIP_CHIP_TAG        "RK31"
43
44 #ifdef CONFIG_TPL_BUILD
45 #define CONFIG_SPL_TEXT_BASE            0x10080804
46 /* tpl size 1kb - 4byte RK31 header */
47 #define CONFIG_SPL_MAX_SIZE             (0x400 - 0x4)
48 #elif defined(CONFIG_SPL_BUILD)
49 /* spl size 32kb sram - 2kb bootrom - 1kb spl */
50 #define CONFIG_SPL_MAX_SIZE             (0x8000 - 0xC00)
51 #define CONFIG_SPL_TEXT_BASE            0x10080C00
52 #define CONFIG_SPL_FRAMEWORK            1
53 #define CONFIG_SPL_CLK                  1
54 #define CONFIG_SPL_PINCTRL              1
55 #define CONFIG_SPL_REGMAP               1
56 #define CONFIG_SPL_SYSCON               1
57 #define CONFIG_SPL_RAM                  1
58 #define CONFIG_SPL_DRIVERS_MISC_SUPPORT 1
59 #define CONFIG_ROCKCHIP_SERIAL          1
60 #endif
61
62 #define CONFIG_SPL_STACK                0x10087fff
63
64 /* MMC/SD IP block */
65 #define CONFIG_BOUNCE_BUFFER
66
67 #define CONFIG_FAT_WRITE
68
69 #define CONFIG_SYS_SDRAM_BASE           0x60000000
70 #define CONFIG_NR_DRAM_BANKS            1
71 #define SDRAM_BANK_SIZE                 (2UL << 30)
72
73 #define CONFIG_SPI_FLASH
74 #define CONFIG_SPI
75 #define CONFIG_SF_DEFAULT_SPEED 20000000
76
77 #ifndef CONFIG_SPL_BUILD
78 /* usb otg */
79 #define CONFIG_USB_GADGET
80 #define CONFIG_USB_GADGET_DUALSPEED
81 #define CONFIG_USB_GADGET_DWC2_OTG
82 #define CONFIG_ROCKCHIP_USB2_PHY
83 #define CONFIG_USB_GADGET_VBUS_DRAW     0
84
85 #define CONFIG_USB_GADGET_DOWNLOAD
86 #define CONFIG_G_DNL_MANUFACTURER       "Rockchip"
87 #define CONFIG_G_DNL_VENDOR_NUM         0x2207
88 #define CONFIG_G_DNL_PRODUCT_NUM        0x310a
89
90 /* usb host support */
91 #ifdef CONFIG_CMD_USB
92 #define CONFIG_USB_DWC2
93 #define CONFIG_USB_HOST_ETHER
94 #define CONFIG_USB_ETHER_SMSC95XX
95 #define CONFIG_USB_ETHER_ASIX
96 #endif
97 #define ENV_MEM_LAYOUT_SETTINGS \
98         "scriptaddr=0x60000000\0" \
99         "pxefile_addr_r=0x60100000\0" \
100         "fdt_addr_r=0x61f00000\0" \
101         "kernel_addr_r=0x62000000\0" \
102         "ramdisk_addr_r=0x64000000\0"
103
104 #include <config_distro_bootcmd.h>
105
106 /* Linux fails to load the fdt if it's loaded above 256M on a Rock board,
107  * so limit the fdt reallocation to that */
108 #define CONFIG_EXTRA_ENV_SETTINGS \
109         "fdt_high=0x6fffffff\0" \
110         "initrd_high=0x6fffffff\0" \
111         "partitions=" PARTS_DEFAULT \
112         ENV_MEM_LAYOUT_SETTINGS \
113         ROCKCHIP_DEVICE_SETTINGS \
114         BOOTENV
115
116 #endif /* CONFIG_SPL_BUILD */
117
118 #define CONFIG_PREBOOT
119
120 #endif