ppc4xx: Add pci_pre_init() for 405 boards
[platform/kernel/u-boot.git] / include / configs / quantum.h
1 /*
2  * (C) Copyright 2003-2005
3  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 /*
25  * board/config.h - configuration options, board specific
26  * changes for 16M board
27  */
28
29 #ifndef __CONFIG_H
30 #define __CONFIG_H
31
32 /*
33  * High Level Configuration Options
34  * (easy to change)
35  */
36
37 #undef CONFIG_MPC860
38 #define CONFIG_MPC850           1       /* This is a MPC850 CPU         */
39 #define CONFIG_RPXLITE          1       /* QUANTUM is the RPXlite clone */
40 #define CONFIG_RMU              1   /* The QUNATUM is based on our RMU */
41
42 #define CONFIG_8xx_CONS_SMC1    1       /* Console is on SMC1           */
43 #undef  CONFIG_8xx_CONS_SMC2
44 #undef  CONFIG_8xx_CONS_NONE
45 #define CONFIG_BAUDRATE         9600    /* console baudrate = 9600bps   */
46 #if 0
47 #define CONFIG_BOOTDELAY        -1      /* autoboot disabled            */
48 #else
49 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds     */
50 #endif
51
52 /* default developmenmt environment */
53
54 #define CONFIG_ETHADDR 00:0B:17:00:00:00
55
56 #define CONFIG_IPADDR  10.10.69.10
57 #define CONFIG_SERVERIP 10.10.69.49
58 #define CONFIG_NETMASK  255.255.255.0
59 #define CONFIG_HOSTNAME QUANTUM
60 #define CONFIG_ROOTPATH /opt/eldk/pcc_8xx
61
62 #define CONFIG_BOOTARGS  "root=/dev/ram rw"
63
64 #define CONFIG_BOOTCOMMAND "bootm ff000000"
65
66 #define CONFIG_EXTRA_ENV_SETTINGS \
67     "serial#=12345\0"           \
68         "nfsargs=setenv bootargs root=/dev/nfs rw nfsroot=${serverip}:${rootpath}\0"    \
69         "ramargs=setenv bootargs root=/dev/ram rw\0" \
70     "addip=setenv bootargs ${bootargs} ip=${ipaddr}:${serverip}:${gatewayip}:${netmask}:${hostname}::off\0"
71
72 /*
73  * Select the more full-featured memory test (Barr embedded systems)
74  */
75 #define CFG_ALT_MEMTEST
76
77 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
78 #undef  CFG_LOADS_BAUD_CHANGE           /* don't allow baudrate change  */
79
80
81 /* M48T02 Paralled access timekeeper with same interface as the M48T35A*/
82 #define CONFIG_RTC_M48T35A 1
83
84 #if 0
85 #define CONFIG_WATCHDOG 1               /* watchdog enabled             */
86 #else
87 #undef CONFIG_WATCHDOG
88 #endif
89
90 /*  NVRAM and RTC */
91 #define CFG_NVRAM_BASE_ADDR 0xFA000000
92 #define CFG_NVRAM_SIZE 2048
93
94
95 #define CONFIG_COMMANDS       ( CONFIG_CMD_DFL  | \
96                                 CFG_CMD_DATE    | \
97                                 CFG_CMD_DHCP    | \
98                                 CFG_CMD_NFS     | \
99                                 CFG_CMD_PING    | \
100                                 CFG_CMD_REGINFO | \
101                                 CFG_CMD_SNTP    )
102
103 #define CONFIG_BOOTP_MASK       (CONFIG_BOOTP_DEFAULT | CONFIG_BOOTP_BOOTFILESIZE)
104
105 /* this must be included AFTER the definition of CONFIG_COMMANDS (if any) */
106 #include <cmd_confdefs.h>
107
108 #define CONFIG_AUTOBOOT_KEYED   /* Enable password protection */
109 #define CONFIG_AUTOBOOT_PROMPT          "\nEnter password - autoboot in %d sec...\n"
110 #define CONFIG_AUTOBOOT_DELAY_STR       "system"
111 /*
112  * Miscellaneous configurable options
113  */
114 #define CFG_LONGHELP                    /* undef to save memory         */
115 #define CFG_PROMPT      "=> "           /* Monitor Command Prompt       */
116 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
117 #define CFG_CBSIZE      1024            /* Console I/O Buffer Size      */
118 #else
119 #define CFG_CBSIZE      256             /* Console I/O Buffer Size      */
120 #endif
121 #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */
122 #define CFG_MAXARGS     16              /* max number of command args   */
123 #define CFG_BARGSIZE    CFG_CBSIZE      /* Boot Argument Buffer Size    */
124
125 #define CFG_MEMTEST_START       0x00040000      /* memtest works on     */
126 #define CFG_MEMTEST_END         0x01f00000      /* 256K ... 15 MB in DRAM       */
127
128 #define CFG_LOAD_ADDR           0x100000        /* default load address */
129
130 #define CFG_HZ          1000            /* decrementer freq: 1 ms ticks */
131
132 #define CFG_BAUDRATE_TABLE      { 9600, 19200, 38400, 57600, 115200 }
133
134 /*
135  * Low Level Configuration Settings
136  * (address mappings, register initial values, etc.)
137  * You should know what you are doing if you make changes here.
138  */
139 /*-----------------------------------------------------------------------
140  * Internal Memory Mapped Register
141  */
142 #define CFG_IMMR                0xFA200000
143
144 /*-----------------------------------------------------------------------
145  * Definitions for initial stack pointer and data area (in DPRAM)
146  */
147 #define CFG_INIT_RAM_ADDR       CFG_IMMR
148 #define CFG_INIT_RAM_END        0x2F00  /* End of used area in DPRAM    */
149 #define CFG_GBL_DATA_SIZE       64  /* size in bytes reserved for initial data */
150 #define CFG_GBL_DATA_OFFSET     (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
151 #define CFG_INIT_SP_OFFSET      CFG_GBL_DATA_OFFSET
152
153 /*-----------------------------------------------------------------------
154  * Start addresses for the final memory configuration
155  * (Set up by the startup code)
156  * Please note that CFG_SDRAM_BASE _must_ start at 0
157  */
158 #define CFG_SDRAM_BASE          0x00000000
159 #define CFG_FLASH_BASE  0xFF000000
160
161 #if 1
162     #define CFG_FLASH_CFI_DRIVER
163 #else
164     #undef CFG_FLASH_CFI_DRIVER
165 #endif
166
167
168 #ifdef CFG_FLASH_CFI_DRIVER
169     #define CFG_FLASH_CFI 1
170     #undef CFG_FLASH_USE_BUFFER_WRITE
171     #define CFG_FLASH_BANKS_LIST {CFG_FLASH_BASE}
172 #endif
173
174 /*%%% #define CFG_FLASH_BASE            0xFFF00000 */
175 #if defined(DEBUG) || (CONFIG_COMMANDS & CFG_CMD_IDE)
176 #define CFG_MONITOR_LEN         (256 << 10)     /* Reserve 256 kB for Monitor   */
177 #else
178 #define CFG_MONITOR_LEN         (128 << 10)     /* Reserve 128 kB for Monitor   */
179 #endif
180 #define CFG_MONITOR_BASE        0xFFF00000
181 /*%%% #define CFG_MONITOR_BASE  CFG_FLASH_BASE */
182 #define CFG_MALLOC_LEN          (128 << 10)     /* Reserve 128 kB for malloc()  */
183
184 /*
185  * For booting Linux, the board info and command line data
186  * have to be in the first 8 MB of memory, since this is
187  * the maximum mapped by the Linux kernel during initialization.
188  */
189 #define CFG_BOOTMAPSZ           (8 << 20)       /* Initial Memory map for Linux */
190
191 /*-----------------------------------------------------------------------
192  * FLASH organization
193  */
194 #define CFG_MAX_FLASH_BANKS     1       /* max number of memory banks           */
195 #define CFG_MAX_FLASH_SECT      512     /* max number of sectors on one chip */
196
197 #define CFG_FLASH_ERASE_TOUT    120000  /* Timeout for Flash Erase (in ms)      */
198 #define CFG_FLASH_WRITE_TOUT    500     /* Timeout for Flash Write (in ms)      */
199
200 #define CFG_ENV_IS_IN_FLASH     1
201 #define CFG_ENV_OFFSET      0x00F40000  /*   Offset   of Environment Sector     absolute address 0xfff40000*/
202 #define CFG_ENV_SECT_SIZE       0x40000 /* Total Size of Environment Sector     */
203 #define CFG_ENV_SIZE            CFG_ENV_SECT_SIZE
204 #define CFG_ENV_ADDR            (CFG_FLASH_BASE + CFG_ENV_OFFSET)
205
206 /* Address and size of Redundant Environment Sector     */
207 #define CFG_ENV_OFFSET_REDUND   (CFG_ENV_OFFSET+CFG_ENV_SIZE)
208 #define CFG_ENV_SIZE_REDUND     (CFG_ENV_SIZE)
209
210 /* FPGA */
211 #define CONFIG_MISC_INIT_R
212 #define CFG_FPGA_SPARTAN2
213 #define CFG_FPGA_PROG_FEEDBACK
214
215
216 /*-----------------------------------------------------------------------
217  * Reset address
218  */
219 #define CFG_RESET_ADDRESS       ((ulong)((((immap_t *)CFG_IMMR)->im_clkrst.res)))
220
221 /*-----------------------------------------------------------------------
222  * Cache Configuration
223  */
224 #define CFG_CACHELINE_SIZE      16      /* For all MPC8xx CPUs                  */
225 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
226 #define CFG_CACHELINE_SHIFT     4       /* log base 2 of the above value        */
227 #endif
228
229 /*-----------------------------------------------------------------------
230  * SYPCR - System Protection Control                            11-9
231  * SYPCR can only be written once after reset!
232  *-----------------------------------------------------------------------
233  * Software & Bus Monitor Timer max, Bus Monitor enable, SW Watchdog freeze
234  */
235 #if defined(CONFIG_WATCHDOG)
236 #define CFG_SYPCR       (SYPCR_SWTC | SYPCR_BMT | SYPCR_BME | SYPCR_SWF | \
237                          SYPCR_SWE  | SYPCR_SWRI| SYPCR_SWP)
238 #else
239 #define CFG_SYPCR       (SYPCR_SWTC | 0x00000600 | SYPCR_BME | SYPCR_SWF | SYPCR_SWP)
240 #endif
241
242 /*-----------------------------------------------------------------------
243  * SIUMCR - SIU Module Configuration                            11-6
244  *-----------------------------------------------------------------------
245  * PCMCIA config., multi-function pin tri-state
246  */
247 #define CFG_SIUMCR      (SIUMCR_MLRC10)
248
249 /*-----------------------------------------------------------------------
250  * TBSCR - Time Base Status and Control                         11-26
251  *-----------------------------------------------------------------------
252  * Clear Reference Interrupt Status, Timebase freezing enabled
253  */
254 #define CFG_TBSCR       (TBSCR_REFA | TBSCR_REFB | TBSCR_TBF | TBSCR_TBE)
255
256 /*-----------------------------------------------------------------------
257  * RTCSC - Real-Time Clock Status and Control Register          11-27
258  *-----------------------------------------------------------------------
259  */
260 /*%%%#define CFG_RTCSC  (RTCSC_SEC | RTCSC_ALR | RTCSC_RTF| RTCSC_RTE) */
261 #define CFG_RTCSC       (RTCSC_SEC | RTCSC_RTE)
262
263 /*-----------------------------------------------------------------------
264  * PISCR - Periodic Interrupt Status and Control                11-31
265  *-----------------------------------------------------------------------
266  * Clear Periodic Interrupt Status, Interrupt Timer freezing enabled
267  */
268 #define CFG_PISCR (PISCR_PS | PISCR_PITF)
269
270 /*-----------------------------------------------------------------------
271  * PLPRCR - PLL, Low-Power, and Reset Control Register          15-30
272  *-----------------------------------------------------------------------
273  * Reset PLL lock status sticky bit, timer expired status bit and timer
274  * interrupt status bit
275  *
276  * If this is a 80 MHz CPU, set PLL multiplication factor to 5 (5*16=80)!
277  */
278 /* up to 50 MHz we use a 1:1 clock */
279 #define CFG_PLPRCR      ( (5 << PLPRCR_MF_SHIFT) | PLPRCR_TEXPS )
280
281 /*-----------------------------------------------------------------------
282  * SCCR - System Clock and reset Control Register               15-27
283  *-----------------------------------------------------------------------
284  * Set clock output, timebase and RTC source and divider,
285  * power management and some other internal clocks
286  */
287 #define SCCR_MASK       SCCR_EBDF00
288 /* up to 50 MHz we use a 1:1 clock */
289 #define CFG_SCCR        (SCCR_COM00 | SCCR_TBS)
290
291 /*-----------------------------------------------------------------------
292  * PCMCIA stuff
293  *-----------------------------------------------------------------------
294  *
295  */
296 #define CFG_PCMCIA_MEM_ADDR     (0xE0000000)
297 #define CFG_PCMCIA_MEM_SIZE     ( 64 << 20 )
298 #define CFG_PCMCIA_DMA_ADDR     (0xE4000000)
299 #define CFG_PCMCIA_DMA_SIZE     ( 64 << 20 )
300 #define CFG_PCMCIA_ATTRB_ADDR   (0xE8000000)
301 #define CFG_PCMCIA_ATTRB_SIZE   ( 64 << 20 )
302 #define CFG_PCMCIA_IO_ADDR      (0xEC000000)
303 #define CFG_PCMCIA_IO_SIZE      ( 64 << 20 )
304
305 /*-----------------------------------------------------------------------
306  * IDE/ATA stuff (Supports IDE harddisk on PCMCIA Adapter)
307  *-----------------------------------------------------------------------
308  */
309
310 #define CONFIG_IDE_8xx_PCCARD   1       /* Use IDE with PC Card Adapter */
311
312 #undef  CONFIG_IDE_8xx_DIRECT           /* Direct IDE    not supported  */
313 #undef  CONFIG_IDE_LED                  /* LED   for ide not supported  */
314 #undef  CONFIG_IDE_RESET                /* reset for ide not supported  */
315
316 #define CFG_IDE_MAXBUS          1       /* max. 1 IDE bus               */
317 #define CFG_IDE_MAXDEVICE       1       /* max. 1 drive per IDE bus     */
318
319 #define CFG_ATA_IDE0_OFFSET     0x0000
320
321 #define CFG_ATA_BASE_ADDR       CFG_PCMCIA_MEM_ADDR
322
323 /* Offset for data I/O                  */
324 #define CFG_ATA_DATA_OFFSET     (CFG_PCMCIA_MEM_SIZE + 0x320)
325
326 /* Offset for normal register accesses  */
327 #define CFG_ATA_REG_OFFSET      (2 * CFG_PCMCIA_MEM_SIZE + 0x320)
328
329 /* Offset for alternate registers       */
330 #define CFG_ATA_ALT_OFFSET      0x0100
331
332 /*-----------------------------------------------------------------------
333  *
334  *-----------------------------------------------------------------------
335  *
336  */
337 /*#define       CFG_DER 0x2002000F*/
338 #define CFG_DER 0
339
340 /*
341  * Init Memory Controller:
342  *
343  * BR0 and OR0 (FLASH)
344  */
345
346 #define FLASH_BASE_PRELIM       0xFE000000      /* FLASH base */
347 #define CFG_PRELIM_OR_AM        0xFE000000      /* OR addr mask */
348
349 /* FLASH timing: ACS = 0, TRLX = 0, CSNT = 0, SCY = 4, ETHR = 0, BIH = 1 */
350 #define CFG_OR_TIMING_FLASH (OR_SCY_4_CLK | OR_BI)
351
352 #define CFG_OR0_PRELIM  (CFG_PRELIM_OR_AM | CFG_OR_TIMING_FLASH)
353 #define CFG_BR0_PRELIM  ((FLASH_BASE_PRELIM & BR_BA_MSK) | BR_V)
354
355 /*
356  * BR1 and OR1 (SDRAM)
357  *
358  */
359 #define SDRAM_BASE_PRELIM       0x00000000      /* SDRAM base   */
360 #define SDRAM_MAX_SIZE          0x08000000      /* max 128 MB */
361
362 /* SDRAM timing: Multiplexed addresses, GPL5 output to GPL5_A (don't care)      */
363 #define CFG_OR_TIMING_SDRAM     0x00000E00
364
365 #define CFG_OR1_PRELIM  (0xF0000000 | CFG_OR_TIMING_SDRAM ) /* map 256 MB */
366 #define CFG_BR1_PRELIM  ((SDRAM_BASE_PRELIM & BR_BA_MSK) | BR_MS_UPMA | BR_V )
367
368 /* RPXLITE mem setting */
369 #define CFG_BR3_PRELIM  0xFA400001              /* FPGA */
370 #define CFG_OR3_PRELIM  0xFFFF8910
371
372 #define CFG_BR4_PRELIM  0xFA000401              /* NVRAM&SRAM */
373 #define CFG_OR4_PRELIM  0xFFFE0970
374
375 /*
376  * Memory Periodic Timer Prescaler
377  */
378
379 /* periodic timer for refresh */
380 #define CFG_MAMR_PTA    20
381
382 /*
383  * Refresh clock Prescalar
384  */
385 #define CFG_MPTPR       MPTPR_PTP_DIV2
386
387 /*
388  * MAMR settings for SDRAM
389  */
390
391 /* 9 column SDRAM */
392 #define CFG_MAMR_9COL   ((CFG_MAMR_PTA << MAMR_PTA_SHIFT)  | MAMR_PTAE      |   \
393                          MAMR_AMA_TYPE_1 | MAMR_DSA_1_CYCL | MAMR_G0CLA_A10 |   \
394                          MAMR_RLFA_16X | MAMR_WLFA_16X | MAMR_TLFA_16X)
395
396 /*
397  * Internal Definitions
398  *
399  * Boot Flags
400  */
401 #define BOOTFLAG_COLD   0x01    /* Normal Power-On: Boot from FLASH     */
402 #define BOOTFLAG_WARM   0x02    /* Software reboot                      */
403
404 /*
405  * BCSRx
406  *
407  * Board Status and Control Registers
408  *
409  */
410
411 #define BCSR0 0xFA400000
412 #define BCSR1 0xFA400001
413 #define BCSR2 0xFA400002
414 #define BCSR3 0xFA400003
415
416 #define BCSR0_ENMONXCVR 0x01    /* Monitor XVCR Control */
417 #define BCSR0_ENNVRAM   0x02    /* CS4# Control */
418 #define BCSR0_LED5      0x04    /* LED5 control 0='on' 1='off' */
419 #define BCSR0_LED4      0x08    /* LED4 control 0='on' 1='off' */
420 #define BCSR0_FULLDPLX  0x10    /* Ethernet XCVR Control */
421 #define BCSR0_COLTEST   0x20
422 #define BCSR0_ETHLPBK   0x40
423 #define BCSR0_ETHEN     0x80
424
425 #define BCSR1_PCVCTL7   0x01    /* PC Slot B Control */
426 #define BCSR1_PCVCTL6   0x02
427 #define BCSR1_PCVCTL5   0x04
428 #define BCSR1_PCVCTL4   0x08
429 #define BCSR1_IPB5SEL   0x10
430
431 #define BCSR2_ENPA5HDR  0x08    /* USB Control */
432 #define BCSR2_ENUSBCLK  0x10
433 #define BCSR2_USBPWREN  0x20
434 #define BCSR2_USBSPD    0x40
435 #define BCSR2_USBSUSP   0x80
436
437 #define BCSR3_BWRTC     0x01    /* Real Time Clock Battery */
438 #define BCSR3_BWNVR     0x02    /* NVRAM Battery */
439 #define BCSR3_RDY_BSY   0x04    /* Flash Operation */
440 #define BCSR3_RPXL      0x08    /* Reserved (reads back '1') */
441 #define BCSR3_D27       0x10    /* Dip Switch settings */
442 #define BCSR3_D26       0x20
443 #define BCSR3_D25       0x40
444 #define BCSR3_D24       0x80
445
446 #endif  /* __CONFIG_H */