Merge branch '2022-03-03-Kconfig-migrations' into next
[platform/kernel/u-boot.git] / include / configs / p1_p2_rdb_pc.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Copyright 2010-2011 Freescale Semiconductor, Inc.
4  * Copyright 2020 NXP
5  */
6
7 /*
8  * QorIQ RDB boards configuration file
9  */
10 #ifndef __CONFIG_H
11 #define __CONFIG_H
12
13 #include <linux/stringify.h>
14
15 #if defined(CONFIG_TARGET_P1020RDB_PC)
16 #define CONFIG_BOARDNAME "P1020RDB-PC"
17 #define CONFIG_VSC7385_ENET
18 #define CONFIG_SLIC
19 #define __SW_BOOT_MASK          0x03
20 #define __SW_BOOT_NOR           0x5c
21 #define __SW_BOOT_SPI           0x1c
22 #define __SW_BOOT_SD            0x9c
23 #define __SW_BOOT_NAND          0xec
24 #define __SW_BOOT_PCIE          0x6c
25 #define CONFIG_SYS_L2_SIZE      (256 << 10)
26 #endif
27
28 /*
29  * P1020RDB-PD board has user selectable switches for evaluating different
30  * frequency and boot options for the P1020 device. The table that
31  * follow describe the available options. The front six binary number was in
32  * accordance with SW3[1:6].
33  * 111101 533 533 267 667 NOR Core0 boot; Core1 hold-off
34  * 101101 667 667 333 667 NOR Core0 boot; Core1 hold-off
35  * 011001 800 800 400 667 NOR Core0 boot; Core1 hold-off
36  * 001001 800 800 400 667 SD/MMC Core0 boot; Core1 hold-off
37  * 001101 800 800 400 667 SPI Core0 boot; Core1 hold-off
38  * 010001 800 800 400 667 NAND Core0 boot; Core1 hold-off
39  * 011101 800 800 400 667 PCIe-2 Core0 boot; Core1 hold-off
40  */
41 #if defined(CONFIG_TARGET_P1020RDB_PD)
42 #define CONFIG_BOARDNAME "P1020RDB-PD"
43 #define CONFIG_VSC7385_ENET
44 #define CONFIG_SLIC
45 #define __SW_BOOT_MASK          0x03
46 #define __SW_BOOT_NOR           0x64
47 #define __SW_BOOT_SPI           0x34
48 #define __SW_BOOT_SD            0x24
49 #define __SW_BOOT_NAND          0x44
50 #define __SW_BOOT_PCIE          0x74
51 #define CONFIG_SYS_L2_SIZE      (256 << 10)
52 /*
53  * Dynamic MTD Partition support with mtdparts
54  */
55 #endif
56
57 #if defined(CONFIG_TARGET_P2020RDB)
58 #define CONFIG_BOARDNAME "P2020RDB-PC"
59 #define CONFIG_VSC7385_ENET
60 #define __SW_BOOT_MASK          0x03
61 #define __SW_BOOT_NOR           0xc8
62 #define __SW_BOOT_SPI           0x28
63 #define __SW_BOOT_SD            0x68 /* or 0x18 */
64 #define __SW_BOOT_NAND          0xe8
65 #define __SW_BOOT_PCIE          0xa8
66 #define CONFIG_SYS_L2_SIZE      (512 << 10)
67 /*
68  * Dynamic MTD Partition support with mtdparts
69  */
70 #endif
71
72 #ifdef CONFIG_SDCARD
73 #define CONFIG_SPL_FLUSH_IMAGE
74 #define CONFIG_SPL_TARGET               "u-boot-with-spl.bin"
75 #define CONFIG_SPL_PAD_TO               0x20000
76 #define CONFIG_SPL_MAX_SIZE             (128 * 1024)
77 #define CONFIG_SYS_MMC_U_BOOT_SIZE      (768 << 10)
78 #define CONFIG_SYS_MMC_U_BOOT_DST       (0x11000000)
79 #define CONFIG_SYS_MMC_U_BOOT_START     (0x11000000)
80 #define CONFIG_SYS_MMC_U_BOOT_OFFS      (128 << 10)
81 #define CONFIG_SYS_MPC85XX_NO_RESETVEC
82 #ifdef CONFIG_SPL_BUILD
83 #define CONFIG_SPL_COMMON_INIT_DDR
84 #endif
85 #elif defined(CONFIG_SPIFLASH)
86 #define CONFIG_SPL_SPI_FLASH_MINIMAL
87 #define CONFIG_SPL_FLUSH_IMAGE
88 #define CONFIG_SPL_TARGET               "u-boot-with-spl.bin"
89 #define CONFIG_SPL_PAD_TO               0x20000
90 #define CONFIG_SPL_MAX_SIZE             (128 * 1024)
91 #define CONFIG_SYS_SPI_FLASH_U_BOOT_SIZE        (768 << 10)
92 #define CONFIG_SYS_SPI_FLASH_U_BOOT_DST         (0x11000000)
93 #define CONFIG_SYS_SPI_FLASH_U_BOOT_START       (0x11000000)
94 #define CONFIG_SYS_SPI_FLASH_U_BOOT_OFFS        (128 << 10)
95 #define CONFIG_SYS_MPC85XX_NO_RESETVEC
96 #ifdef CONFIG_SPL_BUILD
97 #define CONFIG_SPL_COMMON_INIT_DDR
98 #endif
99 #elif defined(CONFIG_MTD_RAW_NAND)
100 #ifdef CONFIG_TPL_BUILD
101 #define CONFIG_SPL_FLUSH_IMAGE
102 #define CONFIG_SPL_NAND_INIT
103 #define CONFIG_SPL_COMMON_INIT_DDR
104 #define CONFIG_SPL_MAX_SIZE             (128 << 10)
105 #define CONFIG_SYS_MPC85XX_NO_RESETVEC
106 #define CONFIG_SYS_NAND_U_BOOT_SIZE     (832 << 10)
107 #define CONFIG_SYS_NAND_U_BOOT_DST      (0x11000000)
108 #define CONFIG_SYS_NAND_U_BOOT_START    (0x11000000)
109 #elif defined(CONFIG_SPL_BUILD)
110 #define CONFIG_SPL_INIT_MINIMAL
111 #define CONFIG_SPL_FLUSH_IMAGE
112 #define CONFIG_SPL_TARGET               "u-boot-with-spl.bin"
113 #define CONFIG_SPL_MAX_SIZE             4096
114 #define CONFIG_SYS_NAND_U_BOOT_SIZE     (128 << 10)
115 #define CONFIG_SYS_NAND_U_BOOT_DST      0xf8f80000
116 #define CONFIG_SYS_NAND_U_BOOT_START    0xf8f80000
117 #endif /* not CONFIG_TPL_BUILD */
118
119 #define CONFIG_SPL_PAD_TO               0x20000
120 #define CONFIG_TPL_PAD_TO               0x20000
121 #define CONFIG_SPL_TARGET               "u-boot-with-spl.bin"
122 #endif
123
124 #ifndef CONFIG_RESET_VECTOR_ADDRESS
125 #define CONFIG_RESET_VECTOR_ADDRESS     0xeffffffc
126 #endif
127
128 #ifndef CONFIG_SYS_MONITOR_BASE
129 #ifdef CONFIG_TPL_BUILD
130 #define CONFIG_SYS_MONITOR_BASE 0xf8f81000
131 #elif defined(CONFIG_SPL_BUILD)
132 #define CONFIG_SYS_MONITOR_BASE CONFIG_SPL_TEXT_BASE
133 #else
134 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_TEXT_BASE    /* start of monitor */
135 #endif
136 #endif
137
138 #define CONFIG_PCIE1    /* PCIE controller 1 (slot 1) */
139 #define CONFIG_PCIE2    /* PCIE controller 2 (slot 2) */
140
141 #define CONFIG_LBA48
142
143 #define CONFIG_HWCONFIG
144 /*
145  * These can be toggled for performance analysis, otherwise use default.
146  */
147 #define CONFIG_L2_CACHE
148
149 #define CONFIG_ENABLE_36BIT_PHYS
150
151 #define CONFIG_SYS_CCSRBAR              0xffe00000
152 #define CONFIG_SYS_CCSRBAR_PHYS_LOW     CONFIG_SYS_CCSRBAR
153
154 /* IN case of NAND bootloader relocate CCSRBAR in RAMboot code not in the 4k
155        SPL code*/
156 #ifdef CONFIG_SPL_BUILD
157 #define CONFIG_SYS_CCSR_DO_NOT_RELOCATE
158 #endif
159
160 /* DDR Setup */
161 #define CONFIG_SYS_DDR_RAW_TIMING
162 #define CONFIG_SYS_SPD_BUS_NUM 1
163 #define SPD_EEPROM_ADDRESS 0x52
164
165 #if defined(CONFIG_TARGET_P1020RDB_PD)
166 #define CONFIG_SYS_SDRAM_SIZE_LAW       LAW_SIZE_2G
167 #else
168 #define CONFIG_SYS_SDRAM_SIZE_LAW       LAW_SIZE_1G
169 #endif
170 #define CONFIG_SYS_SDRAM_SIZE           (1u << (CONFIG_SYS_SDRAM_SIZE_LAW - 19))
171 #define CONFIG_SYS_DDR_SDRAM_BASE       0x00000000
172 #define CONFIG_SYS_SDRAM_BASE           CONFIG_SYS_DDR_SDRAM_BASE
173
174 #define CONFIG_DIMM_SLOTS_PER_CTLR      1
175
176 /* Default settings for DDR3 */
177 #ifndef CONFIG_TARGET_P2020RDB
178 #define CONFIG_SYS_DDR_CS0_BNDS         0x0000003f
179 #define CONFIG_SYS_DDR_CS0_CONFIG       0x80014302
180 #define CONFIG_SYS_DDR_CS0_CONFIG_2     0x00000000
181 #define CONFIG_SYS_DDR_CS1_BNDS         0x0040007f
182 #define CONFIG_SYS_DDR_CS1_CONFIG       0x80014302
183 #define CONFIG_SYS_DDR_CS1_CONFIG_2     0x00000000
184
185 #define CONFIG_SYS_DDR_DATA_INIT        0xdeadbeef
186 #define CONFIG_SYS_DDR_INIT_ADDR        0x00000000
187 #define CONFIG_SYS_DDR_INIT_EXT_ADDR    0x00000000
188 #define CONFIG_SYS_DDR_MODE_CONTROL     0x00000000
189
190 #define CONFIG_SYS_DDR_ZQ_CONTROL       0x89080600
191 #define CONFIG_SYS_DDR_WRLVL_CONTROL    0x8655A608
192 #define CONFIG_SYS_DDR_SR_CNTR          0x00000000
193 #define CONFIG_SYS_DDR_RCW_1            0x00000000
194 #define CONFIG_SYS_DDR_RCW_2            0x00000000
195 #define CONFIG_SYS_DDR_CONTROL          0xC70C0000      /* Type = DDR3  */
196 #define CONFIG_SYS_DDR_CONTROL_2        0x04401050
197 #define CONFIG_SYS_DDR_TIMING_4         0x00220001
198 #define CONFIG_SYS_DDR_TIMING_5         0x03402400
199
200 #define CONFIG_SYS_DDR_TIMING_3         0x00020000
201 #define CONFIG_SYS_DDR_TIMING_0         0x00330004
202 #define CONFIG_SYS_DDR_TIMING_1         0x6f6B4846
203 #define CONFIG_SYS_DDR_TIMING_2         0x0FA8C8CF
204 #define CONFIG_SYS_DDR_CLK_CTRL         0x03000000
205 #define CONFIG_SYS_DDR_MODE_1           0x40461520
206 #define CONFIG_SYS_DDR_MODE_2           0x8000c000
207 #define CONFIG_SYS_DDR_INTERVAL         0x0C300000
208 #endif
209
210 /*
211  * Memory map
212  *
213  * 0x0000_0000 0x7fff_ffff      DDR             Up to 2GB cacheable
214  * 0x8000_0000 0xdfff_ffff      PCI Express Mem 1.5G non-cacheable(PCIe * 3)
215  * 0xec00_0000 0xefff_ffff      NOR flash       Up to 64M non-cacheable CS0/1
216  * 0xf8f8_0000 0xf8ff_ffff      L2 SRAM         Up to 512K cacheable
217  *   (early boot only)
218  * 0xff80_0000 0xff80_7fff      NAND flash      32K non-cacheable       CS1/0
219  * 0xff98_0000 0xff98_ffff      PMC             64K non-cacheable       CS2
220  * 0xffa0_0000 0xffaf_ffff      CPLD            1M non-cacheable        CS3
221  * 0xffb0_0000 0xffbf_ffff      VSC7385 switch  1M non-cacheable        CS2
222  * 0xffc0_0000 0xffc3_ffff      PCI IO range    256k non-cacheable
223  * 0xffd0_0000 0xffd0_3fff      L1 for stack    16K cacheable
224  * 0xffe0_0000 0xffef_ffff      CCSR            1M non-cacheable
225  */
226
227 /*
228  * Local Bus Definitions
229  */
230 #if defined(CONFIG_TARGET_P1020RDB_PD)
231 #define CONFIG_SYS_MAX_FLASH_SECT       512     /* 64M */
232 #define CONFIG_SYS_FLASH_BASE           0xec000000
233 #else
234 #define CONFIG_SYS_MAX_FLASH_SECT       128     /* 16M */
235 #define CONFIG_SYS_FLASH_BASE           0xef000000
236 #endif
237
238 #ifdef CONFIG_PHYS_64BIT
239 #define CONFIG_SYS_FLASH_BASE_PHYS      (0xf00000000ull | CONFIG_SYS_FLASH_BASE)
240 #else
241 #define CONFIG_SYS_FLASH_BASE_PHYS      CONFIG_SYS_FLASH_BASE
242 #endif
243
244 #define CONFIG_FLASH_BR_PRELIM (BR_PHYS_ADDR(CONFIG_SYS_FLASH_BASE_PHYS) \
245         | BR_PS_16 | BR_V)
246
247 #define CONFIG_FLASH_OR_PRELIM  0xfc000ff7
248
249 #define CONFIG_SYS_FLASH_BANKS_LIST     {CONFIG_SYS_FLASH_BASE_PHYS}
250 #define CONFIG_SYS_FLASH_QUIET_TEST
251 #define CONFIG_FLASH_SHOW_PROGRESS      45      /* count down from 45/5: 9..1 */
252
253 #undef CONFIG_SYS_FLASH_CHECKSUM
254 #define CONFIG_SYS_FLASH_ERASE_TOUT     60000   /* Flash Erase Timeout (ms) */
255 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Flash Write Timeout (ms) */
256
257 #define CONFIG_SYS_FLASH_EMPTY_INFO
258
259 /* Nand Flash */
260 #ifdef CONFIG_NAND_FSL_ELBC
261 #define CONFIG_SYS_NAND_BASE            0xff800000
262 #ifdef CONFIG_PHYS_64BIT
263 #define CONFIG_SYS_NAND_BASE_PHYS       0xfff800000ull
264 #else
265 #define CONFIG_SYS_NAND_BASE_PHYS       CONFIG_SYS_NAND_BASE
266 #endif
267
268 #define CONFIG_SYS_NAND_BASE_LIST       { CONFIG_SYS_NAND_BASE }
269 #define CONFIG_SYS_MAX_NAND_DEVICE      1
270
271 #define CONFIG_SYS_NAND_BR_PRELIM (BR_PHYS_ADDR(CONFIG_SYS_NAND_BASE_PHYS) \
272         | (2<<BR_DECC_SHIFT)    /* Use HW ECC */ \
273         | BR_PS_8       /* Port Size = 8 bit */ \
274         | BR_MS_FCM     /* MSEL = FCM */ \
275         | BR_V) /* valid */
276 #if defined(CONFIG_TARGET_P1020RDB_PD)
277 #define CONFIG_SYS_NAND_OR_PRELIM       (OR_AM_32KB \
278         | OR_FCM_PGS    /* Large Page*/ \
279         | OR_FCM_CSCT \
280         | OR_FCM_CST \
281         | OR_FCM_CHT \
282         | OR_FCM_SCY_1 \
283         | OR_FCM_TRLX \
284         | OR_FCM_EHTR)
285 #else
286 #define CONFIG_SYS_NAND_OR_PRELIM       (OR_AM_32KB     /* small page */ \
287         | OR_FCM_CSCT \
288         | OR_FCM_CST \
289         | OR_FCM_CHT \
290         | OR_FCM_SCY_1 \
291         | OR_FCM_TRLX \
292         | OR_FCM_EHTR)
293 #endif
294 #endif /* CONFIG_NAND_FSL_ELBC */
295
296 #define CONFIG_SYS_INIT_RAM_LOCK
297 #define CONFIG_SYS_INIT_RAM_ADDR        0xffd00000 /* stack in RAM */
298 #ifdef CONFIG_PHYS_64BIT
299 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS_HIGH 0xf
300 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS_LOW CONFIG_SYS_INIT_RAM_ADDR
301 /* The assembler doesn't like typecast */
302 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS \
303         ((CONFIG_SYS_INIT_RAM_ADDR_PHYS_HIGH * 1ull << 32) | \
304           CONFIG_SYS_INIT_RAM_ADDR_PHYS_LOW)
305 #else
306 /* Initial L1 address */
307 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS   CONFIG_SYS_INIT_RAM_ADDR
308 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS_HIGH 0
309 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS_LOW CONFIG_SYS_INIT_RAM_ADDR_PHYS
310 #endif
311 /* Size of used area in RAM */
312 #define CONFIG_SYS_INIT_RAM_SIZE        0x00004000
313
314 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - \
315                                         GENERATED_GBL_DATA_SIZE)
316 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
317
318 #define CONFIG_SYS_MONITOR_LEN  (768 * 1024)
319
320 #define CONFIG_SYS_CPLD_BASE    0xffa00000
321 #ifdef CONFIG_PHYS_64BIT
322 #define CONFIG_SYS_CPLD_BASE_PHYS       0xfffa00000ull
323 #else
324 #define CONFIG_SYS_CPLD_BASE_PHYS       CONFIG_SYS_CPLD_BASE
325 #endif
326 /* CPLD config size: 1Mb */
327 #define CONFIG_CPLD_BR_PRELIM   (BR_PHYS_ADDR(CONFIG_SYS_CPLD_BASE_PHYS) | \
328                                         BR_PS_8 | BR_V)
329 #define CONFIG_CPLD_OR_PRELIM   (0xfff009f7)
330
331 #define CONFIG_SYS_PMC_BASE     0xff980000
332 #define CONFIG_SYS_PMC_BASE_PHYS        CONFIG_SYS_PMC_BASE
333 #define CONFIG_PMC_BR_PRELIM    (BR_PHYS_ADDR(CONFIG_SYS_PMC_BASE_PHYS) | \
334                                         BR_PS_8 | BR_V)
335 #define CONFIG_PMC_OR_PRELIM    (OR_AM_64KB | OR_GPCM_CSNT | OR_GPCM_XACS | \
336                                  OR_GPCM_SCY | OR_GPCM_TRLX | OR_GPCM_EHTR | \
337                                  OR_GPCM_EAD)
338
339 /* Vsc7385 switch */
340 #ifdef CONFIG_VSC7385_ENET
341 #define __VSCFW_ADDR                    "vscfw_addr=ef000000"
342 #define CONFIG_SYS_VSC7385_BASE         0xffb00000
343
344 #ifdef CONFIG_PHYS_64BIT
345 #define CONFIG_SYS_VSC7385_BASE_PHYS    0xfffb00000ull
346 #else
347 #define CONFIG_SYS_VSC7385_BASE_PHYS    CONFIG_SYS_VSC7385_BASE
348 #endif
349
350 #define CONFIG_SYS_VSC7385_BR_PRELIM    \
351         (BR_PHYS_ADDR(CONFIG_SYS_VSC7385_BASE_PHYS) | BR_PS_8 | BR_V)
352 #define CONFIG_SYS_VSC7385_OR_PRELIM    (OR_AM_128KB | OR_GPCM_CSNT | \
353                         OR_GPCM_XACS |  OR_GPCM_SCY_15 | OR_GPCM_SETA | \
354                         OR_GPCM_TRLX |  OR_GPCM_EHTR | OR_GPCM_EAD)
355
356 /* The size of the VSC7385 firmware image */
357 #define CONFIG_VSC7385_IMAGE_SIZE       8192
358 #endif
359
360 /*
361  * Config the L2 Cache as L2 SRAM
362 */
363 #if defined(CONFIG_SPL_BUILD)
364 #if defined(CONFIG_SDCARD) || defined(CONFIG_SPIFLASH)
365 #define CONFIG_SYS_INIT_L2_ADDR         0xf8f80000
366 #define CONFIG_SYS_INIT_L2_ADDR_PHYS    CONFIG_SYS_INIT_L2_ADDR
367 #define CONFIG_SYS_INIT_L2_END  (CONFIG_SYS_INIT_L2_ADDR + CONFIG_SYS_L2_SIZE)
368 #define CONFIG_SPL_RELOC_TEXT_BASE      0xf8f81000
369 #define CONFIG_SPL_GD_ADDR              (CONFIG_SYS_INIT_L2_ADDR + 112 * 1024)
370 #define CONFIG_SPL_RELOC_STACK          (CONFIG_SYS_INIT_L2_ADDR + 116 * 1024)
371 #define CONFIG_SPL_RELOC_MALLOC_ADDR    (CONFIG_SYS_INIT_L2_ADDR + 148 * 1024)
372 #if defined(CONFIG_TARGET_P2020RDB)
373 #define CONFIG_SPL_RELOC_MALLOC_SIZE    (364 << 10)
374 #else
375 #define CONFIG_SPL_RELOC_MALLOC_SIZE    (108 << 10)
376 #endif
377 #elif defined(CONFIG_MTD_RAW_NAND)
378 #ifdef CONFIG_TPL_BUILD
379 #define CONFIG_SYS_INIT_L2_ADDR         0xf8f80000
380 #define CONFIG_SYS_INIT_L2_ADDR_PHYS    CONFIG_SYS_INIT_L2_ADDR
381 #define CONFIG_SYS_INIT_L2_END  (CONFIG_SYS_INIT_L2_ADDR + CONFIG_SYS_L2_SIZE)
382 #define CONFIG_SPL_RELOC_TEXT_BASE      0xf8f81000
383 #define CONFIG_SPL_RELOC_STACK          (CONFIG_SYS_INIT_L2_ADDR + 192 * 1024)
384 #define CONFIG_SPL_RELOC_MALLOC_ADDR    (CONFIG_SYS_INIT_L2_ADDR + 208 * 1024)
385 #define CONFIG_SPL_RELOC_MALLOC_SIZE    (48 << 10)
386 #define CONFIG_SPL_GD_ADDR              (CONFIG_SYS_INIT_L2_ADDR + 176 * 1024)
387 #else
388 #define CONFIG_SYS_INIT_L2_ADDR         0xf8f80000
389 #define CONFIG_SYS_INIT_L2_ADDR_PHYS    CONFIG_SYS_INIT_L2_ADDR
390 #define CONFIG_SYS_INIT_L2_END  (CONFIG_SYS_INIT_L2_ADDR + CONFIG_SYS_L2_SIZE)
391 #define CONFIG_SPL_RELOC_TEXT_BASE      (CONFIG_SYS_INIT_L2_END - 0x2000)
392 #define CONFIG_SPL_RELOC_STACK          ((CONFIG_SYS_INIT_L2_END - 1) & ~0xF)
393 #endif /* CONFIG_TPL_BUILD */
394 #endif
395 #endif
396
397 /* Serial Port - controlled on board with jumper J8
398  * open - index 2
399  * shorted - index 1
400  */
401 #undef CONFIG_SERIAL_SOFTWARE_FIFO
402 #define CONFIG_SYS_NS16550_SERIAL
403 #define CONFIG_SYS_NS16550_REG_SIZE     1
404 #define CONFIG_SYS_NS16550_CLK          get_bus_freq(0)
405 #if defined(CONFIG_SPL_BUILD) && defined(CONFIG_SPL_INIT_MINIMAL)
406 #define CONFIG_NS16550_MIN_FUNCTIONS
407 #endif
408
409 #define CONFIG_SYS_BAUDRATE_TABLE       \
410         {300, 600, 1200, 2400, 4800, 9600, 19200, 38400, 57600, 115200}
411
412 #define CONFIG_SYS_NS16550_COM1 (CONFIG_SYS_CCSRBAR+0x4500)
413 #define CONFIG_SYS_NS16550_COM2 (CONFIG_SYS_CCSRBAR+0x4600)
414
415 /* I2C */
416 #if !CONFIG_IS_ENABLED(DM_I2C)
417 #define CONFIG_SYS_I2C_NOPROBES         { {0, 0x29} }
418 #endif
419
420 #define CONFIG_SYS_SPD_BUS_NUM          1 /* For rom_loc and flash bank */
421
422 /*
423  * I2C2 EEPROM
424  */
425
426 #define CONFIG_RTC_PT7C4338
427 #define CONFIG_SYS_I2C_RTC_ADDR         0x68
428 #define CONFIG_SYS_I2C_PCA9557_ADDR     0x18
429
430 /* enable read and write access to EEPROM */
431
432 #if defined(CONFIG_PCI)
433 /*
434  * General PCI
435  * Memory space is mapped 1-1, but I/O space must start from 0.
436  */
437
438 /* controller 2, direct to uli, tgtid 2, Base address 9000 */
439 #define CONFIG_SYS_PCIE2_MEM_VIRT       0xa0000000
440 #ifdef CONFIG_PHYS_64BIT
441 #define CONFIG_SYS_PCIE2_MEM_PHYS       0xc20000000ull
442 #else
443 #define CONFIG_SYS_PCIE2_MEM_PHYS       0xa0000000
444 #endif
445 #define CONFIG_SYS_PCIE2_IO_VIRT        0xffc10000
446 #ifdef CONFIG_PHYS_64BIT
447 #define CONFIG_SYS_PCIE2_IO_PHYS        0xfffc10000ull
448 #else
449 #define CONFIG_SYS_PCIE2_IO_PHYS        0xffc10000
450 #endif
451
452 /* controller 1, Slot 2, tgtid 1, Base address a000 */
453 #define CONFIG_SYS_PCIE1_MEM_VIRT       0x80000000
454 #ifdef CONFIG_PHYS_64BIT
455 #define CONFIG_SYS_PCIE1_MEM_PHYS       0xc00000000ull
456 #else
457 #define CONFIG_SYS_PCIE1_MEM_PHYS       0x80000000
458 #endif
459 #define CONFIG_SYS_PCIE1_IO_VIRT        0xffc00000
460 #ifdef CONFIG_PHYS_64BIT
461 #define CONFIG_SYS_PCIE1_IO_PHYS        0xfffc00000ull
462 #else
463 #define CONFIG_SYS_PCIE1_IO_PHYS        0xffc00000
464 #endif
465
466 #define CONFIG_PCI_SCAN_SHOW    /* show pci devices on startup */
467 #endif /* CONFIG_PCI */
468
469 #if defined(CONFIG_TSEC_ENET)
470 #define CONFIG_TSEC1
471 #define CONFIG_TSEC1_NAME       "eTSEC1"
472 #define CONFIG_TSEC2
473 #define CONFIG_TSEC2_NAME       "eTSEC2"
474 #define CONFIG_TSEC3
475 #define CONFIG_TSEC3_NAME       "eTSEC3"
476
477 #define TSEC1_PHY_ADDR  2
478 #define TSEC2_PHY_ADDR  0
479 #define TSEC3_PHY_ADDR  1
480
481 #define TSEC1_FLAGS     (TSEC_GIGABIT | TSEC_REDUCED)
482 #define TSEC2_FLAGS     (TSEC_GIGABIT | TSEC_REDUCED)
483 #define TSEC3_FLAGS     (TSEC_GIGABIT | TSEC_REDUCED)
484
485 #define TSEC1_PHYIDX    0
486 #define TSEC2_PHYIDX    0
487 #define TSEC3_PHYIDX    0
488
489 #define CONFIG_ETHPRIME "eTSEC1"
490
491 #define CONFIG_HAS_ETH0
492 #define CONFIG_HAS_ETH1
493 #define CONFIG_HAS_ETH2
494 #endif /* CONFIG_TSEC_ENET */
495
496 /*
497  * Environment
498  */
499 #if defined(CONFIG_SDCARD)
500 #define CONFIG_FSL_FIXED_MMC_LOCATION
501 #elif defined(CONFIG_MTD_RAW_NAND)
502 #define CONFIG_ENV_RANGE        (3 * CONFIG_ENV_SIZE)
503 #ifdef CONFIG_TPL_BUILD
504 #define SPL_ENV_ADDR            (CONFIG_SYS_INIT_L2_ADDR + (160 << 10))
505 #endif
506 #elif defined(CONFIG_SYS_RAMBOOT)
507 #define SPL_ENV_ADDR            (CONFIG_SYS_MONITOR_BASE - 0x1000)
508 #endif
509
510 #define CONFIG_LOADS_ECHO               /* echo on for serial download */
511 #define CONFIG_SYS_LOADS_BAUD_CHANGE    /* allow baudrate change */
512
513 /*
514  * USB
515  */
516 #define CONFIG_HAS_FSL_DR_USB
517
518 #if defined(CONFIG_HAS_FSL_DR_USB)
519 #ifdef CONFIG_USB_EHCI_HCD
520 #define CONFIG_EHCI_HCD_INIT_AFTER_RESET
521 #endif
522 #endif
523
524 #if defined(CONFIG_TARGET_P1020RDB_PD)
525 #define CONFIG_USB_MAX_CONTROLLER_COUNT 1
526 #endif
527
528 #ifdef CONFIG_MMC
529 #define CONFIG_SYS_FSL_ESDHC_ADDR       CONFIG_SYS_MPC85xx_ESDHC_ADDR
530 #endif
531
532 /*
533  * Miscellaneous configurable options
534  */
535
536 /*
537  * For booting Linux, the board info and command line data
538  * have to be in the first 64 MB of memory, since this is
539  * the maximum mapped by the Linux kernel during initialization.
540  */
541 #define CONFIG_SYS_BOOTMAPSZ    (64 << 20)      /* Initial Memory for Linux*/
542 #define CONFIG_SYS_BOOTM_LEN    (64 << 20)      /* Increase max gunzip size */
543
544 /*
545  * Environment Configuration
546  */
547 #define CONFIG_HOSTNAME         "unknown"
548 #define CONFIG_ROOTPATH         "/opt/nfsroot"
549 #define CONFIG_UBOOTPATH        u-boot.bin /* U-Boot image on TFTP server */
550
551 #ifdef __SW_BOOT_NOR
552 #define __NOR_RST_CMD   \
553 norboot=i2c dev 1; i2c mw 18 1 __SW_BOOT_NOR 1; \
554 i2c mw 18 3 __SW_BOOT_MASK 1; reset
555 #endif
556 #ifdef __SW_BOOT_SPI
557 #define __SPI_RST_CMD   \
558 spiboot=i2c dev 1; i2c mw 18 1 __SW_BOOT_SPI 1; \
559 i2c mw 18 3 __SW_BOOT_MASK 1; reset
560 #endif
561 #ifdef __SW_BOOT_SD
562 #define __SD_RST_CMD    \
563 sdboot=i2c dev 1; i2c mw 18 1 __SW_BOOT_SD 1; \
564 i2c mw 18 3 __SW_BOOT_MASK 1; reset
565 #endif
566 #ifdef __SW_BOOT_NAND
567 #define __NAND_RST_CMD  \
568 nandboot=i2c dev 1; i2c mw 18 1 __SW_BOOT_NAND 1; \
569 i2c mw 18 3 __SW_BOOT_MASK 1; reset
570 #endif
571 #ifdef __SW_BOOT_PCIE
572 #define __PCIE_RST_CMD  \
573 pciboot=i2c dev 1; i2c mw 18 1 __SW_BOOT_PCIE 1; \
574 i2c mw 18 3 __SW_BOOT_MASK 1; reset
575 #endif
576
577 #define CONFIG_EXTRA_ENV_SETTINGS       \
578 "netdev=eth0\0" \
579 "uboot=" __stringify(CONFIG_UBOOTPATH) "\0"     \
580 "loadaddr=1000000\0"    \
581 "bootfile=uImage\0"     \
582 "tftpflash=tftpboot $loadaddr $uboot; " \
583         "protect off " __stringify(CONFIG_SYS_TEXT_BASE) " +$filesize; " \
584         "erase " __stringify(CONFIG_SYS_TEXT_BASE) " +$filesize; "      \
585         "cp.b $loadaddr " __stringify(CONFIG_SYS_TEXT_BASE) " $filesize; " \
586         "protect on " __stringify(CONFIG_SYS_TEXT_BASE) " +$filesize; " \
587         "cmp.b $loadaddr " __stringify(CONFIG_SYS_TEXT_BASE) " $filesize\0" \
588 "hwconfig=usb1:dr_mode=host,phy_type=ulpi\0"    \
589 "consoledev=ttyS0\0"    \
590 "ramdiskaddr=2000000\0" \
591 "ramdiskfile=rootfs.ext2.gz.uboot\0"    \
592 "fdtaddr=1e00000\0"     \
593 "bdev=sda1\0" \
594 "jffs2nor=mtdblock3\0"  \
595 "norbootaddr=ef080000\0"        \
596 "norfdtaddr=ef040000\0" \
597 "jffs2nand=mtdblock9\0" \
598 "nandbootaddr=100000\0" \
599 "nandfdtaddr=80000\0"           \
600 "ramdisk_size=120000\0" \
601 "map_lowernorbank=i2c dev 1; i2c mw 18 1 02 1; i2c mw 18 3 fd 1\0" \
602 "map_uppernorbank=i2c dev 1; i2c mw 18 1 00 1; i2c mw 18 3 fd 1\0" \
603 __stringify(__VSCFW_ADDR)"\0" \
604 __stringify(__NOR_RST_CMD)"\0" \
605 __stringify(__SPI_RST_CMD)"\0" \
606 __stringify(__SD_RST_CMD)"\0" \
607 __stringify(__NAND_RST_CMD)"\0" \
608 __stringify(__PCIE_RST_CMD)"\0"
609
610 #define CONFIG_USB_FAT_BOOT     \
611 "setenv bootargs root=/dev/ram rw "     \
612 "console=$consoledev,$baudrate $othbootargs " \
613 "ramdisk_size=$ramdisk_size;"   \
614 "usb start;"    \
615 "fatload usb 0:2 $loadaddr $bootfile;"  \
616 "fatload usb 0:2 $fdtaddr $fdtfile;"    \
617 "fatload usb 0:2 $ramdiskaddr $ramdiskfile;"    \
618 "bootm $loadaddr $ramdiskaddr $fdtaddr"
619
620 #define CONFIG_USB_EXT2_BOOT    \
621 "setenv bootargs root=/dev/ram rw "     \
622 "console=$consoledev,$baudrate $othbootargs " \
623 "ramdisk_size=$ramdisk_size;"   \
624 "usb start;"    \
625 "ext2load usb 0:4 $loadaddr $bootfile;" \
626 "ext2load usb 0:4 $fdtaddr $fdtfile;" \
627 "ext2load usb 0:4 $ramdiskaddr $ramdiskfile;" \
628 "bootm $loadaddr $ramdiskaddr $fdtaddr"
629
630 #define CONFIG_NORBOOT  \
631 "setenv bootargs root=/dev/$jffs2nor rw "       \
632 "console=$consoledev,$baudrate rootfstype=jffs2 $othbootargs;"  \
633 "bootm $norbootaddr - $norfdtaddr"
634
635 #endif /* __CONFIG_H */