Convert CONFIG_SYS_NAND_U_BOOT_OFFS to Kconfig
[platform/kernel/u-boot.git] / include / configs / p1_p2_rdb_pc.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Copyright 2010-2011 Freescale Semiconductor, Inc.
4  * Copyright 2020 NXP
5  */
6
7 /*
8  * QorIQ RDB boards configuration file
9  */
10 #ifndef __CONFIG_H
11 #define __CONFIG_H
12
13 #include <linux/stringify.h>
14
15 #if defined(CONFIG_TARGET_P1020RDB_PC)
16 #define CONFIG_BOARDNAME "P1020RDB-PC"
17 #define CONFIG_VSC7385_ENET
18 #define CONFIG_SLIC
19 #define __SW_BOOT_MASK          0x03
20 #define __SW_BOOT_NOR           0x5c
21 #define __SW_BOOT_SPI           0x1c
22 #define __SW_BOOT_SD            0x9c
23 #define __SW_BOOT_NAND          0xec
24 #define __SW_BOOT_PCIE          0x6c
25 #define CONFIG_SYS_L2_SIZE      (256 << 10)
26 #endif
27
28 /*
29  * P1020RDB-PD board has user selectable switches for evaluating different
30  * frequency and boot options for the P1020 device. The table that
31  * follow describe the available options. The front six binary number was in
32  * accordance with SW3[1:6].
33  * 111101 533 533 267 667 NOR Core0 boot; Core1 hold-off
34  * 101101 667 667 333 667 NOR Core0 boot; Core1 hold-off
35  * 011001 800 800 400 667 NOR Core0 boot; Core1 hold-off
36  * 001001 800 800 400 667 SD/MMC Core0 boot; Core1 hold-off
37  * 001101 800 800 400 667 SPI Core0 boot; Core1 hold-off
38  * 010001 800 800 400 667 NAND Core0 boot; Core1 hold-off
39  * 011101 800 800 400 667 PCIe-2 Core0 boot; Core1 hold-off
40  */
41 #if defined(CONFIG_TARGET_P1020RDB_PD)
42 #define CONFIG_BOARDNAME "P1020RDB-PD"
43 #define CONFIG_VSC7385_ENET
44 #define CONFIG_SLIC
45 #define __SW_BOOT_MASK          0x03
46 #define __SW_BOOT_NOR           0x64
47 #define __SW_BOOT_SPI           0x34
48 #define __SW_BOOT_SD            0x24
49 #define __SW_BOOT_NAND          0x44
50 #define __SW_BOOT_PCIE          0x74
51 #define CONFIG_SYS_L2_SIZE      (256 << 10)
52 /*
53  * Dynamic MTD Partition support with mtdparts
54  */
55 #endif
56
57 #if defined(CONFIG_TARGET_P2020RDB)
58 #define CONFIG_BOARDNAME "P2020RDB-PC"
59 #define CONFIG_VSC7385_ENET
60 #define __SW_BOOT_MASK          0x03
61 #define __SW_BOOT_NOR           0xc8
62 #define __SW_BOOT_SPI           0x28
63 #define __SW_BOOT_SD            0x68 /* or 0x18 */
64 #define __SW_BOOT_NAND          0xe8
65 #define __SW_BOOT_PCIE          0xa8
66 #define CONFIG_SYS_L2_SIZE      (512 << 10)
67 /*
68  * Dynamic MTD Partition support with mtdparts
69  */
70 #endif
71
72 #ifdef CONFIG_SDCARD
73 #define CONFIG_SPL_FLUSH_IMAGE
74 #define CONFIG_SPL_TARGET               "u-boot-with-spl.bin"
75 #define CONFIG_SPL_PAD_TO               0x20000
76 #define CONFIG_SPL_MAX_SIZE             (128 * 1024)
77 #define CONFIG_SYS_MMC_U_BOOT_SIZE      (768 << 10)
78 #define CONFIG_SYS_MMC_U_BOOT_DST       (0x11000000)
79 #define CONFIG_SYS_MMC_U_BOOT_START     (0x11000000)
80 #define CONFIG_SYS_MMC_U_BOOT_OFFS      (128 << 10)
81 #define CONFIG_SYS_MPC85XX_NO_RESETVEC
82 #ifdef CONFIG_SPL_BUILD
83 #define CONFIG_SPL_COMMON_INIT_DDR
84 #endif
85 #elif defined(CONFIG_SPIFLASH)
86 #define CONFIG_SPL_SPI_FLASH_MINIMAL
87 #define CONFIG_SPL_FLUSH_IMAGE
88 #define CONFIG_SPL_TARGET               "u-boot-with-spl.bin"
89 #define CONFIG_SPL_PAD_TO               0x20000
90 #define CONFIG_SPL_MAX_SIZE             (128 * 1024)
91 #define CONFIG_SYS_SPI_FLASH_U_BOOT_SIZE        (768 << 10)
92 #define CONFIG_SYS_SPI_FLASH_U_BOOT_DST         (0x11000000)
93 #define CONFIG_SYS_SPI_FLASH_U_BOOT_START       (0x11000000)
94 #define CONFIG_SYS_SPI_FLASH_U_BOOT_OFFS        (128 << 10)
95 #define CONFIG_SYS_MPC85XX_NO_RESETVEC
96 #ifdef CONFIG_SPL_BUILD
97 #define CONFIG_SPL_COMMON_INIT_DDR
98 #endif
99 #elif defined(CONFIG_MTD_RAW_NAND)
100 #ifdef CONFIG_TPL_BUILD
101 #define CONFIG_SPL_FLUSH_IMAGE
102 #define CONFIG_SPL_NAND_INIT
103 #define CONFIG_SPL_COMMON_INIT_DDR
104 #define CONFIG_SPL_MAX_SIZE             (128 << 10)
105 #define CONFIG_SYS_MPC85XX_NO_RESETVEC
106 #define CONFIG_SYS_NAND_U_BOOT_SIZE     (832 << 10)
107 #define CONFIG_SYS_NAND_U_BOOT_DST      (0x11000000)
108 #define CONFIG_SYS_NAND_U_BOOT_START    (0x11000000)
109 #elif defined(CONFIG_SPL_BUILD)
110 #define CONFIG_SPL_INIT_MINIMAL
111 #define CONFIG_SPL_FLUSH_IMAGE
112 #define CONFIG_SPL_TARGET               "u-boot-with-spl.bin"
113 #define CONFIG_SPL_MAX_SIZE             4096
114 #define CONFIG_SYS_NAND_U_BOOT_SIZE     (128 << 10)
115 #define CONFIG_SYS_NAND_U_BOOT_DST      0xf8f80000
116 #define CONFIG_SYS_NAND_U_BOOT_START    0xf8f80000
117 #endif /* not CONFIG_TPL_BUILD */
118
119 #define CONFIG_SPL_PAD_TO               0x20000
120 #define CONFIG_TPL_PAD_TO               0x20000
121 #define CONFIG_SPL_TARGET               "u-boot-with-spl.bin"
122 #endif
123
124 #ifndef CONFIG_RESET_VECTOR_ADDRESS
125 #define CONFIG_RESET_VECTOR_ADDRESS     0xeffffffc
126 #endif
127
128 #ifndef CONFIG_SYS_MONITOR_BASE
129 #ifdef CONFIG_TPL_BUILD
130 #define CONFIG_SYS_MONITOR_BASE 0xf8f81000
131 #elif defined(CONFIG_SPL_BUILD)
132 #define CONFIG_SYS_MONITOR_BASE CONFIG_SPL_TEXT_BASE
133 #else
134 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_TEXT_BASE    /* start of monitor */
135 #endif
136 #endif
137
138 #define CONFIG_PCIE1    /* PCIE controller 1 (slot 1) */
139 #define CONFIG_PCIE2    /* PCIE controller 2 (slot 2) */
140
141 #define CONFIG_SYS_SATA_MAX_DEVICE      2
142 #define CONFIG_LBA48
143
144 #if defined(CONFIG_TARGET_P2020RDB)
145 #define CONFIG_SYS_CLK_FREQ     100000000
146 #else
147 #define CONFIG_SYS_CLK_FREQ     66666666
148 #endif
149
150 #define CONFIG_HWCONFIG
151 /*
152  * These can be toggled for performance analysis, otherwise use default.
153  */
154 #define CONFIG_L2_CACHE
155 #define CONFIG_BTB
156
157 #define CONFIG_ENABLE_36BIT_PHYS
158
159 #define CONFIG_SYS_CCSRBAR              0xffe00000
160 #define CONFIG_SYS_CCSRBAR_PHYS_LOW     CONFIG_SYS_CCSRBAR
161
162 /* IN case of NAND bootloader relocate CCSRBAR in RAMboot code not in the 4k
163        SPL code*/
164 #ifdef CONFIG_SPL_BUILD
165 #define CONFIG_SYS_CCSR_DO_NOT_RELOCATE
166 #endif
167
168 /* DDR Setup */
169 #define CONFIG_SYS_DDR_RAW_TIMING
170 #define CONFIG_SYS_SPD_BUS_NUM 1
171 #define SPD_EEPROM_ADDRESS 0x52
172
173 #if defined(CONFIG_TARGET_P1020RDB_PD)
174 #define CONFIG_SYS_SDRAM_SIZE_LAW       LAW_SIZE_2G
175 #define CONFIG_CHIP_SELECTS_PER_CTRL    2
176 #else
177 #define CONFIG_SYS_SDRAM_SIZE_LAW       LAW_SIZE_1G
178 #define CONFIG_CHIP_SELECTS_PER_CTRL    1
179 #endif
180 #define CONFIG_SYS_SDRAM_SIZE           (1u << (CONFIG_SYS_SDRAM_SIZE_LAW - 19))
181 #define CONFIG_SYS_DDR_SDRAM_BASE       0x00000000
182 #define CONFIG_SYS_SDRAM_BASE           CONFIG_SYS_DDR_SDRAM_BASE
183
184 #define CONFIG_DIMM_SLOTS_PER_CTLR      1
185
186 /* Default settings for DDR3 */
187 #ifndef CONFIG_TARGET_P2020RDB
188 #define CONFIG_SYS_DDR_CS0_BNDS         0x0000003f
189 #define CONFIG_SYS_DDR_CS0_CONFIG       0x80014302
190 #define CONFIG_SYS_DDR_CS0_CONFIG_2     0x00000000
191 #define CONFIG_SYS_DDR_CS1_BNDS         0x0040007f
192 #define CONFIG_SYS_DDR_CS1_CONFIG       0x80014302
193 #define CONFIG_SYS_DDR_CS1_CONFIG_2     0x00000000
194
195 #define CONFIG_SYS_DDR_DATA_INIT        0xdeadbeef
196 #define CONFIG_SYS_DDR_INIT_ADDR        0x00000000
197 #define CONFIG_SYS_DDR_INIT_EXT_ADDR    0x00000000
198 #define CONFIG_SYS_DDR_MODE_CONTROL     0x00000000
199
200 #define CONFIG_SYS_DDR_ZQ_CONTROL       0x89080600
201 #define CONFIG_SYS_DDR_WRLVL_CONTROL    0x8655A608
202 #define CONFIG_SYS_DDR_SR_CNTR          0x00000000
203 #define CONFIG_SYS_DDR_RCW_1            0x00000000
204 #define CONFIG_SYS_DDR_RCW_2            0x00000000
205 #define CONFIG_SYS_DDR_CONTROL          0xC70C0000      /* Type = DDR3  */
206 #define CONFIG_SYS_DDR_CONTROL_2        0x04401050
207 #define CONFIG_SYS_DDR_TIMING_4         0x00220001
208 #define CONFIG_SYS_DDR_TIMING_5         0x03402400
209
210 #define CONFIG_SYS_DDR_TIMING_3         0x00020000
211 #define CONFIG_SYS_DDR_TIMING_0         0x00330004
212 #define CONFIG_SYS_DDR_TIMING_1         0x6f6B4846
213 #define CONFIG_SYS_DDR_TIMING_2         0x0FA8C8CF
214 #define CONFIG_SYS_DDR_CLK_CTRL         0x03000000
215 #define CONFIG_SYS_DDR_MODE_1           0x40461520
216 #define CONFIG_SYS_DDR_MODE_2           0x8000c000
217 #define CONFIG_SYS_DDR_INTERVAL         0x0C300000
218 #endif
219
220 /*
221  * Memory map
222  *
223  * 0x0000_0000 0x7fff_ffff      DDR             Up to 2GB cacheable
224  * 0x8000_0000 0xdfff_ffff      PCI Express Mem 1.5G non-cacheable(PCIe * 3)
225  * 0xec00_0000 0xefff_ffff      NOR flash       Up to 64M non-cacheable CS0/1
226  * 0xf8f8_0000 0xf8ff_ffff      L2 SRAM         Up to 512K cacheable
227  *   (early boot only)
228  * 0xff80_0000 0xff80_7fff      NAND flash      32K non-cacheable       CS1/0
229  * 0xff98_0000 0xff98_ffff      PMC             64K non-cacheable       CS2
230  * 0xffa0_0000 0xffaf_ffff      CPLD            1M non-cacheable        CS3
231  * 0xffb0_0000 0xffbf_ffff      VSC7385 switch  1M non-cacheable        CS2
232  * 0xffc0_0000 0xffc3_ffff      PCI IO range    256k non-cacheable
233  * 0xffd0_0000 0xffd0_3fff      L1 for stack    16K cacheable
234  * 0xffe0_0000 0xffef_ffff      CCSR            1M non-cacheable
235  */
236
237 /*
238  * Local Bus Definitions
239  */
240 #if defined(CONFIG_TARGET_P1020RDB_PD)
241 #define CONFIG_SYS_MAX_FLASH_SECT       512     /* 64M */
242 #define CONFIG_SYS_FLASH_BASE           0xec000000
243 #else
244 #define CONFIG_SYS_MAX_FLASH_SECT       128     /* 16M */
245 #define CONFIG_SYS_FLASH_BASE           0xef000000
246 #endif
247
248 #ifdef CONFIG_PHYS_64BIT
249 #define CONFIG_SYS_FLASH_BASE_PHYS      (0xf00000000ull | CONFIG_SYS_FLASH_BASE)
250 #else
251 #define CONFIG_SYS_FLASH_BASE_PHYS      CONFIG_SYS_FLASH_BASE
252 #endif
253
254 #define CONFIG_FLASH_BR_PRELIM (BR_PHYS_ADDR(CONFIG_SYS_FLASH_BASE_PHYS) \
255         | BR_PS_16 | BR_V)
256
257 #define CONFIG_FLASH_OR_PRELIM  0xfc000ff7
258
259 #define CONFIG_SYS_FLASH_BANKS_LIST     {CONFIG_SYS_FLASH_BASE_PHYS}
260 #define CONFIG_SYS_FLASH_QUIET_TEST
261 #define CONFIG_FLASH_SHOW_PROGRESS      45      /* count down from 45/5: 9..1 */
262
263 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* number of banks */
264
265 #undef CONFIG_SYS_FLASH_CHECKSUM
266 #define CONFIG_SYS_FLASH_ERASE_TOUT     60000   /* Flash Erase Timeout (ms) */
267 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Flash Write Timeout (ms) */
268
269 #define CONFIG_SYS_FLASH_EMPTY_INFO
270
271 /* Nand Flash */
272 #ifdef CONFIG_NAND_FSL_ELBC
273 #define CONFIG_SYS_NAND_BASE            0xff800000
274 #ifdef CONFIG_PHYS_64BIT
275 #define CONFIG_SYS_NAND_BASE_PHYS       0xfff800000ull
276 #else
277 #define CONFIG_SYS_NAND_BASE_PHYS       CONFIG_SYS_NAND_BASE
278 #endif
279
280 #define CONFIG_SYS_NAND_BASE_LIST       { CONFIG_SYS_NAND_BASE }
281 #define CONFIG_SYS_MAX_NAND_DEVICE      1
282
283 #define CONFIG_SYS_NAND_BR_PRELIM (BR_PHYS_ADDR(CONFIG_SYS_NAND_BASE_PHYS) \
284         | (2<<BR_DECC_SHIFT)    /* Use HW ECC */ \
285         | BR_PS_8       /* Port Size = 8 bit */ \
286         | BR_MS_FCM     /* MSEL = FCM */ \
287         | BR_V) /* valid */
288 #if defined(CONFIG_TARGET_P1020RDB_PD)
289 #define CONFIG_SYS_NAND_OR_PRELIM       (OR_AM_32KB \
290         | OR_FCM_PGS    /* Large Page*/ \
291         | OR_FCM_CSCT \
292         | OR_FCM_CST \
293         | OR_FCM_CHT \
294         | OR_FCM_SCY_1 \
295         | OR_FCM_TRLX \
296         | OR_FCM_EHTR)
297 #else
298 #define CONFIG_SYS_NAND_OR_PRELIM       (OR_AM_32KB     /* small page */ \
299         | OR_FCM_CSCT \
300         | OR_FCM_CST \
301         | OR_FCM_CHT \
302         | OR_FCM_SCY_1 \
303         | OR_FCM_TRLX \
304         | OR_FCM_EHTR)
305 #endif
306 #endif /* CONFIG_NAND_FSL_ELBC */
307
308 #define CONFIG_SYS_INIT_RAM_LOCK
309 #define CONFIG_SYS_INIT_RAM_ADDR        0xffd00000 /* stack in RAM */
310 #ifdef CONFIG_PHYS_64BIT
311 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS_HIGH 0xf
312 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS_LOW CONFIG_SYS_INIT_RAM_ADDR
313 /* The assembler doesn't like typecast */
314 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS \
315         ((CONFIG_SYS_INIT_RAM_ADDR_PHYS_HIGH * 1ull << 32) | \
316           CONFIG_SYS_INIT_RAM_ADDR_PHYS_LOW)
317 #else
318 /* Initial L1 address */
319 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS   CONFIG_SYS_INIT_RAM_ADDR
320 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS_HIGH 0
321 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS_LOW CONFIG_SYS_INIT_RAM_ADDR_PHYS
322 #endif
323 /* Size of used area in RAM */
324 #define CONFIG_SYS_INIT_RAM_SIZE        0x00004000
325
326 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - \
327                                         GENERATED_GBL_DATA_SIZE)
328 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
329
330 #define CONFIG_SYS_MONITOR_LEN  (768 * 1024)
331
332 #define CONFIG_SYS_CPLD_BASE    0xffa00000
333 #ifdef CONFIG_PHYS_64BIT
334 #define CONFIG_SYS_CPLD_BASE_PHYS       0xfffa00000ull
335 #else
336 #define CONFIG_SYS_CPLD_BASE_PHYS       CONFIG_SYS_CPLD_BASE
337 #endif
338 /* CPLD config size: 1Mb */
339 #define CONFIG_CPLD_BR_PRELIM   (BR_PHYS_ADDR(CONFIG_SYS_CPLD_BASE_PHYS) | \
340                                         BR_PS_8 | BR_V)
341 #define CONFIG_CPLD_OR_PRELIM   (0xfff009f7)
342
343 #define CONFIG_SYS_PMC_BASE     0xff980000
344 #define CONFIG_SYS_PMC_BASE_PHYS        CONFIG_SYS_PMC_BASE
345 #define CONFIG_PMC_BR_PRELIM    (BR_PHYS_ADDR(CONFIG_SYS_PMC_BASE_PHYS) | \
346                                         BR_PS_8 | BR_V)
347 #define CONFIG_PMC_OR_PRELIM    (OR_AM_64KB | OR_GPCM_CSNT | OR_GPCM_XACS | \
348                                  OR_GPCM_SCY | OR_GPCM_TRLX | OR_GPCM_EHTR | \
349                                  OR_GPCM_EAD)
350
351 /* Vsc7385 switch */
352 #ifdef CONFIG_VSC7385_ENET
353 #define __VSCFW_ADDR                    "vscfw_addr=ef000000"
354 #define CONFIG_SYS_VSC7385_BASE         0xffb00000
355
356 #ifdef CONFIG_PHYS_64BIT
357 #define CONFIG_SYS_VSC7385_BASE_PHYS    0xfffb00000ull
358 #else
359 #define CONFIG_SYS_VSC7385_BASE_PHYS    CONFIG_SYS_VSC7385_BASE
360 #endif
361
362 #define CONFIG_SYS_VSC7385_BR_PRELIM    \
363         (BR_PHYS_ADDR(CONFIG_SYS_VSC7385_BASE_PHYS) | BR_PS_8 | BR_V)
364 #define CONFIG_SYS_VSC7385_OR_PRELIM    (OR_AM_128KB | OR_GPCM_CSNT | \
365                         OR_GPCM_XACS |  OR_GPCM_SCY_15 | OR_GPCM_SETA | \
366                         OR_GPCM_TRLX |  OR_GPCM_EHTR | OR_GPCM_EAD)
367
368 /* The size of the VSC7385 firmware image */
369 #define CONFIG_VSC7385_IMAGE_SIZE       8192
370 #endif
371
372 /*
373  * Config the L2 Cache as L2 SRAM
374 */
375 #if defined(CONFIG_SPL_BUILD)
376 #if defined(CONFIG_SDCARD) || defined(CONFIG_SPIFLASH)
377 #define CONFIG_SYS_INIT_L2_ADDR         0xf8f80000
378 #define CONFIG_SYS_INIT_L2_ADDR_PHYS    CONFIG_SYS_INIT_L2_ADDR
379 #define CONFIG_SYS_INIT_L2_END  (CONFIG_SYS_INIT_L2_ADDR + CONFIG_SYS_L2_SIZE)
380 #define CONFIG_SPL_RELOC_TEXT_BASE      0xf8f81000
381 #define CONFIG_SPL_GD_ADDR              (CONFIG_SYS_INIT_L2_ADDR + 112 * 1024)
382 #define CONFIG_SPL_RELOC_STACK          (CONFIG_SYS_INIT_L2_ADDR + 116 * 1024)
383 #define CONFIG_SPL_RELOC_MALLOC_ADDR    (CONFIG_SYS_INIT_L2_ADDR + 148 * 1024)
384 #if defined(CONFIG_TARGET_P2020RDB)
385 #define CONFIG_SPL_RELOC_MALLOC_SIZE    (364 << 10)
386 #else
387 #define CONFIG_SPL_RELOC_MALLOC_SIZE    (108 << 10)
388 #endif
389 #elif defined(CONFIG_MTD_RAW_NAND)
390 #ifdef CONFIG_TPL_BUILD
391 #define CONFIG_SYS_INIT_L2_ADDR         0xf8f80000
392 #define CONFIG_SYS_INIT_L2_ADDR_PHYS    CONFIG_SYS_INIT_L2_ADDR
393 #define CONFIG_SYS_INIT_L2_END  (CONFIG_SYS_INIT_L2_ADDR + CONFIG_SYS_L2_SIZE)
394 #define CONFIG_SPL_RELOC_TEXT_BASE      0xf8f81000
395 #define CONFIG_SPL_RELOC_STACK          (CONFIG_SYS_INIT_L2_ADDR + 192 * 1024)
396 #define CONFIG_SPL_RELOC_MALLOC_ADDR    (CONFIG_SYS_INIT_L2_ADDR + 208 * 1024)
397 #define CONFIG_SPL_RELOC_MALLOC_SIZE    (48 << 10)
398 #define CONFIG_SPL_GD_ADDR              (CONFIG_SYS_INIT_L2_ADDR + 176 * 1024)
399 #else
400 #define CONFIG_SYS_INIT_L2_ADDR         0xf8f80000
401 #define CONFIG_SYS_INIT_L2_ADDR_PHYS    CONFIG_SYS_INIT_L2_ADDR
402 #define CONFIG_SYS_INIT_L2_END  (CONFIG_SYS_INIT_L2_ADDR + CONFIG_SYS_L2_SIZE)
403 #define CONFIG_SPL_RELOC_TEXT_BASE      (CONFIG_SYS_INIT_L2_END - 0x2000)
404 #define CONFIG_SPL_RELOC_STACK          ((CONFIG_SYS_INIT_L2_END - 1) & ~0xF)
405 #endif /* CONFIG_TPL_BUILD */
406 #endif
407 #endif
408
409 /* Serial Port - controlled on board with jumper J8
410  * open - index 2
411  * shorted - index 1
412  */
413 #undef CONFIG_SERIAL_SOFTWARE_FIFO
414 #define CONFIG_SYS_NS16550_SERIAL
415 #define CONFIG_SYS_NS16550_REG_SIZE     1
416 #define CONFIG_SYS_NS16550_CLK          get_bus_freq(0)
417 #if defined(CONFIG_SPL_BUILD) && defined(CONFIG_SPL_INIT_MINIMAL)
418 #define CONFIG_NS16550_MIN_FUNCTIONS
419 #endif
420
421 #define CONFIG_SYS_BAUDRATE_TABLE       \
422         {300, 600, 1200, 2400, 4800, 9600, 19200, 38400, 57600, 115200}
423
424 #define CONFIG_SYS_NS16550_COM1 (CONFIG_SYS_CCSRBAR+0x4500)
425 #define CONFIG_SYS_NS16550_COM2 (CONFIG_SYS_CCSRBAR+0x4600)
426
427 /* I2C */
428 #if !CONFIG_IS_ENABLED(DM_I2C)
429 #define CONFIG_SYS_I2C_NOPROBES         { {0, 0x29} }
430 #endif
431
432 #define CONFIG_SYS_SPD_BUS_NUM          1 /* For rom_loc and flash bank */
433
434 /*
435  * I2C2 EEPROM
436  */
437
438 #define CONFIG_RTC_PT7C4338
439 #define CONFIG_SYS_I2C_RTC_ADDR         0x68
440 #define CONFIG_SYS_I2C_PCA9557_ADDR     0x18
441
442 /* enable read and write access to EEPROM */
443
444 #if defined(CONFIG_PCI)
445 /*
446  * General PCI
447  * Memory space is mapped 1-1, but I/O space must start from 0.
448  */
449
450 /* controller 2, direct to uli, tgtid 2, Base address 9000 */
451 #define CONFIG_SYS_PCIE2_MEM_VIRT       0xa0000000
452 #ifdef CONFIG_PHYS_64BIT
453 #define CONFIG_SYS_PCIE2_MEM_PHYS       0xc20000000ull
454 #else
455 #define CONFIG_SYS_PCIE2_MEM_PHYS       0xa0000000
456 #endif
457 #define CONFIG_SYS_PCIE2_IO_VIRT        0xffc10000
458 #ifdef CONFIG_PHYS_64BIT
459 #define CONFIG_SYS_PCIE2_IO_PHYS        0xfffc10000ull
460 #else
461 #define CONFIG_SYS_PCIE2_IO_PHYS        0xffc10000
462 #endif
463
464 /* controller 1, Slot 2, tgtid 1, Base address a000 */
465 #define CONFIG_SYS_PCIE1_MEM_VIRT       0x80000000
466 #ifdef CONFIG_PHYS_64BIT
467 #define CONFIG_SYS_PCIE1_MEM_PHYS       0xc00000000ull
468 #else
469 #define CONFIG_SYS_PCIE1_MEM_PHYS       0x80000000
470 #endif
471 #define CONFIG_SYS_PCIE1_IO_VIRT        0xffc00000
472 #ifdef CONFIG_PHYS_64BIT
473 #define CONFIG_SYS_PCIE1_IO_PHYS        0xfffc00000ull
474 #else
475 #define CONFIG_SYS_PCIE1_IO_PHYS        0xffc00000
476 #endif
477
478 #define CONFIG_PCI_SCAN_SHOW    /* show pci devices on startup */
479 #endif /* CONFIG_PCI */
480
481 #if defined(CONFIG_TSEC_ENET)
482 #define CONFIG_TSEC1
483 #define CONFIG_TSEC1_NAME       "eTSEC1"
484 #define CONFIG_TSEC2
485 #define CONFIG_TSEC2_NAME       "eTSEC2"
486 #define CONFIG_TSEC3
487 #define CONFIG_TSEC3_NAME       "eTSEC3"
488
489 #define TSEC1_PHY_ADDR  2
490 #define TSEC2_PHY_ADDR  0
491 #define TSEC3_PHY_ADDR  1
492
493 #define TSEC1_FLAGS     (TSEC_GIGABIT | TSEC_REDUCED)
494 #define TSEC2_FLAGS     (TSEC_GIGABIT | TSEC_REDUCED)
495 #define TSEC3_FLAGS     (TSEC_GIGABIT | TSEC_REDUCED)
496
497 #define TSEC1_PHYIDX    0
498 #define TSEC2_PHYIDX    0
499 #define TSEC3_PHYIDX    0
500
501 #define CONFIG_ETHPRIME "eTSEC1"
502
503 #define CONFIG_HAS_ETH0
504 #define CONFIG_HAS_ETH1
505 #define CONFIG_HAS_ETH2
506 #endif /* CONFIG_TSEC_ENET */
507
508 /*
509  * Environment
510  */
511 #if defined(CONFIG_SDCARD)
512 #define CONFIG_FSL_FIXED_MMC_LOCATION
513 #elif defined(CONFIG_MTD_RAW_NAND)
514 #define CONFIG_ENV_RANGE        (3 * CONFIG_ENV_SIZE)
515 #ifdef CONFIG_TPL_BUILD
516 #define SPL_ENV_ADDR            (CONFIG_SYS_INIT_L2_ADDR + (160 << 10))
517 #endif
518 #elif defined(CONFIG_SYS_RAMBOOT)
519 #define SPL_ENV_ADDR            (CONFIG_SYS_MONITOR_BASE - 0x1000)
520 #endif
521
522 #define CONFIG_LOADS_ECHO               /* echo on for serial download */
523 #define CONFIG_SYS_LOADS_BAUD_CHANGE    /* allow baudrate change */
524
525 /*
526  * USB
527  */
528 #define CONFIG_HAS_FSL_DR_USB
529
530 #if defined(CONFIG_HAS_FSL_DR_USB)
531 #ifdef CONFIG_USB_EHCI_HCD
532 #define CONFIG_EHCI_HCD_INIT_AFTER_RESET
533 #endif
534 #endif
535
536 #if defined(CONFIG_TARGET_P1020RDB_PD)
537 #define CONFIG_USB_MAX_CONTROLLER_COUNT 1
538 #endif
539
540 #ifdef CONFIG_MMC
541 #define CONFIG_SYS_FSL_ESDHC_ADDR       CONFIG_SYS_MPC85xx_ESDHC_ADDR
542 #endif
543
544 /*
545  * Miscellaneous configurable options
546  */
547
548 /*
549  * For booting Linux, the board info and command line data
550  * have to be in the first 64 MB of memory, since this is
551  * the maximum mapped by the Linux kernel during initialization.
552  */
553 #define CONFIG_SYS_BOOTMAPSZ    (64 << 20)      /* Initial Memory for Linux*/
554 #define CONFIG_SYS_BOOTM_LEN    (64 << 20)      /* Increase max gunzip size */
555
556 /*
557  * Environment Configuration
558  */
559 #define CONFIG_HOSTNAME         "unknown"
560 #define CONFIG_ROOTPATH         "/opt/nfsroot"
561 #define CONFIG_BOOTFILE         "uImage"
562 #define CONFIG_UBOOTPATH        u-boot.bin /* U-Boot image on TFTP server */
563
564 #ifdef __SW_BOOT_NOR
565 #define __NOR_RST_CMD   \
566 norboot=i2c dev 1; i2c mw 18 1 __SW_BOOT_NOR 1; \
567 i2c mw 18 3 __SW_BOOT_MASK 1; reset
568 #endif
569 #ifdef __SW_BOOT_SPI
570 #define __SPI_RST_CMD   \
571 spiboot=i2c dev 1; i2c mw 18 1 __SW_BOOT_SPI 1; \
572 i2c mw 18 3 __SW_BOOT_MASK 1; reset
573 #endif
574 #ifdef __SW_BOOT_SD
575 #define __SD_RST_CMD    \
576 sdboot=i2c dev 1; i2c mw 18 1 __SW_BOOT_SD 1; \
577 i2c mw 18 3 __SW_BOOT_MASK 1; reset
578 #endif
579 #ifdef __SW_BOOT_NAND
580 #define __NAND_RST_CMD  \
581 nandboot=i2c dev 1; i2c mw 18 1 __SW_BOOT_NAND 1; \
582 i2c mw 18 3 __SW_BOOT_MASK 1; reset
583 #endif
584 #ifdef __SW_BOOT_PCIE
585 #define __PCIE_RST_CMD  \
586 pciboot=i2c dev 1; i2c mw 18 1 __SW_BOOT_PCIE 1; \
587 i2c mw 18 3 __SW_BOOT_MASK 1; reset
588 #endif
589
590 #define CONFIG_EXTRA_ENV_SETTINGS       \
591 "netdev=eth0\0" \
592 "uboot=" __stringify(CONFIG_UBOOTPATH) "\0"     \
593 "loadaddr=1000000\0"    \
594 "bootfile=uImage\0"     \
595 "tftpflash=tftpboot $loadaddr $uboot; " \
596         "protect off " __stringify(CONFIG_SYS_TEXT_BASE) " +$filesize; " \
597         "erase " __stringify(CONFIG_SYS_TEXT_BASE) " +$filesize; "      \
598         "cp.b $loadaddr " __stringify(CONFIG_SYS_TEXT_BASE) " $filesize; " \
599         "protect on " __stringify(CONFIG_SYS_TEXT_BASE) " +$filesize; " \
600         "cmp.b $loadaddr " __stringify(CONFIG_SYS_TEXT_BASE) " $filesize\0" \
601 "hwconfig=usb1:dr_mode=host,phy_type=ulpi\0"    \
602 "consoledev=ttyS0\0"    \
603 "ramdiskaddr=2000000\0" \
604 "ramdiskfile=rootfs.ext2.gz.uboot\0"    \
605 "fdtaddr=1e00000\0"     \
606 "bdev=sda1\0" \
607 "jffs2nor=mtdblock3\0"  \
608 "norbootaddr=ef080000\0"        \
609 "norfdtaddr=ef040000\0" \
610 "jffs2nand=mtdblock9\0" \
611 "nandbootaddr=100000\0" \
612 "nandfdtaddr=80000\0"           \
613 "ramdisk_size=120000\0" \
614 "map_lowernorbank=i2c dev 1; i2c mw 18 1 02 1; i2c mw 18 3 fd 1\0" \
615 "map_uppernorbank=i2c dev 1; i2c mw 18 1 00 1; i2c mw 18 3 fd 1\0" \
616 __stringify(__VSCFW_ADDR)"\0" \
617 __stringify(__NOR_RST_CMD)"\0" \
618 __stringify(__SPI_RST_CMD)"\0" \
619 __stringify(__SD_RST_CMD)"\0" \
620 __stringify(__NAND_RST_CMD)"\0" \
621 __stringify(__PCIE_RST_CMD)"\0"
622
623 #define CONFIG_USB_FAT_BOOT     \
624 "setenv bootargs root=/dev/ram rw "     \
625 "console=$consoledev,$baudrate $othbootargs " \
626 "ramdisk_size=$ramdisk_size;"   \
627 "usb start;"    \
628 "fatload usb 0:2 $loadaddr $bootfile;"  \
629 "fatload usb 0:2 $fdtaddr $fdtfile;"    \
630 "fatload usb 0:2 $ramdiskaddr $ramdiskfile;"    \
631 "bootm $loadaddr $ramdiskaddr $fdtaddr"
632
633 #define CONFIG_USB_EXT2_BOOT    \
634 "setenv bootargs root=/dev/ram rw "     \
635 "console=$consoledev,$baudrate $othbootargs " \
636 "ramdisk_size=$ramdisk_size;"   \
637 "usb start;"    \
638 "ext2load usb 0:4 $loadaddr $bootfile;" \
639 "ext2load usb 0:4 $fdtaddr $fdtfile;" \
640 "ext2load usb 0:4 $ramdiskaddr $ramdiskfile;" \
641 "bootm $loadaddr $ramdiskaddr $fdtaddr"
642
643 #define CONFIG_NORBOOT  \
644 "setenv bootargs root=/dev/$jffs2nor rw "       \
645 "console=$consoledev,$baudrate rootfstype=jffs2 $othbootargs;"  \
646 "bootm $norbootaddr - $norfdtaddr"
647
648 #endif /* __CONFIG_H */