Convert CONFIG_SPL_COMMON_INIT_DDR to Kconfig
[platform/kernel/u-boot.git] / include / configs / p1_p2_rdb_pc.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Copyright 2010-2011 Freescale Semiconductor, Inc.
4  * Copyright 2020 NXP
5  */
6
7 /*
8  * QorIQ RDB boards configuration file
9  */
10 #ifndef __CONFIG_H
11 #define __CONFIG_H
12
13 #include <linux/stringify.h>
14
15 #if defined(CONFIG_TARGET_P1020RDB_PC)
16 #define CONFIG_VSC7385_ENET
17 #define CONFIG_SLIC
18 #define __SW_BOOT_MASK          0x03
19 #define __SW_BOOT_NOR           0x5c
20 #define __SW_BOOT_SPI           0x1c
21 #define __SW_BOOT_SD            0x9c
22 #define __SW_BOOT_NAND          0xec
23 #define __SW_BOOT_PCIE          0x6c
24 #define __SW_NOR_BANK_MASK      0xfd
25 #define __SW_NOR_BANK_UP        0x00
26 #define __SW_NOR_BANK_LO        0x02
27 #define CONFIG_SYS_L2_SIZE      (256 << 10)
28 #endif
29
30 /*
31  * P1020RDB-PD board has user selectable switches for evaluating different
32  * frequency and boot options for the P1020 device. The table that
33  * follow describe the available options. The front six binary number was in
34  * accordance with SW3[1:6].
35  * 111101 533 533 267 667 NOR Core0 boot; Core1 hold-off
36  * 101101 667 667 333 667 NOR Core0 boot; Core1 hold-off
37  * 011001 800 800 400 667 NOR Core0 boot; Core1 hold-off
38  * 001001 800 800 400 667 SD/MMC Core0 boot; Core1 hold-off
39  * 001101 800 800 400 667 SPI Core0 boot; Core1 hold-off
40  * 010001 800 800 400 667 NAND Core0 boot; Core1 hold-off
41  * 011101 800 800 400 667 PCIe-2 Core0 boot; Core1 hold-off
42  */
43 #if defined(CONFIG_TARGET_P1020RDB_PD)
44 #define CONFIG_VSC7385_ENET
45 #define CONFIG_SLIC
46 #define __SW_BOOT_MASK          0x03
47 #define __SW_BOOT_NOR           0x64
48 #define __SW_BOOT_SPI           0x34
49 #define __SW_BOOT_SD            0x24
50 #define __SW_BOOT_NAND          0x44
51 #define __SW_BOOT_PCIE          0x74
52 #define __SW_NOR_BANK_MASK      0xfd
53 #define __SW_NOR_BANK_UP        0x00
54 #define __SW_NOR_BANK_LO        0x02
55 #define CONFIG_SYS_L2_SIZE      (256 << 10)
56 /*
57  * Dynamic MTD Partition support with mtdparts
58  */
59 #endif
60
61 #if defined(CONFIG_TARGET_P2020RDB)
62 #define CONFIG_VSC7385_ENET
63 #define __SW_BOOT_MASK          0x03
64 #define __SW_BOOT_NOR           0xc8
65 #define __SW_BOOT_SPI           0x28
66 #define __SW_BOOT_SD            0x68
67 #define __SW_BOOT_SD2           0x18
68 #define __SW_BOOT_NAND          0xe8
69 #define __SW_BOOT_PCIE          0xa8
70 #define __SW_NOR_BANK_MASK      0xfd
71 #define __SW_NOR_BANK_UP        0x00
72 #define __SW_NOR_BANK_LO        0x02
73 #define CONFIG_SYS_L2_SIZE      (512 << 10)
74 /*
75  * Dynamic MTD Partition support with mtdparts
76  */
77 #endif
78
79 #ifdef CONFIG_SDCARD
80 #define CONFIG_SPL_TARGET               "u-boot-with-spl.bin"
81 #define CONFIG_SYS_MMC_U_BOOT_SIZE      (768 << 10)
82 #define CONFIG_SYS_MMC_U_BOOT_DST       (0x11000000)
83 #define CONFIG_SYS_MMC_U_BOOT_START     (0x11000000)
84 #define CONFIG_SYS_MMC_U_BOOT_OFFS      (128 << 10)
85 #define CONFIG_SYS_MPC85XX_NO_RESETVEC
86 #elif defined(CONFIG_SPIFLASH)
87 #define CONFIG_SPL_SPI_FLASH_MINIMAL
88 #define CONFIG_SPL_TARGET               "u-boot-with-spl.bin"
89 #define CONFIG_SYS_SPI_FLASH_U_BOOT_SIZE        (768 << 10)
90 #define CONFIG_SYS_SPI_FLASH_U_BOOT_DST         (0x11000000)
91 #define CONFIG_SYS_SPI_FLASH_U_BOOT_START       (0x11000000)
92 #define CONFIG_SYS_SPI_FLASH_U_BOOT_OFFS        (128 << 10)
93 #define CONFIG_SYS_MPC85XX_NO_RESETVEC
94 #elif defined(CONFIG_MTD_RAW_NAND)
95 #ifdef CONFIG_TPL_BUILD
96 #define CONFIG_SPL_NAND_INIT
97 #define CONFIG_SYS_MPC85XX_NO_RESETVEC
98 #define CONFIG_SYS_NAND_U_BOOT_SIZE     (832 << 10)
99 #define CONFIG_SYS_NAND_U_BOOT_DST      (0x11000000)
100 #define CONFIG_SYS_NAND_U_BOOT_START    (0x11000000)
101 #elif defined(CONFIG_SPL_BUILD)
102 #define CONFIG_SPL_TARGET               "u-boot-with-spl.bin"
103 #define CONFIG_SYS_NAND_U_BOOT_SIZE     (128 << 10)
104 #define CONFIG_SYS_NAND_U_BOOT_DST      0xf8f80000
105 #define CONFIG_SYS_NAND_U_BOOT_START    0xf8f80000
106 #else
107 #ifndef CONFIG_MPC85XX_HAVE_RESET_VECTOR
108 #define CONFIG_SYS_MPC85XX_NO_RESETVEC
109 #endif
110 #endif /* not CONFIG_TPL_BUILD */
111
112 #define CONFIG_SPL_TARGET               "u-boot-with-spl.bin"
113 #endif
114
115 #ifndef CONFIG_RESET_VECTOR_ADDRESS
116 #define CONFIG_RESET_VECTOR_ADDRESS     0xeffffffc
117 #endif
118
119 #define CONFIG_PCIE1    /* PCIE controller 1 (slot 1) */
120 #define CONFIG_PCIE2    /* PCIE controller 2 (slot 2) */
121
122 #define CONFIG_LBA48
123
124 #define CONFIG_HWCONFIG
125 /*
126  * These can be toggled for performance analysis, otherwise use default.
127  */
128 #define CONFIG_L2_CACHE
129
130 #define CONFIG_ENABLE_36BIT_PHYS
131
132 #define CONFIG_SYS_CCSRBAR              0xffe00000
133 #define CONFIG_SYS_CCSRBAR_PHYS_LOW     CONFIG_SYS_CCSRBAR
134
135 /* DDR Setup */
136 #define CONFIG_SYS_DDR_RAW_TIMING
137 #define CONFIG_SYS_SPD_BUS_NUM 1
138 #define SPD_EEPROM_ADDRESS 0x52
139
140 #if defined(CONFIG_TARGET_P1020RDB_PD)
141 #define CONFIG_SYS_SDRAM_SIZE_LAW       LAW_SIZE_2G
142 #else
143 #define CONFIG_SYS_SDRAM_SIZE_LAW       LAW_SIZE_1G
144 #endif
145 #define CONFIG_SYS_SDRAM_SIZE           (1u << (CONFIG_SYS_SDRAM_SIZE_LAW - 19))
146 #define CONFIG_SYS_DDR_SDRAM_BASE       0x00000000
147 #define CONFIG_SYS_SDRAM_BASE           CONFIG_SYS_DDR_SDRAM_BASE
148
149 /* Default settings for DDR3 */
150 #ifndef CONFIG_TARGET_P2020RDB
151 #define CONFIG_SYS_DDR_CS0_BNDS         0x0000003f
152 #define CONFIG_SYS_DDR_CS0_CONFIG       0x80014302
153 #define CONFIG_SYS_DDR_CS0_CONFIG_2     0x00000000
154 #define CONFIG_SYS_DDR_CS1_BNDS         0x0040007f
155 #define CONFIG_SYS_DDR_CS1_CONFIG       0x80014302
156 #define CONFIG_SYS_DDR_CS1_CONFIG_2     0x00000000
157
158 #define CONFIG_SYS_DDR_DATA_INIT        0xdeadbeef
159 #define CONFIG_SYS_DDR_INIT_ADDR        0x00000000
160 #define CONFIG_SYS_DDR_INIT_EXT_ADDR    0x00000000
161 #define CONFIG_SYS_DDR_MODE_CONTROL     0x00000000
162
163 #define CONFIG_SYS_DDR_ZQ_CONTROL       0x89080600
164 #define CONFIG_SYS_DDR_WRLVL_CONTROL    0x8655A608
165 #define CONFIG_SYS_DDR_SR_CNTR          0x00000000
166 #define CONFIG_SYS_DDR_RCW_1            0x00000000
167 #define CONFIG_SYS_DDR_RCW_2            0x00000000
168 #define CONFIG_SYS_DDR_CONTROL          0xC70C0000      /* Type = DDR3  */
169 #define CONFIG_SYS_DDR_CONTROL_2        0x04401050
170 #define CONFIG_SYS_DDR_TIMING_4         0x00220001
171 #define CONFIG_SYS_DDR_TIMING_5         0x03402400
172
173 #define CONFIG_SYS_DDR_TIMING_3         0x00020000
174 #define CONFIG_SYS_DDR_TIMING_0         0x00330004
175 #define CONFIG_SYS_DDR_TIMING_1         0x6f6B4846
176 #define CONFIG_SYS_DDR_TIMING_2         0x0FA8C8CF
177 #define CONFIG_SYS_DDR_CLK_CTRL         0x03000000
178 #define CONFIG_SYS_DDR_MODE_1           0x40461520
179 #define CONFIG_SYS_DDR_MODE_2           0x8000c000
180 #define CONFIG_SYS_DDR_INTERVAL         0x0C300000
181 #endif
182
183 /*
184  * Memory map
185  *
186  * 0x0000_0000 0x7fff_ffff      DDR             Up to 2GB cacheable
187  * 0x8000_0000 0xdfff_ffff      PCI Express Mem 1.5G non-cacheable(PCIe * 3)
188  * 0xec00_0000 0xefff_ffff      NOR flash       Up to 64M non-cacheable CS0/1
189  * 0xf8f8_0000 0xf8ff_ffff      L2 SRAM         Up to 512K cacheable
190  *   (early boot only)
191  * 0xff80_0000 0xff80_7fff      NAND flash      32K non-cacheable       CS1/0
192  * 0xff98_0000 0xff98_ffff      PMC             64K non-cacheable       CS2
193  * 0xffa0_0000 0xffaf_ffff      CPLD            1M non-cacheable        CS3
194  * 0xffb0_0000 0xffbf_ffff      VSC7385 switch  1M non-cacheable        CS2
195  * 0xffc0_0000 0xffc3_ffff      PCI IO range    256k non-cacheable
196  * 0xffd0_0000 0xffd0_3fff      L1 for stack    16K cacheable
197  * 0xffe0_0000 0xffef_ffff      CCSR            1M non-cacheable
198  */
199
200 /*
201  * Local Bus Definitions
202  */
203 #if defined(CONFIG_TARGET_P1020RDB_PD)
204 #define CONFIG_SYS_MAX_FLASH_SECT       512     /* 64M */
205 #define CONFIG_SYS_FLASH_BASE           0xec000000
206 #else
207 #define CONFIG_SYS_MAX_FLASH_SECT       128     /* 16M */
208 #define CONFIG_SYS_FLASH_BASE           0xef000000
209 #endif
210
211 #ifdef CONFIG_PHYS_64BIT
212 #define CONFIG_SYS_FLASH_BASE_PHYS      (0xf00000000ull | CONFIG_SYS_FLASH_BASE)
213 #else
214 #define CONFIG_SYS_FLASH_BASE_PHYS      CONFIG_SYS_FLASH_BASE
215 #endif
216
217 #define CONFIG_FLASH_BR_PRELIM (BR_PHYS_ADDR(CONFIG_SYS_FLASH_BASE_PHYS) \
218         | BR_PS_16 | BR_V)
219
220 #define CONFIG_FLASH_OR_PRELIM  0xfc000ff7
221
222 #define CONFIG_SYS_FLASH_BANKS_LIST     {CONFIG_SYS_FLASH_BASE_PHYS}
223 #define CONFIG_SYS_FLASH_QUIET_TEST
224 #define CONFIG_FLASH_SHOW_PROGRESS      45      /* count down from 45/5: 9..1 */
225
226 #undef CONFIG_SYS_FLASH_CHECKSUM
227 #define CONFIG_SYS_FLASH_ERASE_TOUT     60000   /* Flash Erase Timeout (ms) */
228 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Flash Write Timeout (ms) */
229
230 #define CONFIG_SYS_FLASH_EMPTY_INFO
231
232 /* Nand Flash */
233 #ifdef CONFIG_NAND_FSL_ELBC
234 #define CONFIG_SYS_NAND_BASE            0xff800000
235 #ifdef CONFIG_PHYS_64BIT
236 #define CONFIG_SYS_NAND_BASE_PHYS       0xfff800000ull
237 #else
238 #define CONFIG_SYS_NAND_BASE_PHYS       CONFIG_SYS_NAND_BASE
239 #endif
240
241 #define CONFIG_SYS_NAND_BASE_LIST       { CONFIG_SYS_NAND_BASE }
242 #define CONFIG_SYS_MAX_NAND_DEVICE      1
243
244 #define CONFIG_SYS_NAND_BR_PRELIM (BR_PHYS_ADDR(CONFIG_SYS_NAND_BASE_PHYS) \
245         | (2<<BR_DECC_SHIFT)    /* Use HW ECC */ \
246         | BR_PS_8       /* Port Size = 8 bit */ \
247         | BR_MS_FCM     /* MSEL = FCM */ \
248         | BR_V) /* valid */
249 #if defined(CONFIG_TARGET_P1020RDB_PD)
250 #define CONFIG_SYS_NAND_OR_PRELIM       (OR_AM_32KB \
251         | OR_FCM_PGS    /* Large Page*/ \
252         | OR_FCM_CSCT \
253         | OR_FCM_CST \
254         | OR_FCM_CHT \
255         | OR_FCM_SCY_1 \
256         | OR_FCM_TRLX \
257         | OR_FCM_EHTR)
258 #else
259 #define CONFIG_SYS_NAND_OR_PRELIM       (OR_AM_32KB     /* small page */ \
260         | OR_FCM_CSCT \
261         | OR_FCM_CST \
262         | OR_FCM_CHT \
263         | OR_FCM_SCY_1 \
264         | OR_FCM_TRLX \
265         | OR_FCM_EHTR)
266 #endif
267 #endif /* CONFIG_NAND_FSL_ELBC */
268
269 #define CONFIG_SYS_INIT_RAM_LOCK
270 #define CONFIG_SYS_INIT_RAM_ADDR        0xffd00000 /* stack in RAM */
271 #ifdef CONFIG_PHYS_64BIT
272 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS_HIGH 0xf
273 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS_LOW CONFIG_SYS_INIT_RAM_ADDR
274 /* The assembler doesn't like typecast */
275 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS \
276         ((CONFIG_SYS_INIT_RAM_ADDR_PHYS_HIGH * 1ull << 32) | \
277           CONFIG_SYS_INIT_RAM_ADDR_PHYS_LOW)
278 #else
279 /* Initial L1 address */
280 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS   CONFIG_SYS_INIT_RAM_ADDR
281 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS_HIGH 0
282 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS_LOW CONFIG_SYS_INIT_RAM_ADDR_PHYS
283 #endif
284 /* Size of used area in RAM */
285 #define CONFIG_SYS_INIT_RAM_SIZE        0x00004000
286
287 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - \
288                                         GENERATED_GBL_DATA_SIZE)
289 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
290
291 #define CONFIG_SYS_MONITOR_LEN  (768 * 1024)
292
293 #define CONFIG_SYS_CPLD_BASE    0xffa00000
294 #ifdef CONFIG_PHYS_64BIT
295 #define CONFIG_SYS_CPLD_BASE_PHYS       0xfffa00000ull
296 #else
297 #define CONFIG_SYS_CPLD_BASE_PHYS       CONFIG_SYS_CPLD_BASE
298 #endif
299 /* CPLD config size: 1Mb */
300
301 #define CONFIG_SYS_PMC_BASE     0xff980000
302 #define CONFIG_SYS_PMC_BASE_PHYS        CONFIG_SYS_PMC_BASE
303 #define CONFIG_PMC_BR_PRELIM    (BR_PHYS_ADDR(CONFIG_SYS_PMC_BASE_PHYS) | \
304                                         BR_PS_8 | BR_V)
305 #define CONFIG_PMC_OR_PRELIM    (OR_AM_64KB | OR_GPCM_CSNT | OR_GPCM_XACS | \
306                                  OR_GPCM_SCY | OR_GPCM_TRLX | OR_GPCM_EHTR | \
307                                  OR_GPCM_EAD)
308
309 /* Vsc7385 switch */
310 #ifdef CONFIG_VSC7385_ENET
311 #define __VSCFW_ADDR                    "vscfw_addr=ef000000\0"
312 #define CONFIG_SYS_VSC7385_BASE         0xffb00000
313
314 #ifdef CONFIG_PHYS_64BIT
315 #define CONFIG_SYS_VSC7385_BASE_PHYS    0xfffb00000ull
316 #else
317 #define CONFIG_SYS_VSC7385_BASE_PHYS    CONFIG_SYS_VSC7385_BASE
318 #endif
319
320 #define CONFIG_SYS_VSC7385_BR_PRELIM    \
321         (BR_PHYS_ADDR(CONFIG_SYS_VSC7385_BASE_PHYS) | BR_PS_8 | BR_V)
322 #define CONFIG_SYS_VSC7385_OR_PRELIM    (OR_AM_128KB | OR_GPCM_CSNT | \
323                         OR_GPCM_XACS |  OR_GPCM_SCY_15 | OR_GPCM_SETA | \
324                         OR_GPCM_TRLX |  OR_GPCM_EHTR | OR_GPCM_EAD)
325
326 /* The size of the VSC7385 firmware image */
327 #define CONFIG_VSC7385_IMAGE_SIZE       8192
328 #endif
329
330 #ifndef __VSCFW_ADDR
331 #define __VSCFW_ADDR ""
332 #endif
333
334 /*
335  * Config the L2 Cache as L2 SRAM
336 */
337 #if defined(CONFIG_SPL_BUILD)
338 #if defined(CONFIG_SDCARD) || defined(CONFIG_SPIFLASH)
339 #define CONFIG_SYS_INIT_L2_ADDR         0xf8f80000
340 #define CONFIG_SYS_INIT_L2_ADDR_PHYS    CONFIG_SYS_INIT_L2_ADDR
341 #define CONFIG_SYS_INIT_L2_END  (CONFIG_SYS_INIT_L2_ADDR + CONFIG_SYS_L2_SIZE)
342 #define CONFIG_SPL_RELOC_TEXT_BASE      0xf8f81000
343 #define CONFIG_SPL_GD_ADDR              (CONFIG_SYS_INIT_L2_ADDR + 112 * 1024)
344 #define CONFIG_SPL_RELOC_STACK          (CONFIG_SYS_INIT_L2_ADDR + 116 * 1024)
345 #define CONFIG_SPL_RELOC_MALLOC_ADDR    (CONFIG_SYS_INIT_L2_ADDR + 148 * 1024)
346 #if defined(CONFIG_TARGET_P2020RDB)
347 #define CONFIG_SPL_RELOC_MALLOC_SIZE    (364 << 10)
348 #else
349 #define CONFIG_SPL_RELOC_MALLOC_SIZE    (108 << 10)
350 #endif
351 #elif defined(CONFIG_MTD_RAW_NAND)
352 #ifdef CONFIG_TPL_BUILD
353 #define CONFIG_SYS_INIT_L2_ADDR         0xf8f80000
354 #define CONFIG_SYS_INIT_L2_ADDR_PHYS    CONFIG_SYS_INIT_L2_ADDR
355 #define CONFIG_SYS_INIT_L2_END  (CONFIG_SYS_INIT_L2_ADDR + CONFIG_SYS_L2_SIZE)
356 #define CONFIG_SPL_RELOC_TEXT_BASE      0xf8f81000
357 #define CONFIG_SPL_RELOC_STACK          (CONFIG_SYS_INIT_L2_ADDR + 192 * 1024)
358 #define CONFIG_SPL_RELOC_MALLOC_ADDR    (CONFIG_SYS_INIT_L2_ADDR + 208 * 1024)
359 #define CONFIG_SPL_RELOC_MALLOC_SIZE    (48 << 10)
360 #define CONFIG_SPL_GD_ADDR              (CONFIG_SYS_INIT_L2_ADDR + 176 * 1024)
361 #else
362 #define CONFIG_SYS_INIT_L2_ADDR         0xf8f80000
363 #define CONFIG_SYS_INIT_L2_ADDR_PHYS    CONFIG_SYS_INIT_L2_ADDR
364 #define CONFIG_SYS_INIT_L2_END  (CONFIG_SYS_INIT_L2_ADDR + CONFIG_SYS_L2_SIZE)
365 #define CONFIG_SPL_RELOC_TEXT_BASE      (CONFIG_SYS_INIT_L2_END - 0x2000)
366 #define CONFIG_SPL_RELOC_STACK          ((CONFIG_SYS_INIT_L2_END - 1) & ~0xF)
367 #endif /* CONFIG_TPL_BUILD */
368 #endif
369 #endif
370
371 /* Serial Port - controlled on board with jumper J8
372  * open - index 2
373  * shorted - index 1
374  */
375 #undef CONFIG_SERIAL_SOFTWARE_FIFO
376 #define CONFIG_SYS_NS16550_SERIAL
377 #define CONFIG_SYS_NS16550_REG_SIZE     1
378 #define CONFIG_SYS_NS16550_CLK          get_bus_freq(0)
379 #if defined(CONFIG_SPL_BUILD) && CONFIG_IS_ENABLED(INIT_MINIMAL)
380 #define CONFIG_NS16550_MIN_FUNCTIONS
381 #endif
382
383 #define CONFIG_SYS_BAUDRATE_TABLE       \
384         {300, 600, 1200, 2400, 4800, 9600, 19200, 38400, 57600, 115200}
385
386 #define CONFIG_SYS_NS16550_COM1 (CONFIG_SYS_CCSRBAR+0x4500)
387 #define CONFIG_SYS_NS16550_COM2 (CONFIG_SYS_CCSRBAR+0x4600)
388
389 /* I2C */
390 #if !CONFIG_IS_ENABLED(DM_I2C)
391 #define CONFIG_SYS_I2C_NOPROBES         { {0, 0x29} }
392 #endif
393
394 #define CONFIG_SYS_SPD_BUS_NUM          1 /* For rom_loc and flash bank */
395
396 /*
397  * I2C2 EEPROM
398  */
399
400 #define CONFIG_RTC_PT7C4338
401 #define CONFIG_SYS_I2C_RTC_ADDR         0x68
402 #define CONFIG_SYS_I2C_PCA9557_ADDR     0x18
403
404 /* enable read and write access to EEPROM */
405
406 #if defined(CONFIG_PCI)
407 /*
408  * General PCI
409  * Memory space is mapped 1-1, but I/O space must start from 0.
410  */
411
412 /* controller 2, direct to uli, tgtid 2, Base address 9000 */
413 #define CONFIG_SYS_PCIE2_MEM_VIRT       0xa0000000
414 #ifdef CONFIG_PHYS_64BIT
415 #define CONFIG_SYS_PCIE2_MEM_PHYS       0xc20000000ull
416 #else
417 #define CONFIG_SYS_PCIE2_MEM_PHYS       0xa0000000
418 #endif
419 #define CONFIG_SYS_PCIE2_IO_VIRT        0xffc10000
420 #ifdef CONFIG_PHYS_64BIT
421 #define CONFIG_SYS_PCIE2_IO_PHYS        0xfffc10000ull
422 #else
423 #define CONFIG_SYS_PCIE2_IO_PHYS        0xffc10000
424 #endif
425
426 /* controller 1, Slot 2, tgtid 1, Base address a000 */
427 #define CONFIG_SYS_PCIE1_MEM_VIRT       0x80000000
428 #ifdef CONFIG_PHYS_64BIT
429 #define CONFIG_SYS_PCIE1_MEM_PHYS       0xc00000000ull
430 #else
431 #define CONFIG_SYS_PCIE1_MEM_PHYS       0x80000000
432 #endif
433 #define CONFIG_SYS_PCIE1_IO_VIRT        0xffc00000
434 #ifdef CONFIG_PHYS_64BIT
435 #define CONFIG_SYS_PCIE1_IO_PHYS        0xfffc00000ull
436 #else
437 #define CONFIG_SYS_PCIE1_IO_PHYS        0xffc00000
438 #endif
439
440 #define CONFIG_PCI_SCAN_SHOW    /* show pci devices on startup */
441 #endif /* CONFIG_PCI */
442
443 #if defined(CONFIG_TSEC_ENET)
444 #define CONFIG_TSEC1
445 #define CONFIG_TSEC1_NAME       "eTSEC1"
446 #define CONFIG_TSEC2
447 #define CONFIG_TSEC2_NAME       "eTSEC2"
448 #define CONFIG_TSEC3
449 #define CONFIG_TSEC3_NAME       "eTSEC3"
450
451 #define TSEC1_PHY_ADDR  2
452 #define TSEC2_PHY_ADDR  0
453 #define TSEC3_PHY_ADDR  1
454
455 #define TSEC1_FLAGS     (TSEC_GIGABIT | TSEC_REDUCED)
456 #define TSEC2_FLAGS     (TSEC_GIGABIT | TSEC_REDUCED)
457 #define TSEC3_FLAGS     (TSEC_GIGABIT | TSEC_REDUCED)
458
459 #define TSEC1_PHYIDX    0
460 #define TSEC2_PHYIDX    0
461 #define TSEC3_PHYIDX    0
462 #endif /* CONFIG_TSEC_ENET */
463
464 /*
465  * Environment
466  */
467 #if defined(CONFIG_SDCARD)
468 #define CONFIG_FSL_FIXED_MMC_LOCATION
469 #elif defined(CONFIG_MTD_RAW_NAND)
470 #define CONFIG_ENV_RANGE        (3 * CONFIG_ENV_SIZE)
471 #ifdef CONFIG_TPL_BUILD
472 #define SPL_ENV_ADDR            (CONFIG_SYS_INIT_L2_ADDR + (160 << 10))
473 #endif
474 #elif defined(CONFIG_SYS_RAMBOOT)
475 #define SPL_ENV_ADDR            (CONFIG_SYS_MONITOR_BASE - 0x1000)
476 #endif
477
478 #define CONFIG_LOADS_ECHO               /* echo on for serial download */
479 #define CONFIG_SYS_LOADS_BAUD_CHANGE    /* allow baudrate change */
480
481 /*
482  * USB
483  */
484 #define CONFIG_HAS_FSL_DR_USB
485
486 #if defined(CONFIG_HAS_FSL_DR_USB)
487 #ifdef CONFIG_USB_EHCI_HCD
488 #define CONFIG_EHCI_HCD_INIT_AFTER_RESET
489 #endif
490 #endif
491
492 #if defined(CONFIG_TARGET_P1020RDB_PD)
493 #define CONFIG_USB_MAX_CONTROLLER_COUNT 1
494 #endif
495
496 #ifdef CONFIG_MMC
497 #define CONFIG_SYS_FSL_ESDHC_ADDR       CONFIG_SYS_MPC85xx_ESDHC_ADDR
498 #endif
499
500 /*
501  * Miscellaneous configurable options
502  */
503
504 /*
505  * For booting Linux, the board info and command line data
506  * have to be in the first 64 MB of memory, since this is
507  * the maximum mapped by the Linux kernel during initialization.
508  */
509 #define CONFIG_SYS_BOOTMAPSZ    (64 << 20)      /* Initial Memory for Linux*/
510 #define CONFIG_SYS_BOOTM_LEN    (64 << 20)      /* Increase max gunzip size */
511
512 /*
513  * Environment Configuration
514  */
515 #define CONFIG_HOSTNAME         "unknown"
516 #define CONFIG_ROOTPATH         "/opt/nfsroot"
517 #define CONFIG_UBOOTPATH        u-boot.bin /* U-Boot image on TFTP server */
518
519 #ifdef __SW_BOOT_NOR
520 #define __NOR_RST_CMD   \
521 norboot=i2c dev CONFIG_SYS_SPD_BUS_NUM; i2c mw CONFIG_SYS_I2C_PCA9557_ADDR 1 __SW_BOOT_NOR 1; \
522 i2c mw CONFIG_SYS_I2C_PCA9557_ADDR 3 __SW_BOOT_MASK 1; reset
523 #endif
524 #ifdef __SW_BOOT_SPI
525 #define __SPI_RST_CMD   \
526 spiboot=i2c dev CONFIG_SYS_SPD_BUS_NUM; i2c mw CONFIG_SYS_I2C_PCA9557_ADDR 1 __SW_BOOT_SPI 1; \
527 i2c mw CONFIG_SYS_I2C_PCA9557_ADDR 3 __SW_BOOT_MASK 1; reset
528 #endif
529 #ifdef __SW_BOOT_SD
530 #define __SD_RST_CMD    \
531 sdboot=i2c dev CONFIG_SYS_SPD_BUS_NUM; i2c mw CONFIG_SYS_I2C_PCA9557_ADDR 1 __SW_BOOT_SD 1; \
532 i2c mw CONFIG_SYS_I2C_PCA9557_ADDR 3 __SW_BOOT_MASK 1; reset
533 #endif
534 #ifdef __SW_BOOT_NAND
535 #define __NAND_RST_CMD  \
536 nandboot=i2c dev CONFIG_SYS_SPD_BUS_NUM; i2c mw CONFIG_SYS_I2C_PCA9557_ADDR 1 __SW_BOOT_NAND 1; \
537 i2c mw CONFIG_SYS_I2C_PCA9557_ADDR 3 __SW_BOOT_MASK 1; reset
538 #endif
539 #ifdef __SW_BOOT_PCIE
540 #define __PCIE_RST_CMD  \
541 pciboot=i2c dev CONFIG_SYS_SPD_BUS_NUM; i2c mw CONFIG_SYS_I2C_PCA9557_ADDR 1 __SW_BOOT_PCIE 1; \
542 i2c mw CONFIG_SYS_I2C_PCA9557_ADDR 3 __SW_BOOT_MASK 1; reset
543 #endif
544
545 #define CONFIG_EXTRA_ENV_SETTINGS       \
546 "netdev=eth0\0" \
547 "uboot=" __stringify(CONFIG_UBOOTPATH) "\0"     \
548 "loadaddr=1000000\0"    \
549 "bootfile=uImage\0"     \
550 "tftpflash=tftpboot $loadaddr $uboot; " \
551         "protect off " __stringify(CONFIG_SYS_TEXT_BASE) " +$filesize; " \
552         "erase " __stringify(CONFIG_SYS_TEXT_BASE) " +$filesize; "      \
553         "cp.b $loadaddr " __stringify(CONFIG_SYS_TEXT_BASE) " $filesize; " \
554         "protect on " __stringify(CONFIG_SYS_TEXT_BASE) " +$filesize; " \
555         "cmp.b $loadaddr " __stringify(CONFIG_SYS_TEXT_BASE) " $filesize\0" \
556 "hwconfig=usb1:dr_mode=host,phy_type=ulpi\0"    \
557 "consoledev=ttyS0\0"    \
558 "ramdiskaddr=2000000\0" \
559 "ramdiskfile=rootfs.ext2.gz.uboot\0"    \
560 "fdtaddr=1e00000\0"     \
561 "bdev=sda1\0" \
562 "jffs2nor=mtdblock3\0"  \
563 "norbootaddr=ef080000\0"        \
564 "norfdtaddr=ef040000\0" \
565 "jffs2nand=mtdblock9\0" \
566 "nandbootaddr=100000\0" \
567 "nandfdtaddr=80000\0"           \
568 "ramdisk_size=120000\0" \
569 __VSCFW_ADDR    \
570 "map_lowernorbank=i2c dev "__stringify(CONFIG_SYS_SPD_BUS_NUM)"; i2c mw "__stringify(CONFIG_SYS_I2C_PCA9557_ADDR)" 1 "__stringify(__SW_NOR_BANK_LO)" 1; i2c mw "__stringify(CONFIG_SYS_I2C_PCA9557_ADDR)" 3 "__stringify(__SW_NOR_BANK_MASK)" 1\0" \
571 "map_uppernorbank=i2c dev "__stringify(CONFIG_SYS_SPD_BUS_NUM)"; i2c mw "__stringify(CONFIG_SYS_I2C_PCA9557_ADDR)" 1 "__stringify(__SW_NOR_BANK_UP)" 1; i2c mw "__stringify(CONFIG_SYS_I2C_PCA9557_ADDR)" 3 "__stringify(__SW_NOR_BANK_MASK)" 1\0" \
572 __stringify(__NOR_RST_CMD)"\0" \
573 __stringify(__SPI_RST_CMD)"\0" \
574 __stringify(__SD_RST_CMD)"\0" \
575 __stringify(__NAND_RST_CMD)"\0" \
576 __stringify(__PCIE_RST_CMD)"\0"
577
578 #define CONFIG_USB_FAT_BOOT     \
579 "setenv bootargs root=/dev/ram rw "     \
580 "console=$consoledev,$baudrate $othbootargs " \
581 "ramdisk_size=$ramdisk_size;"   \
582 "usb start;"    \
583 "fatload usb 0:2 $loadaddr $bootfile;"  \
584 "fatload usb 0:2 $fdtaddr $fdtfile;"    \
585 "fatload usb 0:2 $ramdiskaddr $ramdiskfile;"    \
586 "bootm $loadaddr $ramdiskaddr $fdtaddr"
587
588 #define CONFIG_USB_EXT2_BOOT    \
589 "setenv bootargs root=/dev/ram rw "     \
590 "console=$consoledev,$baudrate $othbootargs " \
591 "ramdisk_size=$ramdisk_size;"   \
592 "usb start;"    \
593 "ext2load usb 0:4 $loadaddr $bootfile;" \
594 "ext2load usb 0:4 $fdtaddr $fdtfile;" \
595 "ext2load usb 0:4 $ramdiskaddr $ramdiskfile;" \
596 "bootm $loadaddr $ramdiskaddr $fdtaddr"
597
598 #define CONFIG_NORBOOT  \
599 "setenv bootargs root=/dev/$jffs2nor rw "       \
600 "console=$consoledev,$baudrate rootfstype=jffs2 $othbootargs;"  \
601 "bootm $norbootaddr - $norfdtaddr"
602
603 #endif /* __CONFIG_H */